JP3473006B2 - 液晶駆動回路 - Google Patents

液晶駆動回路

Info

Publication number
JP3473006B2
JP3473006B2 JP25764296A JP25764296A JP3473006B2 JP 3473006 B2 JP3473006 B2 JP 3473006B2 JP 25764296 A JP25764296 A JP 25764296A JP 25764296 A JP25764296 A JP 25764296A JP 3473006 B2 JP3473006 B2 JP 3473006B2
Authority
JP
Japan
Prior art keywords
liquid crystal
channels
circuit
crystal display
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP25764296A
Other languages
English (en)
Other versions
JPH1083167A (ja
Inventor
敦 須釜
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP25764296A priority Critical patent/JP3473006B2/ja
Publication of JPH1083167A publication Critical patent/JPH1083167A/ja
Application granted granted Critical
Publication of JP3473006B2 publication Critical patent/JP3473006B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶表示装置に関
し、例えば多ドット同時サンプリングの手法により液晶
表示パネルを駆動する場合に適用することができる。本
発明は、液晶表示パネルの駆動に必要な信号レベルにデ
ィジタルビデオ信号を直接ディジタルアナログ変換処理
して駆動信号を生成することにより、調整作業を簡略化
する。
【0002】
【従来の技術】従来、液晶表示装置においては、多ドッ
ト同時サンプリングの手法を適用して、液晶表示パネル
の水平方向に連続する画素を同時に駆動することによ
り、液晶表示パネルの駆動周波数を低減して確実に駆動
できるようになされている。
【0003】すなわち図10は、多ドット同時サンプリ
ングの手法を適用した液晶表示装置を示すブロック図で
ある。この液晶表示装置1は、それぞれ赤色、緑色、青
色の液晶表示パネル(LCD:Liquid Crystal Displa
y)2R、2G、2Bを駆動し、各液晶表示パネル2
R、2G、2Bに形成された赤色、緑色、青色の画像を
スクリーンに重ね合わせて投影する。
【0004】この液晶表示装置1において、タイミング
ジェネレータ(TG)3は、水平同期信号及び垂直同期
信号SYNCを基準にして、この液晶表示装置1の動作
に必要な各種基準信号を生成する。
【0005】ドライバ4は、赤色、緑色、青色の色信号
SR、SG、SBを信号処理する3系統の信号処理回路
で構成され、各色信号SR、SG、SBのオフセット電
圧、振幅、直線性を補正することにより、各色信号S
R、SG、SBの信号レベルを液晶表示パネル2R、2
G、2Bの駆動に適した信号レベルに補正して出力す
る。この信号処理においてドライバ4は、タイミングジ
ェネレータ3からの駆動信号に応動して、各色信号S
R、SG、SBの信号レベルを1水平走査期間毎に切り
換えて出力する。
【0006】サンプルホールド回路(SH)5R、5
G、5Bは、ドライバ4より出力される赤色、緑色、青
色の色信号SR、SG、SBをそれぞれ受け、各液晶表
示パネル2R、2G、2Bの連続する画素に対応するタ
イミングで順次各色信号SR、SG、SBをサンプルホ
ールドし、これにより各6チャンネルの駆動信号SR1
〜SR6、SG1〜SG6、SB1〜SB6を生成す
る。
【0007】液晶表示パネル2R、2G、2Bは、各水
平方向に連続する信号線が6本を単位にして順次循環的
に並列接続され、これら並列接続された信号線にそれぞ
れ6チャンネルの駆動信号SR1〜SR6、SG1〜S
G6、SB1〜SB6が供給される。また液晶表示パネ
ル2R、2G、2Bは、それぞれ水平方向に連続する画
素に対して、各駆動信号SR1〜SR6、SG1〜SG
6、SB1〜SB6が順次循環的に印加されるように、
タイミングジェネレータ3より選択信号SELが供給さ
れる。これにより液晶表示パネル2R、2G、2Bは、
水平方向に連続する6画素が同時並列的に駆動されて、
連続する画素をそれぞれ対応するタイミングにより駆動
する場合に比して、駆動に要する周波数を1/6に低減
できるようになされている。
【0008】さらに図11に示すように、このようにし
て駆動する際に、ドライバ4により1水平走査期間毎に
色信号SR、SG、SBの極性を反転したことにより、
垂直方向に連続するライン毎に極性を切り換えて液晶表
示パネル2R、2G、2Bを駆動するようになされ(す
なわち1H反転による駆動でなり、図11においては、
記号+及び−による極性を示す)、これにより液晶表示
パネル2R、2G、2Bの劣化を有効に回避するように
なされている。
【0009】
【発明が解決しようとする課題】ところでこの液晶表示
装置1において、ドライバ4における3系統の信号処理
回路が正しく調整されていないと、例えば横方向に緩や
かに明るさが変化する白色画面を表示した際に縦縞が発
生するようになる。このような調整作業を簡略化するこ
とができれば、便利であると考えられる。
【0010】本発明は以上の点を考慮してなされたもの
で、多ドット同時サンプリングの手法による液晶表示パ
ネル等に適用して、調整作業を簡略化することができる
液晶駆動回路を提案しようとするものである。
【0011】
【課題を解決するための手段】かかる課題を解決するた
め請求項1の発明においては、液晶表示パネルを駆動す
る液晶駆動回路に適用して、入力映像信号をアナログデ
ィジタル変換してディジタル信号を生成するアナログデ
ィジタル変換回路と、前記ディジタル信号の信号レベル
を調整して画質調整する信号レベル調整回路と、前記信
号レベル調整回路から出力される前記ディジタル信号を
順次循環的に選択して、前記液晶表示パネルの信号線を
同時選択する複数チャンネルのパラレルデータを生成す
るシリアルパラレル変換回路と、制御信号に応じて、前
記複数チャンネルのパラレルデータの極性を設定して出
力する複数チャンネルの反転/非反転処理回路と、前記
反転/非反転処理回路で処理された前記複数チャンネル
のパラレルデータを前記液晶表示パネルの駆動に必要な
信号レベルに直接ディジタルアナログ変換処理し、前記
複数のパラレルデータに対応する複数チャンネルの駆動
信号を生成する複数チャンネル分のディジタルアナログ
変換回路と、前記複数チャンネルの駆動信号をそれぞれ
前記液晶表示パネルに出力する複数チャンネルのバッフ
ァ回路とを備えるようにする。
【0012】請求項1の構成によれば、ディジタルビデ
オ信号の信号レベルを調整し、極性を設定した後、液晶
表示パネルの駆動に必要な信号レベルにディジタルビデ
オ信号を直接ディジタルアナログ変換処理して駆動信号
を生成することができ、駆動信号の信号レベルを何ら補
正することなく液晶表示パネルを駆動することができ
る。従ってディジタル信号の段階で必要な調整項目を実
行して、調整作業を簡略化することができる。
【0013】
【発明の実施の形態】以下、適宜図面を参照しながら本
発明の実施の形態を詳述する。
【0014】(1)第1の実施の形態 図2は、本発明の実施の形態に係る液晶表示装置を示す
ブロック図である。この液晶表示装置10は、ディジタ
ル信号処理回路11R、11G、11Bにより各色信号
SR、SG、SBをディジタル信号処理して駆動信号S
R1〜SR6、SG1〜SG6、SB1〜SB6を生成
する。なおディジタル信号処理回路11R、11G、1
1Bは、処理対象の色信号が異なる点、設定される信号
レベル等が異なる点を除いて、同一の構成でなることか
ら、この図2においては、ディジタル信号処理回路11
Rについてのみ詳細に記載する。
【0015】すなわちディジタル信号処理回路11R、
11G、11Bは、アナログディジタル変換回路(A/
D)12にそれぞれ色信号SR、SG、SBを受け、タ
イミングジェネレータ(TG)3より出力されるクロッ
クを基準にして、液晶表示パネル2R、2G、2Bの画
素に対応したタイミングにより、各色信号SR、SG、
SBをアナログディジタル変換処理し、ディジタル色信
号を生成する。
【0016】メモリ13は、システム制御回路より入力
される複数種類のシリアルデータを保持し、この保持し
たシリアルデータを対応するブライト調整回路14、ゲ
イン調整回路15、ガンマ調整回路16にそれぞれ出力
する。
【0017】ブライト調整回路14は、このメモリ13
により設定されるシリアルデータ値に応じて、次式
【数1】 の演算処理を実行することにより、アナログディジタル
変換回路12より出力されるディジタル色信号のオフセ
ット電圧を補正して出力し、これによりこの液晶表示装
置10における表示画面のブライトを調整する。なおこ
こでS(n)及びV(n)は、それぞれ入出力ディジタ
ル信号の信号レベル、aは、システム制御回路により設
定されるオフセット値である。
【0018】ゲイン調整回路15は、メモリ13により
設定されるシリアルデータ値に応じて、次式
【数2】 の演算処理を実行することにより、ブライト調整回路1
4より出力されるディジタル色信号の信号レベルを補正
して出力し、これによりこの液晶表示装置10における
表示画面のゲインを調整する。なおここでV(n)及び
X(n)は、それぞれ入出力ディジタル信号の信号レベ
ル、bは、システム制御回路により設定される利得であ
る。
【0019】ガンマ調整回路16は、メモリ13により
設定されるシリアルデータ値に応じて、次式
【数3】 の演算処理を実行することにより、ゲイン調整回路15
より出力されるディジタル色信号の直線性を補正して出
力し、これによりこの液晶表示装置10における表示画
面のガンマを調整する。なおここでX(n)及びY
(n)は、それぞれ入出力ディジタル信号の信号レベ
ル、c〜fは、システム制御回路により設定される係数
である。かくするにつきブライト調整回路14、ゲイン
調整回路15、ガンマ調整回路16は、ディジタル色信
号の信号レベルを調整する信号レベル調整回路を構成す
る。
【0020】シリアルパラレル変換回路(S/P)17
は、連続するディジタル色信号を順次循環的に選択して
6系統のパラレルデータを生成し、この6系統のパラレ
ルデータDR1〜DR6を同時並列的に出力する。これ
によりシリアルパラレル変換回路17は、連続するディ
ジタルビデオ信号を順次循環的に選択して複数チャンネ
ルの駆動信号を生成する。
【0021】反転/非反転処理回路18A〜18Fは、
これら6系統のパラレルデータをDR1〜DR6を入力
し、システム制御回路により設定されるコントロールデ
ータDCに応じて、これらパラレルデータDR1〜DR
6の極性をそれぞれ設定して出力する。
【0022】すなわち図3に示すように、反転/非反転
処理回路18A〜18Fは、それぞれセレクタ19A〜
19Fを介して入力される選択信号SEの論理レベルに
応じて、次式で示す出力信号Y(n)を出力する。なお
ここでX(n)は、反転/非反転処理回路18A〜18
Fへ入力されるパラレルデータDR1〜DR6のディジ
タル値を示し、Xmaxは、液晶表示パネル2R、2
G、2Bに対応して設定される基準電圧である。
【数4】
【0023】これにより反転/非反転処理回路18A〜
18Fは、選択信号SEの論理レベルに応じて、所定の
センター電圧を中心としてパラレルデータDR1〜DR
6の極性を切り換えるようになされている。
【0024】これに対してセレクタ19A〜19Fは、
図4に示すように、タイミングジェネレータ3より1水
平走査期間1H周期で論理レベルの反転する極性反転パ
ルスFRP(図4(A))を入力すると共に、インバー
ター回路20A〜20Fを介してこの極性反転パルスF
RPの反転パルスXFRPを入力するようになされ、シ
ステム制御回路により設定されるコントロールデータD
Cに応じてこれら2つの入力パルスを選択出力するよう
になされている。
【0025】これにより反転/非反転処理回路18A〜
18Fは、セレクタ19A〜19Fの何れからも極性反
転パルスFRP又は極性反転パルスFRPの反転パルス
XFRPが選択入力されるように設定された場合、入力
されるパラレルデータDR1〜DR6(図4(B))に
対して、1水平走査周期で極性が反転し、互いに同極性
のパラレルデータDR1O〜DR6O(図4(C))を
出力するようになされている。
【0026】これに対して図5に示すように、奇数番目
の反転/非反転処理回路18A、18C、18Eと、偶
数番目の反転/非反転処理回路18B、18D、18F
とにそれぞれ極性反転パルスFRP及び極性反転パルス
FRPの反転パルスXFRPが選択入力されるように設
定されると(図5(A)及び(B))、入力されるパラ
レルデータDR1〜DR6(図5(B))に対して、1
水平走査周期で極性が反転し、隣接するチャンネルとの
間で極性が反転してなるパラレルデータDR1O〜DR
6O(図5(D)及び(E))を出力するようになされ
ている。
【0027】かくするにつきディジタル信号処理回路1
1R、11G、11Bは、このようにして生成された6
チャンネルのパラレルデータDR1O〜DR6Oをディ
ジタルアナログ変換処理して多ドット同時サンプリング
の手法を適用した駆動信号を生成するようになされてお
り、図4に示す場合は、図8について上述したように、
1ラインを単位にして液晶表示パネル2R、2G、2B
に印加される駆動信号の極性が切り換えられることにな
り、1H反転の条件により液晶表示パネル2R、2G、
2Bを駆動することができるようになされている。また
図5に示す場合は、図6に示すように、これに加えて隣
接する画素毎に液晶表示パネル2R、2G、2Bに印加
される駆動信号の極性が切り換えられることになり、こ
れにより必要に応じてドット反転の条件によっても液晶
表示パネル2R、2G、2Bを駆動することができるよ
うになされている。
【0028】かくするにつきこの実施の形態において
は、反転/非反転処理回路18A〜18Fは、1H反転
の条件で液晶表示パネル2R、2G、2Bを駆動するよ
うに、セレクタ19A〜19Fの条件が設定されるよう
になされている。
【0029】これにより反転/非反転処理回路18A〜
18Fは、制御信号に応じて、複数チャンネルの駆動信
号の極性をそれぞれ設定して出力する複数チャンネルの
極性設定手段を構成する。
【0030】アナログ信号処理回路23R、23G、2
3Bは、このようにして各ディジタル信号処理回路11
R、11G、11Bより出力されるパラレルデータDR
1O〜DR6O、DG1O〜DG6O、DB1O〜DB
6Oを液晶表示パネル2R、2G、2Bの駆動信号SR
1〜SR6、SG1〜SG6、SB1〜SB6に変換す
る。
【0031】すなわちアナログ信号処理回路23R、2
3G、23Bは、同一構成でなり、図1に示すように、
それぞれ6系統の信号処理回路により構成される。各信
号処理回路は、それぞれパラレルデータDR1O〜DR
6O、DG1O〜DG6O、DB1O〜DB6Oをディ
ジタルアナログ変換処理するディジタルアナログ変換回
路(D/A)24と、各ディジタルアナログ変換回路2
4の出力信号を増幅する利得1のバッファ回路25によ
り構成され、各バッファ回路25の出力信号が駆動信号
SR1〜SR6、SG1〜SG6、SB1〜SB6とし
て液晶表示パネル2R、2G、2Bに出力される。
【0032】ここで各ディジタルアナログ変換回路24
は、パラレルデータDR1O〜DR6O、DG1O〜D
G6O、DB1O〜DB6Oを液晶表示パネル2R、2
G、2Bの駆動に適した信号レベルに直接変換する、ダ
イナミックレンジの大きな(最大振幅が約12〔Vp−
p〕)ディジタルアナログ変換回路である。なお各ディ
ジタルアナログ変換回路24は、タイミングジェネレー
タ3より出力されるタイミングパルスにより動作してパ
ラレルデータDR1O〜DR6O、DG1O〜DG6
O、DB1O〜DB6Oをアナログ信号に変換する。
【0033】これによりこの液晶表示装置1では、単に
システム制御回路よりシリアルデータをセットするだけ
で、液晶表示パネル2R、2G、2Bの周辺回路を調整
できるようになされている。
【0034】以上の構成において、各色信号SR、S
G、SBは(図2)、それぞれディジタル信号処理回路
11R、11G、11Bのアナログディジタル変換回路
12において、ディジタル色信号に変換された後、ブラ
イト調整回路14、ゲイン調整回路15、ガンマ調整回
路16により信号レベルが補正される。続いてディジタ
ル色信号は、シリアルパラレル変換回路17により、順
次循環的に選択して6系統のパラレルデータに振り分け
られ、これら6系統のパラレルデータDR1〜DR6が
同時並列的に反転/非反転処理回路18A〜18Fに入
力される。
【0035】ここでこれら6系統のパラレルデータDR
1〜DR6は、セレクタ19A〜19Fによりそれぞれ
独立して極性が設定され、セレクタ19A〜19Fの何
れからも極性反転パルスFRP又は極性反転パルスFR
Pの反転パルスXFRPが選択入力されるように設定さ
れた場合、入力されるパラレルデータDR1〜DR6
(図4(B))に対して、1水平走査周期で極性が反転
し、互いに同極性のパラレルデータDR1O〜DR6O
(図4(C))が出力される。これにより1水平走査期
間毎に極性を切り換えて、1H反転の条件により液晶表
示パネル2R、2G、2Bを駆動することができる。
【0036】また奇数番目の反転/非反転処理回路18
A、18C、18Eと、偶数番目の反転/非反転処理回
路18B、18D、18Fとにそれぞれ極性反転パルス
FRP及び極性反転パルスFRPの反転パルスXFRP
が選択入力されるように設定されると(図5(A)及び
(B))、入力されるパラレルデータDR1〜DR6
(図5(B))に対して、1水平走査周期で極性が反転
し、隣接するチャンネルとの間で極性が反転してなるパ
ラレルデータDR1O〜DR6O(図5(D)及び
(E))が出力される。これにより隣接する画素毎に極
性を切り換えて、ドット反転の条件により液晶表示パネ
ル2R、2G、2Bを駆動することができる。
【0037】このようにして各ディジタル信号処理回路
11R、11G、11Bで生成されたパラレルデータD
R1O〜DR6O、DG1O〜DG6O、DB1O〜D
B6Oは、続くアナログ信号処理回路23R、23G、
23Bの各ディジタルアナログ変換回路24において、
それぞれ液晶表示パネル2R、2G、2Bの駆動に必要
な信号レベルに直接変換された後、バッファ回路25を
介して液晶表示パネル2R、2G、2Bに出力される。
【0038】液晶表示パネル2R、2G、2Bにおい
て、これら各6チャンネルの駆動信号SR1〜SR6、
SG1〜SG6、SB1〜SB6は、水平方向に隣接す
る信号線に順次循環的に割り当てられ、タイミングジェ
ネレータ3より供給される選択信号SELにより、水平
方向に連続する6画素が順次これら駆動信号SR1〜S
R6、SG1〜SG6、SB1〜SB6により同時並列
的に駆動されて、色信号SR、SG、SBに対応する画
像を形成し、この画像が所定のスクリーンに表示され
る。
【0039】以上の構成によれば、液晶表示パネルの駆
動に必要な信号レベルに、パラレルデータDR1O〜D
R6O、DG1O〜DG6O、DB1O〜DB6Oを直
接ディジタルアナログ変換処理して駆動信号SR1〜S
R6、SG1〜SG6、SB1〜SB6を生成すること
により、利得1のバッファ回路を介して液晶表示パネル
2R、2G、2Bを駆動することができ、これにより液
晶表示パネル2R、2G、2Bの周辺回路を無調整化す
ることができる。
【0040】特にこの実施の形態のように、多ドット同
時サンプリングの手法により液晶表示パネルを駆動する
場合、チャンネル間で調整が乱れると、表示画面に縦縞
が発生し、表示画面の画質が著しく劣化する欠点があ
る。ところがこの実施の形態によれば、この種のチャン
ネル間のばらつきをも有効に回避することができ、表示
画像の画質劣化を有効に回避することもできる。
【0041】(2)第2の実施の形態 図7は、第2の実施の形態に係る液晶表示装置を示すブ
ロック図である。この図7において、上述の第1の実施
の形態と同一の構成は、同一の符号を付して示し、重複
した説明は省略する。
【0042】この液晶表示装置30においては、ディジ
タル信号処理回路31R、31G、31Bに色信号S
R、SG、SBを入力してディジタル色信号に変換した
後、ブライト調整回路14、ゲイン調整回路15、ガン
マ調整回路16において信号を補正する。さらに続くシ
リアルパラレル変換回路32において、複数チャンネル
のパラレルデータに変換した後、反転/非反転処理回路
33A〜33Fにおいて、極性を設定する。
【0043】このシリアルパラレル変換回路32は、シ
ステム制御回路より制御されて、生成するパラレルデー
タのチャンネル数を設定できるように形成され、これに
よりこの実施の形態のように、6ドットを同時に駆動す
る形式の液晶表示パネル2R、2G、2Bを駆動する場
合は、順次入力されるディジタル色信号を順次6系統に
振り分けて、6チャンネルのパラレルデータを生成する
のに対し、例えば3ドットを同時に駆動する形式の液晶
表示パネルを駆動する場合は、順次入力されるディジタ
ル色信号を順次3系統に振り分けて、3チャンネルのパ
ラレルデータを生成する。これによりディジタル信号処
理回路31R、31G、31Bは、駆動対象の液晶表示
パネルに対応して動作を切り換えることができるように
なされている。
【0044】続く反転/非反転処理回路33A〜33F
は、システム制御回路により制御されて、このシリアル
パラレル変換回路32と連動して動作を切り換えるよう
になされ、例えばシリアルパラレル変換回路32より6
チャンネルのパラレルデータが出力される場合は、これ
に対応して全チャンネルの反転/非反転処理回路33A
〜33Fがパラレルデータの極性を設定して出力する。
これに対してシリアルパラレル変換回路32より3チャ
ンネルのパラレルデータが出力される場合は、これに対
応して3チャンネルの反転/非反転処理回路33A〜3
3Cがパラレルデータの極性を設定して出力し、残る3
チャンネルの反転/非反転処理回路33D〜33Fが動
作を停止する。これにより反転/非反転処理回路33A
〜33Fは、消費電力を低減できるようになされてい
る。
【0045】図8に示すように、続くアナログ信号処理
回路34R、34G、34Bは、各ディジタルアナログ
変換回路65において、液晶表示パネルの駆動に必要な
信号レベルに、パラレルデータDR1O〜DR6O、D
G1O〜DG6O、DB1O〜DB6Oを直接ディジタ
ルアナログ変換処理して駆動信号SR1〜SR6、SG
1〜SG6、SB1〜SB6を生成し、続く利得1のバ
ッファ回路37を介して液晶表示パネル2R、2G、2
Bに出力する。
【0046】このようにして駆動信号を生成処理するデ
ィジタルアナログ変換回路36及びバッファ回路37
は、システム制御回路より出力される電源制御データS
Cに応じて、シリアルパラレル変換回路32と連動して
動作を切り換え、例えばシリアルパラレル変換回路32
より3チャンネルのパラレルデータが出力される場合
は、余分な3系統のディジタルアナログ変換回路36及
びバッファ回路37が動作を停止し、これにより消費電
力を低減できるようになされている。
【0047】図7に示す構成によれば、第1の実施の構
成に加えて、駆動信号のチャンネル数に応じてディジタ
ルアナログ変換回路及びバッファ回路の動作を停止制御
することにより、第1の実施の効果に加えて、この液晶
表示パネルの駆動回路を種々の液晶表示装置に適用し
て、消費電力を低減することができる。
【0048】(3)他の実施の形態 なお上述の実施の形態においては、6チャンネルの駆動
信号により液晶表示パネルを駆動する場合について述べ
たが、本発明はこれに限らず、多ドット同時サンプリン
グの手法を適用して複数チャンネルの駆動信号により液
晶表示パネルを駆動する場合、さらには多ドット同時サ
ンプリング以外の手法により液晶表示パネルを駆動する
場合に広く適用することができる。
【0049】また上述の実施の形態においては、それぞ
れ赤色、緑色、青色の液晶表示パネルを駆動する場合に
ついて述べたが、本発明はこれに限らず、例えば図9に
示すように、いわゆるカラーフィルタを配置した単板式
の液晶表示パネル41を駆動する場合にも広く適用する
ことができる。すなわちこの図9に示す液晶表示装置4
0においては、赤色、緑色、青色の色信号SR、SG、
SBをディジタル信号処理回路42に入力し、ここでデ
ィジタル色信号に変換して信号レベルを補正する。さら
にこれら3系統のディジタル色信号の極性を反転/非反
転処理回路により設定した後、続くアナログ信号処理回
路43において、直接液晶表示パネル41の駆動に必要
な信号レベルにディジタルアナログ変換処理する。これ
により駆動信号を生成し、この駆動信号で液晶表示パネ
ル41を駆動する。このように単板式の液晶表示パネル
41に適用しても、第1の実施の形態と同様の効果を得
ることができる。
【0050】
【発明の効果】上述のように本発明によれば、液晶表示
パネルの駆動に必要な信号レベルにディジタルビデオ信
号を直接ディジタルアナログ変換処理して駆動信号を生
成することにより、多ドット同時サンプリングの手法に
よる液晶駆動回路等に適用して、調整作業を簡略化する
ことができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態に係る液晶表示装置
に適用されるアナログ信号処理回路を示すブロック図で
ある。
【図2】図1の液晶表示装置を示すブロック図である。
【図3】図2の液晶表示装置の反転/非反転処理回路を
周辺回路と共に示すブロック図である。
【図4】図2の液晶表示装置のディジタル信号処理回路
を1H反転の条件で駆動する場合の説明に供する信号波
形図である。
【図5】図2の液晶表示装置のディジタル信号処理回路
をドット反転の条件で駆動する場合の説明に供する信号
波形図である。
【図6】ドット反転による液晶表示パネルの駆動の説明
に供する略線図である。
【図7】本発明の第2の実施の形態に係る液晶表示装置
を示すブロック図である。
【図8】図7の液晶表示装置に適用されるアナログ信号
処理回路を示すブロック図である。
【図9】本発明の他の実施の形態に係る液晶表示装置を
示すブロック図である。
【図10】従来の液晶表示装置を示すブロック図であ
る。
【図11】1H反転による液晶表示パネルの駆動の説明
に供する略線図である。
【符号の説明】
1、10、30、40……液晶表示装置、2R、2G、
2B、41……液晶表示パネル、3……タイミングジェ
ネレータ、11R、11G、11B、42……ディジタ
ル信号処理回路、17、32……シリアルパラレル変換
回路、18A〜18F、33A〜33F……反転/非反
転処理回路、19A〜19F……セレクタ、23R、2
3G、23B、34R、34G、34B、43……アナ
ログ信号処理回路、24、36……ディジタルアナログ
変換回路、25、37……バッファ回路
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.7 識別記号 FI G09G 3/20 G09G 3/20 623N 641 641P (56)参考文献 特開 平2−153391(JP,A) 特開 平5−64113(JP,A) 特開 平6−125523(JP,A) 特開 平6−289361(JP,A) 特開 平7−134279(JP,A) 特開 平8−171370(JP,A) 実開 平5−41268(JP,U) (58)調査した分野(Int.Cl.7,DB名) G09G 3/36 G09G 3/20 G02F 1/133

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】液晶表示パネルを駆動する液晶駆動回路に
    おいて、 入力映像信号をアナログディジタル変換してディジタル
    信号を生成するアナログディジタル変換回路と、 前記ディジタル信号の信号レベルを調整して画質調整す
    る信号レベル調整回路と、 前記信号レベル調整回路から出力される前記ディジタル
    信号を順次循環的に選択して、前記液晶表示パネルの信
    号線を同時選択する複数チャンネルのパラレルデータを
    生成するシリアルパラレル変換回路と、 制御信号に応じて、前記複数チャンネルのパラレルデー
    タの極性を設定して出力する複数チャンネルの反転/非
    反転処理回路と、前記反転/非反転回路で処理された 前記複数チャンネル
    のパラレルデータを前記液晶表示パネルの駆動に必要な
    信号レベルに直接ディジタルアナログ変換処理し、前記
    複数チャンネルのパラレルデータに対応する複数チャン
    ネルの駆動信号を生成する複数チャンネル分のディジタ
    ルアナログ変換回路と、 前記複数チャンネルの駆動信号をそれぞれ前記液晶表示
    パネルに出力する複数チャンネルのバッファ回路とを備
    えることを特徴とする液晶駆動回路。
  2. 【請求項2】前記シリアルパラレル変換回路は、 所定の制御回路により制御されて、前記パラレルデータ
    のチャンネル数を切り換え、 前記複数チャンネルの反転/非反転処理回路、前記複数
    チャンネルのディジタルアナログ変換回路、前記複数チ
    ャンネルのバッファ回路は、 前記シリアルパラレル変換回路におけるチャンネル数の
    切り換えに連動して、余分な系統が動作を停止すること
    を特徴とする請求項1に記載の液晶駆動回路。
JP25764296A 1996-09-06 1996-09-06 液晶駆動回路 Expired - Fee Related JP3473006B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25764296A JP3473006B2 (ja) 1996-09-06 1996-09-06 液晶駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25764296A JP3473006B2 (ja) 1996-09-06 1996-09-06 液晶駆動回路

Publications (2)

Publication Number Publication Date
JPH1083167A JPH1083167A (ja) 1998-03-31
JP3473006B2 true JP3473006B2 (ja) 2003-12-02

Family

ID=17309085

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25764296A Expired - Fee Related JP3473006B2 (ja) 1996-09-06 1996-09-06 液晶駆動回路

Country Status (1)

Country Link
JP (1) JP3473006B2 (ja)

Also Published As

Publication number Publication date
JPH1083167A (ja) 1998-03-31

Similar Documents

Publication Publication Date Title
US6628253B1 (en) Picture display device and method of driving the same
US6700560B2 (en) Liquid crystal display device
US6144354A (en) Image display apparatus
US5604513A (en) Serial sampling video signal driving apparatus with improved color rendition
EP0368572A2 (en) Device and method for driving a liquid crystal panel
WO2005088591A1 (ja) ガンマ補正回路、表示パネル及びそれらを備える表示装置
JPH08171363A (ja) 表示装置
JPH09198008A (ja) 映像表示システムおよびそのアドレッシング方法
JP3473006B2 (ja) 液晶駆動回路
JP2598327B2 (ja) 映像信号処理装置
JPH09269754A (ja) 液晶表示装置の信号処理回路
JP3991413B2 (ja) 液晶表示装置およびその駆動回路
JPH1069259A (ja) 液晶駆動回路
JPH07325551A (ja) 画素配列表示装置
JPH11352933A (ja) 液晶表示装置
US20040027362A1 (en) Color image displaying method and apparatus
KR910003142B1 (ko) 화상(畵傷)표시장치
JPH07168542A (ja) 液晶表示装置
JPH07129125A (ja) 画素配列表示装置
JPH07319420A (ja) 画素同期装置
JP3128826B2 (ja) 画像表示装置
JPH08263019A (ja) カラー液晶表示装置
EP0421428A2 (en) Sampled video signal generating device for improving deviation based on difference of circuit characteristics among channels
JP3096563B2 (ja) 立体画像再生装置
JP3122950B2 (ja) 液晶制御装置、液晶表示装置及びプロジェクション装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080919

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090919

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090919

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100919

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110919

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110919

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120919

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120919

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130919

Year of fee payment: 10

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees