JP3439055B2 - 垂直出力回路 - Google Patents

垂直出力回路

Info

Publication number
JP3439055B2
JP3439055B2 JP32036096A JP32036096A JP3439055B2 JP 3439055 B2 JP3439055 B2 JP 3439055B2 JP 32036096 A JP32036096 A JP 32036096A JP 32036096 A JP32036096 A JP 32036096A JP 3439055 B2 JP3439055 B2 JP 3439055B2
Authority
JP
Japan
Prior art keywords
transistor
vertical
push
output signal
pull amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP32036096A
Other languages
English (en)
Other versions
JPH10164385A (ja
Inventor
教男 今泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP32036096A priority Critical patent/JP3439055B2/ja
Publication of JPH10164385A publication Critical patent/JPH10164385A/ja
Application granted granted Critical
Publication of JP3439055B2 publication Critical patent/JP3439055B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Details Of Television Scanning (AREA)

Description

【発明の詳細な説明】 【0001】 【発明の属する技術分野】本発明は、ブラウン管を使用
するTV受像機や、モニター機器の垂直出力回路に関す
るもので、特に低消費電力であるとともに出力トランジ
スタの破壊が防止できる垂直出力回路に関する。 【0002】 【従来の技術】TV受像機やモニター機器のブラウン管
に垂直方向の偏向を行わせる垂直出力回路が使用されて
いる。図2は、そのような垂直出力回路の原理図を示し
ている。図2の端子(1)には垂直同期信号に基づいて
作られたノコギリ波が印加される。ノコギリ波は、トラ
ンジスタ(2)を介してトランジスタ(3)及び(4)
を駆動する。トランジスタ(3)の出力信号に応じてト
ランジスタ(5)がオンオフ動作し、トランジスタ
(4)の出力信号に応じてトランジスタ(6)がオンオ
フ動作する。 【0003】トランジスタ(5)(6)で増幅されたノ
コギリ波は、垂直偏向電流として垂直偏向コイル
(7)、コンデンサ(8)及び抵抗(9)に流れる。垂
直偏向コイル(7)は、ブラウン管(図示せず)に取り
付けられており、電子ビームの垂直偏向を行う。アイド
リング回路(10)は、トランジスタ(5)(6)のベ
ース・ベース間の電圧差が2VBE(VBEは、トランジス
タの立ち上がり電圧)程度となるように確保するもので
ある。アイドリング回路(10)の存在により、トラン
ジスタ(5)(6)のコレクタ・エミッタ路にアイドリ
ング電流が流れスイッチング時のクロスオーバー歪みが
低減される。 【0004】尚、図2の(10)はICを示す。従っ
て、図2の回路によれば、ブラウン管における垂直方向
の偏向を直線性良く行わせることができる。 【0005】 【発明が解決しようとする課題】しかしながら、図2の
装置ではトランジスタ(5)(6)がノコギリ波をリニ
アに増幅するB級動作を行っているので消費電力量が多
くなってしまう、という問題があった。 【0006】 【課題を解決するための手段】本発明は、上述の点に鑑
みなされたもので、垂直のノコギリ波のレベルに応じた
PWM波を発生するPWM変調器と、第1及び第2の基
準レベルを持ち前記PWM変調器の出力信号が印加され
るウインドーコンパレータと、第1及び第2のトランジ
スタを備え該ウインドーコンパレータの出力信号に応じ
てD級動作するプシュプル増幅器と、該プシュプル増幅
器の出力信号からキャリア成分を除去する積分回路と、
該積分回路の出力信号により駆動される垂直偏向コイル
とを備え、前記PWM変調器の出力信号レベルが前記第
1及び第2の基準レベルの間にある時には前記第1及び
第2のトランジスタを同時にオフさせ前記プシュプル増
幅器に貫通電流が流れるのを防止したことを特徴とす
る。 【0007】 【発明の実施の形態】図1は、本発明の垂直出力回路を
示すもので、(10)は端子(11)からの水平同期信
号周波数の信号をキャリアとして端子(12)からの垂
直ノコギリ波をPWM変調し、前記垂直ノコギリ波のレ
ベルに応じたPWM波を発生するPWM変調器、(1
3)はPWM変調器(10)の出力信号が印加される第
1及び第2コンパレータ(14)(15)を備えるウイ
ンドーコンパレータ、(16)は第1コンパレータ(1
4)に基準電圧V1を、第2コンパレータ(15)に基
準電圧V2を印加する基準電圧源、(17)は第1コン
パレータ(14)の出力信号に応じて駆動される第1ト
ランジスタ(18)と前記第2コンパレータ(15)の
出力信号に応じて駆動される第2トランジスタ(19)
とを含むプシュプル増幅器、(20)はプシュプル増幅
器(17)の出力信号からキャリア成分を除去する積分
回路である。 【0008】図1において、図2と同一の部品について
は同一の符号を付し、説明を省略する。本発明では消費
電力を低下させるために、垂直偏向コイルをドライブす
るプシュプル増幅器をD級動作させる。D級動作させる
ために本発明では、垂直ノコギリ波をPWM変調器(1
0)によりパルス信号に変換し、プシュプル増幅器に印
加している。しかし、図2に示されるようなB級増幅回
路構成のままD級動作を行わせると、プシュプル増幅器
を構成する2つのトランジスタが同時にオン(貫通電流
が発生)する際に多大なパワー損失を発生させたり、時
にはトランジスタの破壊までに至ってしまう。 【0009】そこで、本発明では、前記2つのトランジ
スタが同時にオンしないように、トランジスタのオンオ
フが反転する際に前記2つのトランジスタを共に一旦オ
フさせてからオンさせている。これにより、前記2つの
トランジスタに貫通電流が流れることがなくなる。端子
(12)には垂直同期信号に基づいて作られた垂直ノコ
ギリ波が印加される。該ノコギリ波は、PWM変調され
パルス信号となりウインドーコンパレータ(13)に印
加される。ウインドーコンパレータ(13)を構成する
第1及び第2コンパレータ(14)(15)は、それぞ
れ2つの入力信号のレベル比較を行い、その比較結果を
「H」「L」として第1トランジスタ(18)と第2ト
ランジスタ(19)に印加する。 【0010】その様子を図3に示す。今、図3(a)に
実線で示す垂直ノコギリ波が発生しており、第1コンパ
レータ(14)の基準電圧V1と、第2コンパレータ
(15)の基準電圧V2とが点線のレベルであったとす
る。そして、今時刻t1以前であり、垂直ノコギリ波の
レベルがV1及びV2より低かったとする。すると、第
1コンパレータ(14)が「L」レベル、第2コンパレ
ータ(15)が「H」レベルを発生し第1トランジスタ
(18)がオフ、第2トランジスタ(19)がオンす
る。第2トランジスタ(19)がオンすると、垂直偏向
コイル(7)から電流が第2トランジスタ(19)のコ
レクタに流れる。 【0011】次に、時刻t1から時刻t2の間となり、
垂直ノコギリ波のレベルがV1とV2の間になったとす
ると、第1コンパレータ(14)が「L」レベル、第2
コンパレータ(15)が「L」レベルを発生し第1トラ
ンジスタ(18)がオフ、第2トランジスタ(19)が
オフする。このため、第2トランジスタ(19)がオフ
し、第1トランジスタ(18)がオンし始める切り替わ
りタイミングの中間において、両トランジスタがオフす
る状態が設定されることとなる。これにより貫通電流の
発生が防止でき、パワー損失や破壊が防止できる。 【0012】次に、時刻t2から時刻t3の間となり、
垂直ノコギリ波のレベルがV1以上となったとすると、
第1コンパレータ(14)が「H」レベル、第2コンパ
レータ(15)が「L」レベルを発生し第1トランジス
タ(18)がオン、第2トランジスタ(19)がオフす
る。このため、第1トランジスタ(18)のエミッタか
ら垂直偏向コイル(7)に電流が流れる。 【0013】更に、時刻t3から時刻t4の間となる
と、この場合は時刻t2から時刻t3の間と同じ状態に
ウインドーコンパレータ(13)がなる。図3(b)の
斜線部分は、第1トランジスタ(18)がオンしている
期間を示しており、図3(c)の斜線部分は、第2トラ
ンジスタ(19)がオンしている期間を示している。 【0014】積分回路(20)は、プシュプル増幅器
(17)からのPWM信号中に含まれるキャリア成分を
除去するのに配置されている。積分回路(20)は、コ
イルとコンデンサで構成されているが、積分作用を呈す
るものならどのようなものでもよい。又、ダイオード
(21)(22)は、第1トランジスタ(18)と第2
トランジスタ(19)がオフ時、積分回路(20)に連
続電流を流すためのフライホイールダイオードである。 【0015】 【発明の効果】以上述べた如く、本発明によれば、プシ
ュプル増幅器をD級動作させているので、消費電力の低
減が計れる。特に本発明によれば、プシュプル増幅器を
D級動作させる際に、プシュプル増幅器に貫通電流が流
れないようにトランジスタをオフしているので、パワー
損失や破壊が防止できる。
【図面の簡単な説明】 【図1】本発明の垂直出力回路を示す回路図である。 【図2】従来の垂直出力回路を示す回路図である。 【図3】図1の説明に供するための波形図である。 【符号の説明】 (10) PWM変調器 (13) ウインドーコンパレータ (17) プシュプル増幅器 (20) 積分回路
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04N 3/16 H04N 3/18

Claims (1)

  1. (57)【特許請求の範囲】 【請求項1】垂直のノコギリ波のレベルに応じたPWM
    波を発生するPWM変調器と、第1及び第2の基準レベルを持ち前記 PWM変調器の出
    力信号が印加されるウインドーコンパレータと、第1及び第2のトランジスタを備え 該ウインドーコンパ
    レータの出力信号に応じてD級動作するプシュプル増幅
    器と、 該プシュプル増幅器の出力信号からキャリア成分を除去
    する積分回路と、 該積分回路の出力信号により駆動される垂直偏向コイル
    とを備え、前記PWM変調器の出力信号レベルが前記第
    1及び第2の基準レベルの間にある時には前記第1及び
    第2のトランジスタを同時にオフさせ前記プシュプル増
    幅器に貫通電流が流れるのを防止したことを特徴とする
    垂直出力回路。
JP32036096A 1996-11-29 1996-11-29 垂直出力回路 Expired - Fee Related JP3439055B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32036096A JP3439055B2 (ja) 1996-11-29 1996-11-29 垂直出力回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32036096A JP3439055B2 (ja) 1996-11-29 1996-11-29 垂直出力回路

Publications (2)

Publication Number Publication Date
JPH10164385A JPH10164385A (ja) 1998-06-19
JP3439055B2 true JP3439055B2 (ja) 2003-08-25

Family

ID=18120614

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32036096A Expired - Fee Related JP3439055B2 (ja) 1996-11-29 1996-11-29 垂直出力回路

Country Status (1)

Country Link
JP (1) JP3439055B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2788921B1 (fr) * 1999-01-22 2001-12-07 St Microelectronics Sa Procede et dispositif de commande d'un circuit de deviation verticale d'un spot balayant un ecran, en particulier pour televiseur ou moniteur informatique
FR2788920B1 (fr) * 1999-01-22 2001-12-07 St Microelectronics Sa Dispositif de commande d'un circuit de deviation verticale d'un spot balayant un ecran, en particulier pour televiseur ou moniteur informatique
KR100465321B1 (ko) * 2002-05-02 2005-01-13 삼성전자주식회사 D급 증폭기를 이용하여 컨버전스왜곡을 보정할 수 있는영상왜곡보정장치
KR100465163B1 (ko) * 2002-07-15 2005-01-13 삼성전자주식회사 스위칭 딜레이가 적은 영상왜곡보정장치
CN105450211A (zh) * 2014-06-05 2016-03-30 无锡华润矽科微电子有限公司 一种信号检测电路

Also Published As

Publication number Publication date
JPH10164385A (ja) 1998-06-19

Similar Documents

Publication Publication Date Title
US4185301A (en) Scanning velocity modulation system
US6339360B1 (en) Digital amplifier with pulse insertion circuit
JP3439055B2 (ja) 垂直出力回路
US4227123A (en) Switching amplifier for driving a load through an alternating-current path with a constant-amplitude, varying duty cycle signal
KR20050075427A (ko) Pwm 발생기
US3917977A (en) Vertical deflection circuits for electron beam scanning
US4031430A (en) Vertical deflection circuit
US3310705A (en) Linearity correction circuit
CN116009636A (zh) 一种压控恒流源驱动电路
US3969653A (en) Deflection circuit for television receiver set or the like
US3487162A (en) Video blanking and sync pulse insertion circuit
US3456150A (en) Time-base
EP0454001A2 (en) Switched mode vertical deflection system and control circuit
JPS5912848Y2 (ja) ダイナミツクフオ−カス装置
JP2001016477A (ja) 垂直出力回路
JPS596028Y2 (ja) 垂直出力回路装置
JPS5838684Y2 (ja) 垂直帰線消去回路
JPH0546377Y2 (ja)
JP2002369028A (ja) 動的フォーカス電圧振幅制御装置
JPH09130160A (ja) アナログ信号増幅装置及びオーディオ信号増幅装置
CA2274420C (en) Inexpensive class d amplifier and method
JPH0876708A (ja) D級垂直出力増幅器
JPH0247668Y2 (ja)
KR0129495Y1 (ko) 모니터의 수평구동회로
JP2000106633A (ja) テレビジョン偏向装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080613

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090613

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090613

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100613

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees