JP3183493B2 - Spread spectrum receiver - Google Patents

Spread spectrum receiver

Info

Publication number
JP3183493B2
JP3183493B2 JP7397295A JP7397295A JP3183493B2 JP 3183493 B2 JP3183493 B2 JP 3183493B2 JP 7397295 A JP7397295 A JP 7397295A JP 7397295 A JP7397295 A JP 7397295A JP 3183493 B2 JP3183493 B2 JP 3183493B2
Authority
JP
Japan
Prior art keywords
circuit
signal
output signal
spread
spreading code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP7397295A
Other languages
Japanese (ja)
Other versions
JPH08274684A (en
Inventor
和久 石黒
浩康 吉田
義昭 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP7397295A priority Critical patent/JP3183493B2/en
Priority to TW085100137A priority patent/TW347626B/en
Priority to US08/621,822 priority patent/US5940428A/en
Priority to CN96103719A priority patent/CN1143868A/en
Priority to EP96302070A priority patent/EP0739101A3/en
Publication of JPH08274684A publication Critical patent/JPH08274684A/en
Application granted granted Critical
Publication of JP3183493B2 publication Critical patent/JP3183493B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、直接拡散方式のスペク
トル拡散受信装置に関し、同期捕捉及び保持に位相同期
ループを用いた場合の送信側PN符号と受信側PN符号
の位相誤差の発生を防止するスペクトル拡散受信装置に
関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a direct spread type spread spectrum receiving apparatus, and prevents a phase error between a transmitting PN code and a receiving PN code when a phase locked loop is used for acquisition and holding. And a spread spectrum receiving apparatus.

【0002】[0002]

【従来の技術】無線通信方式の一つとして、従来から、
スペクトル拡散通信方式が広く知られている。このスペ
クトル拡散方式では、送信側において、音声やデータな
どの情報信号で搬送波を変調し、この情報変調信号にM
系列等の拡散符号を乗算することによりスペクトル拡散
を行う。そして、スペクトル拡散された信号をアンテナ
より送信する。一方、受信側では、受信したスペクトル
拡散信号に送信側と同一の拡散符号を乗算して逆拡散を
行い、さらに情報復調して情報信号を得るようにしてい
る。
2. Description of the Related Art As one of wireless communication systems,
Spread spectrum communication systems are widely known. In this spread spectrum system, the transmitting side modulates a carrier with an information signal such as voice or data, and modulates the information modulated signal with an M signal.
Spread spectrum is performed by multiplying a spread code such as a sequence. Then, the spread spectrum signal is transmitted from the antenna. On the other hand, the receiving side multiplies the received spread spectrum signal by the same spreading code as that of the transmitting side to perform despreading, and further demodulates information to obtain an information signal.

【0003】このような、スペクトル拡散通信方式で
は、受信側で逆拡散する際、受信側で作成した拡散符号
と受信信号中の拡散符号との同期をとって乗算しなけれ
ばならない。そこで、従来は、図2の如き、受信側で作
成する拡散符号と受信信号中の拡散符号の同期関係を保
つスペクトル拡散受信装置が提案されている。図2にお
いて、受信スペクトル拡散信号は周波数変換回路(1)
で後段の回路で処理され易いように低い周波数に周波数
変換された後、乗算器(2)で拡散符号発生回路(3)
から発生する拡散符号と乗算される。乗算器(2)の出
力信号は位相比較回路(4)においてVCXO(電圧制
御型水晶発振回路)(5)の出力信号と位相比較され
る。位相比較の結果に応じた位相比較回路(4)の出力
信号は、LPF(6)で平滑された後VCXO(5)に
制御信号として印加され、前記制御信号に応じてVCX
O(5)の発振周波数が可変される。VCXO(5)の
出力信号は、位相比較回路(4)に印加されるととも
に、分周回路(7)で分周された後に拡散符号発生回路
(3)に印加される。ここで、乗算器(2)、位相比較
回路(4)、VCXO(5)、LPF(6)、分周回路
(7)及び拡散符号発生回路(8)は、いわゆるPLL
(フェイズ ロックド ループ)を構成し、位相比較回路
(4)の2つの入力信号の位相差が0となるように前記
PLLが動作する。その為、VCXO(5)の発振周波
数の変化に応じて、拡散符号発生回路(3)からの拡散
符号の発生タイミングが変化し、前記PLLは位相比較
回路(4)の2つの入力信号の位相が同期するように動
作するので、乗算器(2)の出力信号とVCXO(5)
の出力信号との位相が同期する。
In such a spread spectrum communication system, when despreading is performed on the receiving side, it is necessary to synchronize the spread code created on the receiving side with the spread code in the received signal and to multiply the spread code. Therefore, conventionally, a spread spectrum receiving apparatus has been proposed, as shown in FIG. 2, which maintains a synchronous relationship between a spread code created on the receiving side and a spread code in a received signal. In FIG. 2, a received spread spectrum signal is a frequency conversion circuit (1).
After the frequency is converted to a low frequency so that it can be easily processed by the subsequent circuit, the spreading code generation circuit (3)
Is multiplied by the spreading code generated from. The output signal of the multiplier (2) is compared in phase with the output signal of a VCXO (voltage controlled crystal oscillation circuit) (5) in a phase comparison circuit (4). The output signal of the phase comparison circuit (4) according to the result of the phase comparison is applied as a control signal to the VCXO (5) after being smoothed by the LPF (6), and the VCXO (5) is controlled according to the control signal.
The oscillation frequency of O (5) is varied. The output signal of the VCXO (5) is applied to a phase comparison circuit (4) and, after being divided by a frequency dividing circuit (7), to a spreading code generating circuit (3). Here, the multiplier (2), the phase comparator (4), the VCXO (5), the LPF (6), the frequency divider (7), and the spreading code generator (8) are a so-called PLL.
(Phase Locked Loop), and the PLL operates so that the phase difference between the two input signals of the phase comparison circuit (4) becomes zero. Therefore, the generation timing of the spread code from the spread code generation circuit (3) changes in accordance with the change of the oscillation frequency of the VCXO (5), and the PLL controls the phase of the two input signals of the phase comparison circuit (4). Operate in synchronization with each other, so that the output signal of the multiplier (2) and the VCXO (5)
Phase is synchronized with the output signal.

【0004】前記PLLのロック後、前記スペクトル拡
散信号に同期した拡散符号が発生し、スペクトル拡散信
号と前記拡散符号とが乗算器(2)で乗算されることに
より、逆拡散が行われる。そして、逆拡散により発生す
る乗算器(2)の出力信号は、BPF(8)を介して、
復調回路(9)に印加され、復調により情報信号を得る
ことができる。
After the PLL is locked, a spread code synchronized with the spread spectrum signal is generated, and the spread spectrum signal and the spread code are multiplied by a multiplier (2) to perform despreading. Then, the output signal of the multiplier (2) generated by the despreading passes through the BPF (8),
The information signal is applied to a demodulation circuit (9) and an information signal can be obtained by demodulation.

【0005】[0005]

【発明が解決しようとする課題】図2においては、前記
PLLが位相比較回路(4)の2つの入力信号の位相が
同期するように動作するので、乗算器(2)の出力信号
とVCXO(5)の出力信号との位相差が0となる。し
かしながら、実際には図2の回路を構成する素子の遅延
などにより、受信側で作成した拡散符号とスペクトル拡
散信号中の拡散符号との位相が正確に一致せず、正確な
逆拡散を行うことができなかった。
In FIG. 2, since the PLL operates so that the phases of the two input signals of the phase comparison circuit (4) are synchronized, the output signal of the multiplier (2) and the VCXO ( The phase difference with the output signal of 5) becomes zero. However, in practice, the phase of the spread code generated on the receiving side does not exactly match the phase of the spread code in the spread spectrum signal due to the delay of elements constituting the circuit of FIG. Could not.

【0006】[0006]

【課題を解決するための手段】本発明は、上述の点に鑑
み成されたものであり、スペクトル拡散信号を受信する
スペクトル拡散受信装置であって、前記スペクトル拡散
信号を逆拡散する第1及び第2逆拡散回路と、該第1逆
拡散回路の出力信号の位相に同期した出力信号を発生す
る位相同期回路と、該位相制御回路の出力信号に応じ
て、拡散符号の為のクロック信号を発生するクロック信
号発生回路と、該クロック信号発生回路の出力信号に応
じて複数の拡散符号を発生する拡散符号発生回路と、前
記第1及び第2逆拡散回路の出力信号に応じて、前記ス
ペクトル拡散信号と前記複数の拡散符号との相関を検出
する相関検出回路と、該相関検出回路の出力信号に応じ
て、前記クロック信号発生回路の出力位相を制御するた
めの制御信号を発生する制御回路と、を備えることを特
徴とする。
SUMMARY OF THE INVENTION The present invention has been made in view of the above points, and is a spread spectrum receiving apparatus for receiving a spread spectrum signal. A second despreading circuit, a phase synchronizing circuit for generating an output signal synchronized with the phase of the output signal of the first despreading circuit, and a clock signal for a spreading code according to the output signal of the phase control circuit. A clock signal generating circuit, a spreading code generating circuit for generating a plurality of spreading codes in response to an output signal of the clock signal generating circuit, and a spread signal generating circuit in accordance with output signals of the first and second despreading circuits. A correlation detection circuit for detecting a correlation between the spread signal and the plurality of spread codes; and a control signal for controlling an output phase of the clock signal generation circuit in accordance with an output signal of the correlation detection circuit. A control circuit that, characterized in that it comprises a.

【0007】また、前記拡散符号発生回路は、前記位相
制御回路の出力信号に応じて、第1拡散符号、前記第1
拡散符号より所定の位相量だけ進んだ第2拡散符号及び
第1拡散符号より所定の位相だけ遅れた第3拡散符号を
発生することを特徴とする。さらに、前記相関検出回路
は、前記第1及び第2逆拡散回路の出力信号のレベルを
それぞれ検出する第1及び第2検出回路から成ることを
特徴とする。
[0007] The spread code generating circuit may further include a first spread code and the first spread code in accordance with an output signal of the phase control circuit.
A second spreading code which is advanced by a predetermined phase amount from the spreading code and a third spreading code which is delayed by a predetermined phase from the first spreading code are generated. Further, the correlation detection circuit includes first and second detection circuits for detecting the levels of the output signals of the first and second despreading circuits, respectively.

【0008】またさらに、前記拡散符号発生回路は、前
記位相制御回路の出力信号に応じて、第1拡散符号、前
記第1拡散符号より所定の位相量だけ進んだ第2拡散符
号及び第1拡散符号より所定の位相だけ遅れた第3拡散
符号を発生し、前記第1レベル検出回路は、第1拡散符
号に応じた前記第1逆拡散回路の出力信号のレベルを検
出し、前記第2レベル検出回路は、第2拡散符号または
第3拡散符号に応じた前記第2逆拡散回路の出力信号レ
ベルを検出することを特徴とする。
Still further, the spread code generating circuit includes a first spread code, a second spread code advanced by a predetermined phase amount from the first spread code, and a first spread code in accordance with an output signal of the phase control circuit. Generating a third spreading code delayed by a predetermined phase from the code, the first level detection circuit detects the level of the output signal of the first despreading circuit according to the first spreading code, and The detection circuit detects an output signal level of the second despreading circuit according to the second spreading code or the third spreading code.

【0009】さらにまた、前記第1及び第2レベル検出
回路は、前記第1及び第2逆拡散回路の出力信号の最小
値を検出することを特徴とする。また、前記制御回路
は、比較回路と、制御信号発生回路とを備え、前記比較
回路は、前記相関検出回路の出力信号に応じて、相関出
力の変化方向を検出し、前記制御信号発生回路は、前記
比較回路の出力信号に応じて進み又は遅れ制御信号を発
生することを特徴とする。
Further, the first and second level detection circuits detect minimum values of output signals of the first and second despreading circuits. Further, the control circuit includes a comparison circuit and a control signal generation circuit, wherein the comparison circuit detects a change direction of a correlation output according to an output signal of the correlation detection circuit, and the control signal generation circuit And generating a lead or lag control signal in accordance with the output signal of the comparison circuit.

【0010】さらに、前記相関検出回路は、前記第1及
び第2逆拡散回路の出力信号のレベルをそれぞれ検出す
る第1及び第2検出回路から成り、前記比較回路は、前
記第1及び第2レベル検出回路の出力信号を比較するこ
とを特徴とする。そして、前記拡散符号発生回路は、前
記位相制御回路の出力信号に応じて、第1拡散符号、前
記第1拡散符号より所定の位相量だけ進んだ第2拡散符
号及び第1拡散符号より所定の位相だけ遅れた第3拡散
符号を発生し、前記相関検出回路は、第1拡散符号に応
じた前記第1逆拡散回路の出力信号のレベルを検出する
第1レベル検出回路と、第2拡散符号または第3拡散符
号に応じた前記第2逆拡散回路の出力信号レベルを検出
する第2レベル検出回路とから成り、前記第2拡散符号
に応じた前記第2レベル検出回路の出力信号が前記第1
レベル検出回路の出力信号より大であると、進み制御信
号を発生し、また、前記第3拡散符号に応じた前記第2
レベル検出回路の出力信号が前記第1レベル検出回路の
出力信号より大であると、遅れ制御信号を発生すること
を特徴とする。
Further, the correlation detection circuit includes first and second detection circuits for detecting the levels of the output signals of the first and second despreading circuits, respectively, and the comparison circuit includes the first and second detection circuits. The output signal of the level detection circuit is compared. The spread code generating circuit is configured to determine, based on an output signal of the phase control circuit, a first spread code, a second spread code that is advanced by a predetermined phase amount from the first spread code, and a predetermined spread code from the first spread code. Generating a third spreading code delayed by a phase, the correlation detecting circuit detecting a level of an output signal of the first despreading circuit in accordance with the first spreading code, and a second spreading code; Or a second level detecting circuit for detecting an output signal level of the second despreading circuit according to the third spreading code, wherein the output signal of the second level detecting circuit according to the second spreading code is the second level detecting circuit. 1
If the output signal is larger than the output signal of the level detection circuit, an advance control signal is generated, and the second control signal corresponding to the third spread code is generated.
When the output signal of the level detection circuit is larger than the output signal of the first level detection circuit, a delay control signal is generated.

【0011】[0011]

【作用】本発明によれば、第1逆拡散回路の出力信号に
同期して発生する位相同期回路の出力信号はクロック信
号発生回路に印加される。クロック信号発生回路から発
生するクロック信号は拡散符号発生回路に印加され、該
クロック信号に応じて拡散符号発生回路は第1、第2及
び第3拡散符号を発生する。第1拡散符号は第1逆拡散
回路に印加され、第2及び第3拡散符号は第2逆拡散回
路に印加され、そして、スペクトル拡散信号が第1及び
第2逆拡散回路でそれぞれ逆拡散される。第1及び第2
逆拡散回路の出力信号に応じて、スペクトル拡散信号と
拡散符号との相関が相関検出回路で検出され、検出され
た相関は制御回路に印加される。ここで、第2拡散符号
はその位相が第1拡散符号より所定の位相だけ進めた符
号で、第3拡散符号はその位相が第1拡散符号より所定
の位相だけ遅れた符号であるので、前記相関に応じてス
ペクトル拡散信号と拡散符号との位相ずれを検出でき、
そのずれに応じて制御回路は、拡散符号発生回路の入力
信号の位相を進めさせ、または、遅らせるように制御す
るための制御信号をクロック信号発生回路に印加する。
その為、送信側と受信側との拡散符号の同期関係をとる
ことができるので、第1逆拡散回路で第1拡散符号によ
り正確なスペクトル逆拡散が行うことができ、後段の回
路で良好な情報復調が行われる。
According to the present invention, the output signal of the phase locked loop generated in synchronization with the output signal of the first despreading circuit is applied to the clock signal generating circuit. A clock signal generated from the clock signal generation circuit is applied to the spread code generation circuit, and the spread code generation circuit generates first, second, and third spread codes in accordance with the clock signal. The first spreading code is applied to a first despreading circuit, the second and third spreading codes are applied to a second despreading circuit, and the spread spectrum signal is despread in the first and second despreading circuits, respectively. You. First and second
Correlation between the spread spectrum signal and the spread code is detected by the correlation detection circuit according to the output signal of the despreading circuit, and the detected correlation is applied to the control circuit. Here, the second spreading code is a code whose phase is advanced by a predetermined phase from the first spreading code, and the third spreading code is a code whose phase is delayed by a predetermined phase from the first spreading code. A phase shift between the spread spectrum signal and the spread code can be detected according to the correlation,
The control circuit applies to the clock signal generation circuit a control signal for controlling the phase of the input signal of the spread code generation circuit to be advanced or delayed according to the shift.
Therefore, it is possible to synchronize the spreading codes between the transmitting side and the receiving side, so that accurate spectrum despreading can be performed by the first despreading circuit by the first despreading circuit, and good despreading can be performed by the subsequent circuit. Information demodulation is performed.

【0012】[0012]

【実施例】図1は本発明の一実施例を示す図であり、
(10)は発振周波数が可変可能なVCO、(11)は
直流電圧をVCO(10)に印加するための直流電圧
源、(12)はLPF(6)の出力信号または前記直流
電圧をいずれか一方を選択する第1選択回路、(13)
は第1乗算器(2)の出力信号に応じて同期捕捉を検出
する捕捉検出回路、(14)は拡散符号を発生するため
のクロック信号発生回路となる分周回路、(15)は第
1拡散符号発生回路(3)からの拡散符号P0に応じて
第1乃至第3拡散符号P1乃至P3を発生する第2拡散
符号発生回路、(16)は前記第1乃至第2拡散符号P
1及びP2のうちいずれかの拡散符号を選択する第2選
択回路、(17)はスペクトル拡散信号と第2選択回路
(16)の出力信号とを乗算する第2逆拡散回路となる
第2乗算器、(18)はスペクトル拡散信号と拡散符号
との相関を検出する相関検出回路、(19)は第2選択
回路(16)を制御し、前記相関検出回路(18)の出
力信号に応じて分周回路(14)を制御する制御回路で
ある。尚、図2の従来例と同一の回路については、図2
の従来例と同一の符号を付し、説明を省略する。また、
VCO(10)は、その周波数の可変範囲が図2のVC
XO(5)のそれより広いので、VCXO(5)に代え
て用いられている。
FIG. 1 shows an embodiment of the present invention.
(10) is a VCO whose oscillation frequency is variable, (11) is a DC voltage source for applying a DC voltage to the VCO (10), and (12) is either an output signal of the LPF (6) or the DC voltage. A first selection circuit for selecting one of them, (13)
Is a capture detection circuit for detecting synchronization capture in accordance with the output signal of the first multiplier (2), (14) is a frequency divider circuit serving as a clock signal generation circuit for generating a spread code, and (15) is the first A second spreading code generating circuit for generating first to third spreading codes P1 to P3 according to the spreading code P0 from the spreading code generating circuit (3); (16) a first spreading code P;
A second selection circuit for selecting any one of the spread codes 1 and P2; and (17) a second multiplication functioning as a second despreading circuit for multiplying the spread spectrum signal by the output signal of the second selection circuit (16). (18) a correlation detection circuit for detecting the correlation between the spread spectrum signal and the spread code; (19) controlling the second selection circuit (16), and according to the output signal of the correlation detection circuit (18) The control circuit controls the frequency dividing circuit (14). The same circuit as the conventional example of FIG.
The same reference numerals as those of the conventional example are attached, and the description is omitted. Also,
The VCO (10) has a variable frequency range of VC
Since it is wider than that of XO (5), it is used instead of VCXO (5).

【0013】図1において、受信スペクトル拡散信号は
周波数変換回路(1)で低い周波数に周波数変換された
後、第1乗算器(2)(第1逆拡散回路)で後述される
第2拡散符号発生回路(15)から発生する拡散符号と
乗算される。そして、第1乗算器(2)の出力信号は位
相比較回路(4)においてVCO(10)の出力信号と
位相比較される。位相比較の結果に応じた位相比較回路
(4)の出力信号は、LPF(6)で平滑された後、第
1選択回路(12)を介して、VCO(10)にその制
御信号として印加される。ここで、第1乗算器(2)、
位相比較回路(4)、LPF(6)、VCO(10)、
分周回路(14)、第1及び第2拡散符号発生回路
(3)及び(15)は位相同期回路いわゆるPLLを構
成し、位相比較回路(4)の2つの入力信号の位相差が
0となるように前記PLLが動作する。
In FIG. 1, a received spread spectrum signal is frequency-converted to a lower frequency by a frequency conversion circuit (1), and then a second spreading code (to be described later) by a first multiplier (2) (first despreading circuit). It is multiplied by the spreading code generated from the generating circuit (15). Then, the output signal of the first multiplier (2) is compared in phase with the output signal of the VCO (10) in the phase comparison circuit (4). The output signal of the phase comparison circuit (4) according to the result of the phase comparison is smoothed by the LPF (6), and then applied as a control signal to the VCO (10) via the first selection circuit (12). You. Here, the first multiplier (2),
Phase comparison circuit (4), LPF (6), VCO (10),
The frequency dividing circuit (14), the first and second spreading code generating circuits (3) and (15) constitute a phase locked loop (PLL), and the phase difference between two input signals of the phase comparing circuit (4) is zero. The PLL operates as follows.

【0014】また、VCO(10)の出力信号は、位相
比較回路(4)に印加されるとともに、分周回路(1
4)にも印加され、m分周される。そして、分周回路
(14)の分周出力信号に基づき第1拡散符号発生回路
(3)から拡散符号P0が発生する。さらに、前記拡散
符号に応じて、第2拡散符号発生回路(15)から、基
準となる第1拡散符号P1、前記第1拡散符号P1より
所定の位相だけ進んだ第2拡散符号P2及び前記第1符
号P1より所定の位相だけ遅れた第3拡散符号P3が発
生する。
The output signal of the VCO (10) is applied to a phase comparison circuit (4) and a frequency divider (1).
4) is also applied and is divided by m. Then, a spread code P0 is generated from the first spread code generation circuit (3) based on the frequency divided output signal of the frequency divider circuit (14). Further, in accordance with the spread code, a second spread code P1 as a reference, a second spread code P2 advanced by a predetermined phase from the first spread code P1, and the second spread code P2 are sent from a second spread code generation circuit (15). A third spreading code P3 delayed by a predetermined phase from one code P1 is generated.

【0015】ここで、第1拡散符号発生回路(3)は、
例えば、シフトレジスタ及びエクスクルーシブオアゲー
トから成り、クロック信号となるVCO(10)の出力
信号に応じてM系列符号を発生する従来よく知られた回
路である。また、第2拡散符号発生回路(15)は、例
えば、前記第1拡散符号発生回路(3)の拡散符号P0
をデータとし、VCO(10)の出力信号をクロック信
号とする3段のシリアルのシフトレジスタから成り、前
記拡散符号P0が1段目から3段目のシフトレジスタへ
順に伝送される。そして、2段目のシフトレジスタの出
力信号を前記第1拡散符号P1とし、前記VCO(1
0)の出力信号の1クロックだけ第1拡散符号より進ん
だ第2拡散符号P2を1段目のシフトレジスタから、ま
た、前記1クロック遅れた第3拡散符号P3を3段目の
シフトレジスタから発生させる構成となる。
Here, the first spreading code generation circuit (3)
For example, it is a well-known circuit that includes a shift register and an exclusive OR gate and generates an M-sequence code in accordance with an output signal of a VCO (10) serving as a clock signal. Further, the second spread code generation circuit (15) is, for example, a spread code P0 of the first spread code generation circuit (3).
, And a three-stage serial shift register that uses the output signal of the VCO (10) as a clock signal, and the spreading code P0 is sequentially transmitted to the first to third-stage shift registers. The output signal of the second-stage shift register is used as the first spreading code P1, and the VCO (1
0), the second spreading code P2 advanced from the first spreading code by one clock from the first spreading code from the first stage shift register, and the third spreading code P3 delayed by one clock from the third stage shift register by one clock. It is a configuration to generate.

【0016】さらに、第2拡散信号発生回路(15)か
らの拡散信号は第1乗算器(2)に印加される。よっ
て、VCO(5)の発振周波数の変化に応じて、第1拡
散符号発生回路(3)から発生する拡散符号の発生タイ
ミングが変化するので、前記PLLは第1乗算器(2)
の出力信号とVCO(10)の出力信号との位相が同期
するように動作する。よって、広く一般に知られたPL
Lの手法を用いることによって、第1乗算器(2)の出
力信号とVCO(10)の出力信号の同期を保持するこ
とができる。
Further, the spread signal from the second spread signal generating circuit (15) is applied to the first multiplier (2). Therefore, the generation timing of the spread code generated from the first spread code generation circuit (3) changes in accordance with the change in the oscillation frequency of the VCO (5), and the PLL operates in the first multiplier (2).
And the output signal of the VCO (10) are synchronized. Therefore, the widely known PL
By using the method of L, it is possible to maintain synchronization between the output signal of the first multiplier (2) and the output signal of the VCO (10).

【0017】ところで、同期保持する前には同期捕捉を
行わければならず、ここで同期捕捉時の動作を説明す
る。第1選択回路(12)は直流電圧源(11)を選択
するので、VCO(10)から所定の発振周波数信号が
発生し、前記PLLの同期捕捉が行われる。前記所定の
発振周波数は、所望のロック周波数となるように設定さ
れる。そして、同期捕捉回路(13)で第1乗算器
(2)の出力信号が所定レベル以上になることにより、
前記PLLの同期を捕捉したことを検出すると、捕捉検
出回路(13)の出力信号に応じて、第1選択回路(1
2)はLPF(6)の出力信号を選択する。その為、位
相比較回路(4)の2つの入力信号の位相差を0とする
ようにVCO(10)の発振周波数が可変され、VCO
(10)の出力発振周波数はPLLのロック周波数にな
る。
By the way, before synchronization is maintained, synchronization acquisition must be performed. Here, the operation at the time of synchronization acquisition will be described. Since the first selection circuit (12) selects the DC voltage source (11), a predetermined oscillation frequency signal is generated from the VCO (10), and the PLL is synchronously acquired. The predetermined oscillation frequency is set so as to be a desired lock frequency. When the output signal of the first multiplier (2) becomes equal to or higher than a predetermined level in the synchronization acquisition circuit (13),
When detecting that the PLL synchronization has been captured, the first selection circuit (1) responds to the output signal of the capture detection circuit (13).
2) selects the output signal of the LPF (6). Therefore, the oscillation frequency of the VCO (10) is changed so that the phase difference between the two input signals of the phase comparison circuit (4) becomes 0, and the VCO
The output oscillation frequency of (10) becomes the lock frequency of the PLL.

【0018】一方、制御回路(19)にVCO(10)
の出力信号が印加され、VCO(10)の出力信号に応
じて第1制御信号が制御回路(19)から第2選択回路
(16)に印加され、第2選択回路(16)が選択動作
する。また、受信されたスペクトル拡散信号と、拡散符
号との相関が相関検出回路(18)において検出され
る。制御回路(19)において、検出された相関出力に
応じて、拡散符号の位相がスペクトル拡散信号の位相よ
り遅れているか進んでいるかが判別され、判別結果に応
じて第2制御信号が制御回路(19)が発生する。そし
て、第2制御信号に応じて、分周回路(14)の出力発
生タイミングが可変される。即ち、前記比較結果に応じ
て、拡散符号の位相がスペクトル拡散信号の位相より遅
れていると判別されると、第2制御信号によって分周回
路(14)の出力発生タイミングが早まり、その結果、
拡散符号の位相が進む。逆に、拡散符号の位相がスペク
トル拡散信号の位相より進んでいると判別されると、分
周回路(14)の出力発生タイミングが遅れるので、拡
散符号の位相が遅れる。
On the other hand, the control circuit (19) has a VCO (10)
And a first control signal is applied from the control circuit (19) to the second selection circuit (16) in accordance with the output signal of the VCO (10), and the second selection circuit (16) performs a selection operation. . The correlation between the received spread spectrum signal and the spread code is detected by a correlation detection circuit (18). In the control circuit (19), it is determined whether the phase of the spread code is behind or ahead of the phase of the spread spectrum signal in accordance with the detected correlation output, and in accordance with the determination result, the second control signal is generated by the control circuit ( 19) occurs. Then, the output generation timing of the frequency dividing circuit (14) is varied according to the second control signal. That is, if it is determined that the phase of the spread code is behind the phase of the spread spectrum signal according to the comparison result, the output generation timing of the frequency divider (14) is advanced by the second control signal, and as a result,
The phase of the spreading code advances. Conversely, if it is determined that the phase of the spread code is ahead of the phase of the spread spectrum signal, the output generation timing of the frequency divider (14) is delayed, so that the phase of the spread code is delayed.

【0019】よって、以上の動作により、前記スペクト
ル拡散信号中の拡散符号に同期した拡散符号が発生し、
スペクトル拡散信号と前記拡散符号とが第1乗算器
(2)で乗算されることにより、正確な逆拡散が行われ
る。そして、第1乗算器(2)の出力信号は、BPF
(8)を介して、復調回路(9)に印加され、前記出力
信号を復調することによって、情報信号を得ることがで
きる。
Thus, by the above operation, a spread code synchronized with the spread code in the spread spectrum signal is generated,
An accurate despreading is performed by multiplying the spread spectrum signal and the spread code by the first multiplier (2). The output signal of the first multiplier (2) is a BPF
An information signal can be obtained by demodulating the output signal applied to the demodulation circuit (9) via (8).

【0020】図3は、図1の要部の具体構成例であり、
(20)はVCO(10)の出力信号をn分周する分周
回路、(21)は第1乗算器(2)の出力信号を所定帯
域に制限する第1BPF、(22)は第1レベル検出回
路となり第1BPF(21)の出力信号を包絡線検波す
る第1包絡線検波回路、(23)は第1包絡線検波回路
(22)の出力信号を平滑する第1平滑回路、(24)
は第2乗算器(17)の出力信号を所定帯域に制限する
第2BPF、(25)は第2検出回路となり第2BPF
(24)の出力信号を包絡線検波する第2包絡線検波回
路、(26)は第2包絡線検波回路(25)の出力信号
を平滑する第2平滑回路、(27)は第1及び第2平滑
回路(23)及び(26)の出力信号を比較する比較回
路、(28)は比較回路(27)の出力信号に応じて第
2制御信号を発生する第2制御信号発生回路である。但
し、分周数nは分周数mに比べ十分の大きく、第2選択
回路(16)の選択周期が少なくとも拡散符号の1周期
(1周期:拡散符号の1パターンに対応する時間)以上
となるように設定する。
FIG. 3 shows an example of a specific configuration of a main part of FIG.
(20) is a frequency divider that divides the output signal of the VCO (10) by n, (21) is a first BPF that limits the output signal of the first multiplier (2) to a predetermined band, and (22) is a first level. A first envelope detection circuit which becomes a detection circuit and envelope-detects the output signal of the first BPF (21); (23) a first smoothing circuit for smoothing the output signal of the first envelope detection circuit (22); (24)
Is a second BPF that limits the output signal of the second multiplier (17) to a predetermined band, and (25) is a second BPF that functions as a second detection circuit.
(24) a second envelope detection circuit for performing envelope detection on the output signal, (26) a second smoothing circuit for smoothing the output signal of the second envelope detection circuit (25), and (27) first and second envelope detection circuits. 2 is a comparison circuit for comparing the output signals of the smoothing circuits (23) and (26), and (28) is a second control signal generation circuit for generating a second control signal according to the output signal of the comparison circuit (27). However, the frequency division number n is sufficiently larger than the frequency division number m, and the selection cycle of the second selection circuit (16) is at least one cycle of the spread code (one cycle: time corresponding to one pattern of the spread code) or more. Set to be.

【0021】図3において、スペクトル拡散信号は第1
乗算器(2)で第1拡散符号P1と乗算される。第1乗
算器(2)の出力信号は、BPF(8)及び位相比較回
路(4)に印加されると共に、第1BPF(21)にも
印加される。第1BPF(21)で所定帯域に制限させ
られた後、第1包絡線検波回路(22)で包絡線検波さ
れる。ここで、包絡線検波出力信号は、スペクトル拡散
信号と拡散符号との相関を示す信号であり、図4の如
き、同期が取れている時に高出力となり1チップ(1チ
ップ:拡散符号の1ビットに対応する時間)以上ずれて
いると0レベルとなる三角波信号である。そして、第1
包絡線検波回路(22)の出力信号は、第1平滑回路
(23)で平滑された後、比較回路(27)の負入力端
に印加される。また、第2乗算器(17)の出力信号
は、第2BPF(24)で所定帯域に制限され、第2包
絡線検波回路(25)で包絡線検波される。そして、第
2包絡線検波回路(25)の出力信号は第2平滑回路
(26)で平滑された後、比較回路(27)の正入力端
に印加される。さらに、比較回路(27)の出力信号は
第2制御信号発生回路(28)に印加され、比較結果及
び分周回路(20)の出力信号に応じて進みまたは遅れ
第2制御信号が第2制御信号発生回路(28)から発生
する。
In FIG. 3, the spread spectrum signal is the first
The first spread code P1 is multiplied by the multiplier (2). The output signal of the first multiplier (2) is applied to the BPF (8) and the phase comparison circuit (4), and also to the first BPF (21). After being limited to a predetermined band by the first BPF (21), envelope detection is performed by the first envelope detection circuit (22). Here, the envelope detection output signal is a signal indicating the correlation between the spread spectrum signal and the spread code. As shown in FIG. 4, the output becomes high when the synchronization is established and becomes one chip (one chip: one bit of the spread code). This is a triangular wave signal which becomes 0 level when the time is shifted by more than the time corresponding to the above. And the first
The output signal of the envelope detection circuit (22) is applied to the negative input terminal of the comparison circuit (27) after being smoothed by the first smoothing circuit (23). The output signal of the second multiplier (17) is limited to a predetermined band by the second BPF (24), and is subjected to envelope detection by the second envelope detection circuit (25). The output signal of the second envelope detection circuit (25) is applied to the positive input terminal of the comparison circuit (27) after being smoothed by the second smoothing circuit (26). Further, the output signal of the comparison circuit (27) is applied to a second control signal generation circuit (28), and the second control signal is advanced or delayed according to the comparison result and the output signal of the frequency divider circuit (20). It is generated from a signal generation circuit (28).

【0022】一方、分周回路(20)はVCO(10)
の出力信号をn分周し、タイミング信号を発生する。前
記タイミング信号は第2選択回路(16)及び第2制御
信号発生回路(28)に印加される。まず、前記タイミ
ング信号が「H」レベルになると、第2選択回路(1
6)は図示の状態になり第2拡散符号P2を選択する。
その為、比較回路(27)では、第1拡散符号P1とス
ペクトル拡散信号との相関出力、及び、第2拡散符号P
2とスペクトル拡散信号との相関出力が比較される。第
2平滑回路(26)の出力信号レベルが高いと、比較回
路(27)から「H」レベルの出力信号が発生し、さら
に、進み第2制御信号が第2制御信号発生回路(28)
から発生する。尚、「H」レベルのタイミング信号に応
じて、第2制御信号発生回路(28)は進み第2制御信
号を発生するように作用している。
On the other hand, the frequency dividing circuit (20) is a VCO (10)
Is divided by n to generate a timing signal. The timing signal is applied to a second selection circuit (16) and a second control signal generation circuit (28). First, when the timing signal becomes “H” level, the second selection circuit (1)
6) enters the state shown in the figure and selects the second spreading code P2.
Therefore, the comparison circuit (27) outputs the correlation output between the first spread code P1 and the spread spectrum signal and the second spread code P1.
2 and the correlation output of the spread spectrum signal are compared. When the output signal level of the second smoothing circuit (26) is high, an output signal of "H" level is generated from the comparison circuit (27), and further the second control signal is advanced to the second control signal generation circuit (28).
Arising from The second control signal generating circuit (28) operates in accordance with the "H" level timing signal to generate the second control signal.

【0023】また、前記タイミング信号が「L」レベル
になると、第2選択回路(16)は図示と逆の状態にな
り第3拡散符号P3を選択する。その為、比較回路(2
7)では、第1拡散符号P1とスペクトル拡散信号との
相関出力、及び、第3拡散符号P3とスペクトル拡散信
号との相関出力が比較される。そして、第2平滑回路
(26)の出力信号レベルが高いと、比較回路(27)
から「H」レベルの出力信号が発生し、さらに、遅れ第
2制御信号が第2制御信号発生回路(28)から発生す
る。尚、「L」レベルのタイミング信号が印加される第
2制御信号発生回路(28)は、比較回路(27)から
「H」レベルの出力信号が発生したとき、遅れ第2制御
信号を発生するように作用している。
When the timing signal goes to "L" level, the second selection circuit (16) enters a state opposite to that shown in the figure and selects the third spreading code P3. Therefore, the comparison circuit (2
In 7), the correlation output between the first spread code P1 and the spread spectrum signal and the correlation output between the third spread code P3 and the spread spectrum signal are compared. When the output signal level of the second smoothing circuit (26) is high, the comparison circuit (27)
, An "H" level output signal is generated, and a delayed second control signal is generated from the second control signal generation circuit (28). The second control signal generation circuit (28) to which the "L" level timing signal is applied generates a delayed second control signal when the "H" level output signal is generated from the comparison circuit (27). Is acting like.

【0024】ここで、第1拡散符号P1がスペクトル拡
散符号より遅れている場合、第1乃至第3拡散符号P1
乃至P3とスペクトル拡散信号との相関出力はそれぞれ
図4のイ、ウ及びアとなる。その為、タイミング信号の
「H」期間中、比較回路(27)から「H」レベルの出
力信号が発生し、さらに、進み第2制御信号が発生し、
分周回路(14)の出力発生タイミングが早くなる。よ
って、第1乃至第3拡散符号P1乃至P3とスペクトル
拡散信号との相関出力はそれぞれ図4のウ、エ及びイと
なる。
Here, when the first spread code P1 is behind the spread spectrum code, the first to third spread codes P1
The correlation outputs between P3 and the spread spectrum signal are as shown in FIGS. Therefore, during the “H” period of the timing signal, an output signal of “H” level is generated from the comparison circuit (27), and further, a second control signal is generated.
The output generation timing of the frequency dividing circuit (14) is advanced. Accordingly, the correlation outputs of the first to third spreading codes P1 to P3 and the spread spectrum signals are respectively C, D, and A in FIG.

【0025】逆に、第1拡散符号P1がスペクトル拡散
符号より進んでいる場合、第1乃至第3拡散符号P1乃
至P3とスペクトル拡散信号との相関出力はそれぞれ図
4のカ、キ及びオとなる。その為、タイミング信号の
「L」期間中、比較回路(27)から「H」レベルの出
力信号が発生し、さらに、遅れ第2制御信号が発生し、
分周回路(14)の出力発生タイミングが遅くなる。よ
って、第1乃至第3拡散符号P1乃至P3とスペクトル
拡散信号との相関出力はそれぞれ図4のオ、カ及びエと
なる。
Conversely, when the first spread code P1 is ahead of the spread spectrum code, the correlation outputs between the first to third spread codes P1 to P3 and the spread spectrum signal are respectively indicated by powers F, C and E in FIG. Become. Therefore, during the "L" period of the timing signal, an "H" level output signal is generated from the comparison circuit (27), and further, a delayed second control signal is generated.
The output generation timing of the frequency divider (14) is delayed. Accordingly, the correlation outputs of the first to third spreading codes P1 to P3 and the spread spectrum signals are e, f, and d in FIG. 4, respectively.

【0026】以上述べた如き動作の繰り返しにより、第
1拡散符号P1とスペクトル拡散信号との相関出力は図
4のエとなり、拡散符号とスペクトル拡散信号との同期
がとられる。尚、図3において、第1及び第2包絡線検
波回路(22)及び(25)の出力レベルは微小に変化
している。よって、図3の第1及び第2平滑回路(2
3)及び(26)に代えて最小値検出回路を接続し、拡
散符号とスペクトル拡散信号との相関出力の最小値を保
持し、互いに比較し、拡散符号の位相制御を行ってもよ
い。
By repeating the above-described operation, the correlation output between the first spread code P1 and the spread spectrum signal is as shown in FIG. 4 and the spread code and the spread spectrum signal are synchronized. In FIG. 3, the output levels of the first and second envelope detection circuits (22) and (25) slightly change. Therefore, the first and second smoothing circuits (2
Instead of 3) and (26), a minimum value detection circuit may be connected to hold the minimum value of the correlation output between the spread code and the spread spectrum signal, compare them with each other, and perform phase control of the spread code.

【0027】次に、図5のタイミングチャートに基づい
て、分周回路(14)の動作を説明する。分周回路(1
4)は、例えば、m段の立ち上がり検出のフリップフロ
ップによって構成され、初段のフリップフロップは制御
回路(19)の第2制御信号に応じてクリアまたはプリ
セットされる。クロックとなる図5(イ)の如きVCO
(10)の出力信号が分周回路(14)に印加される
と、VCO(10)の出力信号の2分周の信号は図5
(ロ)及び(ヘ)の実線の如くなり、また、その4分周
の信号は図5(ハ)及び(ト)の実線の如くなり、さら
に、そのm分周の分周回路(14)の出力信号は図2
(ニ)及び(チ)の実線の如くなる。
Next, the operation of the frequency dividing circuit (14) will be described with reference to the timing chart of FIG. Dividing circuit (1
4) is constituted by, for example, m-stage rising-detection flip-flops, and the first-stage flip-flop is cleared or preset according to the second control signal of the control circuit (19). VCO as a clock as shown in FIG.
When the output signal of (10) is applied to the frequency dividing circuit (14), the signal obtained by dividing the output signal of the VCO (10) by 2 is shown in FIG.
The solid lines of (b) and (f) are as shown by the solid lines in FIG. 5, and the signals obtained by dividing the frequency by four are as shown by the solid lines in FIGS. 5 (c) and (g). The output signal of
(D) and (h) as shown by the solid line.

【0028】ここで、第2制御信号のうち図5(ホ)の
如き進み第2制御信号が分周回路(14)に印加される
と、初段のフリップフロップがクリアされ、図5(ロ)
の点線の如く2分周の信号は「H」レベルから「L」レ
ベルになる。その為、その後の2分周の信号は図5
(ロ)の点線の如くなり、さらに、4分周の信号は図5
(ハ)の点線の如くなる。その結果、分周回路(14)
の出力信号は図5(ニ)の点線の如くなり、図5(ニ)
の実線に比べ分周回路(14)の出力発生タイミングが
早まる。
Here, when the advanced second control signal of the second control signal is applied to the frequency dividing circuit (14) as shown in FIG. 5 (e), the first stage flip-flop is cleared and the second flip-flop is cleared as shown in FIG.
As shown by the dotted line, the signal divided by 2 changes from "H" level to "L" level. Therefore, the subsequent signal of frequency division by 2 is shown in FIG.
As shown in the dotted line in (b), the signal obtained by dividing by 4 is shown in FIG.
It becomes like the dotted line of (c). As a result, the dividing circuit (14)
5 (d) is as shown by the dotted line in FIG.
The output generation timing of the frequency dividing circuit (14) is earlier than that of the solid line.

【0029】また、図5(リ)の如き遅れ第2制御信号
が分周回路(14)に印加されると、初段のフリップフ
ロップがプリセットされ、図5(ヘ)の如くクロックの
立ち上がりに応答せず、2分周の信号は「H」レベルを
維持する。その為、その後の2分周の信号は図5(ヘ)
の点線の如くなり、さらに、4分周の信号は図5(ト)
の点線の如くなる。その結果、分周回路(14)の出力
信号は図5(チ)の点線の如くなり、図5(チ)の実線
に比べ分周回路(14)の出力発生タイミングが遅くな
る。
When the delayed second control signal as shown in FIG. 5 (L) is applied to the frequency dividing circuit (14), the first stage flip-flop is preset and responds to the rising of the clock as shown in FIG. 5 (F). Without this, the divide-by-2 signal maintains the “H” level. Therefore, the signal of the subsequent dividing by 2 is shown in FIG.
, And the signal divided by 4 is shown in FIG.
It becomes like the dotted line. As a result, the output signal of the frequency dividing circuit (14) becomes as shown by the dotted line in FIG. 5 (h), and the output generation timing of the frequency dividing circuit (14) is delayed as compared with the solid line in FIG. 5 (h).

【0030】[0030]

【発明の効果】以上に述べた如く、本発明によれば、拡
散符号とスペクトル拡散信号との相関出力を検出し、そ
の検出結果に応じて拡散符号とスペクトル拡散信号との
同期を取っているので、送信側と受信側との拡散符号が
同期し、正確なスペクトル逆拡散を行うことができる。
As described above, according to the present invention, the correlation output between the spread code and the spread spectrum signal is detected, and the spread code and the spread spectrum signal are synchronized in accordance with the detection result. Therefore, the spreading codes on the transmitting side and the receiving side are synchronized, and accurate spectrum despreading can be performed.

【0031】また、拡散符号発生回路の入力信号を発生
する過程で、前記入力信号の発生タイミングを調節し
て、拡散符号の位相を調節するので、温度変化、電源電
圧変化、経時変化、VCOの自走周波数のバラツキなど
に関係なくするとともに調節範囲を限定されることが無
く、常に正確なスペクトル逆拡散を行うことができる。
また、拡散符号のチップ周期に比べ十分小さい単位で拡
散符号の位相を調節すると、高精度に同期を取ることが
できる。
In the process of generating the input signal of the spread code generation circuit, the phase of the spread code is adjusted by adjusting the generation timing of the input signal. Irrespective of the variation of the free-running frequency and the like, the adjustment range is not limited, so that accurate spectrum despreading can always be performed.
If the phase of the spread code is adjusted in a unit sufficiently smaller than the chip period of the spread code, synchronization can be achieved with high accuracy.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】従来例を示すブロック図である。FIG. 2 is a block diagram showing a conventional example.

【図3】本発明の要部を示すブロック図である。FIG. 3 is a block diagram showing a main part of the present invention.

【図4】本発明を説明するための波形図である。FIG. 4 is a waveform chart for explaining the present invention.

【図5】本発明の要部を説明するためのタイミングチャ
ートである。
FIG. 5 is a timing chart for explaining a main part of the present invention.

【符号の説明】[Explanation of symbols]

10 VCO 14 分周回路 15 第2拡散符号発生回路 16 第2選択回路 17 第2乗算器 18 相関検出回路 19 制御回路 20 分周回路 21 第1BPF 22 第1包絡線検波回路 23 第1平滑回路 24 第2BPF 25 第2包絡線検波回路 26 第2平滑回路 27 比較回路 28 第2制御信号発生回路 Reference Signs List 10 VCO 14 Frequency divider 15 Second spreading code generator 16 Second selector 17 Second multiplier 18 Correlation detector 19 Control circuit 20 Frequency divider 21 First BPF 22 First envelope detector 23 First smoother 24 Second BPF 25 Second envelope detection circuit 26 Second smoothing circuit 27 Comparison circuit 28 Second control signal generation circuit

───────────────────────────────────────────────────── フロントページの続き (72)発明者 高橋 義昭 大阪府守口市京阪本通2丁目5番5号 三洋電機株式会社内 (56)参考文献 特開 平4−196939(JP,A) ──────────────────────────────────────────────────続 き Continuation of the front page (72) Inventor Yoshiaki Takahashi 2-5-5 Keihanhondori, Moriguchi-shi, Osaka Sanyo Electric Co., Ltd. (56) References JP-A-4-196939 (JP, A)

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】スペクトル拡散信号を受信するスペクトル
拡散受信装置であって、 前記スペクトル拡散信号を逆拡散した信号の位相に同期
した出力信号を発生する位相同期回路と、 該位相制御回路の出力信号に応じて、拡散符号の為のク
ロック信号を発生するクロック信号発生回路と、 該クロック信号発生回路の出力信号に応じて、第1拡散
符号、前記第1拡散符号より所定の位相量だけ進んだ第
2拡散符号及び第1拡散符号より所定の位相だけ遅れた
第3拡散符号を発生する拡散符号発生回路と、 スペクトル拡散信号を、第1拡散符号によって逆拡散す
る第1逆拡散回路と、 スペクトル拡散信号を、順次選択される第2または第3
拡散符号によって逆拡散する第2逆拡散回路と、 前記第1及び第2逆拡散回路の出力信号に応じて、前記
スペクトル拡散信号と前記複数の拡散符号との相関を検
出する相関検出回路と、 該相関検出回路の出力信号に応じて、前記クロック信号
発生回路の出力位相を前記クロック信号発生回路の出力
位相を拡散符号のチップ周期に比べ十分に小さい単位で
制御する制御するための制御信号を発生する制御回路
と、 を備えることを特徴とするスペクトル拡散受信装置。
1. A spread spectrum receiving apparatus for receiving a spread spectrum signal, comprising: a phase synchronization circuit for generating an output signal synchronized with a phase of a signal obtained by despreading the spread spectrum signal; and an output signal of the phase control circuit. A clock signal generating circuit for generating a clock signal for a spreading code in accordance with the first spreading code, and a predetermined phase amount ahead of the first spreading code in accordance with an output signal of the clock signal generating circuit. A spreading code generating circuit for generating a third spreading code delayed by a predetermined phase from the second spreading code and the first spreading code, a first despreading circuit for despreading the spread spectrum signal by the first spreading code, A spread signal is selected from a second or third
A second despreading circuit for despreading with a spreading code, a correlation detection circuit for detecting a correlation between the spread spectrum signal and the plurality of spreading codes according to output signals of the first and second despreading circuits, A control signal for controlling the output phase of the clock signal generation circuit in a unit sufficiently smaller than the chip period of the spread code according to the output signal of the correlation detection circuit. A spread spectrum receiving apparatus, comprising:
【請求項2】前記相関検出回路は、前記第1及び第2逆
拡散回路の出力信号のレベルをそれぞれ検出する第1及
び第2検出回路から成り、 前記第1レベル検出回路は、第1拡散符号に応じた前記
第1逆拡散回路の出力信号のレベルを検出し、 前記第2レベル検出回路は、第2拡散符号または第3拡
散符号に応じた前記第2逆拡散回路の出力信号レベルを
検出することを特徴とする請求項1記載のスペクトル拡
散受信装置。
2. The method according to claim 1 , wherein said correlation detecting circuit comprises a first and a second inverse circuit.
First and second detection of the level of the output signal of the spreading circuit, respectively.
And a second detection circuit, wherein the first level detection circuit is configured to perform the
The level of the output signal of the first despreading circuit is detected, and the second level detecting circuit detects the level of the second spread code or the third spread signal.
The output signal level of the second despreading circuit according to the spread code
The spectrum expansion according to claim 1, wherein the spectrum is detected.
Scatter receiver.
【請求項3】前記制御回路は、比較回路と、制御信号発
生回路とを備え、 前記比較回路は、前記相関検出回路の出力信号に応じ
て、相関出力の変化方向を検出し、 前記制御信号発生回路は、前記比較回路の出力信号に応
じて進み又は遅れ制御信号を発生することを特徴とする
請求項1記載のスペクトル拡散受信装置。
3. The control circuit according to claim 1, wherein the control circuit includes: a comparison circuit;
A raw circuit, wherein the comparison circuit is responsive to an output signal of the correlation detection circuit.
The control signal generation circuit detects a change direction of the correlation output, and responds to the output signal of the comparison circuit.
Generating an advance or delay control signal
The spread spectrum receiving apparatus according to claim 1.
【請求項4】前記相関検出回路は、第1拡散符号に応じ
た前記第1逆拡散回路の出力信号のレベルを検出する第
1レベル検出回路と、 第2拡散符号または第3拡散符号に応じた前記第2逆拡
散回路の出力信号レベルを検出する第2レベル検出回路
とから成り、 前記制御信号発生回路は、前記第2拡散符号に応じた前
記第2レベル検出回路の出力信号が前記第1レベル検出
回路の出力信号より大であると、進み制御信号を発生
し、 また、前記第3拡散符号に応じた前記第2レベル検出回
路の出力信号が前記第1レベル検出回路の出力信号より
大であると、遅れ制御信号を発生することを特徴とする
請求項3記載のスペクトル拡散受信装置。
4. The correlation detection circuit according to a first spreading code.
And detecting a level of an output signal of the first despreading circuit.
A first level detection circuit, and the second despreading circuit according to a second spreading code or a third spreading code.
Second level detection circuit for detecting the output signal level of the distributed circuit
Consists of a, the control signal generating circuit, before in accordance with the second spreading code
The output signal of the second level detection circuit detects the first level detection signal.
If it is larger than the output signal of the circuit, the advance control signal is generated.
And, also, the second level detection times in accordance with the third spreading code
Output signal of the first level detection circuit
If it is large, a delay control signal is generated.
The spread spectrum receiving apparatus according to claim 3.
JP7397295A 1995-03-27 1995-03-30 Spread spectrum receiver Expired - Fee Related JP3183493B2 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP7397295A JP3183493B2 (en) 1995-03-30 1995-03-30 Spread spectrum receiver
TW085100137A TW347626B (en) 1995-03-27 1996-01-06 Spectrum diffusion signal receiver
US08/621,822 US5940428A (en) 1995-03-27 1996-03-22 Spread spectrum signal receiving apparatus
CN96103719A CN1143868A (en) 1995-03-27 1996-03-25 Frequency band spreading receiver
EP96302070A EP0739101A3 (en) 1995-03-27 1996-03-26 Spread spectrum signal receiving apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7397295A JP3183493B2 (en) 1995-03-30 1995-03-30 Spread spectrum receiver

Publications (2)

Publication Number Publication Date
JPH08274684A JPH08274684A (en) 1996-10-18
JP3183493B2 true JP3183493B2 (en) 2001-07-09

Family

ID=13533519

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7397295A Expired - Fee Related JP3183493B2 (en) 1995-03-27 1995-03-30 Spread spectrum receiver

Country Status (1)

Country Link
JP (1) JP3183493B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3028800B2 (en) * 1998-05-01 2000-04-04 日本電気株式会社 CDMA cellular system and spreading code detection method in CDMA cellular system

Also Published As

Publication number Publication date
JPH08274684A (en) 1996-10-18

Similar Documents

Publication Publication Date Title
US5940428A (en) Spread spectrum signal receiving apparatus
JP3183493B2 (en) Spread spectrum receiver
US5903593A (en) Spread spectrum signal receiver
JP3183492B2 (en) Spread spectrum receiver
JP3234446B2 (en) Spread spectrum signal demodulator
JPH08274686A (en) Spread spectrum reception equipment
JPH08274685A (en) Spread spectrum reception equipment
JPH1013307A (en) Digital delay locked loop
JP2770995B2 (en) Receiver for spread spectrum communication
JPH07297757A (en) Spread spectrum receiver
JP3258944B2 (en) Mobile radio receiver
JPH09261123A (en) Spread spectrum receiving device
JPS5974742A (en) Spread spectrum communication system
JPH07154296A (en) Spread spectrum communication system and spread spectrum receiver
JP2650557B2 (en) Synchronous spread spectrum modulated wave demodulator
JP3118938B2 (en) Demodulator for spread spectrum communication
JPH07154293A (en) Spread spectrum signal demodulator
JPH08237168A (en) Spread spectrum communication equipment
JPH07240700A (en) Inverse spread spectrum circuit
JPH07154301A (en) Spread spectrum signal demodulator
JPH0964856A (en) Reset synchronization system
JPS6362141B2 (en)
JPH02132935A (en) Receiving device for spread spectrum communication
JPH08340316A (en) Spread spectrum receiver
JP2001186206A (en) Synchronizing circuit and method for following synchronization

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees