JP3147357B2 - 出力波形制御回路 - Google Patents

出力波形制御回路

Info

Publication number
JP3147357B2
JP3147357B2 JP2032490A JP2032490A JP3147357B2 JP 3147357 B2 JP3147357 B2 JP 3147357B2 JP 2032490 A JP2032490 A JP 2032490A JP 2032490 A JP2032490 A JP 2032490A JP 3147357 B2 JP3147357 B2 JP 3147357B2
Authority
JP
Japan
Prior art keywords
circuit
output
waveform
reference signal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2032490A
Other languages
English (en)
Other versions
JPH03226048A (ja
Inventor
次男 堀
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2032490A priority Critical patent/JP3147357B2/ja
Priority to CA002035203A priority patent/CA2035203C/en
Priority to DE69115512T priority patent/DE69115512T2/de
Priority to AU70112/91A priority patent/AU637185B2/en
Priority to EP91101198A priority patent/EP0440186B1/en
Priority to US07/648,689 priority patent/US5152008A/en
Publication of JPH03226048A publication Critical patent/JPH03226048A/ja
Application granted granted Critical
Publication of JP3147357B2 publication Critical patent/JP3147357B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、TDMA(Time Division Multiple Access)
通信方式に使用される送信機の出力波形を制御する回路
に関するものである。
[従来の技術] TDMA通信方式では、送信機の出力をバースト状にスイ
ッチングするのでスペクトラムの広がりが生じ、他の送
信チャンネルあるいは自局の受信チャンネルに悪影響を
及ぼす。これを防止するためには、出力信号の立上りお
よび立下りの波形が滑らかになるように制御する必要が
ある。
従来は、この出力波形の制御を第2図に示す回路で行
っていた。
第2図において、送信機の送信起動信号が送信起動信
号入力端子12に印加されると、基準信号発生回路13から
第3図に示すような滑らかな立上りおよび立下り波形を
もつ基準信号が発生される。
一方、入力信号端子1には送信しようとする出力信号
が印加され、利得制御増幅器3で増幅される。利得制御
増幅器3の出力波形は、検波回路5で検波され、その検
波信号と基準信号発生回路13の出力である基準信号が比
較回路4で比較される。比較回路4からは両信号の差に
相当する誤差信号が出力され、利得制御増幅器3の出力
レベルを制御する制御信号として利得制御増幅器3に供
給される。利得制御増幅器3の出力波形は、基準信号と
相似となるように制御され、滑らかな立上りおよび立下
りをもつ波形として出力信号端子2から出力される。
[発明が解決しようとする課題] 従来の出力波形制御回路で送信起動信号毎に出力レベ
ルを変化させる場合は、基準信号発生回路13からは基準
信号として第4図のような複雑な波形を発生させる必要
がある。このため、基準信号発生回路13が非常に複雑に
なるという欠点があった。
[課題を解決するための手段] 本発明は、上記の問題点に鑑みてなされたもので、簡
単な基準信号発生回路で複雑な波形の基準信号を生成
し、この基準信号によって出力波形を制御することで、
スペクトラムの広がりを抑えることを目的とし、この目
的を達成するために、利得制御増幅器と、該利得制御増
幅器の出力波形を検波する検波回路と、前記利得制御増
幅器の出力レベルを設定するための制御信号を合成する
波形合成回路と、該波形合成回路と前記検波回路の出力
を比較して誤差信号電圧を発生して前記利得制御増幅器
に制御信号として印加する比較回路と、前記波形合成回
路に出力信号を供給する第1の基準信号発生回路と、前
記波形合成回路に出力信号を供給する第2の基準信号発
生回路と、前記第1の基準信号発生回路と前記第2の基
準信号発生回路の発生する信号を交互に前記波形合成回
路に供給するよう、前記第1の基準信号発生回路と前記
第2の基準信号発生回路の信号発生状態を制御する制御
回路を設けた構成としてある。
また、好ましくは、前記波形合成回路は、前記第1の
基準信号発生回路と前記第2の基準信号発生回路から供
給される信号を、その振幅レベルによって選択するよう
に構成されている。
[作用] 上記構成の出力波形制御回路においては、2つの基準
信号発生回路を交互に使って基準信号を発生させること
により、複雑な基準波形を簡単な回路で生成できる。こ
の基準信号によって出力信号を制御し、出力信号の波形
を基準信号と相似となるように制御することで、滑らか
な立上りおよび立下りをもつ出力波形となる。これによ
り、出力信号のスペクトラムの広がりを抑えるように作
用する。
[実施例] 以下、本発明の実施例を図面に基づいて説明する。
第1図は、本発明による出力波形制御回路の一実施例
を示すブロック図である。
第1図において、送信起動信号入力端子12には第5図
(a)に示すような送信起動信号Aが印加され、送信起
動信号制御回路10に供給される。送信起動信号制御回路
10は、第5図(b)および第5図(c)に示す信号Bお
よびCを発生して、基準信号発生回路7および8にそれ
ぞれ供給する。基準信号発生回路7および8では、送信
起動信号制御回路10から供給される信号BおよびCに従
って、第5図(d)および第5図(e)に示す基準波形
DおよびEをそれぞれ発生する。基準信号発生回路7お
よび8の出力信号は、共に波形合成回路6に基準信号と
して供給される。
波形合成回路6では、基準信号発生回路7および8か
ら供給される2つの基準信号DおよびEのうち、レベル
の高い方を選択して比較回路4に供給する。従って、波
形合成回路6の出力は、第5図(f)に示す信号Fとな
る。
一方、入力信号端子1には送信しようとする出力信号
が印加され、利得制御増幅器3で増幅される。利得制御
増幅器3の出力波形は検波回路5で検波され、その検波
信号と波形合成回路6で発生する信号F(第5図
(f))とが比較回路4で比較される。比較回路4から
は検波回路5および波形合成回路6の出力信号の差に相
当する誤差信号が出力され、利得制御増幅器3の出力レ
ベルを制御する制御信号として利得制御増幅器3に供給
される。
このときの利得制御増幅器3の出力レベルは、制御回
路9によって制御される。即ち、出力レベル制御信号入
力端子11には利得制御増幅器3の出力レベルを制御する
出力レベル制御信号が印加され、制御回路9に供給され
る。制御回路9は基準信号発生回路7および8にそれぞ
れ出力レベル制御信号を送り、基準信号発生回路7およ
び8の出力である基準信号DおよびEのレベルを制御す
る。従って、基準信号DおよびEのレベルは、出力レベ
ル制御信号入力端子11に印加される出力レベル制御信号
によって制御された状態で波形合成回路6に供給され
る。
このようにして利得制御増幅器3の出力波形は、波形
合成回路6から発生される信号F(第5図(f))と相
似となるように制御され、滑らかな立上りおよび立下り
をもつ波形として出力信号端子2から出力される。従っ
て、送信起動信号Aごとに出力レベルを変化させても、
利得制御増幅器3の出力波形は滑らかな立上りおよび立
下りをもつ波形となりスペクトラムの広がりを抑えるこ
とができる。
上述した実施例によれば、2つの基準信号発生回路7
および8を交互に使って基準信号を発生させ、波形合成
回路6により高いレベルの成分を選択して出力すること
により、第5図(f)のような複雑な波形を簡単な回路
で生成でき、この波形信号によって出力波形を制御する
ことによって出力信号のスペクトラムの広がりを抑える
ことができる。
[発明の効果] 以上で説明したように、本発明は、利得制御増幅器
と、該利得制御増幅器の出力波形を検波する検波回路
と、前記利得制御増幅器の出力レベルを設定するための
制御信号を合成する波形合成回路と、該波形合成回路と
前記検波回路の出力を比較して誤差信号電圧を発生して
前記利得制御増幅器に制御信号として印加する比較回路
と、前記波形合成回路に出力信号を供給する第1の基準
信号発生回路と、前記波形合成回路に出力信号を供給す
る第2の基準信号発生回路を設けるように構成されて
る。
これにより、簡単な基準信号発生回路で複雑な波形の
基準信号を生成し、この基準信号によって出力波形を制
御することで、スペクトラムの広がりを抑えることが可
能となる。
【図面の簡単な説明】
第1図は、本発明による出力波形制御回路の一実施例を
示すブロック図、 第2図は、従来の出力波形制御回路の一例を示すブロッ
ク図、 第3図は、従来の出力波形制御回路の動作を説明する波
形図、 第4図は、従来の出力波形制御回路の動作を説明する波
形図、 第5図は、本発明による出力波形制御回路の動作を説明
する波形図である。 3……利得制御増幅器 4……比較回路 5……検波回路 6……波形合成回路 7……基準信号発生回路 8……基準信号発生回路 9……制御回路 10……送信起動信号制御回路 11……出力レベル制御信号入力端子 12……送信起動信号入力端子 13……基準信号発生回路
フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04L 25/03 H03G 3/30 H04B 1/04 H04J 3/00

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】利得制御増幅器と、 該利得制御増幅器の出力波形を検波する検波回路と、 前記利得制御増幅器の出力レベルを設定するための制御
    信号を合成する波形合成回路と、 該波形合成回路と前記検波回路の出力を比較して誤差信
    号電圧を発生して前記利得制御増幅器の制御信号として
    印加する比較回路と、 前記波形合成回路に出力信号を供給する第1の基準信号
    発生回路と、 前記波形合成回路に出力信号を供給する第2の基準信号
    発生回路と、 前記第1の基準信号発生回路と前記第2の基準信号発生
    回路の発生する信号を交互に前記波形合成回路に供給す
    るよう、前記第1の基準信号発生回路と前記第2の基準
    信号発生回路の信号発生状態を制御する制御回路と を有することを特徴とした出力波形制御回路。
  2. 【請求項2】前記波形合成回路は、前記第1の基準信号
    発生回路と前記第2の基準信号発生回路から供給される
    信号を、その振幅レベルによって選択することを特徴と
    した請求項1記載の出力波形制御回路。
JP2032490A 1990-01-30 1990-01-30 出力波形制御回路 Expired - Lifetime JP3147357B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2032490A JP3147357B2 (ja) 1990-01-30 1990-01-30 出力波形制御回路
CA002035203A CA2035203C (en) 1990-01-30 1991-01-29 Signal control apparatus capable of readily changing an apparatus output signal
DE69115512T DE69115512T2 (de) 1990-01-30 1991-01-30 Signal-Regelgerät zum leichten Verändern eines Gerätausgangssignals
AU70112/91A AU637185B2 (en) 1990-01-30 1991-01-30 Signal control apparatus capable of readily changing an apparatus output signal
EP91101198A EP0440186B1 (en) 1990-01-30 1991-01-30 Signal control apparatus capable of readily changing an apparatus output signal
US07/648,689 US5152008A (en) 1990-01-30 1991-01-30 Signal control apparatus capable of readily changing an apparatus output signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2032490A JP3147357B2 (ja) 1990-01-30 1990-01-30 出力波形制御回路

Publications (2)

Publication Number Publication Date
JPH03226048A JPH03226048A (ja) 1991-10-07
JP3147357B2 true JP3147357B2 (ja) 2001-03-19

Family

ID=12023953

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2032490A Expired - Lifetime JP3147357B2 (ja) 1990-01-30 1990-01-30 出力波形制御回路

Country Status (1)

Country Link
JP (1) JP3147357B2 (ja)

Also Published As

Publication number Publication date
JPH03226048A (ja) 1991-10-07

Similar Documents

Publication Publication Date Title
JPH0458622A (ja) スペクトラム抑制回路
EP0654898B1 (en) Transmission circuit
JPS6397033A (ja) スペクトラム拡散通信方式における同期パルス発生回路
JPH0394522A (ja) 出力波形制御回路
US5132634A (en) Amplifier circuit with envelope smoothing
US5507016A (en) Power control circuit for a digital radio telephone
US4755773A (en) Phase modulator apparatus for generating a burst phase-modulated wave
US4682045A (en) Noise eliminating signal compensation circuit
JPH0677753A (ja) Alc回路
JP3147357B2 (ja) 出力波形制御回路
CA2079129C (en) Power amplifying circuit capable of producing an output signal having a desired waveform
JP2646781B2 (ja) 出力波形制御装置
JPH07154900A (ja) ステレオ信号変換用回路及び該回路の作動方法
CA2273210A1 (en) Class d amplifier
JP2000295119A (ja) 無線送信機
JP2972569B2 (ja) バースト信号の送信電力制御方式
JP2734773B2 (ja) 送信バースト電力制御回路
JP2900865B2 (ja) 自動利得制御増幅器
JP2973258B2 (ja) アナログ/デジタル共用方式の送信電力自動制御装置
JPH03230607A (ja) 自動利得制御回路
JPH0117871Y2 (ja)
JPH05276064A (ja) バースト信号受信回路
JP2971001B2 (ja) バースト通信装置用周波数追従装置
JP2806129B2 (ja) 送信電力制御装置
US5412696A (en) Electronic circuit readily capable of controlling extent of a radio communication zone

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080112

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090112

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100112

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110112

Year of fee payment: 10

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110112

Year of fee payment: 10