JP3003140B2 - 液晶装置の駆動方法 - Google Patents
液晶装置の駆動方法Info
- Publication number
- JP3003140B2 JP3003140B2 JP1-225593A JP22559389A JP3003140B2 JP 3003140 B2 JP3003140 B2 JP 3003140B2 JP 22559389 A JP22559389 A JP 22559389A JP 3003140 B2 JP3003140 B2 JP 3003140B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- selection
- signal
- electrode
- liquid crystal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Description
【発明の詳細な説明】 [産業上の利用分野] 本発明は液晶装置の駆動方法に関する。
[従来の技術] 従来の液晶装置の駆動方法を第20図に示す。図中
(a)において、X1,X2,X3はそれぞれ信号電極、Y1,Y2,
Y3はそれぞれ走査電極、走査電極と信号電極の交点で斜
線が施されているものが非選択画素、斜線が施されてい
ないものが選択画素、VX1(図中(e)),VX2(図中
(f)),VX3(図中(g))はそれぞれの信号電極に印
加される電圧波形、VY1(図中(b)),VY2(図中
(c)),VY3(図中(d))はそれぞれの走査電極に印
加される電圧波形、VYは走査電圧、VXは非選択電圧、−
VXは選択電圧である。
(a)において、X1,X2,X3はそれぞれ信号電極、Y1,Y2,
Y3はそれぞれ走査電極、走査電極と信号電極の交点で斜
線が施されているものが非選択画素、斜線が施されてい
ないものが選択画素、VX1(図中(e)),VX2(図中
(f)),VX3(図中(g))はそれぞれの信号電極に印
加される電圧波形、VY1(図中(b)),VY2(図中
(c)),VY3(図中(d))はそれぞれの走査電極に印
加される電圧波形、VYは走査電圧、VXは非選択電圧、−
VXは選択電圧である。
走査電極Y1が選択されるときは、走査電極Y1には走査
電圧VYが印加され、Y2,Y3は0のままである。走査電極Y
1上の画素のうち信号電極X1との交点にあるものが選択
画素であり、選択電圧−VXが印加、X2,X3の交点にある
ものが非選択画素で非選択電圧VXが印加される。各画素
には走査電極の電圧と信号電極の電圧との差が印加され
るので、X1とY1の交点には電圧VY+VXが、X2とY1及びX3
とY1の交点にはVY−VXが印加される。また、この時Y2,Y
3の電圧は0であるので、Y2,Y3上の画素にはVXもしくは
−VXが印加される。
電圧VYが印加され、Y2,Y3は0のままである。走査電極Y
1上の画素のうち信号電極X1との交点にあるものが選択
画素であり、選択電圧−VXが印加、X2,X3の交点にある
ものが非選択画素で非選択電圧VXが印加される。各画素
には走査電極の電圧と信号電極の電圧との差が印加され
るので、X1とY1の交点には電圧VY+VXが、X2とY1及びX3
とY1の交点にはVY−VXが印加される。また、この時Y2,Y
3の電圧は0であるので、Y2,Y3上の画素にはVXもしくは
−VXが印加される。
次の選択期間では、Y2が選択され上記の動作をY2につ
いて行い、以下、各走査電極について同様な動作を順次
行う。
いて行い、以下、各走査電極について同様な動作を順次
行う。
すなわち、選択期間に選択画素にはVY+VXが非選択画
素にはVY−VXが印加され、非選択期間には−VXもしくは
VXが印加されるため、選択画素に印加される電圧の実効
値が、非選択画素の実効値より高くなり表示が現れる。
素にはVY−VXが印加され、非選択期間には−VXもしくは
VXが印加されるため、選択画素に印加される電圧の実効
値が、非選択画素の実効値より高くなり表示が現れる。
[発明が解決しようとする課題] しかし、前述の従来技術では、大画面のマトリックス
液晶装置を駆動しようとした場合、走査電極、信号電極
の容量及び配線抵抗によって両電極間にクロストークが
生じ、これによるノイズ電圧が液晶セルに印加される実
効電圧値を変化させる。
液晶装置を駆動しようとした場合、走査電極、信号電極
の容量及び配線抵抗によって両電極間にクロストークが
生じ、これによるノイズ電圧が液晶セルに印加される実
効電圧値を変化させる。
またこのクロストークノイズは液晶装置の表示パター
ンによっては、液晶装置内で互いに打ち消しあったりす
るため、液晶装置の部分的なコントラストの変化を招き
表示品位を低下させてしまうという問題点を有する。
ンによっては、液晶装置内で互いに打ち消しあったりす
るため、液晶装置の部分的なコントラストの変化を招き
表示品位を低下させてしまうという問題点を有する。
そこで本発明は、走査電極と信号電極間のクロストー
クによるノイズを表示パターンの如何に関わらず均一に
し、表示パターンによる液晶装置の部分的なコントラス
トの変化を抑え、画質の向上を目的とした液晶装置の駆
動方法を提供するところにある。
クによるノイズを表示パターンの如何に関わらず均一に
し、表示パターンによる液晶装置の部分的なコントラス
トの変化を抑え、画質の向上を目的とした液晶装置の駆
動方法を提供するところにある。
[課題を解決するための手段] 本発明の液晶装置の駆動方法は、複数の走査電極が形
成される基板と複数の信号電極が形成される基板との間
に液晶層を挟持してなる液晶装置の駆動方法において、
前記走査電極には選択期間毎に走査電圧を印加してな
り、前記信号電極に前記選択期間毎に印加する電圧は、
前記走査電圧が印加される走査電極に係る画素が選択状
態である場合には、前記選択期間の最初の短期間に非選
択電圧、残りの当該選択期間に選択電圧としてなり、前
記走査電圧が印加される走査電極に係る画素が非選択状
態である場合には、前記選択期間の最後の短期間に選択
電圧、残りの当該選択期間に非選択電圧としてなること
を特徴とする。
成される基板と複数の信号電極が形成される基板との間
に液晶層を挟持してなる液晶装置の駆動方法において、
前記走査電極には選択期間毎に走査電圧を印加してな
り、前記信号電極に前記選択期間毎に印加する電圧は、
前記走査電圧が印加される走査電極に係る画素が選択状
態である場合には、前記選択期間の最初の短期間に非選
択電圧、残りの当該選択期間に選択電圧としてなり、前
記走査電圧が印加される走査電極に係る画素が非選択状
態である場合には、前記選択期間の最後の短期間に選択
電圧、残りの当該選択期間に非選択電圧としてなること
を特徴とする。
また、本発明の液晶装置の駆動方法は、複数の走査電
極が形成される基板と複数の信号電極が形成される基板
との間に液晶層を挟持してなる液晶装置の駆動方法にお
いて、前記走査電極には選択期間毎に走査電圧を印加し
てなり、前記信号電極に前記選択期間毎に印加する電圧
は、前記走査電圧が印加される走査電極に係る画素が選
択状態である場合には、前記選択期間の最初の短期間に
基準電圧、残りの当該選択期間に選択電圧としてなり、
前記走査電圧が印加される走査電極に係る画素が非選択
状態である場合には、前記選択期間の最後の短期間に基
準電圧、残りの当該選択期間に非選択電圧としてなり、
前記基準電圧を前記選択電圧と前記非選択電圧の中間電
圧とすることを特徴とする。
極が形成される基板と複数の信号電極が形成される基板
との間に液晶層を挟持してなる液晶装置の駆動方法にお
いて、前記走査電極には選択期間毎に走査電圧を印加し
てなり、前記信号電極に前記選択期間毎に印加する電圧
は、前記走査電圧が印加される走査電極に係る画素が選
択状態である場合には、前記選択期間の最初の短期間に
基準電圧、残りの当該選択期間に選択電圧としてなり、
前記走査電圧が印加される走査電極に係る画素が非選択
状態である場合には、前記選択期間の最後の短期間に基
準電圧、残りの当該選択期間に非選択電圧としてなり、
前記基準電圧を前記選択電圧と前記非選択電圧の中間電
圧とすることを特徴とする。
[作用] 本発明の駆動方法を用いた場合、なぜクロストークが
減少するかを第21図を用いて示す。
減少するかを第21図を用いて示す。
信号電極と走査電圧VYが印加されている走査電極との
交点に存在する画素が選択の場合には、信号電極に選択
電圧−VXが、非選択の場合VXが印加される。
交点に存在する画素が選択の場合には、信号電極に選択
電圧−VXが、非選択の場合VXが印加される。
信号電圧波形が−VX,VXと変化すると、走査電極、信
号電圧極の容量結合により走査電極にノイズ70がのるた
め画素に印加される実効電圧値が本来与えられるべき値
に対して異なってくる。
号電圧極の容量結合により走査電極にノイズ70がのるた
め画素に印加される実効電圧値が本来与えられるべき値
に対して異なってくる。
このノイズの大きさは、液晶表示装置の電極抵抗、電
極間容量が均一であれば、液晶装置の場所によってはほ
ぼ均一に変化し、これによる極端なコントラストの変化
はなく、表示品位の劣化とはならない。
極間容量が均一であれば、液晶装置の場所によってはほ
ぼ均一に変化し、これによる極端なコントラストの変化
はなく、表示品位の劣化とはならない。
ところが第21図に示すように信号電圧波形(図中
(a))による走査電極へのノイズ70(図中(b))、
信号電極2の駆動波形(図中(c))による走査電極へ
のノイズ71(図中(d))、信号電圧波形(図中
(e))による走査電極へのノイズ72(図中(f))が
ある場合、走査電極へのノイズは走査電極と交わる各信
号電極からのノイズの和となるため、表示パターンによ
ってはノイズをお互いにキャンセルしてしまう場合(第
21図(g)ノイズ70+ノイズ71)もしくはノイズが畳重
され更に大きなノイズとなる場合(第21図(h)ノイズ
70+ノイズ72)が発生し、表示ターンによる部分的なコ
ントラストの変化を助長する。
(a))による走査電極へのノイズ70(図中(b))、
信号電極2の駆動波形(図中(c))による走査電極へ
のノイズ71(図中(d))、信号電圧波形(図中
(e))による走査電極へのノイズ72(図中(f))が
ある場合、走査電極へのノイズは走査電極と交わる各信
号電極からのノイズの和となるため、表示パターンによ
ってはノイズをお互いにキャンセルしてしまう場合(第
21図(g)ノイズ70+ノイズ71)もしくはノイズが畳重
され更に大きなノイズとなる場合(第21図(h)ノイズ
70+ノイズ72)が発生し、表示ターンによる部分的なコ
ントラストの変化を助長する。
しかし、本発明の場合は、選択期間内に信号電極に印
加される電圧を変化させ、表示パターンによらず信号電
極から走査電極へのノイズの量を等しくすることによ
り、上述したノイズによる部分的なコントラストの変化
を抑えることが可能となる。
加される電圧を変化させ、表示パターンによらず信号電
極から走査電極へのノイズの量を等しくすることによ
り、上述したノイズによる部分的なコントラストの変化
を抑えることが可能となる。
[実施例] 以下本発明の実施例を図と共に説明する。なお、本発
明の請求項に係る実施例3及び実施例4となる。
明の請求項に係る実施例3及び実施例4となる。
いずれの実施例も用いた液晶装置は信号電極数640
本、走査電極数200本の液晶セルを用いている。
本、走査電極数200本の液晶セルを用いている。
実施例1 第1図は本実施例において走査電極Y1,Y2に印加され
た走査電圧波形、第2図は信号電極X3,X4に印加された
信号電圧波形、第3図は画素Y1X3,Y1X4に印加される走
査電圧波形と信号電圧波形の合成波形であり、第4図に
示す表示を行ている。ここで、信号電極と走査電極の交
点で斜線が施されている部分が非選択画素、斜線が施さ
れていない部分が選択画素を示している。
た走査電圧波形、第2図は信号電極X3,X4に印加された
信号電圧波形、第3図は画素Y1X3,Y1X4に印加される走
査電圧波形と信号電圧波形の合成波形であり、第4図に
示す表示を行ている。ここで、信号電極と走査電極の交
点で斜線が施されている部分が非選択画素、斜線が施さ
れていない部分が選択画素を示している。
t1=60μsec、t2=10μsecであり、V0−V1=V1−V2=
3V−V4=V4−5V=1.51v、V2−V3=14.16vである。第2
図中FR1では、区間t1で信号電極には、選択電圧V5もし
くは非選択電圧V3が印加されるが、t2ではV4が印加され
る。したがって、非選択期間での走査電極と信号電極の
合成波形電圧は、第3図に示すようにt1ではV4−V5、も
しくはV4−V3、t2では0となる。
3V−V4=V4−5V=1.51v、V2−V3=14.16vである。第2
図中FR1では、区間t1で信号電極には、選択電圧V5もし
くは非選択電圧V3が印加されるが、t2ではV4が印加され
る。したがって、非選択期間での走査電極と信号電極の
合成波形電圧は、第3図に示すようにt1ではV4−V5、も
しくはV4−V3、t2では0となる。
また、FR2では第2図に示すように区間t1で信号電極
には選択電圧V0もしくは非選択電圧V2が印加されるが、
t2ではV1が印加される。従って非選択期間での走査電極
と信号電極の合成波形電圧は、第3図に示すようにt1で
はV1−V0、もしくはV1−V2、t2では0となる。
には選択電圧V0もしくは非選択電圧V2が印加されるが、
t2ではV1が印加される。従って非選択期間での走査電極
と信号電極の合成波形電圧は、第3図に示すようにt1で
はV1−V0、もしくはV1−V2、t2では0となる。
すなわち、画素が非選択の状態であっても、信号電極
の電圧は選択期間内全てで非選択電圧とするのではな
く、基準電圧となる区間を設ける。
の電圧は選択期間内全てで非選択電圧とするのではな
く、基準電圧となる区間を設ける。
同様に、画素が選択の状態であっても、信号電極の電
圧は選択期間内全てで選択電圧とするのではなく、基準
電圧となる区間を設ける。
圧は選択期間内全てで選択電圧とするのではなく、基準
電圧となる区間を設ける。
表示を行う画素の選択、非選択は画素に印加れる実効
電圧値と液晶のしきい値電圧によって決定され、画素が
非選択状態のとき選択期間内に基準電圧となる区間が一
部存在していても、液晶のしきい値電圧を越えなければ
選択状態とならない。同様に、画素が選択状態のとき選
択期間内に基準電圧となる区間が一部存在していても、
液晶のしきい値電圧を下回らなければ非選択状態とはな
らない。
電圧値と液晶のしきい値電圧によって決定され、画素が
非選択状態のとき選択期間内に基準電圧となる区間が一
部存在していても、液晶のしきい値電圧を越えなければ
選択状態とならない。同様に、画素が選択状態のとき選
択期間内に基準電圧となる区間が一部存在していても、
液晶のしきい値電圧を下回らなければ非選択状態とはな
らない。
第5図に信号電圧波形と、信号電極から走査電極への
クロストークノイズを示す。第5図(a)は信号電極X4
に印加される電圧波形、第5図(b)は画素X4Y1におい
て信号電極から走査電極へのクロストークノイズ、第5
図(c)は信号電極X3に印加される電圧波形、第5図
(d)は画素X3Y1において信号電極から走査電極へのク
ロストークノイズである。
クロストークノイズを示す。第5図(a)は信号電極X4
に印加される電圧波形、第5図(b)は画素X4Y1におい
て信号電極から走査電極へのクロストークノイズ、第5
図(c)は信号電極X3に印加される電圧波形、第5図
(d)は画素X3Y1において信号電極から走査電極へのク
ロストークノイズである。
また、第6図には従来の駆動方法を用いたときの信号
電圧波形と、信号電極から走査電極へのクロストークノ
イズを示す。第6図(a)は信号電極X4に印加される電
圧波形、第6図(b)は画素X4Y1において信号電極から
走査電極へのクロストークノイズ、第6図(c)は信号
電極X3に印加される電圧波形、第6図(d)は画素X3Y1
において信号電極から走査電極へのクロストークノイズ
である。
電圧波形と、信号電極から走査電極へのクロストークノ
イズを示す。第6図(a)は信号電極X4に印加される電
圧波形、第6図(b)は画素X4Y1において信号電極から
走査電極へのクロストークノイズ、第6図(c)は信号
電極X3に印加される電圧波形、第6図(d)は画素X3Y1
において信号電極から走査電極へのクロストークノイズ
である。
これより明らな様に従来の駆動方法では信号電極上に
選択画素と非選択画素が交互に並んでいる場合(第4図
の信号電極X3)と非選択画素が連続して並んでいる場合
(第4図の信号電極X4)では信号電極から走査電極への
クロストークノイズの乗り方に差が生じるため信号電極
に沿ってクロストークが発生してしまい、画素X3Y1とX4
Y1で透過率に差が生じた。しかし、本実施例の駆動方法
では、信号電極上に選択画素と非選択画素が交互に並ん
でいる場合(第4図の信号電極X3)と非選択画素が連続
して並んでいる場合(第4図の信号電極X4)でも信号電
極から走査電極へのクロストークノイズの乗り方に差が
なく(ノイズ73の大きさ=ノイズ74の大きさ)信号電極
に沿ってクロストークが発生することはなく、画素X3Y1
とX4Y1の透過率は等しくなった。
選択画素と非選択画素が交互に並んでいる場合(第4図
の信号電極X3)と非選択画素が連続して並んでいる場合
(第4図の信号電極X4)では信号電極から走査電極への
クロストークノイズの乗り方に差が生じるため信号電極
に沿ってクロストークが発生してしまい、画素X3Y1とX4
Y1で透過率に差が生じた。しかし、本実施例の駆動方法
では、信号電極上に選択画素と非選択画素が交互に並ん
でいる場合(第4図の信号電極X3)と非選択画素が連続
して並んでいる場合(第4図の信号電極X4)でも信号電
極から走査電極へのクロストークノイズの乗り方に差が
なく(ノイズ73の大きさ=ノイズ74の大きさ)信号電極
に沿ってクロストークが発生することはなく、画素X3Y1
とX4Y1の透過率は等しくなった。
第7図に本実施例の駆動方法を実現させるための信号
電極駆動用の一回路図を示す。第8図は第7図の回路の
動作を説明するタイミング図である。第7図中の2は表
示を行う画素の選択、非選択を決める表示データ入力端
子、8は表示データを転送するためのシフトレジスタ、
1はシフトクロック入力端子、9は表示データの直並列
変換のためのラッチ回路、3はラッチ回路のラッチ信号
入力端子であり、2より入力された表示データが保持さ
れる。
電極駆動用の一回路図を示す。第8図は第7図の回路の
動作を説明するタイミング図である。第7図中の2は表
示を行う画素の選択、非選択を決める表示データ入力端
子、8は表示データを転送するためのシフトレジスタ、
1はシフトクロック入力端子、9は表示データの直並列
変換のためのラッチ回路、3はラッチ回路のラッチ信号
入力端子であり、2より入力された表示データが保持さ
れる。
11は電源系を変換するためのレベルシフタ、12は信号
電極駆動回路。6は交流化駆動のための極性反転用端
子、7は液晶駆動用電源である。13は信号電極駆動用端
子。信号電極波形入力端子4,5にはそれぞれ第8図で示
す信号(a),(b)が入力され、表示データが保持さ
れているラッチデータが“H"の場合は信号(a)が選択
され、またラッチデータが“L"の場合は信号(b)が選
択され、それぞれに対応した信号電圧波形(c),
(d)を出力する。ここで、(c),(d)はそれぞれ
FR1での選択画素と非選択画素に印加される信号電圧波
形である。
電極駆動回路。6は交流化駆動のための極性反転用端
子、7は液晶駆動用電源である。13は信号電極駆動用端
子。信号電極波形入力端子4,5にはそれぞれ第8図で示
す信号(a),(b)が入力され、表示データが保持さ
れているラッチデータが“H"の場合は信号(a)が選択
され、またラッチデータが“L"の場合は信号(b)が選
択され、それぞれに対応した信号電圧波形(c),
(d)を出力する。ここで、(c),(d)はそれぞれ
FR1での選択画素と非選択画素に印加される信号電圧波
形である。
実施例2 第9図は本実施例において信号電極X3,X4に印加され
た信号電圧波形、第10図は画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形であり、実施例
1同様に第4図に示す表示を行っている。走査電極に印
加される電圧波形は実施例1と同じである。
た信号電圧波形、第10図は画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形であり、実施例
1同様に第4図に示す表示を行っている。走査電極に印
加される電圧波形は実施例1と同じである。
t1=65μsec、t2=5μsecであり、V0=V1=V1−2V=
V3−4V=V4−V5=1.49v、V2−V3=14.10vである。
V3−4V=V4−V5=1.49v、V2−V3=14.10vである。
本実施例では実施例1と異なり区間t2において、画素
が選択状態の時は非選択電圧を、画素が非選択状態の時
は選択電圧を印加する。
が選択状態の時は非選択電圧を、画素が非選択状態の時
は選択電圧を印加する。
第11図に本実施例の駆動方法を用いた場合の信号電圧
波形と、信号電極から走査電極へのクロストークノイズ
を示す。図中(a)は信号電極X3に印加される電圧波
形、(b)は画素X3Y1において信号電極から走査電極へ
のクロストークノイズ、(c)は信号電極X4において印
加される電圧波形、(d)は画素X4Y1において信号電極
から走査電極へのクロストークノイズである。
波形と、信号電極から走査電極へのクロストークノイズ
を示す。図中(a)は信号電極X3に印加される電圧波
形、(b)は画素X3Y1において信号電極から走査電極へ
のクロストークノイズ、(c)は信号電極X4において印
加される電圧波形、(d)は画素X4Y1において信号電極
から走査電極へのクロストークノイズである。
これより明かな様に、本実施例の駆動方法では、信号
電極上に選択画素と非選択画素が交互に並んでいる場合
(第4図の信号電極X3)と非選択画素が連続して並んで
いる場合(第4図の信号電極X4)でも信号電極から走査
電極へのクロストークノイズの乗り方に差がなく(ノイ
ズ75の大きさ=ノイズ77の大きさ、ノイズ76の大きさ=
ノイズ78の大きさ)信号電極に沿ってクロストークが発
生することはなく、画素X3Y1とX4Y1の透過率は等しくな
った。
電極上に選択画素と非選択画素が交互に並んでいる場合
(第4図の信号電極X3)と非選択画素が連続して並んで
いる場合(第4図の信号電極X4)でも信号電極から走査
電極へのクロストークノイズの乗り方に差がなく(ノイ
ズ75の大きさ=ノイズ77の大きさ、ノイズ76の大きさ=
ノイズ78の大きさ)信号電極に沿ってクロストークが発
生することはなく、画素X3Y1とX4Y1の透過率は等しくな
った。
第12図に本実施例の駆動方法を実現させるための信号
電極駆動用の一回路図を示す。第13図は第12図の回路の
動作を説明するタイミンク図であり、基本的には実施例
1と同じである。
電極駆動用の一回路図を示す。第13図は第12図の回路の
動作を説明するタイミンク図であり、基本的には実施例
1と同じである。
また本実施例では、実施例1と異なり区間t2におい
て、画素が選択状態の時は非選択電圧を、画素が非選択
状態の時は選択電圧を印加するため、実施例1と比べる
と区間t2を短くできるという利点はあるが信号電極上に
選択画素と非選択画素が交互に並んでいる場合と非選択
画素が連続して並んでいる場合での信号電極から走査電
極へのクロストークノイズの乗り方が等しくなるように
t2を調節する必要がある。
て、画素が選択状態の時は非選択電圧を、画素が非選択
状態の時は選択電圧を印加するため、実施例1と比べる
と区間t2を短くできるという利点はあるが信号電極上に
選択画素と非選択画素が交互に並んでいる場合と非選択
画素が連続して並んでいる場合での信号電極から走査電
極へのクロストークノイズの乗り方が等しくなるように
t2を調節する必要がある。
実施例3 第14図は本実施例において信号電極X3,X4に印加され
た信号電圧波形、第15図は画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形であり、実施例
1と同様に第4図に示す表示を行っている。走査電極に
印加される電圧波形は実施例1と同じである。
た信号電圧波形、第15図は画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形であり、実施例
1と同様に第4図に示す表示を行っている。走査電極に
印加される電圧波形は実施例1と同じである。
t4=t5=10μsec、t3=t6=60μsecであり、V0−V1=
V1−V2=V3−4V=V4−5V=1.45v、V2−V3=13.85vであ
る。
V1−V2=V3−4V=V4−5V=1.45v、V2−V3=13.85vであ
る。
本実施例では、画素が選択状態の時は区間t5で非選択
電圧を印加した後、区間t6で選択電圧を印加する、ま
た、画素が非選択状態の時は区間t3で非選択電圧を印加
した後、区間t4で選択電圧を印加する。
電圧を印加した後、区間t6で選択電圧を印加する、ま
た、画素が非選択状態の時は区間t3で非選択電圧を印加
した後、区間t4で選択電圧を印加する。
これにより、各信号電極駆動波形に対し、選択電圧か
ら非選択電圧への切り替わりタイミングと、非選択電圧
から選択電圧への切り替わりのタイミングは、液晶装置
の表示パターンによらず異なるため信号電極から走査電
極へのクロストークノイズが互いにキャンセルすること
はなくなり、全てのクロストークノイズが均一に走査電
極にのることになり、画素X3Y1とX4Y1の透過率は等しく
なった。
ら非選択電圧への切り替わりタイミングと、非選択電圧
から選択電圧への切り替わりのタイミングは、液晶装置
の表示パターンによらず異なるため信号電極から走査電
極へのクロストークノイズが互いにキャンセルすること
はなくなり、全てのクロストークノイズが均一に走査電
極にのることになり、画素X3Y1とX4Y1の透過率は等しく
なった。
また、上記実施例1,2の駆動方法では画素X4Y1とX4Y2
の透過率に若干の差が発生してしまうが本実施例の液晶
装置の駆動方法を用いた場合には、画素X4Y1のX4Y2の透
過率も等しくすることができた。
の透過率に若干の差が発生してしまうが本実施例の液晶
装置の駆動方法を用いた場合には、画素X4Y1のX4Y2の透
過率も等しくすることができた。
本実施例の駆動方法を実現するための信号電極駆動用
回路は実施例2と同じである。また、第16図はその回路
の動作を説明するタイミング図である。端子24、25には
それぞれ第16図で示す信号(a),(b)が入力され、
表示データが保持されているラッチデータが“H"の場合
は信号(a)が選択され、またラッチデータが“L"の場
合は信号(b)が選択され、それぞれに対応した信号電
圧波形(c),(d)を出力する。ここで、(c),
(d)はそれぞれFR1での選択画素と非選択画素に印加
される信号電圧波形である。
回路は実施例2と同じである。また、第16図はその回路
の動作を説明するタイミング図である。端子24、25には
それぞれ第16図で示す信号(a),(b)が入力され、
表示データが保持されているラッチデータが“H"の場合
は信号(a)が選択され、またラッチデータが“L"の場
合は信号(b)が選択され、それぞれに対応した信号電
圧波形(c),(d)を出力する。ここで、(c),
(d)はそれぞれFR1での選択画素と非選択画素に印加
される信号電圧波形である。
実施例4 上記実施例3では、画素が選択状態の時は区間t5で非
選択電圧を印加した後、区間t6で選択電圧を印加する、
また、画素が非選択状態の時は区間t3で非選択電圧を印
加した後、区間t4で選択電圧を印加したが、区間t5及び
区間t4において基準電圧を印加しても同様な効果が得ら
れることが認められている。
選択電圧を印加した後、区間t6で選択電圧を印加する、
また、画素が非選択状態の時は区間t3で非選択電圧を印
加した後、区間t4で選択電圧を印加したが、区間t5及び
区間t4において基準電圧を印加しても同様な効果が得ら
れることが認められている。
実施例5 本発明はパルス幅変調方式(以後PWM方式と言う)に
よる液晶の階調表示についても同様に適用できる。第17
図はPWM方式による階調表示の信号電圧波形の実施例1
〜3でのFR2に対応する期間における1選択期間内の変
化を示したものである。ここで、階調度0が画素に印加
される実効電圧が最も高く、階調度が高くなるにしたが
って画素に印加される実効電圧値は低くなるものとす
る。階調度0及び階調度3についても選択電圧,非選択
電圧間の変化を設け、どの階調に関しても選択電圧から
非選択電圧及び非選択電圧から選択電圧への変化タイミ
ングは同じでなくなっている。これによりクロストーク
ノイズはどの階調においても均一に発生するため、液晶
装置に表示されるパターンに依存することがなく常に高
い表示品位を保つことができる。
よる液晶の階調表示についても同様に適用できる。第17
図はPWM方式による階調表示の信号電圧波形の実施例1
〜3でのFR2に対応する期間における1選択期間内の変
化を示したものである。ここで、階調度0が画素に印加
される実効電圧が最も高く、階調度が高くなるにしたが
って画素に印加される実効電圧値は低くなるものとす
る。階調度0及び階調度3についても選択電圧,非選択
電圧間の変化を設け、どの階調に関しても選択電圧から
非選択電圧及び非選択電圧から選択電圧への変化タイミ
ングは同じでなくなっている。これによりクロストーク
ノイズはどの階調においても均一に発生するため、液晶
装置に表示されるパターンに依存することがなく常に高
い表示品位を保つことができる。
本発明は、PWM方式であれば階調数に無関係に適用で
きる。
きる。
実施例6 第18図は本発明の実施例における駆動波形の一例を示
したもので、信号電極のパルス幅変調の基準点が1選択
期間の中間にあり、選択電位のパルス幅が階調度に従っ
て互い包含関係を持つ。図において(a)はフレーム信
号である。(b)は信号LPであり、表示データを第19図
のサンプリングホルダーからラッチにデータを転送する
ための信号で、信号LPの周期は液晶駆動の1選択期間と
なる。本実施例のパルス幅変調方法は、第18図下部に示
すように信号U/Dの立ち上がりを基準にして両側に選択
電圧のパルス幅を変える。本実施例の場合、信号電圧波
形の変化タイミングは基本的に走査電圧波形と重ならな
い。走査電圧波形は、従来のパルス幅変調方式と同じ
で、ある走査電極に走査電圧が印加されているとき、他
の走査電極には、基準電圧が印加されている。一方、信
号電圧波形は階調度に応じてパルス幅変調されるが、選
択電圧の立ち上がりとたち下がりのタイミングは、低階
調度の選択パルスを高階調度の選択パルスが包含するよ
うに変化する。また階調度0と階調度7の場合は、信号
LP(第18図中(b))とRES(第18図中(f))の位相
差時間(△t1,△t2)を用いて、微小パルスを付加しど
の階調度においても1選択期間内において選択電圧と非
選択電圧が必ず印加されるようにする。この位相差時間
は液晶セルの特性に合わせて自由に変化させることが可
能である。
したもので、信号電極のパルス幅変調の基準点が1選択
期間の中間にあり、選択電位のパルス幅が階調度に従っ
て互い包含関係を持つ。図において(a)はフレーム信
号である。(b)は信号LPであり、表示データを第19図
のサンプリングホルダーからラッチにデータを転送する
ための信号で、信号LPの周期は液晶駆動の1選択期間と
なる。本実施例のパルス幅変調方法は、第18図下部に示
すように信号U/Dの立ち上がりを基準にして両側に選択
電圧のパルス幅を変える。本実施例の場合、信号電圧波
形の変化タイミングは基本的に走査電圧波形と重ならな
い。走査電圧波形は、従来のパルス幅変調方式と同じ
で、ある走査電極に走査電圧が印加されているとき、他
の走査電極には、基準電圧が印加されている。一方、信
号電圧波形は階調度に応じてパルス幅変調されるが、選
択電圧の立ち上がりとたち下がりのタイミングは、低階
調度の選択パルスを高階調度の選択パルスが包含するよ
うに変化する。また階調度0と階調度7の場合は、信号
LP(第18図中(b))とRES(第18図中(f))の位相
差時間(△t1,△t2)を用いて、微小パルスを付加しど
の階調度においても1選択期間内において選択電圧と非
選択電圧が必ず印加されるようにする。この位相差時間
は液晶セルの特性に合わせて自由に変化させることが可
能である。
これによりクロストークノイズはどの階調レベルにお
いても均一に発生するため、液晶装置に表示されるパタ
ーンに依存することがなく常に高い表示品位を保つこと
ができる。
いても均一に発生するため、液晶装置に表示されるパタ
ーンに依存することがなく常に高い表示品位を保つこと
ができる。
次に、第19図にしたがって第18図の駆動方法を実現す
る信号電極駆動側の一例について説明する。図において
41はシフトレジスタ,42はサンプリングラッチ,43はラッ
チ回路,47はレベルシフタ,48はドライバ回路であり既に
公知な回路である。シフトレジスタ41は、コントローラ
ーから送られてくる階調表示データDATAをサンプリング
ラッチ42に一画素ずつ取り込むための信号を発生する。
複数のラッチ回路からなるサンプリングラッチ42に一時
記憶された階調データは、インバータ50の出力信号によ
り1選択期間の開始時点で一度にラッチ43に転送され
る。ただし、インバータ50の出力は、位相差検出回路49
の働きにより、1選択期間の中間で入力される信号LPに
対しては出力されない。ラッチ43に1選択期間に記憶さ
れている階調データは、パルス幅変調回路のデコーダ1
(第19図中45),2(第19図中44)に入力される。ここで
示されるデコーダ部は、ドライバー出力1ビット分であ
る。デコーダ1,2は、それぞれNMOSトランジスタとPMOS
トランジスタの直並列回路で構成され、ドライバ選択出
力のセット,リセット出力を発生する。デコーダ1,2は
モノチャネルトランジスタで構成されているので、1選
択期間の開始時点でNANDゲート54とインバーター55で構
成されるループ65をPMOSトランジスタ51でリセットする
(ドライブの出力を非選択出力とするものであるが、必
須のものではない)。ついで階調の重み付けクロックGC
P(第18図中(g))がLS191相当のアップダウンカウン
タ46に入力されると階調データに応じてデコーダ1が最
初に導通したとき(表示データと補数関係にあるカウン
タ出力が入力され)、NANDゲート54の出力が1となりこ
の状態を維持する。デコーダ1,2の出力は、フリップフ
ロップ59の出力をゲート入力とするトランジスタ53,52
により選択出力される。
る信号電極駆動側の一例について説明する。図において
41はシフトレジスタ,42はサンプリングラッチ,43はラッ
チ回路,47はレベルシフタ,48はドライバ回路であり既に
公知な回路である。シフトレジスタ41は、コントローラ
ーから送られてくる階調表示データDATAをサンプリング
ラッチ42に一画素ずつ取り込むための信号を発生する。
複数のラッチ回路からなるサンプリングラッチ42に一時
記憶された階調データは、インバータ50の出力信号によ
り1選択期間の開始時点で一度にラッチ43に転送され
る。ただし、インバータ50の出力は、位相差検出回路49
の働きにより、1選択期間の中間で入力される信号LPに
対しては出力されない。ラッチ43に1選択期間に記憶さ
れている階調データは、パルス幅変調回路のデコーダ1
(第19図中45),2(第19図中44)に入力される。ここで
示されるデコーダ部は、ドライバー出力1ビット分であ
る。デコーダ1,2は、それぞれNMOSトランジスタとPMOS
トランジスタの直並列回路で構成され、ドライバ選択出
力のセット,リセット出力を発生する。デコーダ1,2は
モノチャネルトランジスタで構成されているので、1選
択期間の開始時点でNANDゲート54とインバーター55で構
成されるループ65をPMOSトランジスタ51でリセットする
(ドライブの出力を非選択出力とするものであるが、必
須のものではない)。ついで階調の重み付けクロックGC
P(第18図中(g))がLS191相当のアップダウンカウン
タ46に入力されると階調データに応じてデコーダ1が最
初に導通したとき(表示データと補数関係にあるカウン
タ出力が入力され)、NANDゲート54の出力が1となりこ
の状態を維持する。デコーダ1,2の出力は、フリップフ
ロップ59の出力をゲート入力とするトランジスタ53,52
により選択出力される。
NMOSトランジスタ53が導通しているときは、アップダ
ウンカウンタ46は、アップカウント状態となる。インバ
ータ55の出力インピーダンスは、図に示されるようにデ
コーダ1,2に出力に比べて極めて高抵抗にしてあるの
で、デコーダ1もしくは2が導通すれば、ループ回路65
の状態はそれぞれの出力に強制的に従う。NAND54に入力
されるNAND62の出力は、全OFF出力に対してΔt2の期
間、選択信号を出力するように働く。前述したようにこ
のとき信号LPによるラッチ動作は行われない。一方、全
ON出力に対しては、1選択期間の初めにΔt1の期間だけ
PMOSトランジスタ51により非選択電圧になる。この非選
択電圧は、このときデコーダ1が導通しているので、Δ
t1の期間しかドライバから出力さない。△t1,△t2の期
間は位相差検出回路49により信号LPとRESの位相差で決
められ、内部信号の出力判断は、信号LPとRESの立ち上
がりタイミングの時間関係で決定される。すなわち信号
LPが信号RESより早くたち上がった場合は、△t2が出力
され、逆の場合は△t1が出力される。△t1と△t2の時間
は独立に制御することができる。△t1=△t2の場合は、
位相差検出回路49は第19図に示される回路に比べてはる
かに簡便化できることはいうまでもない。フリップフロ
ップ59の出力は、1選択期間の前半と後半の動作を区
別するもので、=“H"のときは、アップダウンカウン
タ46はアップカウント状態となり、デコーダ1を動作さ
せる。一方、=“L"のときは、アップカウンタ46はダ
ウンカウント状態となり、デコーダ2を動作させる。以
上の様にデコーダ1,2の出力が一旦出力されれば、その
後にその状態が保持されるので、第18図に示す1選択期
間の中間を起点とするパルス幅変調出力が得られる。こ
の出力をレベルシフタ47を介してドライバ回路48で液晶
駆動波形に電圧変換すれば、所望の駆動出力が得られ
る。第19図は第18図に合わせて8階調表示が可能な回路
例を示したが、デコーダ1,2の直列トランジスタ数を増
減すれば、他の階調数についても本実施例の駆動方法を
容易に実現できる。
ウンカウンタ46は、アップカウント状態となる。インバ
ータ55の出力インピーダンスは、図に示されるようにデ
コーダ1,2に出力に比べて極めて高抵抗にしてあるの
で、デコーダ1もしくは2が導通すれば、ループ回路65
の状態はそれぞれの出力に強制的に従う。NAND54に入力
されるNAND62の出力は、全OFF出力に対してΔt2の期
間、選択信号を出力するように働く。前述したようにこ
のとき信号LPによるラッチ動作は行われない。一方、全
ON出力に対しては、1選択期間の初めにΔt1の期間だけ
PMOSトランジスタ51により非選択電圧になる。この非選
択電圧は、このときデコーダ1が導通しているので、Δ
t1の期間しかドライバから出力さない。△t1,△t2の期
間は位相差検出回路49により信号LPとRESの位相差で決
められ、内部信号の出力判断は、信号LPとRESの立ち上
がりタイミングの時間関係で決定される。すなわち信号
LPが信号RESより早くたち上がった場合は、△t2が出力
され、逆の場合は△t1が出力される。△t1と△t2の時間
は独立に制御することができる。△t1=△t2の場合は、
位相差検出回路49は第19図に示される回路に比べてはる
かに簡便化できることはいうまでもない。フリップフロ
ップ59の出力は、1選択期間の前半と後半の動作を区
別するもので、=“H"のときは、アップダウンカウン
タ46はアップカウント状態となり、デコーダ1を動作さ
せる。一方、=“L"のときは、アップカウンタ46はダ
ウンカウント状態となり、デコーダ2を動作させる。以
上の様にデコーダ1,2の出力が一旦出力されれば、その
後にその状態が保持されるので、第18図に示す1選択期
間の中間を起点とするパルス幅変調出力が得られる。こ
の出力をレベルシフタ47を介してドライバ回路48で液晶
駆動波形に電圧変換すれば、所望の駆動出力が得られ
る。第19図は第18図に合わせて8階調表示が可能な回路
例を示したが、デコーダ1,2の直列トランジスタ数を増
減すれば、他の階調数についても本実施例の駆動方法を
容易に実現できる。
[発明の効果] 以上述べたように本発明は、走査電極を有する基板と
信号電極を有する基板間に液晶層を挟持し、かつ、走査
電極と信号電極の重なる部分に表示画素を形成する液晶
装置に対し、走査電極には順次走査電圧を印加し、走査
電圧の印加されている走査電極上の表示画素のうち選択
画素のある信号電極には選択電圧を印加し、非選択画素
のある信号電極には非選択電圧を印加して表示を行わし
める液晶装置の駆動方法において、選択期間内に信号電
極に印加される電圧を変化させることにより、液晶装置
の信号電極から走査電極へのクロストークノイズが均一
となり、表示パターンに依存した部分的なコントラスト
の変化が非常に小さくなることにより、視認性及び表示
品位が向上するという効果が得られる。
信号電極を有する基板間に液晶層を挟持し、かつ、走査
電極と信号電極の重なる部分に表示画素を形成する液晶
装置に対し、走査電極には順次走査電圧を印加し、走査
電圧の印加されている走査電極上の表示画素のうち選択
画素のある信号電極には選択電圧を印加し、非選択画素
のある信号電極には非選択電圧を印加して表示を行わし
める液晶装置の駆動方法において、選択期間内に信号電
極に印加される電圧を変化させることにより、液晶装置
の信号電極から走査電極へのクロストークノイズが均一
となり、表示パターンに依存した部分的なコントラスト
の変化が非常に小さくなることにより、視認性及び表示
品位が向上するという効果が得られる。
第1図は実施例1〜3において走査電極Y1,Y2に印加さ
れた走査電圧波形を示す図。 第2図は実施例1において信号電極X3,X4に印加された
信号電圧波形を示す図。 第3図は実施例1において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第4図は液晶装置の表示例を示す図。 第5図は実施例1の駆動方法を用いたときの信号電圧波
形と信号電極から走査電極へのクロストークノイズを示
す図。 第6図には従来の駆動方法を用いたときの信号電圧波形
と信号電極から走査電極へのクロストークノイズを示す
図。 第7図には実施例1の駆動方法を実現させるための信号
電極駆動用の一回路図。 第8図は第7図の回路の動作を説明するタイミング図。 第9図は実施例2において信号電極X3,X4に印加された
信号電圧波形を示す図。 第10図は実施例2において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第11図は実施例2の駆動方法を用いた場合の信号電圧波
形と信号電極から走査電極へのクロストークノイズを示
す図。 第12図は実施例2の駆動方法を実現させるための信号電
極駆動用の一回路図。 第13図は第12図の回路の動作を説明するタイミング図。 第14図は実施例3において信号電極X3,X4に印加された
信号電圧波形を示す図。 第15図は実施例3において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第16図は実施例3で用いた信号電極駆動用回路の動作を
説明するタイミング図。 第17図は第5図におけるPWM方式による階調表示の信号
電圧波形の実施例1〜3でのFR2に対応する期間におけ
る1選択期間内の変化を示す図。 第18図は実施例6における駆動波形を示した図。 第19図は実施例6の駆動方法を実現させるための信号電
極駆動用の一回路図。 第20図は従来の液晶装置の駆動方法を示す図。 第21図はクロストークノイズののりかたを示した図。 1……シフトクロック入力端子 2……表示データ入力端子 3……ラッチ信号入力端子 4……信号電極波形入力端子 5……信号電極波形入力端子 6……極性反転用端子 7……液晶駆動用電源 8……シフトレジスタ 9……ラッチ回路 10……AND−OR回路 11……レベルシフタ 12……信号電極駆動回路 13……信号電極駆動用端子 21……シフトクロック入力端子 22……表示データ入力端子 23……ラッチ信号入力端子 24……信号電極波形入力端子 25……信号電極波形入力端子 26……極性反転用端子 27……液晶駆動用電源 28……シフトレジスタ 29……ラッチ回路 30……AND−OR回路 41……シフトレジスタ 42……サンプリングラッチ 43……ラッチ回路 44……デコーダ2 45……デコーダ1 46……アップダウンカウンタ 47……レベルシフタ 48……ドライバ回路 49……位相差検出回路 50……インバータ回路 51……PMOSトランジスタ 52……NMOSトランジスタ 53……NMOSトランジスタ 54……NOR回路 55……インバータ回路 56……OR回路 57……フリップフロップ 58……フリップフロップ 59……フリップフロップ 60……NAND回路 61……NAND回路 62……NAND回路 63……インバータ回路 64……インバータ回路 65……ループ回路 70……ノイズ 71……ノイズ 72……ノイズ 73……ノイズ 74……ノイズ 75……ノイズ 76……ノイズ 77……ノイズ 78……ノイズ
れた走査電圧波形を示す図。 第2図は実施例1において信号電極X3,X4に印加された
信号電圧波形を示す図。 第3図は実施例1において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第4図は液晶装置の表示例を示す図。 第5図は実施例1の駆動方法を用いたときの信号電圧波
形と信号電極から走査電極へのクロストークノイズを示
す図。 第6図には従来の駆動方法を用いたときの信号電圧波形
と信号電極から走査電極へのクロストークノイズを示す
図。 第7図には実施例1の駆動方法を実現させるための信号
電極駆動用の一回路図。 第8図は第7図の回路の動作を説明するタイミング図。 第9図は実施例2において信号電極X3,X4に印加された
信号電圧波形を示す図。 第10図は実施例2において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第11図は実施例2の駆動方法を用いた場合の信号電圧波
形と信号電極から走査電極へのクロストークノイズを示
す図。 第12図は実施例2の駆動方法を実現させるための信号電
極駆動用の一回路図。 第13図は第12図の回路の動作を説明するタイミング図。 第14図は実施例3において信号電極X3,X4に印加された
信号電圧波形を示す図。 第15図は実施例3において画素Y1X3,Y1X4に印加される
走査電圧波形と信号電圧波形の合成波形を示す図。 第16図は実施例3で用いた信号電極駆動用回路の動作を
説明するタイミング図。 第17図は第5図におけるPWM方式による階調表示の信号
電圧波形の実施例1〜3でのFR2に対応する期間におけ
る1選択期間内の変化を示す図。 第18図は実施例6における駆動波形を示した図。 第19図は実施例6の駆動方法を実現させるための信号電
極駆動用の一回路図。 第20図は従来の液晶装置の駆動方法を示す図。 第21図はクロストークノイズののりかたを示した図。 1……シフトクロック入力端子 2……表示データ入力端子 3……ラッチ信号入力端子 4……信号電極波形入力端子 5……信号電極波形入力端子 6……極性反転用端子 7……液晶駆動用電源 8……シフトレジスタ 9……ラッチ回路 10……AND−OR回路 11……レベルシフタ 12……信号電極駆動回路 13……信号電極駆動用端子 21……シフトクロック入力端子 22……表示データ入力端子 23……ラッチ信号入力端子 24……信号電極波形入力端子 25……信号電極波形入力端子 26……極性反転用端子 27……液晶駆動用電源 28……シフトレジスタ 29……ラッチ回路 30……AND−OR回路 41……シフトレジスタ 42……サンプリングラッチ 43……ラッチ回路 44……デコーダ2 45……デコーダ1 46……アップダウンカウンタ 47……レベルシフタ 48……ドライバ回路 49……位相差検出回路 50……インバータ回路 51……PMOSトランジスタ 52……NMOSトランジスタ 53……NMOSトランジスタ 54……NOR回路 55……インバータ回路 56……OR回路 57……フリップフロップ 58……フリップフロップ 59……フリップフロップ 60……NAND回路 61……NAND回路 62……NAND回路 63……インバータ回路 64……インバータ回路 65……ループ回路 70……ノイズ 71……ノイズ 72……ノイズ 73……ノイズ 74……ノイズ 75……ノイズ 76……ノイズ 77……ノイズ 78……ノイズ
───────────────────────────────────────────────────── フロントページの続き (31)優先権主張番号 特願昭63−277906 (32)優先日 昭和63年11月2日(1988.11.2) (33)優先権主張国 日本(JP) (56)参考文献 特開 昭52−123195(JP,A) 特開 昭60−120327(JP,A) 特開 昭54−100292(JP,A) (58)調査した分野(Int.Cl.7,DB名) G02F 1/133 G09G 3/36
Claims (2)
- 【請求項1】複数の走査電極が形成される基板と複数の
信号電極が形成される基板との間に液晶層を挟持してな
る液晶装置の駆動方法において、 前記走査電極には選択期間毎に走査電圧を印加してな
り、 前記信号電極に前記選択期間毎に印加する電圧は、 前記走査電圧が印加される走査電極に係る画素が選択状
態である場合には、前記選択期間の最初の短期間に非選
択電圧、残りの当該選択期間に選択電圧としてなり、前
記走査電圧が印加される走査電極に係る画素が非選択状
態である場合には、前記選択期間の最後の短期間に選択
電圧、残りの当該選択期間に非選択電圧としてなる ことを特徴とする液晶装置の駆動方法。 - 【請求項2】複数の走査電極が形成される基板と複数の
信号電極が形成される基板との間に液晶層を挟持してな
る液晶装置の駆動方法において、 前記走査電極には選択期間毎に走査電圧を印加してな
り、 前記信号電極に前記選択期間毎に印加する電圧は、 前記走査電圧が印加される走査電極に係る画素が選択状
態である場合には、前記選択期間の最初の短期間に基準
電圧、残りの当該選択期間に選択電圧としてなり、前記
走査電圧が印加される走査電極に係る画素が非選択状態
である場合には、前記選択期間の最後の短期間に基準電
圧、残りの当該選択期間に非選択電圧としてなり、前記
基準電圧を前記選択電圧と前記非選択電圧の中間電圧と
する ことを特徴とする液晶装置の駆動方法。
Applications Claiming Priority (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP22370188 | 1988-09-07 | ||
| JP22371688 | 1988-09-07 | ||
| JP25524288 | 1988-10-11 | ||
| JP27790688 | 1988-11-02 | ||
| JP63-255242 | 1988-11-02 | ||
| JP63-223716 | 1988-11-02 | ||
| JP63-277906 | 1988-11-02 | ||
| JP63-223701 | 1988-11-02 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP11228738A Division JP3114724B2 (ja) | 1988-09-07 | 1999-08-12 | 液晶装置及びその駆動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH02236593A JPH02236593A (ja) | 1990-09-19 |
| JP3003140B2 true JP3003140B2 (ja) | 2000-01-24 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6236385B1 (en) | Method of driving a liquid crystal display device | |
| JP3229250B2 (ja) | 液晶表示装置における画像表示方法及び液晶表示装置 | |
| RU2443071C1 (ru) | Дисплейное устройство и способ для возбуждения дисплейного устройства | |
| US5157387A (en) | Method and apparatus for activating a liquid crystal display | |
| JP5341191B2 (ja) | 表示装置および表示装置の駆動方法 | |
| EP1618546A2 (en) | Display system with frame buffer and power saving sequence | |
| JPH0473845B2 (ja) | ||
| EP0581255B1 (en) | A method of driving display element and its driving device | |
| KR100426760B1 (ko) | 액정 표시 장치 | |
| WO2009101877A1 (ja) | 表示装置およびその駆動方法 | |
| JPS61210398A (ja) | 液晶表示装置の駆動方法 | |
| KR100337865B1 (ko) | 액정 표시 소자의 구동방법 | |
| JPH05341734A (ja) | 液晶表示装置 | |
| JP4003397B2 (ja) | 液晶駆動装置、液晶駆動方法及び液晶表示装置 | |
| JPH11352464A (ja) | 液晶表示装置および液晶パネル | |
| JPH07244269A (ja) | 表示装置 | |
| JP3003140B2 (ja) | 液晶装置の駆動方法 | |
| JP3114724B2 (ja) | 液晶装置及びその駆動方法 | |
| JP3229720B2 (ja) | 液晶表示パネルの駆動制御装置 | |
| JP2534344B2 (ja) | 強誘電性液晶パネルの駆動方法 | |
| JP2001075072A (ja) | 液晶表示装置 | |
| JP2895889B2 (ja) | 表示装置 | |
| JPH095706A (ja) | マトリクス電極構造ディスプレイ表示素子駆動装置 | |
| JPH1031201A (ja) | 液晶表示装置およびその駆動方法 | |
| JPH0469392B2 (ja) |