JP2827113B2 - パチンコ機 - Google Patents

パチンコ機

Info

Publication number
JP2827113B2
JP2827113B2 JP9027186A JP2718697A JP2827113B2 JP 2827113 B2 JP2827113 B2 JP 2827113B2 JP 9027186 A JP9027186 A JP 9027186A JP 2718697 A JP2718697 A JP 2718697A JP 2827113 B2 JP2827113 B2 JP 2827113B2
Authority
JP
Japan
Prior art keywords
display
circuit
pachinko machine
control circuit
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP9027186A
Other languages
English (en)
Other versions
JPH10165604A (ja
Inventor
健吉 中島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HEIWA KK
Original Assignee
HEIWA KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=12214056&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2827113(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by HEIWA KK filed Critical HEIWA KK
Priority to JP9027186A priority Critical patent/JP2827113B2/ja
Publication of JPH10165604A publication Critical patent/JPH10165604A/ja
Application granted granted Critical
Publication of JP2827113B2 publication Critical patent/JP2827113B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Pinball Game Machines (AREA)
  • Display Devices Of Pinball Game Machines (AREA)

Description

【発明の詳細な説明】 【0001】 【発明の属する技術分野】この発明は、表示装置に各種
図柄や文字などの表示態様を表示することのできるパチ
ンコ機に関するものである。 【0002】 【従来の技術】周知のように、パチンコ機には、遊技者
に遊技状態を可視表示するためや装飾のために多くの表
示装置が設けてある。従来の表示装置としては、例えば
7セグメントの発光ダイオードの発光部位の組合せによ
り数字または英文字を表示態様として表示するいわゆる
デジタル表示器があり、また回転ドラムの外面に複数の
図柄や文字などを描き、表示窓に上記図柄などの一つを
臨ませ、上記ドラムの回転により図柄などの表示態様を
変化させる回転ドラム表示器などがある。更に、表示素
子として発光ダイオードを縦横例えば5×7個配設し、
発光部位を選択して表示するマトリクス表示器がある。
そして、上記デジタル表示器や回転ドラム表示器あるい
はマトリクス表示器を複数個連設して各表示を組合せる
ようにしたものもある。 【0003】 【発明が解決しようとする課題】ところで、従来の表示
装置は、マイクロコンピュータを備える制御装置によっ
て表示する表示態様を制御している。しかし、従来の制
御装置は、表示装置の表示素子を制御すると共に、セン
ター役物等に設けた継続スイッチや10カウントスイッ
チ、始動口スイッチ、駆動ソレノイド、或は効果音や表
示灯などのパチンコ機全般に亙る制御を行わなければな
らず、マイクロコンピュータの作業容量は限界に近付い
ており、複雑な表示態様の表示や高速な処理を実行でき
ない現状にあった。また、表示装置を含めて一つの制御
装置で行うと、制御装置が大型化して取り扱いが面倒に
なると共に、配線が複雑となり、複雑化した配線が他の
部品の邪魔になる。しかも、パチンコ機では一般にセン
ター役物が後方へ突出しているため、制御装置が大型化
すると取付スペースの自由度が小さくなってしまい取付
が困難である。更に、表示装置の制御に関する部分に故
障や変更が生じた場合でも、制御装置全体を交換しなけ
ればならない。一方、遊技の制御に関する部分に故障や
変更が生じた場合には、表示装置に関する部分も含めて
交換しなければならない。従って、無駄が多く、コスト
が嵩んでいる。しかも、大型化した制御装置を交換する
際に、他の電子部品を損傷したり断線等の事故が発生し
易く、交換作業に伴う配線の切り離し、接続が煩雑であ
った。一方、パチンコ機本体の制御を行うマイクロコン
ピュータを搭載した制御装置と、表示制御を行うマイク
ロコンピュータを搭載した表示用制御装置を分割形成す
るよう構成し、特に表示用制御装置と表示素子とを一体
化した表示ユニットをセンター役物として採用すること
も試みられているが、このように形成したときには別の
問題が生じる。即ち、センター役物は、ゲージ盤のほゞ
中央に位置するが、その取り付けスペースには他の役物
を配置できない等の制約が発生するため、大型の表示は
行ないたいものの、最小の取付スペースにしたいとの要
求が発生していた。本発明は上記に鑑み提案されたもの
で、メインMPUとサブMPUとを備えるパチンコ機に
おいて、表示制御回路の回路機能の一部をメイン制御回
路に形成してコンパクト化した表示装置を備えるパチン
コ機を提供することを目的とする。 【0004】 【課題を解決するための手段】上記目的を達成するため
本発明は、プログラムを記憶したROMを備えてマイク
ロコンピュータによって制御されるパチンコ機におい
て、表示装置を制御するための表示制御回路に必要な回
路機能の一部を、遊技の制御を行うためのメイン制御回
路に分割形成すると共に、このメイン制御回路に分割形
成された分割回路により達成される回路機能を、電気的
接続手段を介して前記表示制御回路に供給するように構
成したものである。 【0005】 【発明の実施の形態】以下、本発明を図面に示した実施
の形態について説明する。本発明における表示装置1
は、第1基板2と第2基板3とを有し、第1基板2の前
面には表示基板4を添設し、第2基板3にはサブマイク
ロコンピュータユニット(以下、サブMCUと略記す
る。)5を有する表示処理部6を形成する。この表示処
理部6は、表示装置1を制御するために必要な回路機能
を備えた表示制御回路である。 【0006】第1基板2の前後表面にはプリント配線を
適宜施すと共に、後面にはトランジスタ、抵抗などのチ
ップ素子7…を配設して電気回路(主としてドライブ回
路)を形成し、周縁部には例えば雄型コネクタ8を配置
する。 【0007】表示基板4は、例えば20×20mm程度
の基板であって、この表示基板4の表面に縦横10×1
0個のレンズ部を備えない裸のLED素子9を配列す
る。尚、図1の実施の形態では表示基板4の前面に透光
性のあるカバー部材10を被着している。また、このカ
バー部材10に着色することもできる。 【0008】一方、第2基板3の前後面にはチップ素子
7及びサブMCU5や水晶発振子11などを配設して表
示制御回路を形成し、周縁には雌型コネクタ12を配置
し、この雌型コネクタ12と前記第1基板2の雄型コネ
クタ8とを接続する。尚、図面の実施の形態によれば、
第1基板2と第2基板3とを背中合せに両コネクタ8、
12を接合し、支柱13を介して固定するようになって
いるが、ケーブルを介して接続するようにしてもよい。 【0009】また、第2基板3の一縁には外部接続端子
14を設けて、この外部接続端子14を介してパチンコ
機15のメイン制御回路となる制御装置16に接続可能
とする。即ち、前記表示制御回路とメイン制御回路とを
電気的接続手段を介して接続する。 【0010】上記のような表示装置1は、表示処理部6
を含めて例えば90×45×25mm以内に構成でき、
一つの表示基板4について10×10ドットの図柄表示
が可能である。 【0011】一方、本発明において、表示装置1は、例
えば図4のブロック回路にて示すようにメインマイクロ
コンピュータユニット(以下、メインMCUと略記す
る)17を中心にして、PROM、入出力制御装置、並
びにクロック回路、分周回路及びリセット回路などから
構成される制御装置16によって制御される。そして、
本発明では、表示装置1にサブMCU5を有する表示処
理部6を形成して、制御装置16のメインMCU17の
負担を軽減させると共に、表示装置1を制御するための
表示制御回路に必要な回路機能の一部をメイン制御回路
に分割形成する。例えば、図示の実施の形態では、メイ
ン制御回路に形成した電源リセットよりパワーオンリセ
ット信号を表示装置1に設けた表示処理部6のサブMC
U5に供給して表示制御回路における回路機能を達成し
ている。このとき、上記パワーオンリセット信号は、メ
イン制御回路と表制御回路とで共通に使用している。ま
た、メイン制御回路である制御装置16には、インター
バル割込信号や表示制御データ、或は電源を表示制御回
路へ供給するための回路が分割形成してある。 【0012】そして、メインMCU17にはセンター役
物18などに設けた継続スイッチ19、10カウントス
イッチ20、始動口スイッチ21、駆動ソレノイド2
2、あるいは電子音発生回路23、ランプ表示器24な
どの制御を受け持たせる。一方、表示装置1に設けた表
示処理部6のサブMCU5には制御装置16から受信す
るデータ及びリセット信号に基づいて、表示基板4に配
列した各LED素子9の制御を受け持たせて、表示装置
1に所定の図柄、文字などの表示態様を表示させるので
ある。 【0013】尚、本実施の形態では、ノイズによる暴走
を防ぐためにリアルタイムリセット方式を採用し、タイ
マ回路を省略してメインMCU17からリセット信号を
受け取り、8ビットデータを4ビットに分割して2度転
送することにより接続本数を減少している。また、本実
施の形態によれば、データ4本、電源2本、リセット1
本、割込1本、制御信号(8ビットの上下、明暗、桁選
択)3本の計11本の配線で足りるが、従来のようにメ
インMCU17に頼る場合には少なくとも40本の配線
が必要である。また、表示装置1の各LED素子9をメ
インMCU17で制御する場合には処理時間が長くなっ
て表示がチラ付いて見難いものになってしまう。 【0014】表示装置1に設けた表示制御回路としての
表示処理部6では図5のフローチャートに示すように、
I/Oポートを初期化し、リセット信号をパワーオンに
よるリセットか割込によるリセットかを判定し、ラム
(RAM)を初期化し、ノンマスカブルイントラプト
(NMI)により入力された上下4ビットデータを8ビ
ットデータに変換し、フリーランニングカウンタをリセ
ットし、上記8ビットデータを図柄データに変換して、
各ポートに明暗情報として出力し、各表示基板4のLE
D行をスキャンするためのデータを更新し、例えば横行
を10回スキャンし、フリーランニングカウンタが81
9より大きい時はジャンプさせて1回の発光時間を81
9μSとする。一方、NMIでは割込データを対応する
メモリに格納して復帰する。 【0015】尚、LEDスキャン処理を上の行から順番
に行なわず、例えば、上段から1−3−5−7−9−2
−4−6−8−10と交互に表示すれば、遊技者の目の
残像現象により全体の図柄が見易くなる。 【0016】図6ないし図7は上記のような表示装置を
組み込んだセンター役物18の一例である。 【0017】センター役物18は、取付板25の中程に
横に並ぶ3つの表示窓26を有し、各表示窓26には前
記表示基板4が臨む。表示窓26と表示基板4との間に
は、表示基板4側を縮径させた遮蔽板27を上記取付板
25から連続して設ける。尚、上記センター役物18の
表示窓26の上側には、天入賞口28及び天下入賞口2
9を設け、該天入賞口28及び天下入賞口29の前面に
透光性のある化粧板30を添設し、該化粧板30の裏側
にはランプ基板31に取付けたランプ32を臨ませる。
また、上記各入賞口28、29には球通路33、34を
夫々連設する。 【0018】表示窓26の下側には、発光ダイオードか
らなる10カウント表示部35、継続球表示部36、記
憶個数表示部37を設ける。 【0019】上記のようなセンター役物18を配設した
パチンコ機15における遊技の一例は、遊技者が発射装
置38で弾発した打球が遊技盤15′に設けた始動口3
9に入賞し、始動口スイッチ21をオンして特別遊技が
開始し、センター役物18で表示する図柄が高速で変換
し、遊技者がタッチスイッチ40を操作して変換を停止
したときの図柄の組み合せにより大入賞口41を開放す
る。このように、特別遊技の表示に本発明における表示
装置1を使用すれば、制御装置16のメインMCU17
の負担が軽減されて高速処理が可能になり、従来の表示
器に比べきめ細かな表示が可能になると共に配線や制御
が簡単になる。 【0020】また、本発明によれば、表示装置をメイン
制御回路からの制御信号及びデータに基づいて表示制御
回路によって制御するので、表示装置で表示する図柄を
ちらつきなく流動的に表示することが容易であって、従
来にない新鮮な表示が可能となる。 【0021】以上、本発明を図示の実施の形態について
説明したが、本発明は上記した実施の形態に限定される
ものではなく、特許請求の範囲に記載の構成を変更しな
い限り適宜実施できる。例えば、表示素子としてLED
の他にランプや液晶等を使用することできる。また、表
示装置に「打止め」や「大当り」などの文字を表示させ
ることもできる。一方、回路機能を追加したり、共用す
ることも容易である。 【0022】 【発明の効果】本発明は表示装置を制御するための表示
制御回路に必要な回路機能の一部を、遊技の制御を行う
ためのメイン制御回路に分割形成すると共に、このメイ
ン制御回路に分割形成された分割回路により達成される
回路機能を、電気的接続手段を介して前記表示制御回路
に供給するように構成したので、メイン制御回路の負担
を軽減させて表示装置における表示を高速化することが
できるばかりではなく、表示装置の表示制御回路の簡略
化が可能になって、表示装置のコンパクト化が可能であ
る。
【図面の簡単な説明】 【図1】前面側から見た表示装置の分解斜視図である。 【図2】後面側から見た表示装置の分解斜視図である。 【図3】表示装置に設けた回路のブロック図である。 【図4】制御装置のブロック図である。 【図5】表示処理部におけるフローチャートである。 【図6】表示装置を設けたセンター役物の正面図であ
る。 【図7】表示装置を設けたセンター役物の縦断面図であ
る。 【図8】表示装置を設けたセンター役物を配設した遊技
盤の正面図である。 【図9】パチンコ機の背面図である。 【符号の説明】 1 表示装置 5 サブMCU 6 表示制御回路からなる表示処理部 9 表示素子 15 パチンコ機 16 メイン制御回路からなる制御装置 17 メインMCU

Claims (1)

  1. (57)【特許請求の範囲】 1.プログラムを記憶したROMを備えてマイクロコン
    ピュータによって制御されるパチンコ機において、 表示装置を制御するための表示制御回路に必要な回路機
    能の一部を、遊技の制御を行うためのメイン制御回路に
    分割形成すると共に、このメイン制御回路に分割形成さ
    れた分割回路により達成される回路機能を、電気的接続
    手段を介して前記表示制御回路に供給するように構成し
    たことを特徴とするパチンコ機。 2.請求項1に記載のパチンコ機において、回路機能が
    パワーオンリセット信号であることを特徴とするパチン
    コ機。 3.請求項1に記載のパチンコ機において、回路機能が
    インターバル割込信号であることを特徴とするパチンコ
    機。 4.請求項1に記載のパチンコ機において、回路機能が
    電源であることを特徴とするパチンコ機。 5.請求項1に記載のパチンコ機において、回路機能が
    表示制御データであることを特徴とするパチンコ機。 6.請求項1に記載のパチンコ機において、パワーオン
    リセット信号、インターバル割込信号、電源、または表
    示制御データの少なくとも一つをメイン制御回路と表示
    制御回路とで共通使用することを特徴とするパチンコ
    機。
JP9027186A 1997-01-27 1997-01-27 パチンコ機 Expired - Lifetime JP2827113B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9027186A JP2827113B2 (ja) 1997-01-27 1997-01-27 パチンコ機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9027186A JP2827113B2 (ja) 1997-01-27 1997-01-27 パチンコ機

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP8082033A Division JP2650024B2 (ja) 1996-03-11 1996-03-11 パチンコ機

Publications (2)

Publication Number Publication Date
JPH10165604A JPH10165604A (ja) 1998-06-23
JP2827113B2 true JP2827113B2 (ja) 1998-11-18

Family

ID=12214056

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9027186A Expired - Lifetime JP2827113B2 (ja) 1997-01-27 1997-01-27 パチンコ機

Country Status (1)

Country Link
JP (1) JP2827113B2 (ja)

Also Published As

Publication number Publication date
JPH10165604A (ja) 1998-06-23

Similar Documents

Publication Publication Date Title
JP2678453B2 (ja) パチンコ機
JP2650024B2 (ja) パチンコ機
JP2827113B2 (ja) パチンコ機
JP2873946B2 (ja) パチンコ機
JP2827112B2 (ja) パチンコ機
JP3008100B2 (ja) パチンコ機
JP3008103B2 (ja) パチンコ機
JP3008098B2 (ja) パチンコ機
JP3008104B2 (ja) パチンコ機
JP3008099B2 (ja) パチンコ機
JP2905999B2 (ja) パチンコ機
JP3008102B2 (ja) パチンコ機
JP3008101B2 (ja) パチンコ機
JP2873945B2 (ja) パチンコ機
JP2000061091A (ja) パチンコ機
JP2650023B2 (ja) 弾球遊技機
JPH0524385Y2 (ja)
JP2873944B2 (ja) パチンコ機
JP2650024C (ja)
JP2006015056A (ja) 遊技機用回路基板
CN211857994U (zh) 显示电路板及料理机
JPH03176095A (ja) パチンコ機の表示装置
JP2821879B2 (ja) パチンコ機
JP2787440B2 (ja) 遊技機の表示装置
JP2691856B2 (ja) 自動麻雀卓における電子サイコロ装置を用いるトラブル表示装置

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070918

Year of fee payment: 9