JP2751673B2 - Bit error rate measurement equipment for digital communication systems - Google Patents

Bit error rate measurement equipment for digital communication systems

Info

Publication number
JP2751673B2
JP2751673B2 JP18678691A JP18678691A JP2751673B2 JP 2751673 B2 JP2751673 B2 JP 2751673B2 JP 18678691 A JP18678691 A JP 18678691A JP 18678691 A JP18678691 A JP 18678691A JP 2751673 B2 JP2751673 B2 JP 2751673B2
Authority
JP
Japan
Prior art keywords
synchronization
error rate
bit error
pattern generator
comparison
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18678691A
Other languages
Japanese (ja)
Other versions
JPH0537495A (en
Inventor
雅文 木津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Original Assignee
Toyota Motor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp filed Critical Toyota Motor Corp
Priority to JP18678691A priority Critical patent/JP2751673B2/en
Publication of JPH0537495A publication Critical patent/JPH0537495A/en
Application granted granted Critical
Publication of JP2751673B2 publication Critical patent/JP2751673B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明はデジタル通信システム用
ビット誤り率測定装置、特に疑似ランダムパターンとの
比較を行うことによりビット誤り率を測定する装置に関
する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a bit error rate measuring apparatus for a digital communication system, and more particularly to an apparatus for measuring a bit error rate by comparing a bit error rate with a pseudo random pattern.

【0002】[0002]

【従来の技術】近年の高度情報化社会の到来と共に、通
信分野においてデジタル化が進められている。そして、
データ信号の品質は送信情報と受信情報(共にデジタル
信号)とを比較することによって正確にデータが伝送さ
れたか否かが評価される。このような品質評価方法の中
で、特にビット誤り率は送信ビット数に対する誤って受
信されたビット数の割合を示しており、伝送系の品質を
大局的に論ずる場合に極めて有効な評価方法である。す
なわち、送信されたNビットの情報のうち、受信端末ま
でnビット誤っていた場合には、ビット誤り率はn/N
となる。このようなビット誤り率の検出方法には従来よ
り種々提案されており、図2にはこのようなビット誤り
率測定装置の一例が示されている。
2. Description of the Related Art With the advent of the advanced information society in recent years, digitization has been promoted in the communication field. And
The quality of the data signal is evaluated by comparing transmitted information and received information (both digital signals) to determine whether data has been transmitted correctly. Among such quality evaluation methods, the bit error rate particularly indicates the ratio of the number of erroneously received bits to the number of transmission bits, and is an extremely effective evaluation method when discussing the quality of a transmission system globally. is there. That is, if n bits of the transmitted N-bit information are incorrect up to the receiving terminal, the bit error rate is n / N
Becomes Various methods for detecting such a bit error rate have been conventionally proposed, and FIG. 2 shows an example of such a bit error rate measuring device.

【0003】図2において、送信部のパターン発生器1
0から送信されたデジタル信号は被測定システムの伝送
系12を介して受信部に送られる。受信部には送信部と
同一の構成を有する比較用パターン発生器14が設けら
れており、その内部には切替SW14a及びこの切替S
W14aに接続される15段のシフトレジスタSR1〜
SR15が配されている。そして、最終段のシフトレジ
スタSR15の出力端と1段前のシフトレジスタSR1
4の出力端は共にEX−ORゲート14bに接続され、
図中B接点に出力される構成である。この受信部の比較
用パターン発生器14のB端子及び送信部のパターン発
生器10からの入力データは比較用EX−ORゲート1
6の入力端子に接続され、さらにその出力はエラー計数
回路18に接続される。
In FIG. 2, a pattern generator 1 of a transmitting section
The digital signal transmitted from 0 is transmitted to the receiving unit via the transmission system 12 of the measured system. The receiving unit is provided with a comparison pattern generator 14 having the same configuration as the transmitting unit.
15-stage shift registers SR1 to SR1 connected to W14a
SR15 is provided. The output terminal of the last-stage shift register SR15 and the immediately preceding shift register SR1
4 are both connected to the EX-OR gate 14b,
The configuration is output to the B contact in the figure. The input data from the B terminal of the comparison pattern generator 14 of the reception unit and the pattern generator 10 of the transmission unit are compared with the EX-OR gate 1 for comparison.
6 and an output thereof is connected to an error counting circuit 18.

【0004】そして、送信部のパターン発生器10から
送信された疑似ランダムパターンとこの比較用パターン
発生器14からの疑似ランダムパターンは比較用EX−
ORゲート16にて比較され、エラー計数回路18にて
計数される。このとき、30ビット連続して誤りがない
場合には送信側と受信側の同期がとれたものと判断し、
同期回路20は切替SW14aに制御信号を送りA接点
からB接点に切り替える。すると、比較用EX−ORゲ
ート16の一方の入力端子には比較用パターン発生回路
14から繰返し疑似ランダムパターンが出力され、他方
の入力端子には送信部のパターン発生器10から疑似ラ
ンダムパターンが入力され、比較されることとなる。ま
た、このようにして同期がとれた後にクロック1024
0ビット中に1024ビットの誤りが発生した場合に
は、送信部と受信部の同期が何等かの影響(例えばノイ
ズの混入)により同期が再び外れたと判断し、同期回路
20が制御信号を切替SW14aに送ってB接点側から
A接点側に再び切り替えて同期を取り直す。
[0004] The pseudo random pattern transmitted from the pattern generator 10 of the transmitting unit and the pseudo random pattern from the comparison pattern generator 14 are compared with the EX-EX for comparison.
The signals are compared by the OR gate 16 and counted by the error counting circuit 18. At this time, if there is no error for 30 consecutive bits, it is determined that the transmitting side and the receiving side have been synchronized.
The synchronization circuit 20 sends a control signal to the switching SW 14a to switch from the A contact to the B contact. Then, a pseudo random pattern is repeatedly output from the comparison pattern generation circuit 14 to one input terminal of the comparison EX-OR gate 16, and a pseudo random pattern is input from the pattern generator 10 of the transmission unit to the other input terminal. Will be compared. Also, after synchronization is achieved in this manner, the clock 1024
If an error of 1024 bits occurs in 0 bits, it is determined that the synchronization between the transmission unit and the reception unit has been lost again due to some influence (for example, mixing of noise), and the synchronization circuit 20 switches the control signal. The signal is sent to the SW 14a to switch from the B contact side to the A contact side again to resynchronize.

【0005】このようにして同期が取れた後、送信部か
らの入力データと比較用パターン発生器14からの疑似
ランダムパターンとは比較用EX−ORゲート16にて
比較され、その不一致ビット数をエラー計数回路18で
クロックと同時にカウントすることによりビット誤り率
が算出される。そして、このビット誤り率は表示回路2
4にて表示され被測定システムの伝送系12の伝送品質
が評価される。
After the synchronization is established in this way, the input data from the transmission unit and the pseudo random pattern from the comparison pattern generator 14 are compared by the comparison EX-OR gate 16, and the number of mismatched bits is determined. The bit error rate is calculated by counting simultaneously with the clock by the error counting circuit 18. The bit error rate is calculated by the display circuit 2
4, the transmission quality of the transmission system 12 of the measured system is evaluated.

【0006】[0006]

【発明が解決しようとする課題】このように、従来のデ
ジテル通信システム用ビット誤り率測定装置において
は、同期をとった後に入力データと比較用パターン発生
器からのデータを比較する構成であり、同期が外れた場
合には比較用のパターンの取込みから再び始める必要が
あり、従ってこの比較用パターンの取込み中はビット誤
り率を測定することができず測定に時間がかかる問題が
あった。
As described above, in the conventional bit error rate measuring device for a digital telecommunications system, the input data and the data from the comparison pattern generator are compared after synchronization is obtained. When the synchronization is lost, it is necessary to start again with the acquisition of the pattern for comparison, so that the bit error rate cannot be measured during the acquisition of the pattern for comparison, so that the measurement takes time.

【0007】本発明は上記従来技術の有する課題に鑑み
なされたものであり、その目的は同期が外れた場合でも
直ちに同期検出を行い測定を開始することが可能なデジ
タル通信システム用ビット誤り率測定装置を提供するこ
とにある。
SUMMARY OF THE INVENTION The present invention has been made in view of the above-mentioned problems of the prior art, and has as its object to measure bit error rate for a digital communication system capable of immediately detecting synchronization and starting measurement even when synchronization is lost. It is to provide a device.

【0008】[0008]

【課題を解決するための手段】上記目的を達成するため
に、本発明は送信部から送られてくるデジタルデータを
読み込む比較用パターン発生器を備え、前記送信部との
同期を検出した後にこの比較用パターン発生器に読み込
まれたデジタルデータと前記送信部からのデジタルデー
タを比較することによりビット誤り率を算出するデジタ
ル通信システム用ビット誤り率測定装置において、前記
送信部と並列に接続される第1及び第2の比較用パター
ン発生器と、これら第1及び第2の比較用パターン発生
器の出力を切り換える系統切り替え手段と、前記送信部
からのデジタルデータと第1または第2の比較用パター
ン発生器からのデジタルデータが一致するか否かを判定
する論理ゲート手段と、この論理ゲート手段で不一致と
判定されたデータ数を計数する計数手段と、この計数手
段での計数結果に基づき同期の有無を検出し前記系統切
り替え手段を切り替え制御する同期検出手段とを有し、
計数結果により同期外れが検出された場合に残りの比較
用パターン発生器に読み込まれたデジタルデータを用い
て同期を検出することを特徴とする。
In order to achieve the above object, the present invention comprises a comparison pattern generator for reading digital data sent from a transmission unit, and detects a synchronization with the transmission unit. In a bit error rate measuring device for a digital communication system for calculating a bit error rate by comparing digital data read into a comparison pattern generator with digital data from the transmitting unit, the digital data is connected in parallel with the transmitting unit. First and second comparison pattern generators, system switching means for switching the outputs of the first and second comparison pattern generators, and digital data from the transmission unit for the first or second comparison. Logic gate means for determining whether the digital data from the pattern generator matches, and data determined to be mismatched by the logic gate means The a counting means for counting, and synchronization detection means for controlling the switching by detecting the line switching means the presence or absence of synchronization based on the result of counting in the counting means,
When the out-of-synchronization is detected based on the counting result, the synchronization is detected using the digital data read into the remaining comparison pattern generators.

【0009】[0009]

【作用】このように、本発明のデジタル通信システム用
ビット誤り率測定装置においては2個の比較用パターン
発生器が用いられており、いずれかの比較用パターン発
生器で同期を検出してデータエラーを測定している際に
同期が外れた場合、同期検出手段が系統切り替え手段を
切り換えて残りの比較用パターン発生器の出力を用いる
ことにより不要な読み込み時間を除去するものである。
As described above, in the bit error rate measuring device for a digital communication system according to the present invention, two comparison pattern generators are used. If the synchronization is lost during the measurement of the error, the synchronization detecting means switches the system switching means and uses the output of the remaining comparison pattern generator to eliminate unnecessary reading time.

【0010】すなわち、例えば第1の比較用パターン発
生器に読み込まれたデジタルデータ(疑似ランダムパタ
ーン)と送信部からのデジタルデータを比較してデータ
エラーを測定している際、計数手段にて計数されるエラ
ー数が多く同期外れが生じてしまった場合には同期検出
手段は系統切り替え手段を制御して第1の比較用パター
ン発生器から第2のパターン発生器に出力を切り替え
る。
That is, for example, when the digital data (pseudo-random pattern) read into the first comparison pattern generator is compared with the digital data from the transmission section to measure a data error, the counting means counts the data error. When the number of errors to be performed is large and the synchronization is lost, the synchronization detecting means controls the system switching means to switch the output from the first comparison pattern generator to the second pattern generator.

【0011】ここで、第2の比較用パターン発生器は第
1の比較用パターン発生器と並列に送信部に接続されて
いるため送信部からのデジタルデータを常に読み込んで
おり、従って新たに送信部からのデジタルデータを読み
込むことなくこの第2の比較用パターン発生器に読み込
まれているデジタルデータを用いて直ちに同期検出を行
うことができる。
Since the second comparison pattern generator is connected to the transmission section in parallel with the first comparison pattern generator, the second comparison pattern generator always reads digital data from the transmission section. The synchronization can be immediately detected using the digital data read into the second comparison pattern generator without reading digital data from the section.

【0012】[0012]

【実施例】以下、図面を用いながら本発明に係るデジタ
ル通信システム用ビット誤り率測定装置の好適な実施例
を説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of a bit error rate measuring device for a digital communication system according to the present invention will be described below with reference to the drawings.

【0013】図1には本実施例の装置の構成ブロック図
が示されている。本実施例における比較用パターン発生
器は第1の比較用パターン発生器30及び第2の比較用
パターン発生器32から構成されており、これら第1及
び第2の比較用パターン発生器30、32はいずれも図
2に示された比較用パターン発生器14と同様の構成を
有している。すなわち、第1の比較用パターン発生器3
0はA、B接点を有する第1切替SW30a、この第1
切替SW30aに接続される15段のシフトレジスタS
R1〜SR15、このSR14とSR15の出力が入力
されるEX−ORゲート30bから構成され、第2の比
較用パターン発生器32はC、D接点を有する切替第2
SW32a、この第2切替SW32aに接続される15
段のシフトレジスタSR1〜SR15、このSR14と
SR15の出力が入力されるEX−ORゲート32bか
ら構成されている。
FIG. 1 is a block diagram showing the configuration of the apparatus according to this embodiment. The comparison pattern generator in the present embodiment includes a first comparison pattern generator 30 and a second comparison pattern generator 32, and these first and second comparison pattern generators 30, 32 are provided. Have the same configuration as the comparison pattern generator 14 shown in FIG. That is, the first comparison pattern generator 3
0 is a first switching SW 30a having A and B contacts,
15-stage shift register S connected to switch SW30a
R1 to SR15, and EX-OR gates 30b to which outputs of SR14 and SR15 are input, and the second comparison pattern generator 32 is a switching second switch having C and D contacts.
SW32a, 15 connected to the second switch SW32a
The stage shift registers SR1 to SR15 are composed of EX-OR gates 32b to which outputs of SR14 and SR15 are input.

【0014】そして、第1の比較用パターン発生器30
のA接点及び第2の比較用パターン発生器32のC接点
は共に被測定システムの伝送系12に接続されており、
入力データがない場合には第1切替SW30a、第2切
替32aはそれぞれA接点側とC接点側に接続されてい
るため、データ(疑似ランダムパターン)及びクロック
が入力されるとデータは第1の比較用パターン発生器3
0及び第2の比較用パターン発生器32に読み込まれる
こととなる。そして、読み込まれたデータはそれぞれE
X−ORゲート30b、32bを介して疑似ランダムパ
ターンとしてE端子及びF端子に出力される。
The first comparison pattern generator 30
A contact and the C contact of the second comparison pattern generator 32 are both connected to the transmission system 12 of the measured system.
When there is no input data, the first switching SW 30a and the second switching 32a are connected to the A contact side and the C contact side, respectively. Therefore, when data (pseudo random pattern) and a clock are inputted, the data is in the first state. Comparison pattern generator 3
0 and the second comparison pattern generator 32. And the read data is E
The signals are output to the E terminal and the F terminal as a pseudo random pattern via the X-OR gates 30b and 32b.

【0015】ここで、E端子及びF端子は系統切替SW
34の2接点を形成しており、通常は同期回路20から
の制御信号によりE接点側に接続されている第1の比較
用パターン発生器30からの疑似ランダムパターンと入
力データとが比較用EX−ORゲート16で比較され
る。そして、この比較結果はエラー計数回路18に出力
され、不一致データがカウントされて同期回路20に送
られる。この同期回路20では一致データ数が連続して
30ビットカウントされたか否かを判定し、30ビット
連続して誤りがない場合には送信側と受信側との同期が
取れたと判断し第1切替SW30aをA接点側からB接
点側に切り替える。すると、第1の比較用パターン発生
器30から繰返し(15ドット周期)疑似ランダムパタ
ーンが出力され、入力データとの比較が行われることと
なる。
Here, the E terminal and the F terminal are system switching SWs.
34, and a pseudo-random pattern from the first comparison pattern generator 30 normally connected to the E-contact side by a control signal from the synchronization circuit 20 and the input data are used for comparison EX. -Comparison is made by the OR gate 16 Then, the comparison result is output to the error counting circuit 18, and the mismatch data is counted and sent to the synchronization circuit 20. The synchronization circuit 20 determines whether the number of coincident data has been counted continuously for 30 bits. If there is no error for 30 consecutive bits, the synchronization circuit 20 determines that synchronization between the transmitting side and the receiving side has been established, and performs the first switching. SW 30a is switched from the A contact side to the B contact side. Then, a pseudo-random pattern is repeatedly output (15 dot cycle) from the first comparison pattern generator 30 and compared with the input data.

【0016】なお、この間第2切替SW32aはC接点
側に固定されおり、従って第2の比較用パターン発生器
32には送信側のパターン発生器10から送られる最新
の疑似ランダムパターンが読み込まれることになるが、
系統切替SW34はE接点側に接続されているためエラ
ー測定に用いられることはない。
During this time, the second switching SW 32a is fixed to the contact C side, so that the latest pseudo random pattern sent from the pattern generator 10 on the transmitting side is read into the second comparison pattern generator 32. But
Since the system switching SW 34 is connected to the E contact side, it is not used for error measurement.

【0017】このようにして、第1切替SW30aがB
接点側に切り替わると入力データ及び第1の比較用パタ
ーン発生器30からの疑似ランダムパターンが比較用E
X−ORゲート16に入力され両データが異なる場合に
はHi信号がエラー係数回路18に出力されエラー数が
カウントされる。そして、クロック10240ビット中
に1024ビットの誤りが発生した場合には送信部と受
信部の同期が外れたと判断し、同期回路20は第1切替
SW30aをA接点側に切り替えると共に系統切替スイ
ッチ34をF側に切り替える。なお、第2切替SW32
aはC接点側のままに維持する。このように、同期が外
れた場合に系統切替SW34をF接点側に切り替えるこ
とにより、第2の比較用パターン発生器32に読み込ま
れていた最新の疑似ランダムパターンが比較用EX−O
Rゲート16に出力されることとなり、直ちに同期検出
を行うことができる。そして、30ビット連続して誤り
がない場合には送信側と受信側の同期が再び取れたと判
断し、第2切替SW32aをD側に接続してビット誤り
率測定を継続する。
In this manner, the first switch 30a is set to B
When switching to the contact side, the input data and the pseudo-random pattern from the first comparison pattern generator 30 are used for comparison E.
When the two data are input to the X-OR gate 16 and are different, a Hi signal is output to the error coefficient circuit 18 and the number of errors is counted. When an error of 1024 bits occurs in the clock 10240 bits, it is determined that the synchronization between the transmission unit and the reception unit has been lost, and the synchronization circuit 20 switches the first switching SW 30a to the A contact side and switches the system switching switch 34 Switch to F side. The second switch SW32
a is maintained at the C contact side. As described above, when the synchronization is lost, by switching the system switching SW 34 to the F contact side, the latest pseudo random pattern read into the second comparison pattern generator 32 is compared with the comparison EX-O.
The signal is output to the R gate 16, and the synchronization can be detected immediately. If there is no error for 30 consecutive bits, it is determined that synchronization between the transmitting side and the receiving side has been regained, and the second switch 32a is connected to the D side to continue the bit error rate measurement.

【0018】そして、測定中に再び同期が外れたと判断
された場合には、第1の比較用パターン発生器30に読
み込まれている最新の疑似ランダムパターンを利用すべ
く系統切替SW34をE接点側に再び切り替え、同期検
出を行う。
If it is determined that the synchronization has been lost again during the measurement, the system switching SW 34 is set to the E contact side to use the latest pseudo random pattern read into the first comparison pattern generator 30. Again to perform synchronization detection.

【0019】このように、同期が外れた場合には第1の
比較用パターン発生器30あるいは第2の比較用パター
ン発生器32いずれかのデータを交互に用いることによ
り、同期が外れた場合でも直ちに同期検出を行うことが
可能となり、エラー計数回路18で算出されたビット誤
り率を素早く表示回路22で表示することが可能とな
る。
As described above, when the synchronization is lost, the data of either the first comparison pattern generator 30 or the second comparison pattern generator 32 is used alternately, so that even if the synchronization is lost, The synchronization detection can be immediately performed, and the bit error rate calculated by the error counting circuit 18 can be quickly displayed on the display circuit 22.

【0020】なお、本実施例においてはクロック102
40ビット中1024ビットの誤りが発生した場合に送
信部と受信部の同期が外れたと判断、及び、30ビット
連続して誤りがない場合に同期が確立したと判断してい
たが、これら設定値を、測定条件に応じて適宜所望の値
に設定することができることはいうまでもない。
In this embodiment, the clock 102
It is determined that the transmission unit and the reception unit are out of synchronization when an error of 1024 bits out of 40 bits occurs, and that synchronization is established when there is no error for 30 consecutive bits. Can be appropriately set to a desired value according to the measurement conditions.

【0021】[0021]

【発明の効果】以上説明したように、本発明に係るデジ
タル通信システム用ビット誤り率測定装置によれば、同
期が外れた場合に再び同期を取るために疑似ランダムパ
ターンを読み込む時間を排除することによりビット誤り
率測定不可時間を除去し、ビット誤り率を迅速に従って
高精度に測定することが可能となる。
As described above, according to the bit error rate measuring apparatus for a digital communication system according to the present invention, it is possible to eliminate the time required to read a pseudo random pattern for re-establishing synchronization when synchronization is lost. As a result, the unmeasurable time of the bit error rate can be removed, and the bit error rate can be quickly and accurately measured.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例の構成ブロック図である。FIG. 1 is a configuration block diagram of an embodiment of the present invention.

【図2】従来装置の構成ブロック図である。FIG. 2 is a configuration block diagram of a conventional device.

【符号の説明】[Explanation of symbols]

16 比較用EX−ORゲート 18 エラー係数回路 20 同期回路 22 表示回路 30 第1の比較用パターン発生器 32 第2の比較用パターン発生器 34 系統切替SW Reference Signs List 16 EX-OR gate for comparison 18 Error coefficient circuit 20 Synchronous circuit 22 Display circuit 30 First pattern generator for comparison 32 Second pattern generator for comparison 34 System switching SW

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 送信部から送られてくるデジタルデータ
を読み込む比較用パターン発生器を備え、前記送信部と
の同期を検出した後にこの比較用パターン発生器に読み
込まれたデジタルデータと前記送信部からのデジタルデ
ータを比較することによりビット誤り率を算出するデジ
タル通信システム用ビット誤り率測定装置において、 前記送信部と並列に接続される第1及び第2の比較用パ
ターン発生器と、 これら第1及び第2の比較用パターン発生器の出力を切
り換える系統切り替え手段と、 前記送信部からのデジタルデータと第1または第2の比
較用パターン発生器からのデジタルデータが一致するか
否かを判定する論理ゲート手段と、 この論理ゲート手段で不一致と判定されたデータ数を計
数する計数手段と、 この計数手段での計数結果に基づき同期の有無を検出し
前記系統切り替え手段を切り替え制御する同期検出手段
と、 を有し、計数結果により同期外れが検出された場合に残
りの比較用パターン発生器に読み込まれたデジタルデー
タを用いて同期を検出することを特徴とするデジタル通
信システム用ビット誤り率測定装置。
1. A comparison pattern generator for reading digital data sent from a transmission unit, wherein after detecting synchronization with the transmission unit, the digital data read by the comparison pattern generator and the transmission unit A bit error rate measuring device for a digital communication system, which calculates a bit error rate by comparing digital data from a first and second pattern generators connected in parallel with the transmitting unit; System switching means for switching the outputs of the first and second comparison pattern generators; and determining whether the digital data from the transmission unit matches the digital data from the first or second comparison pattern generator. Logic gate means for counting, data counting means for counting the number of data determined to be inconsistent by the logic gate means, and counting by the counting means. Synchronization detection means for detecting the presence / absence of synchronization based on and switching control of the system switching means, and when the out-of-synchronization is detected by the counting result, the digital data read into the remaining comparison pattern generators A bit error rate measuring device for a digital communication system, wherein the bit error rate measuring device detects synchronization using the same.
JP18678691A 1991-07-26 1991-07-26 Bit error rate measurement equipment for digital communication systems Expired - Fee Related JP2751673B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18678691A JP2751673B2 (en) 1991-07-26 1991-07-26 Bit error rate measurement equipment for digital communication systems

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18678691A JP2751673B2 (en) 1991-07-26 1991-07-26 Bit error rate measurement equipment for digital communication systems

Publications (2)

Publication Number Publication Date
JPH0537495A JPH0537495A (en) 1993-02-12
JP2751673B2 true JP2751673B2 (en) 1998-05-18

Family

ID=16194570

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18678691A Expired - Fee Related JP2751673B2 (en) 1991-07-26 1991-07-26 Bit error rate measurement equipment for digital communication systems

Country Status (1)

Country Link
JP (1) JP2751673B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19860125A1 (en) 1998-12-17 2000-06-21 Deutsche Telekom Ag Method and arrangement for bit error structure measurements of data transmission channels

Also Published As

Publication number Publication date
JPH0537495A (en) 1993-02-12

Similar Documents

Publication Publication Date Title
WO1996026451A1 (en) Bit error measuring instrument
JP2641999B2 (en) Data format detection circuit
JP3357397B2 (en) Slip detection during bit error rate measurement
US3760354A (en) Error rate detection system
US4158193A (en) Data transmission test set with synchronization detector
JP2751673B2 (en) Bit error rate measurement equipment for digital communication systems
JP3265423B2 (en) Transmission delay time measuring device
JP3146297B2 (en) Transmission characteristic measuring device
JP3225058B2 (en) Code error detection device
JP2512004B2 (en) Bit error rate measuring device
JPH04178047A (en) Skew compensation system
JP3006426B2 (en) FM multiplex encoder
JP2920778B2 (en) Error measurement device
JPS63302637A (en) Measuring instrument for error rate
JP3246044B2 (en) Fixed pattern error measuring device
JP2899869B2 (en) Error detection device
JP2747994B2 (en) Pseudo random signal synchronization circuit
JPH08330979A (en) Error correction device
JP3329158B2 (en) Bit error measurement circuit
JP2774318B2 (en) Transmission control signal detection device and control method therefor
JPH0630083A (en) Transmission characteristic measuring instrument
JPH0993228A (en) Bit error measurement circuit
JPH11205396A (en) Serial communication equipment
JPH1022981A (en) Bit error measuring device
JPH11284615A (en) Synchronism acquiring method for program pattern and code error rate measuring instrument

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees