JP2643533B2 - 画像情報回転装置 - Google Patents
画像情報回転装置Info
- Publication number
- JP2643533B2 JP2643533B2 JP2127243A JP12724390A JP2643533B2 JP 2643533 B2 JP2643533 B2 JP 2643533B2 JP 2127243 A JP2127243 A JP 2127243A JP 12724390 A JP12724390 A JP 12724390A JP 2643533 B2 JP2643533 B2 JP 2643533B2
- Authority
- JP
- Japan
- Prior art keywords
- rows
- columns
- writing
- units
- image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000010586 diagram Methods 0.000 description 9
- 238000000034 method Methods 0.000 description 8
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
Landscapes
- Image Processing (AREA)
Description
【発明の詳細な説明】 産業上の利用分野 本発明は、メモリに格納された画像情報を、特に90度
回転するための画像情報回転装置に関するものである。
回転するための画像情報回転装置に関するものである。
従来の技術 周知のように、例えば、第8図の(a)の文字を
(b)のように回転する場合のように、画像情報の90度
回転処理は、文書編集における縦書きと横書きの変換処
理において必要である。つまり、第8図の(c)と
(d)は、(a)と(b)を実際に4×4の格子で白と
黒で表現したものであり、第8図の(e)と(f)は、
白を“0"で黒を“1"の“1"ビットで表したものである。
また、第8図の(g)と(h)は、1画素を2ビットで
表現し、白を“00"で、黒を“11"で表してある。
(b)のように回転する場合のように、画像情報の90度
回転処理は、文書編集における縦書きと横書きの変換処
理において必要である。つまり、第8図の(c)と
(d)は、(a)と(b)を実際に4×4の格子で白と
黒で表現したものであり、第8図の(e)と(f)は、
白を“0"で黒を“1"の“1"ビットで表したものである。
また、第8図の(g)と(h)は、1画素を2ビットで
表現し、白を“00"で、黒を“11"で表してある。
従来の90度回転装置は、例えば、特開昭62−111364号
公報に示されているように、メモリセルをn行n列に配
列して、行と列の両方向からデータを読み書き可能とし
たものであり、1ビット単位に90度回転処理ができる。
公報に示されているように、メモリセルをn行n列に配
列して、行と列の両方向からデータを読み書き可能とし
たものであり、1ビット単位に90度回転処理ができる。
発明が解決しようとする課題 ところで、前述した従来の画像情報の90度回転装置に
あっては、第8図の(c)、(e)のような白と黒の2
種類からなる2値画像を処理し、第8図の(d)、
(f)の画像を得るものであり、同図(g)のような1
画素が複数ビットからなる画像の90度回転処理はできな
いという課題があった。
あっては、第8図の(c)、(e)のような白と黒の2
種類からなる2値画像を処理し、第8図の(d)、
(f)の画像を得るものであり、同図(g)のような1
画素が複数ビットからなる画像の90度回転処理はできな
いという課題があった。
従来技術の応用として、1画素が複数ビットからなる
画像に対しては、メモリセル1を画素に相当するビット
数設け、階層的構造とすることが考えられるが、係る構
成ではメモリセル数が膨大となり、特にLSI化には適さ
ないものとなる。
画像に対しては、メモリセル1を画素に相当するビット
数設け、階層的構造とすることが考えられるが、係る構
成ではメモリセル数が膨大となり、特にLSI化には適さ
ないものとなる。
本発明の目的は、上述したような従来の課題に鑑み
て、1画素が複数ビットで表現された画像に対しても、
メモリセルを増やすことなく、90度回転処理が可能な画
像情報回転装置を提供することにある。
て、1画素が複数ビットで表現された画像に対しても、
メモリセルを増やすことなく、90度回転処理が可能な画
像情報回転装置を提供することにある。
課題を解決するための手段 この目的を達成するため、本発明は、1ビットの情報
を記憶可能なメモリセルをN行N列に配置し、行アドレ
スと列アドレスにより1行単位で1列単位に、かつ、m
行単位でm列単位に前記メモリセルを選択でき、1行単
位、1列単位の読み書きの時は、選択された全メモリセ
ルに対して読み書きができ、m行単位の読み書きの時
は、m行N列のメモリブロックを列方向にN/m等分し、
m行m列の各ブロック内の対角線上のメモリセルに対し
て読み書きができ、m列単位の読み書きの時は、N行m
列のメモリブロックを行方向にN/m等分し、m行m列の
各ブロック内の前記対角線上のメモリセルに対して読み
書きができるように結線したメモリセルアレイを備えた
構成となっている。
を記憶可能なメモリセルをN行N列に配置し、行アドレ
スと列アドレスにより1行単位で1列単位に、かつ、m
行単位でm列単位に前記メモリセルを選択でき、1行単
位、1列単位の読み書きの時は、選択された全メモリセ
ルに対して読み書きができ、m行単位の読み書きの時
は、m行N列のメモリブロックを列方向にN/m等分し、
m行m列の各ブロック内の対角線上のメモリセルに対し
て読み書きができ、m列単位の読み書きの時は、N行m
列のメモリブロックを行方向にN/m等分し、m行m列の
各ブロック内の前記対角線上のメモリセルに対して読み
書きができるように結線したメモリセルアレイを備えた
構成となっている。
作 用 本発明の前述した構成によると、N行N列からなるメ
モリセルを1画素を構成するビット数、例えばmを1単
位とし、m×mのブロックに分割してこのブロック単位
にアドレス指定可能な状態とし、この単位内で対角線上
にあるメモリセルを選択でき、mビット/画素の画像の
処理では、前記の対角線状のメモリセルに対して行方向
からも列方向からも読み書きできるから、1ビット/画
素のみならず複数ビット/画素の画像の90度回転も可能
になる。
モリセルを1画素を構成するビット数、例えばmを1単
位とし、m×mのブロックに分割してこのブロック単位
にアドレス指定可能な状態とし、この単位内で対角線上
にあるメモリセルを選択でき、mビット/画素の画像の
処理では、前記の対角線状のメモリセルに対して行方向
からも列方向からも読み書きできるから、1ビット/画
素のみならず複数ビット/画素の画像の90度回転も可能
になる。
実施例 以下、図面を用いて本発明の一実施例を詳細に説明す
る。
る。
第1図は16個のメモリセルを4×4のマトリクス状に
配置した本発明の一実施例における画像情報回転装置の
メモリセルアレイの構成を示す回路図であり、説明を簡
単にするために、以下の説明においては、1画素が1ビ
ットと2ビットで表されている場合について説明する。
配置した本発明の一実施例における画像情報回転装置の
メモリセルアレイの構成を示す回路図であり、説明を簡
単にするために、以下の説明においては、1画素が1ビ
ットと2ビットで表されている場合について説明する。
即ち、第1図の符号100〜103、110〜113、120〜123お
よび130〜133はそれぞれが1ビットの情報を記憶するメ
モリセルである。これらのメモリセルは4行4列の構成
で、行単位でも列単位でも読み書きできる。これらのメ
モリセルの内容を行単位に読み書きするための行アドレ
ス線は、140〜143および180〜181であり、同メモリセル
の内容を列単位に読み書きするための列アドレス線は、
160〜163および190〜191である。同図の符号150〜153は
行アドレスで指示されたメモリセルの読み書きのための
データ線であり、符号170〜173は列アドレスで指示され
たメモリセルの読み書きのためのデータ線である。
よび130〜133はそれぞれが1ビットの情報を記憶するメ
モリセルである。これらのメモリセルは4行4列の構成
で、行単位でも列単位でも読み書きできる。これらのメ
モリセルの内容を行単位に読み書きするための行アドレ
ス線は、140〜143および180〜181であり、同メモリセル
の内容を列単位に読み書きするための列アドレス線は、
160〜163および190〜191である。同図の符号150〜153は
行アドレスで指示されたメモリセルの読み書きのための
データ線であり、符号170〜173は列アドレスで指示され
たメモリセルの読み書きのためのデータ線である。
第1図の画像情報回転装置は2種類のメモリセルから
構成されている。つまり、一つのメモリセルは、1画素
が1ビットの時の読み書きの対象になるメモリセルであ
り、もう1つのメモリセルは、1画素が1ビットの時の
読み書きの対象になるほかに、1画素が2ビットの時も
読み書き対象になるメモリセルである。
構成されている。つまり、一つのメモリセルは、1画素
が1ビットの時の読み書きの対象になるメモリセルであ
り、もう1つのメモリセルは、1画素が1ビットの時の
読み書きの対象になるほかに、1画素が2ビットの時も
読み書き対象になるメモリセルである。
第2図〜第4図は前述した第1図のメモリセルの構造
の詳細を示し、第2図は、第1図の100、102、111、11
3、120、122、131、133の1ビット/画素用メモリセル
の内部を示す回路図である。即ち、第2図においては、
信号線を説明する番号は、メモリセル100の場合で示し
てあり、140、160はアドレス線であり、150、173はデー
タ線である。
の詳細を示し、第2図は、第1図の100、102、111、11
3、120、122、131、133の1ビット/画素用メモリセル
の内部を示す回路図である。即ち、第2図においては、
信号線を説明する番号は、メモリセル100の場合で示し
てあり、140、160はアドレス線であり、150、173はデー
タ線である。
また、第3図は、第1図の101、103、110、112、12
1、123、130、132の2ビット/画素用メモリセルの内部
を示す回路図であり、信号線を説明する番号は、メモリ
セル100に対応させてある。即ち、符号141、160、181、
190はアドレス線であり、150、172はデータ線をそれぞ
れ示してある。
1、123、130、132の2ビット/画素用メモリセルの内部
を示す回路図であり、信号線を説明する番号は、メモリ
セル100に対応させてある。即ち、符号141、160、181、
190はアドレス線であり、150、172はデータ線をそれぞ
れ示してある。
前述した第2図および第3図のメモリセルは、200と2
01、並びに、300と301のインバータでフリップフロップ
を構成し、データを記憶する。ここに、記憶されるデー
タは、信号線202と302が正信号であり、信号線203と303
が負信号であるものとする。なお、符号204〜207および
304〜311はそれぞれゲート素子を示すが、例えばゲート
素子204を例にすると、ゲート素子は、アドレス線140が
“1"になると、信号線202の情報が150aに伝わる。
01、並びに、300と301のインバータでフリップフロップ
を構成し、データを記憶する。ここに、記憶されるデー
タは、信号線202と302が正信号であり、信号線203と303
が負信号であるものとする。なお、符号204〜207および
304〜311はそれぞれゲート素子を示すが、例えばゲート
素子204を例にすると、ゲート素子は、アドレス線140が
“1"になると、信号線202の情報が150aに伝わる。
第2図のメモリセルのデータの読み出しは、アドレス
線140または160が“1"になることにより、ゲート素子20
4、205または206、207を通して、データ線150a、150bま
たは信号線173a、173bに記憶データが出力される。デー
タ書き込みの場合は、メモリセル線に“1"が供給されて
いる状態の時、信号線202と203の信号よりも強い信号
が、データ線150または173に供給されることにより、信
号線202と203の信号がデータ線150または173と同じ状態
になる。
線140または160が“1"になることにより、ゲート素子20
4、205または206、207を通して、データ線150a、150bま
たは信号線173a、173bに記憶データが出力される。デー
タ書き込みの場合は、メモリセル線に“1"が供給されて
いる状態の時、信号線202と203の信号よりも強い信号
が、データ線150または173に供給されることにより、信
号線202と203の信号がデータ線150または173と同じ状態
になる。
第3図は、前述した第2図のメモリセルにゲート素子
308〜311を追加して、アドレス線181と190で制御できる
ようにした場合であり、この場合のメモリセルは、第2
図のメモリセルと同様に、メモリセル141または160を使
用して読み書きができる他に、アドレス181または190を
使用しても読み書きできる。アドレス線141と160は1画
素が1ビットで構成される画像の処理の時に“1"になる
けれども、アドレス線181と190は、1画素が2ビットで
構成される画像の処理の時に“1"になることができる。
308〜311を追加して、アドレス線181と190で制御できる
ようにした場合であり、この場合のメモリセルは、第2
図のメモリセルと同様に、メモリセル141または160を使
用して読み書きができる他に、アドレス181または190を
使用しても読み書きできる。アドレス線141と160は1画
素が1ビットで構成される画像の処理の時に“1"になる
けれども、アドレス線181と190は、1画素が2ビットで
構成される画像の処理の時に“1"になることができる。
次に、第4図および第5図を参照しながら前述した画
像回転装置の動作を説明する。
像回転装置の動作を説明する。
第4図は1画素が1ビットで構成される画像の90度回
転を行う場合の動作状態を示し、符号1は原画像、2は
装置書き込み状態、3は結果画像である。即ち、符号1
で示された原画は4ビット×4ビットの画像であり、
a、b、c、dの順に行単位に読み出され、2の装置に
供給されてe、f、g、hの順に行単位に書き込まれ
る。その後、原画像1はj、k、m、nの順に列単位に
読み出され、p、q、r、sの順に3の結果領域に書き
込まれる。2の装置書き込み状態では、e〜hの行単位
の書き込みの時は、アドレス線140、141、142、143が順
に“1"になり、データ“0110"、“1001"、“0010"、“1
111"がデータ線150〜153に順に供給される。また、j〜
nの列単位の読み出しの時は、アドレス線160、161、16
2、163が順に“1"になり、アドレス線で選択されたメモ
リセルが各情報がデータ線170〜173に出力される。
転を行う場合の動作状態を示し、符号1は原画像、2は
装置書き込み状態、3は結果画像である。即ち、符号1
で示された原画は4ビット×4ビットの画像であり、
a、b、c、dの順に行単位に読み出され、2の装置に
供給されてe、f、g、hの順に行単位に書き込まれ
る。その後、原画像1はj、k、m、nの順に列単位に
読み出され、p、q、r、sの順に3の結果領域に書き
込まれる。2の装置書き込み状態では、e〜hの行単位
の書き込みの時は、アドレス線140、141、142、143が順
に“1"になり、データ“0110"、“1001"、“0010"、“1
111"がデータ線150〜153に順に供給される。また、j〜
nの列単位の読み出しの時は、アドレス線160、161、16
2、163が順に“1"になり、アドレス線で選択されたメモ
リセルが各情報がデータ線170〜173に出力される。
なお、データ線150〜153および170〜173は、aとbの
添え字で2本になっているが、aのついた信号は正の信
号を表し、bのついた信号は負の信号を表している。
添え字で2本になっているが、aのついた信号は正の信
号を表し、bのついた信号は負の信号を表している。
そして、第5図は1画素が2ビットで構成される画像
情報の90度回転を行う場合の動作を示すけれども、第4
図の場合と同様に、符号1は原画像、2は装置書き込み
状態、3は結果画像をそれぞれ示す。即ち、第5図の場
合、2ビットで1画素が表される場合は、1度に2画素
×2画素の画像情報を処理する。つまり、符号1で示さ
れた原画像は、a、bの順に行単位に読み出され、2の
装置に供給され、c、dの順に行単位に書き込まれる。
その後、同原画像1はe、fの順に列単位に読み出さ
れ、g、hの順に3の結果領域に書き込まれることにな
る。また、2の装置書き込み状態では、c、dの行単位
の書き込みの時は、アドレス線181、180が順に“1"にな
り、データ“0001"、“1011"がデータ線150〜153に順に
供給される。なお、e、fの列単位の読み出しの時アド
レス線は、190、191が順に“1"になり、アドレス線で選
択されたメモリセルの各情報がデータ線170〜173に出力
されることになる。いい換えると、1画素が2ビットで
表される画像の処理では、第2図に示したメモリセルは
使用されず、第3図で示したメモリセルのみが使用され
ることになる。
情報の90度回転を行う場合の動作を示すけれども、第4
図の場合と同様に、符号1は原画像、2は装置書き込み
状態、3は結果画像をそれぞれ示す。即ち、第5図の場
合、2ビットで1画素が表される場合は、1度に2画素
×2画素の画像情報を処理する。つまり、符号1で示さ
れた原画像は、a、bの順に行単位に読み出され、2の
装置に供給され、c、dの順に行単位に書き込まれる。
その後、同原画像1はe、fの順に列単位に読み出さ
れ、g、hの順に3の結果領域に書き込まれることにな
る。また、2の装置書き込み状態では、c、dの行単位
の書き込みの時は、アドレス線181、180が順に“1"にな
り、データ“0001"、“1011"がデータ線150〜153に順に
供給される。なお、e、fの列単位の読み出しの時アド
レス線は、190、191が順に“1"になり、アドレス線で選
択されたメモリセルの各情報がデータ線170〜173に出力
されることになる。いい換えると、1画素が2ビットで
表される画像の処理では、第2図に示したメモリセルは
使用されず、第3図で示したメモリセルのみが使用され
ることになる。
以上の説明のように、1画素が1ビットと2ビットで
表されている画像の90度回転処理が可能になるが、本発
明では、4ビットで1画素が表される画像に対しても、
同様の回転処理が可能な構成に拡張することができる。
つまり、第3図では、2ビット/画素の画像に対応する
ためにゲート素子308〜311を追加した場合を説明した
が、さらにゲート素子を追加することにより4ビット/
画素の画像の処理が可能となる。
表されている画像の90度回転処理が可能になるが、本発
明では、4ビットで1画素が表される画像に対しても、
同様の回転処理が可能な構成に拡張することができる。
つまり、第3図では、2ビット/画素の画像に対応する
ためにゲート素子308〜311を追加した場合を説明した
が、さらにゲート素子を追加することにより4ビット/
画素の画像の処理が可能となる。
1画素が4ビットの画像に対しても90度回転処理を可
能とするために追加するメモリセルを第6図に示す。即
ち、第6図の(a)は、第3図のメモリセル600に論理
和ゲート601と602を追加した場合であり、(a)のアド
レス線181と190は、1ビットで1画素が表された画像の
90度回転処理を行うメモリセルに対して、2ビットで1
画素が表された画像の90度回転処理を可能とするために
追加した信号線である。第6図(a)のアドレス線605
と603は前述した第3図のアドレス線181と190に相当す
るもので、また、アドレス線604と606は、さらに4ビッ
トで1画素が表された画像に対しても、90度回転処理を
可能とするために追加されたアドレス信号線である。ア
ドレス線604と606は4ビット/画素の時のみ“1"になる
から、第6図のアドレス線181と190は、2ビット/画素
の時と、4ビット/画素のときに“1"となる。
能とするために追加するメモリセルを第6図に示す。即
ち、第6図の(a)は、第3図のメモリセル600に論理
和ゲート601と602を追加した場合であり、(a)のアド
レス線181と190は、1ビットで1画素が表された画像の
90度回転処理を行うメモリセルに対して、2ビットで1
画素が表された画像の90度回転処理を可能とするために
追加した信号線である。第6図(a)のアドレス線605
と603は前述した第3図のアドレス線181と190に相当す
るもので、また、アドレス線604と606は、さらに4ビッ
トで1画素が表された画像に対しても、90度回転処理を
可能とするために追加されたアドレス信号線である。ア
ドレス線604と606は4ビット/画素の時のみ“1"になる
から、第6図のアドレス線181と190は、2ビット/画素
の時と、4ビット/画素のときに“1"となる。
第6図(b)は前述した第6図(a)の回路をまとめ
た図であり、追加した論理和ゲート等が4ビット/画素
用メモリセル607に内蔵してある。
た図であり、追加した論理和ゲート等が4ビット/画素
用メモリセル607に内蔵してある。
また、第7図は4ビット/画素の画像の90度回転処理
も可能な本発明の実施例であり、符号Aは前述した第2
図のメモリセルを、Bは前述した第3図のメモリセル
を、Oは前述した第6図のメモリセルをそれぞれ示す。
即ち、第7図の各メモリセルA、B、Cの入力信号の位
置は、それぞれ第2図、第3図、第6図の場合と一致し
ており、第7図の1ビット/画素と2ビット/画素の画
像の90度回転処理は、第1図について前述した実施例と
同様の動作である。4ビット/画素の画像の処理では、
アドレス線701から704が1ビット/画素と2ビット/画
素の処理の時のと同様に、制御されることにより、90度
回転処理することができる。
も可能な本発明の実施例であり、符号Aは前述した第2
図のメモリセルを、Bは前述した第3図のメモリセル
を、Oは前述した第6図のメモリセルをそれぞれ示す。
即ち、第7図の各メモリセルA、B、Cの入力信号の位
置は、それぞれ第2図、第3図、第6図の場合と一致し
ており、第7図の1ビット/画素と2ビット/画素の画
像の90度回転処理は、第1図について前述した実施例と
同様の動作である。4ビット/画素の画像の処理では、
アドレス線701から704が1ビット/画素と2ビット/画
素の処理の時のと同様に、制御されることにより、90度
回転処理することができる。
発明の効果 以上のように、本発明によれば、画像情報の90度回転
処理を、1画素が1ビットのみならず、複数ビットで表
現されていても、同じ方法で実施することができる。
処理を、1画素が1ビットのみならず、複数ビットで表
現されていても、同じ方法で実施することができる。
第1図は本発明の一実施例における画像情報回転装置の
回路図、第2図、第3図および第6図は同画像情報回転
装置に用いるメモリセルの回路図、第4図は同画像情報
回転装置において1画素が1ビットで表された画像の90
度回転処理概念図、第5図は同画像情報回転装置におい
て1画素が2ビットで表された画像の90度回転処理概念
図、第7図は本発明の他の実施例による画像情報回転装
置の回路図、第8図は従来の画像情報回転装置における
画像の90度回転処理概念図である。 100、102、111、113、120、122、131、133、A……1ビ
ット/画素用メモリセル、101、103、110、112、121、1
23、130、132、B……2ビット/画素用メモリセル、60
7、C……4ビット/画素用メモリセル、140〜143、180
〜181……行アドレス線、160〜163、190〜191……列ア
ドレス線、150〜153、170〜173……データ線、190、19
1、603〜606、701〜704……アドレス線。
回路図、第2図、第3図および第6図は同画像情報回転
装置に用いるメモリセルの回路図、第4図は同画像情報
回転装置において1画素が1ビットで表された画像の90
度回転処理概念図、第5図は同画像情報回転装置におい
て1画素が2ビットで表された画像の90度回転処理概念
図、第7図は本発明の他の実施例による画像情報回転装
置の回路図、第8図は従来の画像情報回転装置における
画像の90度回転処理概念図である。 100、102、111、113、120、122、131、133、A……1ビ
ット/画素用メモリセル、101、103、110、112、121、1
23、130、132、B……2ビット/画素用メモリセル、60
7、C……4ビット/画素用メモリセル、140〜143、180
〜181……行アドレス線、160〜163、190〜191……列ア
ドレス線、150〜153、170〜173……データ線、190、19
1、603〜606、701〜704……アドレス線。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 上杉 明夫 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (72)発明者 小野寺 千香 大阪府門真市大字門真1006番地 松下電 器産業株式会社内
Claims (1)
- 【請求項1】1ビットの情報を記憶可能なメモリセルを
N行N列に配置し、行アドレスと列アドレスにより1行
単位で1列単位に、かつ、m行単位でm列単位に前記メ
モリセルを選択でき、1行単位、1列単位の読み書きの
時は、選択された全メモリセルに対して読み書きがで
き、m行単位の読み書きの時は、m行N列のメモリブロ
ックを列方向にN/m等分して得られるm行m列の各ブロ
ック内の対角線上のメモリセルに対して読み書きがで
き、m列単位の読み書きの時は、N行m列のメモリブロ
ックを行方向にN/m等分して得られるm行m列の前記各
ブロック内の対角線上のメモリセルに対して読み書きが
できるように結線したメモリセルアレイを備え、 1画素mビットからなる原画像を前記メモリセルアレイ
に、m行単位に書き込みm列単位にデータを読み出す、
あるいは、m列単位に書き込みm行単位に読み出すこと
により、原画像を90度回転した回転画像を得ることを特
徴とする画像情報回転装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2127243A JP2643533B2 (ja) | 1990-05-16 | 1990-05-16 | 画像情報回転装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2127243A JP2643533B2 (ja) | 1990-05-16 | 1990-05-16 | 画像情報回転装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0421190A JPH0421190A (ja) | 1992-01-24 |
| JP2643533B2 true JP2643533B2 (ja) | 1997-08-20 |
Family
ID=14955248
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2127243A Expired - Fee Related JP2643533B2 (ja) | 1990-05-16 | 1990-05-16 | 画像情報回転装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2643533B2 (ja) |
-
1990
- 1990-05-16 JP JP2127243A patent/JP2643533B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0421190A (ja) | 1992-01-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS62222497A (ja) | 半導体記憶装置 | |
| GB1423397A (en) | Multi-dimensional access solid state memory | |
| JPH01134495A (ja) | 画像データ回転処理装置及びその方法 | |
| JPS6325672B2 (ja) | ||
| US5095422A (en) | Information transferring method and apparatus for transferring information from one memory area to another memory area | |
| JP3100617B2 (ja) | 半導体装置 | |
| US4163281A (en) | Method and apparatus for the rotation of a binary-data matrix, intended particularly to be used as a storage unit having a two-way access mode for electronic computers | |
| JPH04311897A (ja) | アドレスデコーダ及び半導体記憶装置 | |
| JPH01294295A (ja) | パーシャル・ランダム・アクセス・メモリ | |
| JP2643533B2 (ja) | 画像情報回転装置 | |
| US5253213A (en) | Semiconductor memory used for changing sequence of data | |
| JPS61243545A (ja) | 多方向読み出し1方向書き込みメモリ装置 | |
| JPH0248912B2 (ja) | ||
| JPH0338678B2 (ja) | ||
| JPH05307600A (ja) | データの読込及び読出回路 | |
| JPS6333348B2 (ja) | ||
| JPH0713860B2 (ja) | 半導体記憶装置 | |
| JPS6346581A (ja) | 半導体記憶装置 | |
| JPS6398048A (ja) | 半導体記憶装置 | |
| JPS60124785A (ja) | 画像処理装置 | |
| JP2839768B2 (ja) | 画像回転回路 | |
| JPS63214998A (ja) | 半導体メモリ | |
| JPH0731727B2 (ja) | 画像90度回転方法 | |
| JPH01320553A (ja) | データ変換回路 | |
| JPH03116322A (ja) | 行列変換装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LAPS | Cancellation because of no payment of annual fees |