JP2586157B2 - System control unit - Google Patents

System control unit

Info

Publication number
JP2586157B2
JP2586157B2 JP1330828A JP33082889A JP2586157B2 JP 2586157 B2 JP2586157 B2 JP 2586157B2 JP 1330828 A JP1330828 A JP 1330828A JP 33082889 A JP33082889 A JP 33082889A JP 2586157 B2 JP2586157 B2 JP 2586157B2
Authority
JP
Japan
Prior art keywords
request
input
speed
main storage
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1330828A
Other languages
Japanese (ja)
Other versions
JPH03189746A (en
Inventor
貞次 新堂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP1330828A priority Critical patent/JP2586157B2/en
Publication of JPH03189746A publication Critical patent/JPH03189746A/en
Application granted granted Critical
Publication of JP2586157B2 publication Critical patent/JP2586157B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はシステム制御装置に関し、特に情報処理シス
テム等のスーバーコンピューターの高速演算主記憶装置
へのリクエスト制御を行うシステム制御装置に関する。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a system control device, and more particularly, to a system control device for performing a request control to a high-speed arithmetic main storage device of a super computer such as an information processing system.

〔従来の技術〕[Conventional technology]

従来、この種のシステム制御装置は、高速演算処理装
置から高速演算主記憶装置へのブロックデータ転送リク
エストと入出力制御装置から高速演算主記憶装置への競
合時、競合する個々のリクエストの優先制御を行い、双
方の各リクエストが連続する場合、交互に双方のリクエ
ストが処理されるシステム制御装置であった。
Conventionally, this type of system controller has a priority control for competing individual requests when a block data transfer request from the high-speed processing unit to the high-speed processing main storage device and a contention from the input / output control device to the high-speed processing main storage device. And when both requests are continuous, the system control device processes both requests alternately.

〔発明が解決しようとする課題〕[Problems to be solved by the invention]

上述した従来のシステム制御装置に対する今日のシス
テム制御は、高速演算処理装置のより高速かつ大量のデ
ータ処理に伴い、高速演算処理装置から高速演算主記憶
装置への大量のブロックデータ転送及び、入出力制御装
置の高速化及び、ユーザープログラムにより入出力制御
装置から高速演算主記憶装置へのリクエストの頻度の増
大の為、高速演算処理装置から高速演算主記憶装置への
ブロックデータ転送リクエストと、入出力制御装置から
高速演算主記憶装置へのデータ転送リクエストとの競合
が頻度に発生し、入出力制御装置の処理時間にシステム
制御装置の入出力制御装置からのリクエスト処理時間が
追いつかなくなるという問題がある。
Today's system control for the above-described conventional system controller is performed by transferring a large amount of block data from the high-speed processing unit to the high-speed processing main storage unit and performing input / output operations in accordance with higher-speed and large-volume data processing of the high-speed processing unit. In order to increase the speed of the control device and increase the frequency of requests from the input / output control device to the high-speed operation main storage device by the user program, block data transfer requests from the high-speed operation processing device to the high-speed operation main storage device, There is a problem that contention with the data transfer request from the control device to the high-speed operation main storage device frequently occurs, and the request processing time from the input / output control device of the system control device cannot catch up with the processing time of the input / output control device. .

〔課題を解決するための手段〕[Means for solving the problem]

本発明のシステム制御装置は、高速情報処理システム
の高速演算装置と高速演算主記憶装置間のデータ転送リ
クエスト処理と、入出力制御装置から高速演算主記憶装
置へのデータ転送のリクエスト処理の制御を行うシステ
ム制御装置において、入出力制御装置からのm個のリク
エストを受信及び保持可能な入出力リクエスト受信バッ
ファを有する入出力リクエスト部と、高速演算処理装置
から高速演算主記憶装置へのブロックデータ転送リクエ
ストと、入出力制御装置から高速演算主記憶装置への入
出力リクエスト受信バッファに保持されているm個のリ
クエストとの競合時の優先制御において、入出力リクエ
スト受信バッファに保持されているm個のリクエストの
内高速演算処理装置から高速演算主記憶装置へのブロッ
クデータ転送リクエストより優先されるn個のリクエス
トを決定する変更可能な入出力リクエストカウンタを有
している。
The system control device of the present invention controls data transfer request processing between a high-speed operation device and a high-speed operation main storage device of a high-speed information processing system, and controls request processing of data transfer from an input / output control device to a high-speed operation main storage device. An input / output request unit having an input / output request reception buffer capable of receiving and holding m requests from the input / output control device, and a block data transfer from the high-speed arithmetic processing unit to the high-speed arithmetic main storage device. In priority control at the time of contention between a request and m requests held in an input / output request reception buffer from the input / output control device to the high-speed processing main storage device, the m requests held in the input / output request reception buffer Request for block data transfer from the high-speed processing unit to the high-speed processing main memory It has a changeable output request counter for determining the n-number of requests to override the bets.

〔実施例〕〔Example〕

次に、本発明について図面を参照して説明する。 Next, the present invention will be described with reference to the drawings.

第1図は本発明の一実施例を示す。第1図において、
本発明の一実施例はm個の入出力リクエスト受信バッフ
ァを有する入出力リクエスト部で構成するシステム制御
装置である。
FIG. 1 shows an embodiment of the present invention. In FIG.
One embodiment of the present invention is a system control device including an input / output request unit having m input / output request reception buffers.

入出力制御装置1は、システム制御装置4の入出力リ
クエスト部10と、入出力リクエスト制御40と入出力リク
エストデータ30とで接続している。高速演算処理装置2
は、システム制御装置4の高速演算リクエスト部12と、
高速演算リクエスト制御42と高速演算リクエストデータ
32とで接続している。高速演算主記憶装置3は、システ
ム制御装置4の高速演算主記憶リクエスト部13の、高速
演算主記憶リクエスト制御45と高速演算主記憶リクエス
トデータ34とで接続している。
The input / output control device 1 is connected to the input / output request unit 10 of the system control device 4, the input / output request control 40 and the input / output request data 30. High-speed processing unit 2
Is a high-speed operation request unit 12 of the system control device 4,
High-speed operation request control 42 and high-speed operation request data
32 and connected. The high-speed operation main memory 3 is connected to the high-speed operation main memory request control 45 and the high-speed operation main memory request data 34 of the high-speed operation main memory request unit 13 of the system controller 4.

入出力リクエスト部10は、m個の入出力リクエスト受
信バッファ20を有し、リクエスト制御部11と入出力リク
エスト制御41で接続し、高速演算主記憶リクエスト部13
と、入出力リクエストデータ31とで接続している。
The input / output request unit 10 has m input / output request receiving buffers 20, is connected to the request control unit 11 by the input / output request control 41,
And the input / output request data 31.

リクエスト制御部11は、初期状態制御装置5と初期値
制御46で接続し設定される変更可能な最大カウント数n
の入出力リクエストカウンタ21を有し、高速演算リクエ
スト部12と高速演算リクエスト制御43で接続し又、高速
演算主記憶リクエスト部13と、高速演算主記憶リクエス
ト制御44で接続している。高速演算リクエスト部12と高
速演算主記憶リクエスト部13は、高速演算リクエストデ
ータ33にて接続している。
The request control unit 11 is connected to the initial state control device 5 by the initial value control 46, and is set to a maximum count number n that can be changed.
The I / O request counter 21 is connected to the high-speed operation request unit 12 by a high-speed operation request control 43, and is connected to the high-speed operation main memory request unit 13 by a high-speed operation main memory request control 44. The high-speed operation request unit 12 and the high-speed operation main memory request unit 13 are connected by high-speed operation request data 33.

次に動作について説明すると、高速演算処理装置2か
ら送出される高速演算主記憶装置3へのリクエストは、
高速演算リクエスト制御42を通じて高速演算リクエスト
部12へ転送され、さらに高速演算リクエスト制御43を通
じてリクエスト制御11へ転送される。リクエスト制御11
は、高速演算処理装置2から高速演算主記憶装置3への
リクエストを受信すると、入出力制御装置1から高速演
算主記憶装置3へのリクエストとの競合が無い事を調べ
高速演算主記憶リクエスト制御44を通じて高速演算主記
憶リクエスト部13へ転送する。
Next, the operation will be described. A request to the high-speed operation main storage device 3 sent from the high-speed operation processing device 2 is as follows.
The data is transferred to the high-speed operation request unit 12 through the high-speed operation request control 42, and further transferred to the request control 11 through the high-speed operation request control 43. Request control 11
When receiving a request from the high-speed processing unit 2 to the high-speed processing main memory 3, it checks that there is no conflict with the request from the input / output control unit 1 to the high-speed processing main storage 3, and checks the high-speed processing main memory request control. The data is transferred to the high-speed main memory request unit 13 through 44.

リクエスト制御11は、リクエストの競合があった場
合、高速演算リクエスト制御43を通じ高速演算リクエス
ト部12にリクエストの保持を通知し、入出力制御装置1
から高速演算主記憶装置3へのリクエスト処理が入出力
リクエストカウンタ21までの入出力リクエスト受信バッ
ファ内リクエスト数分終了するのを待ちふたたび高速演
算処理装置2から高速演算主記憶装置3へのリクエスト
を高速演算リクエスト部12から受け取り、高速演算主記
憶リクエスト部13へ転送する。
When there is a request conflict, the request control 11 notifies the high-speed operation request unit 12 of the holding of the request through the high-speed operation request control 43, and the input / output control device 1
The request from the high-speed processing unit 2 to the high-speed processing main storage unit 3 is repeated until the request processing to the high-speed processing main storage unit 3 is completed by the number of requests in the input / output request reception buffer up to the input / output request counter 21. It is received from the high-speed operation request unit 12 and transferred to the high-speed operation main memory request unit 13.

高速演算主記憶リクエスト部13に転送された高速演算
処理装置2からの高速演算主記憶装置3へのリクエスト
は、高速演算主記憶リクエスト制御45にて高速演算主記
憶装置3へ転送され、高速演算処理装置2の高速演算主
記憶装置3とのブロックデータ転送処理が開始される。
The request from the high-speed operation processing device 2 to the high-speed operation main storage device 3 transferred to the high-speed operation main memory request unit 13 is transferred to the high-speed operation main storage device 3 by the high-speed operation main memory request control 45, and the high-speed operation The block data transfer process of the processing device 2 with the high-speed operation main storage device 3 is started.

ブロックデータ転送において使用される制御信号の経
路は、高速演算主記憶装置3,高速演算主記憶リクエスト
制御45,高速演算主記憶リクエスト部13,高速演算主記憶
リクエスト制御44,リクエスト制御11,高速演算リクエス
ト制御43,高速演算リクエスト部12,高速演算リクエスト
制御42,高速演算処理装置2であり、データ転送経路
は、制御信号経路のリクエスト制御部11を除く各ブロッ
クとそれを接続している高速演算主記憶リクエストデー
タ34,高速演算リクエストデータ33,32である。
The path of the control signal used in the block data transfer includes the high-speed operation main storage device 3, the high-speed operation main memory request control 45, the high-speed operation main memory request unit 13, the high-speed operation main memory request control 44, the request control 11, the high-speed operation The request control 43, the high-speed operation request unit 12, the high-speed operation request control 42, and the high-speed operation processing device 2. The data transfer path is a high-speed operation that connects each block except the request control unit 11 on the control signal path and the data transfer path. The main storage request data 34 and the high-speed operation request data 33 and 32.

連続する高速演算処理装置2と高速演算主記憶装置3
とのブロック転送リクエスト処理において、リクエスト
制御部11にて入出力制御装置1からの高速演算主記憶装
置3へのリクエストを監視しリクエストが発生すると連
続するブロック転送のリクエストの切れ目を見つけ出し
入出力リクエストカウンタ21までの入出力リクエストバ
ッファ20に保持されているリクエストを優先に処理する
制御を行う。
Continuous high-speed operation processing device 2 and high-speed operation main storage device 3
In the block transfer request processing described above, the request control unit 11 monitors a request from the input / output control device 1 to the high-speed operation main storage device 3, and when a request is generated, finds a break between successive block transfer requests and finds an input / output request. Control is performed so that requests held in the input / output request buffer 20 up to the counter 21 are processed with priority.

入出力制御装置1から高速演算主記憶装置3へのリク
エストは、入出力リクエスト制御40を通じ入出力リクエ
スト部10の入出力リクエスト受信バッファ20に転送さ
れ、さらに、入出力リクエスト制御41を通じリクエスト
制御部11に転送される。
The request from the input / output control device 1 to the high-speed operation main storage device 3 is transferred to the input / output request receiving buffer 20 of the input / output request unit 10 through the input / output request control 40, and further transmitted to the request control unit through the input / output request control 41. Transferred to 11.

リクエスト制御部11に転送された入出力制御装置1か
らの高速演算主記憶装置3へのリクエストは、高速演算
処理装置2から高速演算主記憶装置3へのリクエストと
の競合の有無を調べ競合が無い場合は、高速演算主記憶
リクエスト制御44を通じ、高速演算主記憶リクエスト部
13を経由し、高速演算主記憶装置3へリクエストを転送
する。
The request from the input / output control device 1 to the high-speed operation main storage device 3 transferred to the request control unit 11 is checked for a conflict with the request from the high-speed operation processing device 2 to the high-speed operation main storage device 3, and the contention is checked. If there is no request, the high-speed operation main memory request
The request is transferred to the high-speed operation main storage device 3 via the control unit 13.

リクエストの競合が有った場合、入出力リクエストカ
ウンタ21のカウンタ数までの入出力リクエスト受信バッ
ファ20に保持されているリクエストを優先し処理をす
る。カウンタ数に入出力リクエスト受信バッファ20に保
持されているリクエスト数が満たない場合はそのリクエ
スト数分リクエスト処理を優先しその後高速演算処理装
置2からのリクエストを処理する。高速演算主記憶装置
3へ転送された入出力制御装置1からのリクエストは、
データ転送処理が開始され、使用する経路は、制御信号
については、入出力リクエスト受信バッファ20と、入出
力リクエストカウンタ21を除きリクエストが転送された
経路と同様の経路が使用される。
When there is a request conflict, priority is given to the requests held in the input / output request reception buffer 20 up to the counter number of the input / output request counter 21, and the processing is performed. If the number of requests held in the input / output request reception buffer 20 is less than the number of counters, the request processing is prioritized for the number of requests, and then the request from the high-speed processing unit 2 is processed. The request from the input / output control device 1 transferred to the high-speed operation main storage device 3 is:
The data transfer process is started, and a path to be used is the same as the path to which the request has been transferred except for the input / output request reception buffer 20 and the input / output request counter 21 for the control signal.

データ転送経路は、制御信号の経路からリクエスト制
御部11を除いた各ブロックと、高速演算主記憶リクエス
トデータ34,入出力リクエストデータ31,30を使用する。
The data transfer path uses each block except the request control unit 11 from the path of the control signal, the high-speed operation main memory request data 34, and the input / output request data 31, 30.

リクエスト制御部11に有する入出力リクエストカウン
タ21は、可変式であり、初期状態制御装置5より初期値
制御46を通じ初期値nを装置立上げ時設定する。
The input / output request counter 21 included in the request control unit 11 is a variable type, and an initial value n is set by the initial state control device 5 through the initial value control 46 at the time of device startup.

高速演算処理装置2からのリクエストと競合する入出
力制御装置1からのリクエスト数が入出力リクエストカ
ウンタ21の設定値に満たない場合は、入出力リクエスト
受信バッファ20に保持されているリクエスト数を優先処
理し、処理後入出力リクエストカウンタ21は、初期値に
設定される。
If the number of requests from the input / output control device 1 competing with the request from the high-speed processing unit 2 is less than the set value of the input / output request counter 21, the priority is given to the number of requests held in the input / output request reception buffer 20. After processing, the post-processing input / output request counter 21 is set to an initial value.

〔発明の効果〕〔The invention's effect〕

以上説明したように本発明は、入出力制御装置から高
速演算主記憶装置へのリクエストと高速演算処理装置か
ら高速演算主記憶装置へのリクエストとの競合時優先処
理する入出力制御装置から高速演算主記憶装置へのリク
エストの数をユーザーソフトにより可変にする事によ
り、高速演算主記憶装置へのリクエストを効率よく制御
可能となり、多種多様なユーザーソフトに対応可能とな
る効果がある。
As described above, the present invention provides a high-speed arithmetic operation from an input / output control device that performs priority processing when a request from the input / output control device to the high-speed arithmetic main storage device and a request from the high-speed arithmetic processing device to the high-speed arithmetic main storage device conflict. By making the number of requests to the main storage device variable by user software, it is possible to efficiently control requests to the high-speed operation main storage device, and to cope with various types of user software.

【図面の簡単な説明】[Brief description of the drawings]

第1図は本発明の一実施例のシステム制御装置を示す図
である。 1……入出力制御装置、2……高速演算処理装置、3…
…高速演算主記憶装置、4……システム制御装置、10…
…入出力リクエスト部、11……リクエスト制御部、12…
…高速演算リクエスト部、13……高速演算主記憶リクエ
スト部、20……入出力リクエスト受信バッファ、21……
入出力リクエストカウンタ。
FIG. 1 is a diagram showing a system control device according to one embodiment of the present invention. 1 ... I / O control device, 2 ... High-speed processing device, 3 ...
... High-speed operation main storage device, 4 ... System control device, 10 ...
... I / O request part, 11 ... Request control part, 12 ...
... High-speed operation request unit, 13 ... High-speed operation main memory request unit, 20 ... I / O request reception buffer, 21 ...
I / O request counter.

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】高速情報処理システムの高速演算処理装置
と高速演算主記憶装置間のデータ転送リクエスト処理
と、入出力制御装置から高速演算主記憶装置へのデータ
転送のリクエスト処理の制御を行うシステム制御装置に
おいて、入出力制御装置からのm個のリクエストを受信
及び保持可能な入出力リクエスト受信バッファを有する
入出力リクエスト部と、高速演算処理装置から高速演算
主記憶装置へのブロックデータ転送リクエストと、入出
力制御装置から高速演算主記憶装置への入出力リクエス
ト受信バッファに保持されているm個のリクエストとの
競合時の優先制御において、入出力リクエスト受信バッ
ファに保持されているm個のリクエストの内高速演算処
理装置から高速演算主記憶装置へのブロックデータ転送
リクエストより優先されるn個のリクエストを決定する
変更可能な入出力リクエストカウンタを有し、高速演算
処理装置から高速演算主記憶装置へのブロックデータ転
送リクエストと、入出力制御装置から高速演算主記憶装
置へのリクエストとの競合時、入出力リクエスト受信バ
ッファに保持されるm個のリクエストの内入出力リクエ
ストカウンタにより決定される最大n個のリクエストを
必ず優先してリクエスト制御を行うリクエスト制御部を
具備する事を特徴とするシステム制御装置。
1. A system for controlling data transfer request processing between a high-speed processing device and a high-speed processing main storage device of a high-speed information processing system and request processing for data transfer from an input / output control device to the high-speed processing main storage device. An input / output request unit having an input / output request reception buffer capable of receiving and holding m requests from the input / output control device; a request for block data transfer from the high-speed processing unit to the high-speed processing main storage; In priority control at the time of contention with the m requests held in the I / O request reception buffer from the I / O controller to the high-speed operation main storage device, the m requests held in the I / O request reception buffer Priority over block data transfer requests from high-speed processing units to high-speed main storage A changeable input / output request counter that determines n requests to be executed, and a block data transfer request from the high-speed processing unit to the high-speed processing main storage device and a request from the input / output control device to the high-speed processing main storage device When there is a conflict with the request, a request control unit that performs request control always giving priority to a maximum of n requests determined by the input / output request counter among the m requests held in the input / output request reception buffer must be provided. Characteristic system control device.
JP1330828A 1989-12-19 1989-12-19 System control unit Expired - Lifetime JP2586157B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1330828A JP2586157B2 (en) 1989-12-19 1989-12-19 System control unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1330828A JP2586157B2 (en) 1989-12-19 1989-12-19 System control unit

Publications (2)

Publication Number Publication Date
JPH03189746A JPH03189746A (en) 1991-08-19
JP2586157B2 true JP2586157B2 (en) 1997-02-26

Family

ID=18236999

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1330828A Expired - Lifetime JP2586157B2 (en) 1989-12-19 1989-12-19 System control unit

Country Status (1)

Country Link
JP (1) JP2586157B2 (en)

Also Published As

Publication number Publication date
JPH03189746A (en) 1991-08-19

Similar Documents

Publication Publication Date Title
EP0165600B1 (en) Input/output bus for computer
JPH0534699B2 (en)
JP2002024195A (en) Parallel processor and parallel process method
JP2586157B2 (en) System control unit
US4180855A (en) Direct memory access expander unit for use with a microprocessor
JPH064314A (en) Inter-task synchronizing communication equipment
EP0378422B1 (en) Look ahead bus transfer request
JPH02128250A (en) Access control circuit for information processor
JPH07104845B2 (en) Parallel processor
JP2000276437A (en) Dma controller
JPS60183659A (en) Information transfer control system
JPH02310649A (en) Reception frame transfer system and communication controller
JP2002259326A (en) Dma controller and dma transferring method
JPS6049458A (en) Data buffer control system
JPS61264829A (en) Control system for interruption of network controller
JP2961542B2 (en) Data processing system
JPH0512203A (en) Bus performance measurement system
JP2842639B2 (en) Data transfer method
JPS63296155A (en) Peripheral control unit
JPS63196903A (en) Programmable controller
JPS6350903B2 (en)
JPH02310657A (en) Bus connecting device
JPH02311903A (en) Programmable controller
JPH04169953A (en) Computer system
JPH02282855A (en) Dma transfer control method