JP2546051B2 - 電源投入装置 - Google Patents

電源投入装置

Info

Publication number
JP2546051B2
JP2546051B2 JP2267002A JP26700290A JP2546051B2 JP 2546051 B2 JP2546051 B2 JP 2546051B2 JP 2267002 A JP2267002 A JP 2267002A JP 26700290 A JP26700290 A JP 26700290A JP 2546051 B2 JP2546051 B2 JP 2546051B2
Authority
JP
Japan
Prior art keywords
flip
flop
power
reset
microcomputer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2267002A
Other languages
English (en)
Other versions
JPH04145835A (ja
Inventor
正 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2267002A priority Critical patent/JP2546051B2/ja
Publication of JPH04145835A publication Critical patent/JPH04145835A/ja
Application granted granted Critical
Publication of JP2546051B2 publication Critical patent/JP2546051B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は電子スイツチにより機器の電源を制御する
電源投入装置に関するものである。
〔従来の技術〕
従来の電源投入装置の一例を第4図に示し説明する。
この第4図において、1は機器の制御を行うマイクロ
コンピュータ、2は機器の電源、3は電圧検出器、4は
電源2をON/OFFする電源スイツチ、5は外部スイツチ、
6は波形整形用のインバータ、7は電源スイツチ4を制
御するフリツプフロツプである。
つぎに動作について説明する。
まず、機器を動作させるために電源2を接続する。こ
れにより、電圧検出器3が動作し、マイクロコンピユー
タ1のリセツトを解除しマイクロコンピユータ1が動作
をはじめる。そして、このマイクロコンピユータ1はリ
セツトが解除された時点で自分のイニシヤライズを行
い、イニシヤライズ終了後、外部スイツチ5が接続され
たI/Oポートの条件を検出する。外部スイツチ5が押下
されていないことを確認すると、フリツプフロツプ7を
リセツトすると共に各部へ電源を加えないように電源ス
イツチ4をオフにする。
そして、外部より機器の電源を投入する場合には、外
部スイツチ5を押下することによつて行え、その信号は
インバータ6により波形整形されフリツプフロツプ7に
加えられる。
つぎに、フリツプフロツプ7はこの信号によりラツチ
され、電源スイツチ4をオンとする。このとき、このイ
ンバータ6からの信号をマイクロコンピユータ1でも検
出し、規定の時間外部スイツチ5が押されているかをモ
ニターし、押されていれば各部の電源を加えたままと
し、外部スイツチ5が規定時間押されていなければ、マ
イクロコンピユータ1よりフリツプフロツプ7へリセツ
ト信号を出し、各部に加えられている信号を断とする。
そして、外部より電源をオフにするには、外部スイッ
チ5を押し、この外部スイッチ5の押下をマイクロコン
ピュータ1で検出する。これにより、マイクロコンピュ
ータ1がフリップフロップ7にリセット信号を送出し、
電源スイッチ4を断とする。また、外部スイツチ5の状
態は押下がはなされたことをマイクロコンピユータ1が
確認した時点でリセツト信号を出力する。
このように、外部スイツチ5の状態をマイクロコンピ
ユータ1で検出し、このマイクロコンピユータ1よりフ
リツプフロツプ7にリセツト信号を出力し、外部の電源
を断とする。
〔発明が解決しようとする課題〕
従来の電源投入装置は、以上のように電源の接続時に
マイクロコンピュータを起動して、マイクロコンピュー
タからフリップフロップにリセット信号を出力するの
で、リセット信号が入力されるまでフリツプフロップの
出力が不定な状態になってしまうという課題があった。
この発明はかかる課題を解決するためになされたもの
で、フリツプフロツプを不定な状態としない電源投入装
置を得ることを目的とする。
〔課題を解決するための手段〕
この発明による電源投入装置は、入力信号がクロック
入力として与えられたときセット状態となる第1のフリ
ップフロップと、クロック入力又はセット状態となった
第1のフリップフロップ出力によるセット入力によって
セット状態となったとき、電源スイッチをオンにする第
2のフリップフロップと、リセット状態から解除された
後に、入力信号の入力がないときは外部電源の接続と判
断してリセットパルスを出力するマイクロコンピュータ
と、このリセットパルスが入力されると第1、第2のフ
リップフロップをリセットするリセット回路と、外部電
源の接続を検出すると、第1のフリップフロップをリセ
ットして第2のフリップフロップにクロック入力を与え
マイクロコンピュータをリセット状態から解除する電圧
検出器とを備えてなるものである。
〔作用〕
この発明においては、電源投入として外部電源を接続
したときと電源スイツチにより電源を投入したときの条
件を検出し、各々の異なる動作を行い、電源スイツチの
制御を行う。
〔実施例〕
以下、図面に基づきこの発明の実施例を詳細に説明す
る。
第1図はこの発明による電源投入装置の一実施例を示
すブロツク構成図である。
この第1図において第4図と同一符号のものは相当部
分を示し、8は入力信号を制御するフリツプフロツプ、
9はこのフリツプフロツプ8の出力によつてセツトされ
電源スイツチ4をON/OFFするフリツプフロツプ、10はマ
イクロコンピユータ1の制御出力を入力とするインバー
タ、11はこのインバータ10の出力と電圧検出器3の出力
を入力とするゲートで、このインバータ10とゲート11に
よつて電源投入時にフリツプフロツプ8,9をリセツトす
るリセツト回路を構成している。
そして、ゲート11の出力によつてフリツプフロツプ8
をリセツトし、インバータ10の出力によつてフリツプフ
ロツプ9をリセツトするように構成されている。
第2図はこの発明におけるマイクロコンピユータの制
御フローの一部を示すフローチヤートで、各ステツプ10
1〜103においてはそれぞれ所定の処理を実行する。
つぎに第1図に示す実施例の動作を第2図を参照して
説明する。
まず、電源2を投入された場合について説明する。
電源2を接続された電圧検出器3はフリップフロップ
8をリセットしてフリップフロップ9をセットし、マイ
クロコンピュータ1をリセット状態から解除する。フリ
ップフロップ9のセットにより電源スイッチ4はオン状
態となる。このとき、外部スイッチ5が押されていない
ときは電源投入シーケンスにより電源2の接続による電
源オンだとマイクロコンピユータ1は判断する。
そして、リセツトから解除されたマイクロコンピユー
タ1は各初期設定を行い、第2図に示すシーケンスによ
り、外部電源を接続されたときに行う処理である外部電
源接続シーケンスへと進む外部電源接続シーケンスを終
了したマイクロコンピユータ1は電源消費をおさえるた
め、フリツプフロツプ8および9に対しリセツトパルス
を送出し、スタンバイ状態となる。このリセツトパルス
を入力したフリツプフロツプ8および9は再度リセツト
される。また、電源スイツチ4はフリツプフロツプ9が
リセツトされた状態にあるため、電源をオフとしたまま
となる。
つぎに、外部スイツチ5により電源が投入された場合
について説明する。
外部スイツチ5を押すことにより、インバータ6によ
り波形整形された信号はフリツプフロツプ8のクロツク
端子に入力されフリツプフロツプ8を動作させ出力に
「L」レベルを出力する。これによりフリツプフロツプ
9がセツトされ、電源スイツチ4がオンとなり各部へ電
源を供給する。また、インバータ6の出力はマイクロコ
ンピユータ1にも入力され、第2図のシーケンスによ
り、外部スイツチ5が規定の時間押されたかどうかを判
定し、スイツチオンシーケンスへと移行する。
また、電源をオフにするには、外部スイツチ5を押
し、マイクロコンピユータ1にて規定の時間押されたを
判断し、フリツプフロツプ8および9に対しリセツトパ
ルスを出力して、スタンバイとなる。そして、このリセ
ツトパルスを入力されたフリツプフロツプ8および9は
リセツトとなり、電源スイツチ4をオフとし、各部の電
源を断とする。
第3図はこの発明の他の実施例を示すブロツク構成図
である。
この第3図において第1図と同一部分には同一符号を
付して説明を省略する。第3図において、12は第1図に
おける外部スイツチ5のかわりに設けた外部制御部で、
この外部制御部12から出力される制御信号に基づき電源
スイツチ4をON/OFFするように構成されている。
なお、上記実施例では、電源ON/OFFを行うため、電源
スイツチについての説明を行つたが、他のアナログ信号
などのON/OFF装置であつてもよく、上記実施例と同様の
効果を奏する。
〔発明の効果〕
以上説明したようにこの発明は、フリツプフロツプを
2段とし、電源スイツチ制御と外部スイツチの接断信号
の検出を2つのフリツプフロツプで行うように構成した
ので、安定でかつ精度の高いものが得られる効果があ
る。
【図面の簡単な説明】
第1図はこの発明による電源投入装置の一実施例を示す
ブロツク構成図、第2図はこの発明におけるマイクロコ
ンピユータの制御フローの一部を示すフローチヤート、
第3図はこの発明の他の実施例を示すブロツク構成図、
第4図は従来の電源投入装置の一例を示すブロツク構成
図である。 1……マイクロコンピユータ、2……電源、4……電源
スイツチ、8,9……フリツプフロツプ、10……インバー
タ、11……ゲート。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】外部電源の接続あるいは外部からの入力信
    号により電源スイッチをオン・オフする電源投入装置に
    おいて、 前記入力信号がクロック入力として与えられたときセッ
    ト状態となる第1のフリップフロップと、 クロック入力又はセット状態となった第1のフリップフ
    ロップ出力によるセット入力によってセット状態となっ
    たとき、電源スイッチをオンにする第2のフリップフロ
    ップと、 リセット状態から解除された後に、前記入力信号の入力
    がないときは外部電源の接続と判断してリセットパルス
    を出力するマイクロコンピュータと、 このリセットパルスが入力されると第1、第2のフリッ
    プフロップをリセットするリセット回路と、 外部電源の接続を検出すると、第1のフリップフロップ
    をリセットして第2のフリップフロップに前記クロック
    入力を与えマイクロコンピュータをリセット状態から解
    除する電圧検出器とを備えてなることを特徴とする電源
    投入装置。
JP2267002A 1990-10-03 1990-10-03 電源投入装置 Expired - Lifetime JP2546051B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2267002A JP2546051B2 (ja) 1990-10-03 1990-10-03 電源投入装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2267002A JP2546051B2 (ja) 1990-10-03 1990-10-03 電源投入装置

Publications (2)

Publication Number Publication Date
JPH04145835A JPH04145835A (ja) 1992-05-19
JP2546051B2 true JP2546051B2 (ja) 1996-10-23

Family

ID=17438698

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2267002A Expired - Lifetime JP2546051B2 (ja) 1990-10-03 1990-10-03 電源投入装置

Country Status (1)

Country Link
JP (1) JP2546051B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0139763B1 (ko) * 1992-09-11 1998-07-15 사토 후미오 리세트회로

Also Published As

Publication number Publication date
JPH04145835A (ja) 1992-05-19

Similar Documents

Publication Publication Date Title
JPH01195522A (ja) 電源制御回路
JP2546051B2 (ja) 電源投入装置
JP2858484B2 (ja) マイクロコンピュータ
JP2536235B2 (ja) 電源投入回路
JP2546005B2 (ja) A/d変換装置
JP2686024B2 (ja) クロック制御方式
JP2551666B2 (ja) クロック供給切替回路
JPH0381831A (ja) マイクロコンピュータの割り込み動作装置
JPS6228838A (ja) 割込制御回路
JP2512993B2 (ja) リセット回路
JPS6313551Y2 (ja)
JPS63259709A (ja) 活線接続デバイスの起動判定回路
JPS6037604Y2 (ja) 調節計ステ−シヨンの設定装置
JPH0117867Y2 (ja)
JPH0362120A (ja) 印刷処理装置の動作プログラムの選択方式
JPH04352215A (ja) キー処理装置
EP0997818A4 (en) MONITORING DEVICE FOR COMPUTER
JPH01173819U (ja)
JPH01191927A (ja) 手書き入力装置
JPH0496188A (ja) シングルチップ・マイクロコンピュータ
JPS61151483A (ja) 半導体回路
JPH03203519A (ja) 需要電力計測装置の自動同期切替方式
JPS58173041U (ja) 複数機器制御装置
JPS58148488A (ja) 電子回路基板
KR19980047826A (ko) 컴퓨터에서 리셋 회로 및 방법

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070808

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080808

Year of fee payment: 12

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080808

Year of fee payment: 12

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090808

Year of fee payment: 13

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090808

Year of fee payment: 13

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100808

Year of fee payment: 14

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110808

Year of fee payment: 15

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110808

Year of fee payment: 15