JP2532682B2 - ビデオクロマ信号処理回路 - Google Patents

ビデオクロマ信号処理回路

Info

Publication number
JP2532682B2
JP2532682B2 JP1266468A JP26646889A JP2532682B2 JP 2532682 B2 JP2532682 B2 JP 2532682B2 JP 1266468 A JP1266468 A JP 1266468A JP 26646889 A JP26646889 A JP 26646889A JP 2532682 B2 JP2532682 B2 JP 2532682B2
Authority
JP
Japan
Prior art keywords
signal
converter
output signal
input
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP1266468A
Other languages
English (en)
Other versions
JPH03127589A (ja
Inventor
博彦 坂下
哲雄 朽木
直司 奥村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1266468A priority Critical patent/JP2532682B2/ja
Publication of JPH03127589A publication Critical patent/JPH03127589A/ja
Priority to US07/788,240 priority patent/US5192996A/en
Application granted granted Critical
Publication of JP2532682B2 publication Critical patent/JP2532682B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、テレビジョン受像機やVCRなどビデオ信号
を取り扱う機器において、特にビデオクロマ信号処理回
路をデジタル信号処理化した機器において、ADコンバー
タのサンプリングクロック周波数の2分の1の周波数
(いわゆるサンプリング定理で制限される周波数)より
高いビデオ信号を再生するビデオクロマ信号処理回路に
関するものである。
従来の技術 近年、ビデオ信号を取り扱う機器のデジタル化が進み
つつある。この動きは民生機器であるテレビジョン受像
機やVCRなどにも及んできている。これは部品点数の削
減や信頼性の向上が期待されるだけでなく、特にビデオ
クロマ信号処理回路はデジタル化によりEDTVへの展開が
容易となり大きく期待される技術である。
ところで、ビデオクロマ信号処理回路がデジタル化さ
れると輝度信号の周波数特性はいわゆるサンプリング定
理によりADコンバータのサンプリングクロックの2分の
1に制限される。ADコンバータのサンプリングクロック
として良く使用される周波数は国内ではサブキャリア周
波数の4倍の14.31818MHzである。この場合通過する最
大周波数は約7.1MHzとなる。これを水平解像度に変換す
ると約570本になる。一方国内市場では高級AVテレビジ
ョン受像機の求められる性能としては700本から750本で
ある。従って、従来のサンプリング周波数である14.318
18MHzでは一般的に市場で求められている水平解像度を
再生することができない。
以下図面を参照しながら、上述したような従来のデジ
タル信号処理化したビデオクロマ信号処理回路の一例に
ついて説明を行う。
第2図は従来のデジタル信号処理化したビデオクロマ
信号処理回路の一例のブロック図を示すものである。第
2図において、21はアナログ複合ビデオ信号を入力しデ
ジタル符号に変換する第1のADコンバータである。22は
S入力のクロマ信号を入力しデジタル符号に変換する第
2のADコンバータである。23は上記第1のADコンバータ
22の出力信号を入力しコントラスト調整や輪郭補正など
適当な輝度信号処理を行う輝度信号処理回路である。24
は上記輝度信号処理回路23の出力信号を入力しデジタル
符号をアナログ信号に変換する第1のDAコンバータであ
る。25は上記第1のADコンバータ21の出力信号と上記第
2のADコンバータ22の出力信号とを入力し、切り替え信
号aによって、複合ビデオ信号復調時は上記第1のADコ
ンバータ21の出力信号を出力し、S入力の時はアナログ
輝度信号とアナログクロマ信号が分離されて入力される
時は第2のADコンバータ22の出力信号を出力するマルチ
プレクサ回路、26は上記マルチプレクサ回路25の出力信
号を入力しクロマ信号をR−Y信号とB−Y信号の原色
信号に変換する色信号処理回路、27および28は上記色信
号処理回路26の出力信号を入力し、デジタル符号のR−
Y信号とB−Y信号の原色信号をアナログ信号に変換す
る第2のDAコンバータおよび第3のDAコンバータであ
る。
以上のように構成されたビデオクロマ信号処理回路に
おいて、以下その動作について説明を行う。
まず、アナログ複合ビデオ信号またはS入力時は輝度
信号を第1のADコンバータ21に入力し、デジタル符号に
変換する。第2のADコンバータ22は、S入力時のクロマ
信号を入力しデジタル符号に変換する。輝度信号処理回
路23は上記第1のADコンバータ21の出力信号を入力し、
コントラスト調整や輪郭補正など適当な輝度信号処理を
行う。第1のDAコンバータ24は上記輝度信号処理回路23
の出力信号を入力しデジタル符号をアナログ信号に変換
する。この結果アナログ輝度信号を第1のDAコンバータ
24の出力信号として得る。また色信号の再生について
は、マルチプレクサ回路25は上記第1のADコンバータ21
の出力信号と上記第2のADコンバータ22の出力信号とを
入力し、切り替え信号aによって、複合ビデオ信号復調
時は上記第1のADコンバータ21の出力信号を出力し、S
入力の時は第2のADコンバータ22の出力信号を出力す
る。色信号処理回路26は上記マルチプレクサ回路25の出
力信号を入力しクロマ信号をR−Y信号とB−Y信号の
原色信号に変換する。第2のDAコンバータ27および第3
のDAコンバータ28は上記色信号処理回路26の出力信号を
入力しデジタル符号のR−Y信号とB−Y信号の原色信
号をアナログ信号に変換する。
発明が解決しようとする課題 しかしながら上記のように構成では、サンプリング周
波数を国内で良く使われる14.31818MHzを使用すると、
サンプリング定理により約7.1MHzに帯域制限される。こ
れは水平解像度に換算すると約570本になる。これ以上
の帯域を得るためにはサンプリング周波数を上げればよ
いが現実には精度の良いADコンバータがこれ以上の周波
数では作りにくく色信号の再生も複雑になりコストも高
くなるという課題がある。
本発明は上記課題に鑑み、従来と同じサンプリング周
波数でADコンバータを動作させて水平解像度を向上した
ビデオクロマ信号処理回路に関するものである。
課題を解決するための手段 上記課題を解決するために本発明のビデオクロマ信号
処理回路は、アナログ複合ビデオ信号とアナログ輝度信
号を入力し切り替え信号aによって、複合ビデオ信号を
復調するときはアナログ複合ビデオ信号に、S入力の時
はアナログ輝度信号に切り替えるスイッチ回路と、 アナログ複合ビデオ信号を入力しデジタル符号に変換
する第1のADコンバータと、 上記スイッチ回路の出力信号を入力しデジタル符号に
変換し上記第1のADコンバータと逆相の位相でサンプリ
ングする第2のADコンバータと、 上記第1のADコンバータの出力信号と上記第2のADコ
ンバータの出力信号とを入力し、切り替え信号bによっ
て、倍密モードの時は上記第1のADコンバータの出力信
号と上記第2のADコンバータの出力信号とをサンプリン
グクロックの2倍のスピードで交互に出力し、S入力の
時は第1のADコンバータの出力信号を出力する第1のマ
ルチプレクサ回路と、 上記第1のADコンバータの出力信号と上記第2のADコ
ンバータの出力信号とを入力し、切り替え信号aによっ
て、倍密モードの時は上記第1のADコンバータの出力信
号を出力し、S入力の時は第2のADコンバータの出力信
号を出力する第2のマルチプレクサ回路と、 上記第1のマルチプレクサ回路の出力信号を入力し、
サンプリングクロックの2分の1以下の周波数を通過さ
せるローパスフィルタと、 上記ローパスフィルタの出力信号を入力しコントラス
ト調整や輪郭補正など適当な輝度信号処理を行う輝度信
号処理回路と、 上記第1のマルチプレクサ回路の出力を入力しサンプ
リングクロックの2倍のクロックで動作し、サンプリン
グクロックの2分の1以上の周波数を通過させるハイパ
スフィルタ回路と、 上記ハイパスフィルタ回路の出力信号を入力し上記輝
度信号処理回路の遅延時間を補正する遅延回路と、 上記輝度信号処理回路の出力信号と上記遅延回路の出
力信号を入力し、切り替え信号bによって、倍密モード
の時は2つの入力信号を加算し、S入力の時は上記輝度
信号処理回路の出力信号だけを出力する加算回路と、 上記加算回路の出力信号を入力しサンプリングクロッ
クの2倍のクロックでデジタル符号をアナログ信号に変
換する第1のDAコンバータと、 上記第2のマルチプレクサ回路の出力信号を入力しク
ロマ信号をR−Y信号とB−Y信号の原色信号に変換す
る色信号処理回路と、 上記色信号処理回路の出力信号を入力しデジタル符号
のR−Y信号とB−Y信号の原色信号をアナログ信号に
変換する第2のDAコンバータおよび第3のDAコンバータ
という構成を備えたものである。
作用 本発明は上記した構成によって、倍密モードで動作さ
せるときは2つのADコンバータが互いに逆相のサンプリ
ングクロックで操作することにより、輝度信号の周波数
帯域を2倍に向上し、サンプリングクロックと同じ周波
数まで再生可能となる。また、大幅なハードウェアの増
加をせずにS入力にも対応するビデオクロマ信号処理回
路を構成することが可能となる。
実施例 以下本発明の一実施例について図面を参照しながら説
明を行う。
第1図は本発明の一実施例におけるビデオクロマ信号
処理回路のブロック図を示すものである。第1図におい
て、1はアナログ複合ビデオ信号とアナログクロマ信号
を入力し切り替え信号aによって、複合ビデオ信号を復
調するときはアナログ複合ビデオ信号に、S入力時はア
ナログクロマ信号に切り替えるスイッチ回路である。2
はアナログ複合ビデオ信号を入力しデジタル符号に変換
する第1のADコンバータである。3は上記スイッチ回路
1の出力信号を入力しデジタル符号に変換し上記第1の
ADコンバータ2と逆相の位相でサンプリングする第2の
ADコンバータである。4は上記第1のADコンバータ2の
出力信号と上記第2のADコンバータ3の出力信号とを入
力し、切り替え信号bによって、倍密モードの時は上記
第1のADコンバータ2の出力信号と上記第2のADコンバ
ータ3の出力信号とをサンプリングクロックの2倍のス
ピードで交互に出力し、S入力の時は第1のADタコンバ
ータ2の出力信号を出力する第1のマルチプレクサ回路
である。5は上記第1のADコンバー2の出力信号と上記
第2のADコンバータ3の出力信号とを入力し、切り替え
信号aによって、倍密モードの時は上記第1のADコンバ
ータ2の出力信号を出力し、S入力の時は第2のADコン
バータ3の出力信号を出力する第2のマルチプレクサ回
路である。6は上記第1のマルチプレクサ回路4の出力
信号を入力し、サンプリングクロックの2分の1以下の
周波数を通過させるローパスフィルタである。7は上記
ローパスフィルタ6の出力信号を入力しコントラスト調
整や輪郭補正など適当な輝度信号処理を行う輝度信号処
理回路である。8は上記第1のマルチプレクサ回路4の
出力を入力しサンプリングクロックの2倍のクロックで
動作し、サンプリングクロックの2分の1以上の周波数
を通過させるハイパスフィルタ回路である。9は上記ハ
イパスフィルタ回路8の出力信号を入力し上記輝度信号
処理回路の遅延時間を補正する遅延回路である。10は上
記輝度信号処理回路7の出力信号と上記遅延回路9の出
力信号を入力し、切り替え信号にbによって、倍密モー
ドの時は2つの入力信号を加算し、S入力の時は上記輝
度信号処理回路の出力信号だけを出力する加算回路であ
る。11は上記加算回路10の出力信号を入力しサンプリン
グクロックの2倍のクロックでデジタル符号をアナログ
信号に変換する第1のDAコンバータである。12は上記第
2のマルチプレクサ回路5の出力信号を入力しクロマ信
号をR−Y信号とB−Y信号の原色信号に変換する色信
号処理回路である。13および14は、上記色信号処理回路
12の出力信号を入力しデジタル符号のR−Y信号とB−
Y信号の原色信号をアナログ信号に変換する第2のDAコ
ンバータおよび第3のDAコンバータである。
以上のように構成したビデオクロマ信号処理回路につ
いて、以下その動作について説明する。
アナログ複合ビデオ信号はADコンバータ2に入力され
ると同時に、倍密モードの場合は切り替え信号aによっ
てスイッチ回路1を通過し、第2のADコンバータ3に入
力する。第1のADコンバータ2と第2のADコンバータ3
は互いに逆相のサンプリングクロックで動作する。S入
力の場合は、アナログクロマ信号が切り替え信号aによ
ってスイッチ回路1を通過し、第2のADコンバータ3に
入力する。第1のマルチプレクサ回路4は、上記第1の
ADコンバータ2の出力信号と上記第2のADコンバータ3
の出力信号とを入力し、切り替え信号bによって、倍密
モードの時は上記第1のADコンバータ2の出力信号と上
記第2のADコンバータ3の出力信号とをサンプリングク
ロックの2倍のスピードで交互に出力し、等価的にサン
プリングクロックの2倍のクロックでサンプリングを行
ったのと同等のデータ列を出力する。S入力の時は第1
のADコンバータ2の出力信号を出力する。また第2のマ
ルチプレクサ5は、上記第1のADコンバータ2の出力信
号と上記第2のADコンバータ3の出力信号とを入力し、
切り替え信号aによって、倍密モードの時は上記第1の
ADコンバータ2の出力信号を出力する。S入力の場合は
上記第2のADコンバータ3の出力信号を出力する。次に
ローパスフィルタ6は、上記第1のマルチプレクサ回路
4の出力信号を入力し、サンプリングロックの2分の1
以下の周波数を通過させる。上記ローパスフィルタ6の
出力信号を輝度信号処理回路7に入力しコントラスト調
整や輪郭補正など適当な輝度信号処理を行う。また上記
第1のマルチプレクサ回路4の出力をハイパスフィルタ
回路8に入力し、サンプリングクロックの2倍のクロッ
クで動作させ、サンプリングクロックの2分の1以上の
高域周波数成分を通過させる。上記ハイパスフィルタ回
路8の出力信号を遅延回路9に入力し、上記輝度信号処
理回路7の遅延時間を補正する。次に上記輝度信号処理
回路7の出力信号と上記遅延回路9の出力信号を加算回
路10に入力し、切り替え信号bによって、倍密モードの
時は2つの入力信号を加算し、S入力の時は上記輝度信
号処理回路の出力信号だけを出力する。この動作により
高域成分と低域成分を加算し、サンプリングクロックの
2倍の帯域をもつ輝度信号を合成する。第1のDAコンバ
ータ11に上記加算回路10の出力信号を入力し、サンプリ
ングクロックの2倍のクロックでデジタル符号をアナロ
グ信号に変換する。一方色信号は、上記第2のマルチプ
レクサ回路5の出力信号を色信号処理回路12に入力し、
クロマ信号をR−Y信号とB−Y信号の原色信号に変換
する。上記色信号処理回路12の出力信号を第2のDAコン
バータ13および第3のDAコンバータ14に入力しデジタル
符号のR−Y信号とB−Y信号の原色信号をアナログ信
号に変換する。
以上のようにして、倍密モードで動作するときは2つ
のADコンバータが互いに逆相で動作し、サンプリングク
ロック周波数と同じ周波数まで再生可能なビデオクロマ
信号処理回路を構成することが可能となる。
厳密にこの構成を実現するためには、2つのADコンバ
ータの特性、特にリニアリティーは揃っていなければな
らないが、低域成分は輝度信号処理回路7をサンプリン
グクロックで動作させるか、ローパスフィルタ6でリニ
アリティーの作成分を減衰させれば問題ない。高域成分
もサンプリングクロックの周波数成分をハイバスフィル
タ8で減衰すれば影響を与えない。
なお、ローパスフィルタ6の入力信号は第1のマルチ
プレクサ4の出力信号を入力したが、第1のADコンバー
タ2の出力信号を入力し、輝度信号処理回路7をサンプ
リングクロックと同じ周波数で動作させても同じ結果を
得ることができる。
発明の効果 以上のように本発明によれば、アナログ複合ビデオ信
号とアナログクロマ信号を入力し切り替え信号aによっ
て、複合ビデオ信号を復調するときはアナログ複合ビデ
オ信号に、S入力の時はアナログクロマ信号に切り替え
るスイッチ回路と、 アナログ複合ビデオ信号を入力しデジタル符号に変換
する第1のADコンバータと、 上記スイッチ回路の出力信号を入力しデジタル符号に
変化し上記第1のADコンバータと逆相の位相でサンプリ
ングする第2のADコンバータと、 上記第1のADコンバータの出力信号と上記第2のADコ
ンバータの出力信号とを入力し、切り替え信号bによっ
て、倍密モードの時は上記第1のADコンバータの出力信
号と上記第2のADコンバータの出力信号とをサンプリン
グクロックの2倍のスピードで交互に出力し、S入力の
時は第1のADコンバータの出力信号を出力する第1のマ
ルチプレクサ回路と、 上記第1のADコンバータの出力信号と上記第2のADコ
ンバータの出力信号とを入力し、切り替え信号aによっ
て、倍密モードの時は上記第1のADコンバータの出力信
号を出力し、S入力の時は第2のADコンバータの出力信
号を出力する第2のマルチプレクサ回路と、 上記第1のマルチプレクサ回路の出力信号を入力し、
サンプリングクロックの2分の1以下の周波数を通過さ
せるローパスフィルタと、 上記ローパスフィルタの出力信号を入力しコントラス
ト調整や輪郭補正など適当な輝度信号処理を行う輝度信
号処理回路と、 上記第1のマルチプレクサ回路の出力を入力しサンプ
リングクロックの2倍のクロックで動作し、サンプリン
グクロックの2分の1以上の周波数を通過させるハイパ
スフィルタ回路と、 上記ハイパスフィルタ回路の出力信号とを入力し上記
輝度信号処理回路の遅延時間を補正する遅延回路と、 上記輝度信号処理回路の出力信号と上記遅延回路の出
力信号を入力し、切り替え信号bによって、倍密モード
の時は2つの入力信号を加算し、S入力の時は上記輝度
信号処理回路の出力信号だけを出力する加算回路と、 上記加算回路の出力信号を入力しサンプリングクロッ
クの2倍のクロックでデジタル符号をアナログ信号に変
換する第1のDAコンバータと、 上記第2のマルチプレクサ回路の出力信号を入力しク
ロマ信号をR−Y信号とB−Y信号の原色の原色信号に
変換する色信号処理回路と、 上記色信号処理回路の出力信号を入力しデジタル符号
のR−Y信号とB−Y信号の原色信号をアナログ信号に
変換する第2のDAコンバータおよび第3のDAコンバータ
とを備えることにより、倍密モードで動作するときは2
つのADコンバータが互いに逆相で動作し、サンプリング
クロック周波数と同じ周波数まで再生可能なビデオクロ
マ信号処理回路を構成することが可能となる。
【図面の簡単な説明】
第1図は本発明の一実施例におけるビデオクロマ信号処
理回路のブロック図、第2図は従来のビデオクロマ信号
処理回路のブロック図である。 1……スイッチ回路、2,3……ADコンバータ、4,5……マ
ルチプレクサ回路、6……ローパスフィルタ、7……輝
度信号処理回路、8……ハイパスフィルタ、9……遅延
回路、10……加算回路、11,12,13……DAコンバータ。

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】アナログ複合ビデオ信号とアナログクロマ
    信号を入力し切り替え信号aによって、複合ビデオ信号
    を復調するときはアナログ複合ビデオ信号に、アナログ
    輝度信号とアナログクロマ信号が分離されて入力される
    時はアナログクロマ信号に切り替えるスイッチ回路と、
    アナログ複合ビデオ信号を入力しデジタル符号に変換す
    る第1のADコンバータと、上記スイッチ回路の出力信号
    を入力しデジタル符号に変換し上記第1のADコンバータ
    と逆相の位相でサンプリングする第2のADコンバータ
    と、上記第1のADコンバータの出力信号と上記第2のAD
    コンバータの出力信号とを入力し、切り替え信号bによ
    って、倍密モードの時は上記第1のADコンバータの出力
    信号と上記第2のADコンバータの出力信号とをサンプリ
    ングクロックの2倍のスピードで交互に出力し、アナロ
    グ輝度信号とアナログクロマ信号が分離されて入力され
    る時は第1のADコンバータの出力信号を出力する第1の
    マルチプレクサ回路と、上記第1のADコンバータの出力
    信号と上記第2のADコンバータの出力信号とを入力し、
    切り替え信号aによって、倍密モードの時は上記第1の
    ADコンバータの出力信号を出力し、アナログ輝度信号と
    アナログクロマ信号が分離されて入力される時は第2の
    ADコンバータの出力信号を出力する第2のマルチプレク
    サ回路と、上記第1のマルチプレクサ回路の出力信号を
    入力し、サンプリングクロックの2分の1以下の周波数
    を通過させるローパスフィルタと、上記ローパスフィル
    タの出力信号を入力し、コントラスト調整や輪郭補正な
    ど適当な輝度信号処理を行う輝度信号処理回路と、上記
    第1のマルチプレクサ回路の出力を入力しサンプリング
    クロックの2倍のクロックで動作し、サンプリングクロ
    ックの2分の1以上の周波数を通過させるハイパスフィ
    ルタ回路と、上記ハイパスフィルタ回路の出力信号を入
    力し上記輝度信号処理回路の遅延時間を補正する遅延回
    路と、上記輝度信号処理回路の出力信号と上記遅延回路
    の出力信号を入力し、切り替え信号bによって、倍密モ
    ードの時は2つの入力信号を加算し、アナログ輝度信号
    とアナログクロマ信号が分離されて入力される時は上記
    輝度信号処理回路の出力信号だけを出力する加算回路
    と、上記加算回路の出力信号を入力しサンプリングクロ
    ックの2倍のクロックでデジタル符号をアナログ信号に
    変換する第1のDAコンバータと、上記第2のマルチプレ
    クサ回路の出力信号を入力しクロマ信号をR−Y信号と
    B−Y信号の原色信号に変換する色信号処理回路と、上
    記色信号処理回路の出力信号を入力しデジタル符号のR
    −Y信号とB−Y信号の原色信号をアナログ信号に変換
    する第2のDAコンバータおよび第3のDAコンバータとを
    備えたことを特徴とするビデオクロマ信号処理回路。
  2. 【請求項2】ローパスフィルタの入力信号を、上記第1
    のマルチプレクサ回路の出力信号に代えて、上記第1の
    ADコンバータの出力信号を入力するように構成した請求
    項1記載のビデオクロマ信号処理回路。
JP1266468A 1989-10-13 1989-10-13 ビデオクロマ信号処理回路 Expired - Fee Related JP2532682B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP1266468A JP2532682B2 (ja) 1989-10-13 1989-10-13 ビデオクロマ信号処理回路
US07/788,240 US5192996A (en) 1989-10-13 1991-11-05 Video chroma signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1266468A JP2532682B2 (ja) 1989-10-13 1989-10-13 ビデオクロマ信号処理回路

Publications (2)

Publication Number Publication Date
JPH03127589A JPH03127589A (ja) 1991-05-30
JP2532682B2 true JP2532682B2 (ja) 1996-09-11

Family

ID=17431350

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1266468A Expired - Fee Related JP2532682B2 (ja) 1989-10-13 1989-10-13 ビデオクロマ信号処理回路

Country Status (2)

Country Link
US (1) US5192996A (ja)
JP (1) JP2532682B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6590616B1 (en) * 1997-05-27 2003-07-08 Seiko Epson Corporation Image processor and integrated circuit for the same
US6661469B1 (en) * 1998-04-17 2003-12-09 Matsushita Electric Industrial Co., Ltd. False contour correcting apparatus and method

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4219838A (en) * 1979-03-07 1980-08-26 Cbs Inc. Horizontal blanking corrector for television signals
US4386434A (en) * 1981-06-08 1983-05-31 Rca Corporation Vertical and horizontal detail signal processor
US4456922A (en) * 1982-08-04 1984-06-26 Rca Corporation Reduced data rate comb filter system
JP2680348B2 (ja) * 1988-06-01 1997-11-19 株式会社東芝 磁気記録装置及び再生装置
US4991003A (en) * 1989-04-20 1991-02-05 Rca Licensing Corporation Receiver with correction for comb filter frequency response

Also Published As

Publication number Publication date
JPH03127589A (ja) 1991-05-30
US5192996A (en) 1993-03-09

Similar Documents

Publication Publication Date Title
US4075655A (en) Composite feedback predictive code communication system for a color tv signal including a carrier chrominance signal
KR0143116B1 (ko) 잔류 측파대 및 직각 진폭 변조 디지탈 고품위 텔레비젼 신호들을 수신하기 위한 무선 수신기
JP2704476B2 (ja) ビデオ雑音低減装置
JP2887771B2 (ja) 順次走査システム
JPH0377491A (ja) 補助信号をビデオ信号と周波数インターリーブさせる装置並びにビデオ信号と周波数インターリーブされた補助信号を検波する装置
KR0176643B1 (ko) 고품위 텔레비젼 수신기용, 레이더 필터를 이용한 대역통과 위상 트랙커를 갖는 디지탈 잔류 측파대 검출기
KR930004824B1 (ko) Tv 전송시스템에 있어서 스펙트럼 호환성 고품위 tv신호 전송방법 및 회로
JP2532682B2 (ja) ビデオクロマ信号処理回路
GB2110047A (en) Digital television signal processing system
JP3609524B2 (ja) デジタルカラーエンコーダ
GB2149995A (en) Analog-to-digital conversion apparatus
US4527188A (en) Apparatus for demodulating sampled data chroma signals
US5200811A (en) High definition television video signal receiver and processing method therefor
JPH0787526A (ja) サンプリングレート変換システム
US4652938A (en) Digital processing circuit for video signal
JP2638822B2 (ja) コンポーネントディジタルビデオ信号の符号化装置
JPS6148316B2 (ja)
JPH03171892A (ja) ビデオクロマ信号処理回路
JP2508509B2 (ja) デイジタルカラ−ビデオ信号の補間回路
JP2004048088A (ja) 信号処理装置
SU1642594A1 (ru) Способ передачи и приема цифрового телевизионного сигнала
JP3001959B2 (ja) 同期信号発生方法及びその同期信号発生装置
JPS62234490A (ja) 肌色補正機能を備えたデイジタル・マトリクス回路
JP2685542B2 (ja) クロマ信号処理回路
JPH0738920A (ja) 映像信号処理装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees