JP2532413B2 - カウンタ装置 - Google Patents

カウンタ装置

Info

Publication number
JP2532413B2
JP2532413B2 JP61276041A JP27604186A JP2532413B2 JP 2532413 B2 JP2532413 B2 JP 2532413B2 JP 61276041 A JP61276041 A JP 61276041A JP 27604186 A JP27604186 A JP 27604186A JP 2532413 B2 JP2532413 B2 JP 2532413B2
Authority
JP
Japan
Prior art keywords
clock signal
signal
output
edge
reset signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61276041A
Other languages
English (en)
Other versions
JPS63129709A (ja
Inventor
正純 鴨井
潤一郎 烏野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61276041A priority Critical patent/JP2532413B2/ja
Publication of JPS63129709A publication Critical patent/JPS63129709A/ja
Application granted granted Critical
Publication of JP2532413B2 publication Critical patent/JP2532413B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Manipulation Of Pulses (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、リセット信号の到来に応じて順次クロック
パルスを計数するカウンタ装置に関するものである。
従来の技術 近年、カウンタ装置はコンピュータ,画像メモリ等の
種々の分野において使用されている。
第5図は画像メモリ装置におけるカウンタ装置の一使
用例を示すもので、1はクロック信号発生器であり、そ
の出力であるクロック信号1aは計数器2に印加されてい
る。
3は水平および垂直同期信号発生回路であり、その出
力である水平および垂直同期信号は、モニターテレビジ
ョン受像機4に印加され、その偏向系を制御している。
また、前記水平および垂直同期信号に位相同期した信
号が計数器2にリセット信号7として印加され、計数器
2は、そのリセット信号の到来によりクロック信号のカ
ウントを新たに開始するよう構成されている。
計数器2の計数値は画像情報を記憶した画像メモリ
(ROM)5に順次印加され、前記計数値に応じた番地の
画像情報を出力し、モニターテレビジョン受像機4に映
出されるよう構成されている。
発明が解決しようとする問題点 以上のような構成において、第6図の波形図に示すよ
うなリセット信号7によってクロック信号1aのパルス数
のカウントを開始する場合、一般にリセット信号7のパ
ルスの立下がりからクロック信号1aの立上がりの数をカ
ウントする方式がとられている。
しかしながら、第6図に示すリセットパルス7がその
一番目のパルス7aのようにクロック信号1aの立上がりの
直前で立下がった場合、計数器2はその直後のクロック
信号1aの立上がりからカウントして計数出力6を出力す
るが、リセット信号7の二番目のパルス7bのようにクロ
ック信号の立上がりの直後に立下がると、計数器2は次
のクロック信号の立上がりからカウントを開始すること
となる。
すなわち、リセットパルス7aと7bによる計数出力6に
約クロックパルスの1個分の時間的遅れが発生する。
一般に、リセット信号とクロック信号とは、それぞれ
異なる系統の経路を通って入力されるため、前段回路の
各素子の温度特性の差異等により両者間に若干の位相差
が生じ、前述のようにリセット信号がクロックパルスの
直前に位置したり直後に位置したりすることが繰返され
ることがある。
このようなことが第5図に示す画像メモリ装置に生じ
ると、再生画像にチラツキが生じるという問題点を有し
ていた。
本発明は、かかる問題点に鑑み再生画像にチラツキを
生じないカウンタ装置を提供するものである。
問題点を解決するための手段 本発明のカウンタ装置は、リセット信号の到来に応じ
てクロック信号の立上がりあるいは立下がりの予め定め
られた一方の端縁を順次計数するに際し、前記リセット
信号が前記クロック信号の定められた端縁に近接してい
るか否かを検出し、近接している場合には、その次のク
ロック信号の前記端縁より順次計数を開始するよう構成
したものである。
作用 上記構成によれば、計数を開始するに際して、計数誤
差が生じやすい状態,すなわち、リセット信号がクロッ
ク信号の計数すべき端縁に近接している状態であるか否
かを検出し、近接している場合には、次のクロック信号
より計数を開始するものであるため、リセット信号とク
ロック信号との間に若干の位相変動が生じても計数値が
変動することはないものである。
実 施 例 以下図面を参照して本発明のカウンタ装置の一実施例
について説明する。
第1図は本発明のカウンタ装置の一実施例のブロック
図である。
第1図において、8,9はそれぞれリセット信号7およ
びクロック信号1aの入力端子であり、入力端子8に入力
されたリセット信号7は、第1および第2のD型フリッ
プフロップ回路10,11の各D端子と立下がり接近検出回
路12および立上がり接近検出回路13に印加されている。
また、入力端子9に入力されたクロック信号1aは第2
のD型フリップフロップ回路11のCK端子と立上がり接近
検出回路13に印加されるとともに、インバータ14を介し
て第1のD型フリップフロップ回路10のCK端子と立下が
り接近検出回路12に印加されている。
立上がり接近検出回路13は後述のような構成よりな
り、第2図に示すようにリセット信号7の立下がりが、
クロック信号1aの立上がりの前後に近接している場合に
は、そのリセット信号の立下がりより予め定められた時
間t(クロック信号周期の略1/8程度)だけ遅れて立上
がり、次のクロック信号の立上がりで立下がるパルス出
力13aを出力し、立下がり接近検出回路12も同様な構成
により、リセット信号7の立下がりがクロック信号1aの
立下がりに近接している場合には、そのリセット信号の
立下がりより予め定められた時間tだけ遅れて立上が
り、次のクロック信号の立上がりで立下がるパルス出力
12aを出力するものである。
また、第1のD型フリップフロップ回路10からは、リ
セット信号7の立下がり後(Lowレベル)におけるクロ
ック信号1aの立下がりで立下がり、リセット信号の立上
がり後(Highレベル)におけるクロック信号1aの立下が
りで立上がる出力10aが作成され、第2のD型フリップ
フロップ回路11からはリセット信号7の立下がり後にお
けるクロック信号の立上がりで立下がり、リセット信号
の立上がり後におけるクロック信号の立上がりで立上が
る出力11aが出力される。
両検出回路12,13の各出力12a,13aはフリップフロップ
15に印加され、出力13aの立上がりで立上がり、出力12a
の立上がりで立下がる出力15aが得られる。
この出力15aは制御信号として切換回路16に印加さ
れ、前記出力15aがハイレベルの期間は信号10aを、ロウ
レベルの期間は信号11aを出力16aとして選択し、この出
力16aをリセット信号として計数器17に印加して、クロ
ック信号6の計数を行うものである。即ち、前記リセッ
ト信号をクロック信号の立下がり、立上がりでラッチし
た10a、11aの2種類のリセット信号を用意し、立下り検
出回路12、立上がり検出回路13の検出出力に応じてリセ
ット信号を切り替えて計数器7のリセット信号として、
クロック信号の計数を行うものである。
すなわち、第2図に示すように、リセット信号7の立
下がりがクロック信号1aの立上がりの前後において近接
している際には、クロック信号1aの次の立下がりに同期
して立下がるパルス10aを作成し、このパルス10aをリセ
ット信号16aとして使用するものであるため、リセット
信号7の立下がりがクロック信号1aの立上がりに対して
前後に変位しても、常に次のクロック信号の立上がりよ
りカウントを開始することとなり、安定な計数が望める
ものである。
第3図は、第1図の立上がり接近検出回路13の一実施
例を示すブロック図であり、入力端子8に印加されたリ
セット信号7は、第4のD型フリップフロップ回路20に
印加されるとともに、第1の遅延回路18により予め定め
られた時間t(クロック信号周期の1/8程度)だけ遅延
された信号7aとして第3のD型フリップフロップ回路19
に印加されている。
また、入力端子9に印加されたクロック信号1aは、第
3のフリップフロップ回路19に印加されるとともに、第
2の遅延回路21により時間tだけ遅延された信号1bとし
て第4のフリップフロップ回路20のCK端子に印加されて
いる。
第3のD型フリップフロップ回路19のQ出力19aは、
第1と第2のANDゲート回路22,24およびNORゲート回路2
3に印加され、前記第4のD型フリップフロップ回路20
のQ出力20aは第1のANDゲート回路22とNORゲート回路2
3に、また出力は第2のANDゲート回路24に印加されて
いる。
第1のANDゲート回路22の出力22aは第3の遅延回路25
を介して信号22bとしてフリップフロップ回路26のSET端
子に、またNORゲート回路23の出力23aはフリップフロッ
プ回路26のRESET端子に印加されている。
そして、第2のANDゲート回路24の出力24aとフリップ
フロップ回路26の出力26aとは第3のANDゲート回路27に
印加され、その出力として信号13aが得られるものであ
る。
以上の実施例においては、リセット信号によりクロッ
ク信号の立上がりを順次計数するよう構成しているが、
同様にしてクロック信号の立下がりを計数することも可
能である。
発明の効果 以上のように、本発明によれば、リセット信号の立下
りと、クロック信号の立上がりあるいは立下りの両エッ
ジが接近している場合において、位相関係が時間的に若
干変動する場合においても安定な計数が期待できるもの
である。
【図面の簡単な説明】
第1図は本発明のカウンタ装置の一実施例を示すブロッ
ク図、第2図は同動作を示す波形図、第3図は同要部の
ブロック図、第4図は同要部の動作を示す波形図、第5
図は従来の画像メモリ装置のブロック図、第6図は同動
作波形図である。 7……計数器、8……リセット信号入力端子、9……ク
ロック信号入力端子、10,11……D型フリップフロップ
回路、12……立上がり接近検出回路、13……立下がり接
近検出回路、15……フリップフロップ、16……切換回
路。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】一定周期のリセット信号の到来よりクロッ
    ク信号の立上がりあるいは立下がりの予め定められた一
    方の端縁を順次計数するに際し、前記リセット信号が前
    記クロック信号の定められた端縁に近接しているか否か
    を検出する検出手段を有し、近接している場合には、そ
    の次の近接しているクロック信号の端縁の次のクロック
    信号の前記の定められた端縁より計数を開始することを
    特徴とするカウンタ装置。
JP61276041A 1986-11-19 1986-11-19 カウンタ装置 Expired - Lifetime JP2532413B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61276041A JP2532413B2 (ja) 1986-11-19 1986-11-19 カウンタ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61276041A JP2532413B2 (ja) 1986-11-19 1986-11-19 カウンタ装置

Publications (2)

Publication Number Publication Date
JPS63129709A JPS63129709A (ja) 1988-06-02
JP2532413B2 true JP2532413B2 (ja) 1996-09-11

Family

ID=17563961

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61276041A Expired - Lifetime JP2532413B2 (ja) 1986-11-19 1986-11-19 カウンタ装置

Country Status (1)

Country Link
JP (1) JP2532413B2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5943018B2 (ja) * 1978-07-07 1984-10-19 松下電送機器株式会社 モデムのタイミングクロックパルスの作成装置
JPS62269517A (ja) * 1986-05-19 1987-11-24 Fujitsu Ltd カウンタ回路
JPS6314521A (ja) * 1986-07-07 1988-01-21 Sony Corp カウンタ

Also Published As

Publication number Publication date
JPS63129709A (ja) 1988-06-02

Similar Documents

Publication Publication Date Title
US5025496A (en) Odd/even field detector for video signals
US4353091A (en) Circuit for detecting faults in horizontal sync pulse signals
JP2532413B2 (ja) カウンタ装置
KR860002930A (ko) 기준신호 재생장치
US4933985A (en) Rotation drive device
US5301033A (en) Circuit for preventing false detection of video sync pulses in a video signal which also contains copy guard signals
KR840005640A (ko) 필드 편향 제어용 신호 발생방법 및 회로
JP2542707B2 (ja) 水平同期パルス計測回路
US5231509A (en) Burst gate pulse generating device for use in image signal reproducing system
US6195130B1 (en) Vertical timing signal generating circuit
JP2936800B2 (ja) 信号発生装置
JP2594904B2 (ja) ビデオ信号処理装置
US5357545A (en) Synchronizing signal detecting circuit
JP2721691B2 (ja) 水平期間識別装置
JPS594046B2 (ja) ライトペンの視野位置検出装置
US5995158A (en) Blanking signal generating control circuit of a video apparatus
JP2809746B2 (ja) 標準信号判別回路
JPH0236674A (ja) クランプパルス作成回路
JPH0127326Y2 (ja)
JP2003005731A (ja) 映像信号判別装置
JPH0136381Y2 (ja)
JPH0620248B2 (ja) 垂直同期信号有無検出回路
JPH01213074A (ja) 同期クランプ回路
JPS6340482A (ja) 垂直同期信号発生回路
JP2001197331A (ja) 同期信号処理回路及び映像信号処理装置