JP2524080B2 - 非同期転送モ―ドで伝送される情報セル(atm−セル)のヘッダに含まれる情報の処理方法 - Google Patents

非同期転送モ―ドで伝送される情報セル(atm−セル)のヘッダに含まれる情報の処理方法

Info

Publication number
JP2524080B2
JP2524080B2 JP15537293A JP15537293A JP2524080B2 JP 2524080 B2 JP2524080 B2 JP 2524080B2 JP 15537293 A JP15537293 A JP 15537293A JP 15537293 A JP15537293 A JP 15537293A JP 2524080 B2 JP2524080 B2 JP 2524080B2
Authority
JP
Japan
Prior art keywords
cell
header
information
atm
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP15537293A
Other languages
English (en)
Other versions
JPH0690244A (ja
Inventor
ユーゲル アルフレート
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of JPH0690244A publication Critical patent/JPH0690244A/ja
Application granted granted Critical
Publication of JP2524080B2 publication Critical patent/JP2524080B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • H04L49/309Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3009Header conversion, routing tables or routing tags
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5638Services, e.g. multimedia, GOS, QOS
    • H04L2012/5646Cell characteristics, e.g. loss, delay, jitter, sequence integrity
    • H04L2012/565Sequence integrity
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、請求項1の謂わゆる上
位概念に記載の、ATM交換ステーションのスイッチ網
による一連のスイッチングにおいて、非同期転送モード
で伝送される情報セル(ATMセル)のヘッダに含まれ
る情報を処理する方法に関する。
【0002】
【従来技術】上記のような処理においては、到来するA
TMセルのヘッダ情報のうちの通信路識別に用いられる
情報部分VPI及び接続路識別に用いられる情報部分V
CIは、送出されるATMセルのヘッダの対応の情報部
分に変換される。ヘッダ・フィールド内部で、上述の情
報部分VPI及びVCIは、28ビットからなり、従っ
て、2560000の組合せが可能である。このように
大きな数のビット組合せから生ずる困難を回避するため
に、到来するATMセルの情報部分VPI/VCIの送
出ATMセルの対応の情報部分への上述の変換を行う前
に、連想記憶もしくはメモリを用いて、上述の情報部分
に対し、組合せ可能数を、例えば12ビットに対応する
4000に制限し、しかる後にその制限されたビット数
に基づいて変換を行っている。
【0003】ATM交換ステーションによる切換もしく
はスイッチングに際して、外部ヘッダとも称するATM
セルの上述のヘッダは、スイッチ・フレームを経る経路
を決定するための謂わゆる経路情報とセル・シーケンス
番号とを含む内部ヘッダで補完される。
【0004】上述の組合せ数の削減、変換、内部ヘッダ
・フィールドの付加並びにそれに続いて行われる上述の
ヘッダ情報部分VPI及びVCIに対する元のビット数
の再生は、従来、交換ステーションの入力側の周辺装置
に所属する装置で実施されてきた。特に、多様な帯域幅
を利用する場合にATMスイッチ網におけるトラフィッ
ク負荷を可能な限り均等に分割し、それにより個々の内
部路の過負荷を回避するために、同一の接続に属するA
TMセルのスイッチングに当たっては、1つの特定のス
イッチ網入力から1つの特定のスイッチ網出力に至る総
ての経路を利用している。この目的で、対応の経路情報
を、循環的に交換しながら内部ヘッダ・フィールドに挿
入している。この方法はまた、謂わゆる多重経路化方法
(Multitathing)として知られている。この場合、経路
が異なるため、必然的に走行時間に差異が生じ、そのた
め場合によっては、元のセル・シーケンスが失われる可
能性がある。この理由から、スイッチ・フレームの出力
側では、上述の内部ヘッダ・フィールド内のセル番号を
使用して元のセル・シーケンスの再生を行わなければな
らない。
【0005】
【発明が解決しようとする課題】この謂わゆる「再シー
ケンス化」は、個々の接続、即ち、各可能なVPI/V
CI組合せに対して行わなければならないので、外部ヘ
ッダ・フィールドの2つの情報部分VPI及びVCIに
対し上述のように28ビットをベースにして再シーケン
ス化を行うとすると、到来ATMセルのVPI/VCI
組合せの対応の送出ATMセルに対する組合せへの変換
におけると同様に相当な技術的困難が生ずる。
【0006】
【課題を解決するための手段】従って、本発明の課題
は、上述のような困難もしくは問題点を回避する方法を
提供することにある。
【0007】上の課題は、請求項1の謂わゆる特徴部分
に記載の構成によって解決される。
【0008】
【作用】本発明によれば、VPI/VCI組合せ数の削
減、到来するATMセルのVPI/VCI組合せの送出
ATMセルのVPI/VCI組合せへの変換、元の数の
可能なVPI/VCI組合せの再生、内部セル・ヘッダ
の循環的に変化する経路情報の形成及び場合によっては
失われることがあるセル・シーケンスの再生は、ATM
交換ステーションの入力側及び出力側の周辺装置に属す
る装置もしくはATM交換ステーションの入力側の装置
において所定の仕方で分割される。
【0009】
【実施例】以下、添付図面を参照し、実施例と関連して
本発明を詳細に説明する。
【0010】図1に示すように、外部ATMセルは、ぞ
れぞれ8ビットからなる53バイトもしくは53オクテ
ットからなる。このセルの外部ヘッダEHは5オクテッ
ト(バイト)を占め、そのうち3オクテットと半オクテ
ットは、図示のフィーマット例において、通信路識別情
報部分もしくはフィールドVPI及び接続識別情報フィ
ールドVCIに割当てられ、これらフィールドは従って
合計28ビットからなる。外部ヘッダEHのフィールド
として更に、ATMセルの残りの部分である有効情報フ
ィールドPL内の情報の種類を表す4ビットからなるペ
イロード・フィールドPTと、2つの使用されないビッ
トと、セル損失の可能性がある場合に用いられる2ビッ
トの優先フィールドCLPと、外部セル・ヘッダEHに
対するコード制御ワードを表す1オクテット分のヘッダ
・エラー制御フィールドEHCとを含む。
【0011】外部ATMセルの上記の有効情報フィール
ドPLは48オクテット(バイト)からなる。この有効
情報フィールドPLには、セル終端を表す1オクテット
分のFCS(フレーム・チェック・シーケンス)が続
く。
【0012】図2に示すように、スイッチ網内でスイッ
チングされて伝送される内部ATMセルは、外部ATM
セルに対して内部セル・ヘッダIH分だけ拡張されてい
る。
【0013】この内部セル・ヘッダは8オクテットから
なり、本質的に、同期オクテットSync、スイッチ・
フレームを経る経路を決定する一連の謂わゆる経路情報
R1乃至R5並びにシーケンス番号SQNを含む。
【0014】図3に示したブロック・ダイヤグラムを参
照するに、ATMスイッチ網SNの周辺装置に属する入
力側の装置として、装置HTUaが設けられ、更に、ス
イッチ網の構成要素として二重に設けられた入力側の装
置AMUXeがあり、この装置AMUXeは、本来的
に、それぞれスイッチ網モジュールSMからなるスイッ
チ・アレイの多段配列を有する2つのスイッチ網から構
成される。更に、スイッチ網の二重に設けられた出力側
の装置AMUXaと、スイッチ網の出力側の周辺装置A
Uに所属する装置HTUaが示してある。
【0015】入力側の周辺装置HTUeの役割は、到来
するATMセルZEeのヘッダ構成フィールドVPIと
VCI(図1に対応する図3の下側の部分参照)の可能
な組合せの制限と、このようなVPI/VCIの組合せ
の変換にある。これと関連して、従来この変換により、
スイッチ網の通過後、外部ATMセルのヘッダ構成フィ
ールドとして送出される形態でVPI/VCI組合せが
発生されていたが、本発明の方法によれば、到来する外
部ATMセルのVPI/VCI組合せの変換は出力と関
連する接続番号CNO及び論理スイッチ網出力(論理出
力ポート)番号LOPについてだけ行われ、それにより
内部セルZIe1(図3の下側部分参照)が発生する。こ
のセルZIe1は、図2に示した内部セルの構成とは異
なり、スイッチ網を経る路に対する識別経路情報を含ん
でいない。セルZIe1のオクテットの総数は、両立性
の見地から、図2に示した内部ATMセルの場合と同じ
である。外部VPI/VCI組合せと同様に一義的に1
つの所定の接続を表す出力関連の接続番号CNOは、こ
の場合、VPI/VCI組合せの28ビットに対して、
例えば、12ビットしか含まず、このビット数は、それ
ぞれ、同じスイッチ網出力に至る総ての接続をそれぞれ
識別することができるのに充分な数であれば良い。
【0016】二重に設けられているスイッチ・フレーム
の入力側の装置AMUXeであるATMマルチプレクサ
は、論理スイッチ網出力番号LOPを経路情報、即ち、
スイッチ網を経る物理的経路を識別する情報への変換を
行う。この場合、既述の理由から所定の入力端と所定の
出力端との間において、循環的に切換えられる総ての可
能な経路に関する経路情報が発生される。この種の変換
は、上述の装置AMUXeにおいて機能ユニットMPに
より実現される。それと対応して、内部ATMセルZI
e2の内部ヘッダの関連の構成フィールドもMPで示し
てある。この内部ヘッダMPはシーケンス番号SQをも
含んでいる。この形態で、ATMセルはスイッチ網を通
される。
【0017】二重に設けられた出力側の装置AMUXa
並びにスイッチ網の一部分Reseqにおいては、内部
ATMセルの通過後、既述のように、12ビットに基づ
いて4000の異なった値を取り得る出力関連の接続番
号CNの評価並びに関連のシーケンス番号SQの評価を
別々に行い、関連の中性出力接続番号に属するATMセ
ルが場合によっては失われているセル・シーケンスの再
生が行われる。ATMセルの内部ヘッダのフィールドM
Pは、ここで除去され、それにより、セル・フォーマッ
トは、図3の下側の部分に示すフォーマットZIaとな
る。
【0018】出力側の周辺装置に属する装置であるHT
Uaにおいては、フォーマットZIaを有するATMセ
ルのヘッダにおける出力関連の接続番号CNOと既述の
セル番号とを用いて、互いに関連し2つのスイッチ網面
を介し取り出されるセル列が再び1本の線路上に合成さ
れて出力される。更に、出力関連の接続番号の送出AT
Mセル(ZEa)から外部ヘッダEHのためのVPI/P
CI組合せへの変換が行われ、該ヘッダEHは再び図1
に対応するフォーマットを有することになる。
【0019】本発明の方法によれば、謂わゆる再シーケ
ンス化(再順序化)は、既に述べたように、制限された
ビット組合せに基づいて行われる。これは本発明を以て
初めて技術的に可能にされたものである。
【0020】更に、周辺装置に保持されている接続関連
のデータと、スイッチ網の物理的構成に関連するデータ
との分離がこの出力側の周辺装置に属する装置において
排他的に処理されて行われる。
【0021】異なった機能単位、例えば、HTUe、H
TUa、スイッチ・フレーム・モジュールSM及びマル
チプレクサ/デマルチプレクサAMUXe、AMUXa
の通過に際して、内部及び外部ヘッダ領域のフィルード
は、一連のスイッチングにおいてヘッダ/有効情報フィ
ルード間の関係が好適なように、従って、スイッチ網が
効果的に利用されるように種々に異なったフォーマット
に設計される。
【0022】
【発明の効果】本発明によれば、VPI/VCI(通信
路識別情報/接続識別情報)の組合せ数の削減、到来す
るATMセルのVPI/VCI組合せの送出ATMセル
のVPI/VCI組合せへの変換、元の数のVPI/V
CI組合せの再生、内部セル・ヘッダの循環的に変化す
る経路情報の形成及び場合によっては失われることがあ
るセル・シーケンスの再生は、ATM交換ステーション
の入力側及び出力側の周辺装置に属する装置もしくはA
TM交換ステーションの入力側の装置において所定の仕
方で分割され、それにより冒頭に述べた従来技術の問題
点が解決される。
【図面の簡単な説明】
【図1】外部ATMセルのフォーマットを示す図であ
る。
【図2】内部ATMセルのフォーマットを示す図であ
る。
【図3】本発明による方法が適用されるATM交換ステ
ーションの構成を周辺装置をも含めて示すブロック・ダ
イヤグラムである。
【符号の説明】
AMUXa デマルチプレクサ AMUXe マルチプレクサ AU 出力側の周辺装置 CLP 優先フィールド CNO 接続番号 EH 外部セル・ヘッダ EHC ヘッダ・エラー制御フィールド HTUa 出力側の周辺装置 IH 内部セル・ヘッダ LOP 論理スイッチ網出力番号 MP 内部ヘッダ PL 有効情報フィールド PT ペイロード・フィールド R 経路情報 SM スイッチ・フレーム・モジュール SN スイッチ網 SQ シーケンス番号 VCI 接続識別情報フィールド VPI 通信路識別情報フィールド ZE 外部ATMセル ZI 内部ATMセル

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】 ATM交換ステーションのスイッチ網に
    よる一連のATMセルのスイッチング転送により非同期
    転送モードで伝送される情報セル(ATMセル)のヘッ
    ダに含まれる情報を処理するための方法であって、到来
    ATMセルのヘッダ情報に含まれる通信路識別及び接続
    識別に用いられる情報部分の、送出ATMセルのヘッダ
    の該当情報部分への変換を、減少したビット数に基づい
    て行う方法において、関連のATMセルの、交換ステー
    ションのスイッチ網(SN)を経る異なった経路への論
    理接続路のための貫通接続並びに場合により失われる元
    のシーケンスの出力側での再生に際して、 a) 交換ステーションの入力側の周辺装置に属する装
    置(HTUe)において、前記通信路識別及び接続識別
    に用いられるヘッダ情報の情報部分(VPI/VCI)
    を、前記制限されたビット数を基に、それぞれ中性出力
    関連接続番号(CNO)及び論理的スイッチ網出力番号
    (LOP)に変換し、 b) 交換ステーションのスイッチ網(SN)に所属す
    る入力側の装置(AMUXe)において、前記論理スイ
    ッチ網出力番号(LOP)を、それぞれ、複数の経路情
    報からなり、同じ関連のスイッチ網出力に至る互いに異
    なった経路を識別する情報に変換し、 c) 同じ中性出力関連接続番号(CNO)により表さ
    れるATMセルのセル・シーケンスを、スイッチ網に属
    する出力側の装置(AMUXa)において、出力関連の
    接続番号(CNO)を用いて再生する段階を含み、d) 交換ステーションの出力側周辺装置に属する装置
    (HTUa)において中性出力関連接続番号(CNO)
    を、送出ヘッダの、通信路識別(VPI)及び接続路識
    別に用いられる構成部分(VPI/VCI)へ変換する
    ようにし、該構成部分(VPI/VCI)は到来ATM
    セルの相応のヘッダ(部分)と同じビット数を有するよ
    うにしたことを特徴とする、非同期転送モードで伝送さ
    れる情報セル(ATM−セル)のヘッダに含まれる情報
    の処理方法。
JP15537293A 1992-06-26 1993-06-25 非同期転送モ―ドで伝送される情報セル(atm−セル)のヘッダに含まれる情報の処理方法 Expired - Fee Related JP2524080B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE92110784.3 1992-06-26
EP92110784A EP0575656B1 (de) 1992-06-26 1992-06-26 Verfahren zur Behandlung der im Kopfteil von im asynchronen Transfermodus übertragenen Nachrichtenzellen enthaltenden Informationen

Publications (2)

Publication Number Publication Date
JPH0690244A JPH0690244A (ja) 1994-03-29
JP2524080B2 true JP2524080B2 (ja) 1996-08-14

Family

ID=8209749

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15537293A Expired - Fee Related JP2524080B2 (ja) 1992-06-26 1993-06-25 非同期転送モ―ドで伝送される情報セル(atm−セル)のヘッダに含まれる情報の処理方法

Country Status (5)

Country Link
US (1) US5390174A (ja)
EP (1) EP0575656B1 (ja)
JP (1) JP2524080B2 (ja)
AT (1) ATE208975T1 (ja)
DE (1) DE59209931D1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4332824C1 (de) * 1993-09-27 1995-03-16 Siemens Ag Verfahren und Schaltungsanordnung zum Übertragen von Nachrichtenzellen über virtuelle Pfade eines ATM-Kommunikationssystems
JPH11510331A (ja) * 1995-07-19 1999-09-07 フジツウ ネットワーク コミュニケーションズ,インコーポレイテッド 通信装置内でデータを順番に並ベる方法及び装置
US5896511A (en) 1995-07-19 1999-04-20 Fujitsu Network Communications, Inc. Method and apparatus for providing buffer state flow control at the link level in addition to flow control on a per-connection basis
JPH0974420A (ja) * 1995-09-06 1997-03-18 Fujitsu Ltd 帯域制御方式
JPH11512583A (ja) 1995-09-14 1999-10-26 フジツウ ネットワーク コミュニケーションズ,インコーポレイテッド 広域atm網内のバッファ割付用送信側制御式フロー制御
DE69534231T2 (de) * 1995-11-07 2006-01-19 Alcatel Verfahren und Einrichtung zur Verwaltung von Mehrfachverbindungen
US5699346A (en) * 1995-11-17 1997-12-16 Telecommunications Techniques Corporation Measuring burst rate and burst size in ATM network virtual connections
US5812528A (en) * 1995-11-17 1998-09-22 Telecommunications Techniques Corporation Measuring round trip time in ATM network virtual connections
US5764626A (en) * 1995-11-17 1998-06-09 Telecommunications Techniques Corporation Rate-matched cell identification and modification, replacement, or insertion for test and measurement of ATM network virtual connections
US5761191A (en) * 1995-11-28 1998-06-02 Telecommunications Techniques Corporation Statistics collection for ATM networks
AU1697697A (en) 1996-01-16 1997-08-11 Fujitsu Limited A reliable and flexible multicast mechanism for atm networks
JP3202160B2 (ja) * 1996-01-25 2001-08-27 富士通株式会社 識別子変換装置
JP3473262B2 (ja) * 1996-04-05 2003-12-02 株式会社日立製作所 パケット通信装置
US5748905A (en) 1996-08-30 1998-05-05 Fujitsu Network Communications, Inc. Frame classification using classification keys
JPH10150446A (ja) * 1996-11-19 1998-06-02 Fujitsu Ltd Atm交換システム
EP0868103A3 (de) * 1997-03-27 2002-10-16 Siemens Aktiengesellschaft Annahme von Verbindungen niedriger Priorität, insbesondere non-real-time (NRT)-Verkehr, von nur einem redundanter Übertragungswege
US6266333B1 (en) * 1998-06-02 2001-07-24 Lucent Technologies Inc. Network-independent routing of communication signals
JP2000295279A (ja) * 1999-04-02 2000-10-20 Nec Corp パケットスイッチ
KR20000074195A (ko) * 1999-05-19 2000-12-15 강병호 다중 경로 비동기 전송 모드 스위치를 위한 고속 셀 순서 처리장치 및 방법
US6629147B1 (en) * 2000-03-31 2003-09-30 Intel Corporation Segmentation and reassembly of data frames
WO2001076158A1 (en) * 2000-03-31 2001-10-11 British Telecommunications Public Limited Company Communications network
US8880709B2 (en) * 2001-09-12 2014-11-04 Ericsson Television Inc. Method and system for scheduled streaming of best effort data
US20030108066A1 (en) * 2001-12-12 2003-06-12 Daniel Trippe Packet ordering
US7061942B2 (en) * 2002-05-31 2006-06-13 Skystream Networks Inc. Apparatus for redundant multiplexing and remultiplexing of program streams and best effort data

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4703475A (en) * 1985-12-04 1987-10-27 American Telephone And Telegraph Company At&T Bell Laboratories Data communication method and apparatus using multiple physical data links
EP0312628B1 (en) * 1987-10-20 1993-12-29 International Business Machines Corporation High-speed modular switching apparatus for circuit and packet switched traffic
JP2892689B2 (ja) * 1989-07-05 1999-05-17 株式会社日立製作所 パケット通信網およびパケット交換機
EP0438415B1 (en) * 1989-08-09 1995-01-18 BELL TELEPHONE MANUFACTURING COMPANY Naamloze Vennootschap Resequencing system for a switching node
JPH03104451A (ja) * 1989-09-19 1991-05-01 Fujitsu Ltd 多段リンク交換システムのルート切替え方式
JP2964457B2 (ja) * 1989-12-05 1999-10-18 株式会社日立製作所 通信処理装置
DE4008080A1 (de) * 1990-03-14 1991-09-19 Standard Elektrik Lorenz Ag Atm-vermittlungsstelle
US5130984A (en) * 1990-12-18 1992-07-14 Bell Communications Research, Inc. Large fault tolerant packet switch particularly suited for asynchronous transfer mode (ATM) communication
JP3072443B2 (ja) * 1992-03-18 2000-07-31 富士通株式会社 Atm交換におけるヘッダの変換方式

Also Published As

Publication number Publication date
EP0575656B1 (de) 2001-11-14
DE59209931D1 (de) 2001-12-20
JPH0690244A (ja) 1994-03-29
US5390174A (en) 1995-02-14
EP0575656A1 (de) 1993-12-29
ATE208975T1 (de) 2001-11-15

Similar Documents

Publication Publication Date Title
JP2524080B2 (ja) 非同期転送モ―ドで伝送される情報セル(atm−セル)のヘッダに含まれる情報の処理方法
US5119369A (en) Packet switch communication network using packet having virtual channel identifier
US5394393A (en) Method for the routing of a packet of data in a digital transmission network
US7406518B2 (en) Method and system for connecting virtual circuits across an ethernet switch
US5379295A (en) Cross-connect system for asynchronous transfer mode
US6317431B1 (en) ATM partial cut-through
EP1322080A2 (en) System and method for mapping quality of service levels between MPLS and ATM connections in a network element
GB2285366A (en) Asynchronous data transfer
JP3132564B2 (ja) Atm交換機
US5825751A (en) Method and apparatus for tracing frames transmitted through a network path
US5748632A (en) ATM switching apparatus
JP3072443B2 (ja) Atm交換におけるヘッダの変換方式
JP3208078B2 (ja) パケット通信網
JP3842417B2 (ja) Atmスイッチ
JP3014619B2 (ja) 非同期転送モード通信システムおよびそのセル分解装置ならびに非同期転送モード通信方式
US6947429B1 (en) Method for aligning of packet loss priority information in a data-packet switching communication device
JP3055547B2 (ja) セル組立方法、セル分解方法、およびatmセル通信装置
JPH1174892A (ja) セル交換機
WO1998027689A1 (en) Broadcasting in an atm-network
JP3129301B2 (ja) Atm交換機
JP3055548B2 (ja) Atm通信装置
US7466709B1 (en) ATM switching equipment having a switching network
JP3129300B2 (ja) Atm交換機
JPH1146200A (ja) Atm交換機
JPH08331156A (ja) セル組立方法、セル分解方法、およびatmセル

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19960319

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees