JP2022096476A - 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム - Google Patents
通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム Download PDFInfo
- Publication number
- JP2022096476A JP2022096476A JP2020209601A JP2020209601A JP2022096476A JP 2022096476 A JP2022096476 A JP 2022096476A JP 2020209601 A JP2020209601 A JP 2020209601A JP 2020209601 A JP2020209601 A JP 2020209601A JP 2022096476 A JP2022096476 A JP 2022096476A
- Authority
- JP
- Japan
- Prior art keywords
- information
- transmittable
- unit
- transmission control
- transmission
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004891 communication Methods 0.000 title claims abstract description 101
- 238000000034 method Methods 0.000 title claims abstract description 50
- 230000010365 information processing Effects 0.000 title claims abstract description 15
- 238000003672 processing method Methods 0.000 title claims abstract description 5
- 230000005540 biological transmission Effects 0.000 claims abstract description 257
- 238000001514 detection method Methods 0.000 claims description 24
- 230000008569 process Effects 0.000 description 43
- 238000010586 diagram Methods 0.000 description 33
- 238000012545 processing Methods 0.000 description 22
- 238000012546 transfer Methods 0.000 description 22
- 230000004048 modification Effects 0.000 description 16
- 238000012986 modification Methods 0.000 description 16
- 238000007726 management method Methods 0.000 description 14
- 230000008859 change Effects 0.000 description 13
- 230000006870 function Effects 0.000 description 11
- 230000001419 dependent effect Effects 0.000 description 10
- 238000004422 calculation algorithm Methods 0.000 description 7
- 238000004364 calculation method Methods 0.000 description 2
- 238000013500 data storage Methods 0.000 description 2
- 230000006855 networking Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1642—Handling requests for interconnection or transfer for access to memory bus based on arbitration with request queuing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/20—Handling requests for interconnection or transfer for access to input/output bus
- G06F13/28—Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal
- G06F13/287—Multiplexed DMA
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/546—Message passing systems or structures, e.g. queues
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Description
図1は、本実施形態の通信装置のハードウェア構成の例を示す図である。本実施形態の通信装置は、メモリ1、ホストプロセッサ2、ストレージ3、ネットワークインタフェースコントローラ4およびストレージコントローラ5を備える。
本実施形態では、送信可能情報の送信可能時間を定める時刻の範囲(タイムインターバル)を、クロックサイクル数で表す例を説明する。クロックサイクル数は、送信制御部の動作クロックに基づくクロックサイクルの個数である。
・リンク速度の変更が検出された場合に加え、動作速度情報の変更が検出された場合に、送信可能情報を生成する。
・タイムインターバルを、送信制御部204Bのクロックサイクル数で表した送信可能情報を生成する。
送信可能情報記憶部223は、ホストプロセッサ2-2内に備えられてもよい。図24は、このように構成される変形例1の通信装置(ホストプロセッサ2-2、ネットワークインタフェースコントローラ4-2)の機能構成の一例を示すブロック図である。
送信可能情報生成部103および検出部105は、ネットワークインタフェースコントローラ4内部に備えられてもよい。図36は、このように構成される変形例2の通信装置(ホストプロセッサ2-3、ネットワークインタフェースコントローラ4-3)の機能構成の一例を示すブロック図である。
なお、上述の実施形態においては、ネットワークコントローラが1つで、1ポートの場合を説明した。ネットワークコントローラは複数備えられ、複数のネットワークコントローラそれぞれに対応する複数のポートが備えられるように構成してもよい。その場合、送信可能情報はポートごとに設定される。
図37は、上記実施形態の通信装置を用いたシステムの構成例を示す図である。図37は、工場またはプラントにおいて、エッジサーバ700から、5G(5th Generation)/ローカル5Gシステム500を介して現場のロボットアーム602a、602b、および、ベルトコンベア601を制御する例を示す。
2、2B、2-2、2-3 ホストプロセッサ
3 ストレージ
4、4B、4-2、4-3 ネットワークインタフェースコントローラ
5 ストレージコントローラ
100 通信装置
101 同期制御部
102 フレーム生成部
103、103B、103-2、103-3 送信可能情報生成部
104、104-3 設定部
105、105B、105-3 検出部
121 ゲート制御リスト記憶部
200 ネットワーク
201 時刻管理部
202 データ転送部
203、203-3 受付部
204、204B、204-2 送信制御部
205、205B 通知部
210-3 プロセッサ
221 受信フレーム記憶部
222 送信フレーム記憶部
223 送信可能情報記憶部
224 通信部
225-2、225-2a、225-2b キャッシュ部
Claims (20)
- 複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて生成される情報であって、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する送信制御部と、
前記送信制御部の制御に従いメッセージを送受信する通信部と、
を備える通信制御装置。 - 前記期間は、前記送信制御部の動作クロックに基づくクロックサイクル数で表され、
前記送信制御部は、前記動作クロックごとに、前記送信可能情報に基づいてメッセージの送信が可能か否か判定し、送信が可能なメッセージの送信を制御する、
請求項1に記載の通信制御装置。 - 前記送信制御部は、前記動作クロックごとに、前記送信可能情報が示す送信可能なメッセージの量から、1クロックに対応する減算値を減算する、
請求項2に記載の通信制御装置。 - 前記送信制御部は、予め定められた数の前記動作クロックの周期の中での前記動作クロックの位置ごとの前記減算値を特定可能な減算値情報を用いて、前記動作クロックに対して定められた前記減算値を特定する、
請求項3に記載の通信制御装置。 - 前記送信可能情報を一時的に記憶する一時記憶部をさらに備え、
前記送信制御部は、前記一時記憶部に記憶された前記送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する、
請求項1に記載の通信制御装置。 - 前記送信可能情報は、前記期間と、送信可能なメッセージの量と、をそれぞれ含む複数の第2エントリを含み、
前記一時記憶部は、複数の前記第2エントリのうち予め定められた前記第2エントリを記憶する固定記憶部と、複数の前記第2エントリのうち前記固定記憶部に記憶された前記第2エントリ以外であって、一定数の前記第2エントリを記憶する変動記憶部と、を含む、
請求項5に記載の通信制御装置。 - 前記固定記憶部は、複数の前記第2エントリのうち先頭から予め定められた個数の前記第2エントリを記憶する、
請求項6に記載の通信制御装置。 - 前記変動記憶部は、複数の前記第2エントリのうち、前記送信制御部がメッセージの制御に使用している前記第2エントリより後に読み出される前記第2エントリを含む、予め定められた個数の前記第2エントリを記憶する、
請求項6に記載の通信制御装置。 - 前記送信可能情報の入力を受け付ける受付部をさらに備え、
前記送信制御部は、前記受付部により受け付けられた前記送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する、
請求項1に記載の通信制御装置。 - 前記送信制御部は、前記送信可能情報を記憶する記憶装置からDMA(Direct Memory Access)により受信した前記送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する、
請求項1に記載の通信制御装置。 - 前記ゲート制御情報に基づいて前記送信可能情報を生成する送信可能情報生成部をさらに備える、
請求項1に記載の通信制御装置。 - 前記送信可能情報は、前記ゲート制御情報と、前記通信部による通信の速度および前記送信制御部の動作速度の少なくとも一方と、に基づいて生成される、
請求項1に記載の通信制御装置。 - 複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報を生成する送信可能情報生成部、
を備える情報処理装置。 - 生成された前記送信可能情報を記憶し、記憶した前記送信可能情報をDMA(Direct Memory Access)により通信制御装置に出力する送信可能情報記憶部をさらに備える、
請求項13に記載の情報処理装置。 - 前記送信可能情報生成部は、前記ゲート制御情報と、前記メッセージを送受信する通信部による通信の速度および前記通信部の動作速度の少なくとも一方と、に基づいて前記送信可能情報を生成する、
請求項13に記載の情報処理装置。 - 前記速度を検出する検出部をさらに備え、
前記送信可能情報生成部は、前記ゲート制御情報と、前記検出部により検出された前記速度と、に基づいて前記送信可能情報を生成する、
請求項15に記載の情報処理装置。 - 複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて生成される情報であって、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する送信制御ステップと、
前記送信制御ステップの制御に従いメッセージを送受信する通信ステップと、
を含む通信制御方法。 - コンピュータに、
複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて生成される情報であって、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報に基づいて、前記ゲートを開閉することによりメッセージの送信を制御する送信制御ステップと、
前記送信制御ステップの制御に従いメッセージを送受信する通信ステップと、
を実行させるためのプログラム。 - 複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報を生成する送信可能情報生成ステップ、
を含む情報処理方法。 - コンピュータに、
複数のキューそれぞれに対応する複数のゲートを開くか否かを定める複数のエントリを含むゲート制御情報に基づいて、1以上の継続するエントリに対応する期間で送信可能なメッセージの量を示す送信可能情報を生成する送信可能情報生成ステップ、
を実行させるためのプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020209601A JP7467325B2 (ja) | 2020-12-17 | 2020-12-17 | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム |
US17/446,433 US11755517B2 (en) | 2020-12-17 | 2021-08-30 | Communication control device, communication control method, information processing device, information processing method, and computer program product |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020209601A JP7467325B2 (ja) | 2020-12-17 | 2020-12-17 | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2022096476A true JP2022096476A (ja) | 2022-06-29 |
JP7467325B2 JP7467325B2 (ja) | 2024-04-15 |
Family
ID=82023362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020209601A Active JP7467325B2 (ja) | 2020-12-17 | 2020-12-17 | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US11755517B2 (ja) |
JP (1) | JP7467325B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2022162734A1 (ja) * | 2021-01-26 | 2022-08-04 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1059489B (it) * | 1976-04-22 | 1982-05-31 | C S E L T Spa | Sistema per l aggiunta di canali di informazione in una trasmissio ne numerica multilivello |
US4490748A (en) * | 1980-03-24 | 1984-12-25 | Ampex Corporation | Method and apparatus for one line dropout compensation of color television signals |
US5826063A (en) * | 1993-11-08 | 1998-10-20 | Cirrus Logic, Inc. | Apparatus and method for programming the setup, command and recovery time periods within a transaction cycle |
US5587961A (en) * | 1996-02-16 | 1996-12-24 | Micron Technology, Inc. | Synchronous memory allowing early read command in write to read transitions |
US6912199B1 (en) * | 2000-12-28 | 2005-06-28 | Advanced Micro Devices, Inc. | Method to select transmission rate for network device |
US6807638B1 (en) * | 2000-12-29 | 2004-10-19 | Cisco Systems O.I.A. (1988) Ltd. | Apparatus for and method of in-band clock compensation |
US7085869B1 (en) * | 2001-04-04 | 2006-08-01 | Advanced Micro Devices, Inc. | Arrangement for managing transmitted packets requiring acknowledgement in a host channel adapter |
TWI273605B (en) * | 2001-11-20 | 2007-02-11 | Via Tech Inc | Programmable memory controller and operation method thereof |
CA2366397A1 (en) * | 2001-12-31 | 2003-06-30 | Tropic Networks Inc. | An interface for data transfer between integrated circuits |
US20070162643A1 (en) * | 2005-12-19 | 2007-07-12 | Ivo Tousek | Fixed offset scatter/gather dma controller and method thereof |
WO2010131373A1 (en) * | 2009-05-15 | 2010-11-18 | Hitachi,Ltd. | Storage subsystem |
US9495296B2 (en) * | 2013-06-12 | 2016-11-15 | Oracle International Corporation | Handling memory pressure in an in-database sharded queue |
JP7013650B2 (ja) | 2017-01-30 | 2022-02-01 | 富士通株式会社 | パケット処理装置及びパケット処理方法 |
JP6768625B2 (ja) * | 2017-11-17 | 2020-10-14 | 株式会社東芝 | 情報処理装置、情報処理方法、およびプログラム |
EP3744054A1 (en) * | 2018-01-24 | 2020-12-02 | Renesas Electronics Corporation | Time-sensitive networking |
JP7040209B2 (ja) | 2018-03-27 | 2022-03-23 | 富士通株式会社 | パケット処理装置及びパケット処理方法 |
JP6914900B2 (ja) * | 2018-09-18 | 2021-08-04 | 株式会社東芝 | スイッチ装置、スイッチング方法及びプログラム |
US10754816B2 (en) * | 2018-12-21 | 2020-08-25 | Intel Corporation | Time sensitive networking device |
JP2020149526A (ja) | 2019-03-15 | 2020-09-17 | 株式会社東芝 | 処理装置、処理方法及びプログラム |
JP7337750B2 (ja) | 2020-06-01 | 2023-09-04 | 株式会社東芝 | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム |
US20210328944A1 (en) * | 2021-06-25 | 2021-10-21 | Intel Corporation | Methods, apparatus, and articles of manufacture to dynamically allocate cache |
-
2020
- 2020-12-17 JP JP2020209601A patent/JP7467325B2/ja active Active
-
2021
- 2021-08-30 US US17/446,433 patent/US11755517B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2022162734A1 (ja) * | 2021-01-26 | 2022-08-04 | ||
JP7214064B2 (ja) | 2021-01-26 | 2023-01-27 | 三菱電機株式会社 | 通信装置、通信方法及び通信プログラム |
Also Published As
Publication number | Publication date |
---|---|
JP7467325B2 (ja) | 2024-04-15 |
US20220197841A1 (en) | 2022-06-23 |
US11755517B2 (en) | 2023-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7337750B2 (ja) | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム | |
US10320713B2 (en) | Packet data traffic management apparatus | |
US8068429B2 (en) | Transmit scheduling | |
EP2809033B1 (en) | Packet capture in a network | |
JP4691601B2 (ja) | データのサイクリック伝送のための方法、通信ネットワーク、及び制御装置 | |
US8155136B2 (en) | Single network interface circuit with multiple-ports and method thereof | |
KR20070039120A (ko) | 통신 구성 요소의 메시지 메모리의 데이터를 액세스하기위한 방법 및 장치 | |
KR20010050628A (ko) | 동기 패킷 전송 방법, 동전송을 실현하는 제어 프로그램을기록한 컴퓨터 판독 가능한 기록 매체, 브릿지 및 패킷전송 제어 대규모 집적 회로 | |
US9967209B2 (en) | Switch for scheduled data egress | |
KR20070039580A (ko) | 통신 구성 요소의 메시지 메모리의 데이터에 대한 액세스를제어하기 위한 메시지 관리자 및 제어 방법 | |
JP2013513270A (ja) | タイムスタンプの記録と中央制御装置を用いた多数のアダプタによるデータフレームの分散処理 | |
US10834434B2 (en) | Methods and apparatus to reduce audio streaming latency between audio and Gigabit Ethernet subsystems | |
KR100977897B1 (ko) | 메시지 메모리 내에서 메시지를 저장하기 위한 방법 및상응하는 메시지 메모리 | |
JP7467325B2 (ja) | 通信制御装置、通信制御方法、情報処理装置、情報処理方法、および、プログラム | |
US20220210078A1 (en) | Method implemented by computer means of a communicating entity in a packet-switched network, and computer program and computer-readable non-transient recording medium thereof, and communicating entity of a packet-switched network | |
JP2021190901A (ja) | 通信システム、通信方法およびプログラム | |
CN108093028B (zh) | 基于车辆网络中呈现时间再现内容的方法和装置 | |
JPH1198099A (ja) | データ多重化方法および装置 | |
US20230171198A1 (en) | Communication control device, information processing device, communication control method, and information processing method | |
US20230171200A1 (en) | Communication control device, information processing device, communication control method, information processing method, and storage medium | |
CN102223285B (zh) | 处理数据报文的方法及网络节点 | |
JP5750387B2 (ja) | フレーム制御装置、伝送装置、ネットワークシステム、バッファの読み出し制御方法 | |
JP5471237B2 (ja) | クロックとフレームの乗せ換え方法及び回路 | |
WO2020261320A1 (ja) | データ順序補正方法、パケット監視装置、データ順序補正装置、及びデータ順序補正プログラム | |
JP5472948B2 (ja) | ビデオサーバ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230208 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20231227 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240130 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240206 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240305 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240403 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7467325 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |