JP2021533541A - 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム - Google Patents
静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム Download PDFInfo
- Publication number
- JP2021533541A JP2021533541A JP2021505710A JP2021505710A JP2021533541A JP 2021533541 A JP2021533541 A JP 2021533541A JP 2021505710 A JP2021505710 A JP 2021505710A JP 2021505710 A JP2021505710 A JP 2021505710A JP 2021533541 A JP2021533541 A JP 2021533541A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- impedance
- power supply
- tuning circuit
- processing system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 324
- 238000012545 processing Methods 0.000 claims abstract description 273
- 239000003990 capacitor Substances 0.000 claims description 114
- 238000000034 method Methods 0.000 claims description 101
- 238000011112 process operation Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 abstract description 9
- 239000007789 gas Substances 0.000 description 41
- 238000011282 treatment Methods 0.000 description 17
- 239000002826 coolant Substances 0.000 description 15
- 238000005530 etching Methods 0.000 description 13
- 235000012431 wafers Nutrition 0.000 description 11
- 230000008878 coupling Effects 0.000 description 9
- 238000010168 coupling process Methods 0.000 description 9
- 238000005859 coupling reaction Methods 0.000 description 9
- 239000004065 semiconductor Substances 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 8
- 239000000203 mixture Substances 0.000 description 8
- 238000004140 cleaning Methods 0.000 description 6
- 238000001914 filtration Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- NJPPVKZQTLUDBO-UHFFFAOYSA-N novaluron Chemical compound C1=C(Cl)C(OC(F)(F)C(OC(F)(F)F)F)=CC=C1NC(=O)NC(=O)C1=C(F)C=CC=C1F NJPPVKZQTLUDBO-UHFFFAOYSA-N 0.000 description 6
- 238000007740 vapor deposition Methods 0.000 description 6
- 238000001816 cooling Methods 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 230000008021 deposition Effects 0.000 description 5
- 210000002304 esc Anatomy 0.000 description 5
- 239000012528 membrane Substances 0.000 description 5
- 238000005240 physical vapour deposition Methods 0.000 description 5
- 238000010438 heat treatment Methods 0.000 description 4
- 239000002184 metal Substances 0.000 description 4
- 229910052751 metal Inorganic materials 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 4
- 238000000137 annealing Methods 0.000 description 3
- 238000009616 inductively coupled plasma Methods 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 238000010926 purge Methods 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 238000000231 atomic layer deposition Methods 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 239000012809 cooling fluid Substances 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 238000001020 plasma etching Methods 0.000 description 2
- 239000002243 precursor Substances 0.000 description 2
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- -1 oxides Substances 0.000 description 1
- 238000007747 plating Methods 0.000 description 1
- 239000000376 reactant Substances 0.000 description 1
- 239000000523 sample Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/32174—Circuits specially adapted for controlling the RF discharge
- H01J37/32183—Matching circuits
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45563—Gas nozzles
- C23C16/45565—Shower nozzles
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/458—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for supporting substrates in the reaction chamber
- C23C16/4582—Rigid and flat substrates, e.g. plates or discs
- C23C16/4583—Rigid and flat substrates, e.g. plates or discs the substrate being supported substantially horizontally
- C23C16/4586—Elements in the interior of the support, e.g. electrodes, heating or cooling devices
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/50—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
- C23C16/505—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges
- C23C16/509—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges using radio frequency discharges using internal electrodes
- C23C16/5096—Flat-bed apparatus
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32458—Vessel
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32532—Electrodes
- H01J37/32541—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32532—Electrodes
- H01J37/32568—Relative arrangement or disposition of electrodes; moving means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32532—Electrodes
- H01J37/32577—Electrical connecting means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32697—Electrostatic control
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32715—Workpiece holder
- H01J37/32724—Temperature
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/683—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
- H01L21/6831—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using electrostatic chucks
- H01L21/6833—Details of electrostatic chucks
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/38—Impedance-matching networks
- H03H7/40—Automatic matching of load impedance to source impedance
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B1/00—Details of electric heating devices
- H05B1/02—Automatic switching arrangements specially adapted to apparatus ; Control of heating devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Mechanical Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Materials Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Drying Of Semiconductors (AREA)
- Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
- Plasma Technology (AREA)
- Spectroscopy & Molecular Physics (AREA)
Abstract
Description
本願は、2018年8月2日出願の米国特許出願第16/052,877号に基づく優先権を主張する。上記の出願の開示全体が、参照によって本明細書に組み込まれる。
[適用例1]
処理チャンバ内で基板を処理するための基板処理システムであって、
電源端子と、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極および第2電極を含み、前記第1電極および前記第2電極は、前記電源端子を介して第1電源から電力を受信する、基板支持体と、
前記第1電極および前記第2電極の少なくとも一方に接続された第1チューニング回路と、
を備え、
前記第1チューニング回路は、前記第1電極に供給される1または複数の信号を調整することに割り当てられ、前記第1チューニング回路は、
前記第1電極と前記第1電源との間に直列接続された第1インピーダンスセットであって、前記第1インピーダンスセットは、前記電源端子を介して前記第1電源から第1信号を受信し、前記1または複数の信号は、前記第1信号を含む、第1インピーダンスセット、または、
前記第1電源の出力と基準端子との間に接続された第2インピーダンスセットであって、前記第2インピーダンスセットは、前記電源端子を介して前記第1電源から前記第1信号を受信する、第2インピーダンスセット、の内の少なくとも一方を備える、基板処理システム。
[適用例2]
適用例1に記載の基板処理システムであって、前記第1チューニング回路は、前記第1インピーダンスセットおよび前記第2インピーダンスセットを備える、基板処理システム。
[適用例3]
適用例1に記載の基板処理システムであって、さらに、前記第1インピーダンスセットのインピーダンスの値および前記第2インピーダンスセットのインピーダンスの値を調節するよう構成されたシステムコントローラを備える、基板処理システム。
[適用例4]
適用例1に記載の基板処理システムであって、前記第1チューニング回路は、前記第1電極へ供給される前記1または複数の信号の電圧、電流レベル、位相、電力レベル、および/または、周波数を調節する、基板処理システム。
[適用例5]
適用例1に記載の基板処理システムであって、
前記第1チューニング回路は、前記第1インピーダンスセットおよび前記第2インピーダンスセットを備え、
前記第2インピーダンスセットは、前記第1インピーダンスセットと前記基準端子との間に接続されている、基板処理システム。
[適用例6]
適用例1に記載の基板処理システムであって、
前記第1電源は、整合回路網を備え、
前記整合回路網は、前記第1電源と前記電源端子との間に接続され、
前記第1チューニング回路は、前記電源端子と前記第1電極との間に接続されている、基板処理システム。
[適用例7]
適用例1に記載の基板処理システムであって、前記第1チューニング回路は、整合回路網の中に含まれていない、基板処理システム。
[適用例8]
適用例7に記載の基板処理システムであって、前記第1電源と前記第1チューニング回路との間に、整合回路網が接続されていない、基板処理システム。
[適用例9]
適用例1に記載の基板処理システムであって、さらに、第2チューニング回路を備え、
前記第1チューニング回路は、前記第1電源から前記第1電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記第2チューニング回路は、前記第1電源から前記第2電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記1または複数の信号は、前記第1信号を含む、基板処理システム。
[適用例10]
適用例1に記載の基板処理システムであって、さらに、第2電源と、第2チューニング回路と、を備え、
前記第1チューニング回路は、前記第1電源から前記第1電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記第2チューニング回路は、前記第2電源から前記第2電極へ供給される第2信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記1または複数の信号は、前記第1信号および前記第2信号を含む、基板処理システム。
[適用例11]
適用例1に記載の基板処理システムであって、前記複数の電極は、同心に配置されている、基板処理システム。
[適用例12]
適用例1に記載の基板処理システムであって、さらに、第2チューニング回路と、第3チューニング回路と、を備え、
前記複数の電極は、第3電極を含み、
前記第1チューニング回路は、前記第1電極に接続され、前記第1電極で受信される前に前記第1信号を変調するよう構成されており、
前記第2チューニング回路は、前記第2電極に接続され、前記第2電極で受信される前に前記第1信号または第2信号を変調するよう構成されており、
前記第3チューニング回路は、前記第3電極に接続され、前記第3電極で受信される前に前記第1信号または第3信号を変調するよう構成されている、基板処理システム。
[適用例13]
適用例12に記載の基板処理システムであって、前記第1電極、第2電極、および、第3電極は、同心に配置されている、基板処理システム。
[適用例14]
適用例12に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極および前記第2電極は、クランプ電極であり、前記基板を前記基板支持体にクランプするためにクランプ電圧を受信するよう構成されており、
前記第3電極は、バイアス電極であり、バイアス電圧を受信するよう構成されており、
前記第3信号は、前記第3チューニング回路によって第3電源から受信される、基板処理システム。
[適用例15]
適用例12に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極および前記第3電極は、バイアス電極であり、
前記第2信号は、前記第2チューニング回路によって第2電源から受信される、基板処理システム。
[適用例16]
適用例1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと前記第1電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備える、基板処理システム。
[適用例17]
適用例1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第2インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第1インダクタおよび第1キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第3インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第2インダクタおよび第2キャパシタを備え、前記第2電極端子は、前記電極リングと前記第1電源との間に接続されており、
前記第4インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第3インダクタおよび第3キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。
[適用例18]
適用例1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、前記第2インピーダンスセット、第3インピーダンスセット、第4インピーダンスセット、第5インピーダンスセット、および、第6インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと前記第1電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第4インダクタおよび第4キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第5インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第5インダクタおよび第5キャパシタを備え、前記第2電極端子は、前記電極リングと前記第1電源との間に接続されており、
前記第6インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第6インダクタおよび第6キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。
[適用例19]
適用例18に記載の基板処理システムであって、第2電源が、前記第1端子、前記第2端子、および、前記第3端子に接続されている、基板処理システム。
[適用例20]
適用例1に記載の基板処理システムであって、さらに、第2チューニング回路を備え、
前記基板支持体は、静電チャックであり、
前記第1電極は、第1クランプ電極であり、
前記第2電極は、第2クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第2チューニング回路は、前記第2インピーダンスセット、第5インピーダンスセット、および、第6インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと第2電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第4インダクタおよび第4キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第5インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第5インダクタおよび第5キャパシタを備え、前記第2電極端子は、前記電極リングと前記第2電源との間に接続されており、
前記第6インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第6インダクタおよび第6キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。
[適用例21]
適用例1に記載の基板処理システムであって、前記電源端子と前記複数の電極との間に、整合回路網が接続されていない、基板処理システム。
[適用例22]
適用例1に記載の基板処理システムであって、前記第1電源からの電力が、前記電力の一部を前記複数の電極にそれぞれ供給するために分割される、基板処理システム。
[適用例23]
適用例1に記載の基板処理システムであって、前記第1インピーダンスセットおよび前記第2インピーダンスセットは、可変インダクタンスを備える、基板処理システム。
[適用例24]
適用例1に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1電源と、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。
[適用例25]
処理チャンバ内で基板を処理するための基板処理システムであって、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極、第2電極、および、第3電極を含む、基板支持体と、
前記第1電極と前記第3電極との間に接続された第1インピーダンスと、
前記第2電極と前記第3電極との間に接続された第2インピーダンスと、
を備え、
前記第1インピーダンスは、(i)前記第1電極と前記第2インピーダンスとの間、かつ、(ii)第1電源と前記第2インピーダンスとの間、に接続されており、
前記第2インピーダンスは、(i)前記第2電極と前記第1インピーダンスとの間、かつ、(ii)第2電源と前記第1インピーダンスとの間、に接続されており、
前記第1インピーダンスおよび前記第2インピーダンスは、(i)前記第1電源によって前記第1電極へ供給される第1信号、および、(ii)前記第2電源によって前記第2電極へ供給される第2信号、を調整することに割り当てられている、基板処理システム。
[適用例26]
適用例25に記載の基板処理システムであって、前記第1インピーダンスは、前記第2インピーダンスに直列接続されている、基板処理システム。
[適用例27]
適用例25に記載の基板処理システムであって、
前記第1インピーダンスは、前記第1電極と第3電源との間に接続されており、
前記第2インピーダンスは、前記第2電極と前記第3電源との間に接続されている、基板処理システム。
[適用例28]
適用例27に記載の基板処理システムであって、前記第3電源は、前記第3電極に接続されている、基板処理システム。
[適用例29]
適用例25に記載の基板処理システムであって、さらに、第3インピーダンスと、第4インピーダンスと、を備え、
前記第3インピーダンスは、(i)前記第1電極と前記第3電極との間、(ii)前記第1電極と前記第4インピーダンスとの間、かつ、(iii)前記第1電源と前記第4インピーダンスとの間、に接続されており、
前記第4インピーダンスは、(i)前記第2電極と前記第3電極との間、(ii)前記第2電極と前記第3インピーダンスとの間、かつ、(iii)前記第2電源と前記第3インピーダンスと間、に接続されており、
前記第3インピーダンスおよび前記第4インピーダンスは、(i)前記第1電源によって前記第1電極へ供給される前記第1信号、および、(ii)前記第2電源によって前記第2電極へ供給される前記第2信号、を調整することに割り当てられている、基板処理システム。
[適用例30]
適用例29に記載の基板処理システムであって、
前記第1インピーダンスおよび前記第3インピーダンスは、前記第1電極と第3電源との間に並列接続されており、
前記第2インピーダンスおよび前記第4インピーダンスは、前記第2電極と前記第3電源との間に並列接続されている、基板処理システム。
[適用例31]
適用例30に記載の基板処理システムであって、前記第3電源は、前記第3電極に接続されている、基板処理システム。
[適用例32]
適用例25に記載の基板処理システムであって、前記第1インピーダンスセットおよび前記第2インピーダンスセットは、可変インダクタンスを備える、基板処理システム。
[適用例33]
適用例25に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1電源と、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。
[適用例34]
基板処理システムを動作させる方法であって、
処理を選択する工程と、
前記選択された処理のためのシステム動作パラメータを含むレシピを決定する工程と、
複数のアクチュエータを制御して、前記システム動作パラメータを設定する工程と、
前記選択された処理および前記システム動作パラメータに基づいて、第1チューニング回路のインピーダンス値を設定する工程であって、前記第1チューニング回路は、基板支持体内の第1電極に接続され、前記第1チューニング回路は、前記第1電極へ供給される信号を調整することに割り当てられ、前記第1チューニング回路は、
前記第1電極と第1電源との間に直列接続された第1インピーダンスセットであって、前記第1インピーダンスセットは、前記第1電源から第1信号を受信し、前記1または複数の信号は、前記第1信号を含む、第1インピーダンスセット、または、
前記第1電源の出力と基準端子との間に接続された第2インピーダンスセットであって、前記第2インピーダンスセットは、前記第1電源から前記第1信号を受信する、第2インピーダンスセット、の内の少なくとも一方を備える、工程と、
処理チャンバ内の前記基板支持体上に基板を配置する工程と、
前記第1電源から前記基板支持体内の複数の電極へ電力を供給する動作を含む、前記選択された処理のための処理動作を実行する工程であって、前記複数の電極は、前記第1電極および第2電極を含み、前記第1電極および前記第2電極は、電源端子を介して前記第1電源から電力を受信する、工程と、
を備える、方法。
[適用例35]
適用例34に記載の方法であって、さらに、前記処理動作を実行する間に、前記第1チューニング回路の前記インピーダンス値を調節する工程を備える、方法。
[適用例36]
適用例34に記載の方法であって、さらに、前記処理動作を実行する間に、
センサ出力データを収集する工程と、
前記センサ出力データに基づいて、1または複数のパラメータを決定する工程と、
前記1または複数のパラメータに基づいて、前記第1チューニング回路の前記インピーダンス値を調節する工程と、
を備える、方法。
[適用例37]
適用例34に記載の方法であって、さらに、
前記処理チャンバの特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。
[適用例38]
適用例34に記載の方法であって、さらに、
前記基板支持体の特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。
[適用例39]
適用例38に記載の方法であって、さらに、前記特性の変化に基づいて、前記第1インピーダンスセットまたは前記第2インピーダンスセットの少なくとも一方のインピーダンスを調節して、それぞれの軌跡に従わせる工程を備える、方法。
[適用例40]
適用例39に記載の方法であって、さらに、
前記特徴、
前記特性、
前記基板、前記基板支持体、または、前記処理チャンバの1または複数の他の特徴、ならびに、
前記基板、前記基板支持体、または、前記処理チャンバの1または複数の他の特性、
の内の少なくとも1つに基づいて、前記軌跡を計算または決定する工程を備える、方法。
[適用例41]
適用例34に記載の方法であって、さらに、
前記基板の特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。
[適用例42]
適用例34に記載の方法であって、さらに、
前記基板を前記基板支持体にクランプするために、前記第1電源によって前記第1電極へクランプ電圧を供給する工程と、
バイアス電圧を前記第2電極へ供給する工程と、
前記第1チューニング回路または第2チューニング回路によって前記クランプ電圧および前記バイアス電圧を調整する工程と、
を備え、
前記基板支持体は、静電チャックである、方法。
[適用例43]
適用例42に記載の方法であって、前記第1チューニング回路は、前記第1インピーダンスおよび前記第2インピーダンスを備える、方法。
[適用例44]
適用例42に記載の方法であって、さらに、
前記第1チューニング回路のインピーダンスの値を調節して、前記第1電極へ供給される前記クランプ電圧を調整する工程と、
前記第2チューニング回路のインピーダンスの値を調節して、前記第2電極へ供給される前記バイアス電圧を調整する工程と、
を備え、
前記基板支持体は、静電チャックである、方法。
[適用例45]
適用例36に記載の方法であって、さらに、前記第1チューニング回路の前記インピーダンス値を調節することにより、前記基板支持体の表面の上方の点および表面に沿った点のそれぞれのペアでのプラズマの電位差を調節する工程を備える、方法。
[適用例46]
適用例36に記載の方法であって、さらに、前記第1チューニング回路の前記インピーダンス値に基づいて、バイアス高周波整合回路網におけるインピーダンス値を調節する工程を備え、前記バイアス高周波整合回路網は、前記電源と前記第1チューニング回路との間に接続されている、方法。
[適用例47]
処理チャンバ内で基板を処理するための基板処理システムであって、
電源端子と、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極および第2電極を含む、基板支持体と、
前記第1電極に接続され、前記第1電極のインピーダンスを調整することに割り当てられた第1チューニング回路であって、前記第1チューニング回路は、前記第1電極および接地に接続された第1インピーダンスセットを備える、第1チューニング回路と、
前記第2電極に接続され、前記第2電極のインピーダンスを調整することに割り当てられた第2チューニング回路であって、前記第2チューニング回路は、前記第2電極および前記接地に接続された第2インピーダンスセットを備える、第2チューニング回路と、
を備える、基板処理システム。
[適用例48]
適用例47に記載の基板処理システムであって、前記第1チューニング回路は、前記第1電極と前記接地との間に直列接続されている、基板処理システム。
[適用例49]
適用例48に記載の基板処理システムであって、前記第1チューニング回路は、インダクタおよびキャパシタを備える、基板処理システム。
[適用例50]
適用例49に記載の基板処理システムであって、前記第2チューニング回路は、前記第2電極と前記接地との間に直列接続されている、基板処理システム。
[適用例51]
適用例50に記載の基板処理システムであって、前記第2チューニング回路は、インダクタおよびキャパシタを備える、基板処理システム。
[適用例52]
適用例47に記載の基板処理システムであって、
前記第1チューニング回路は、前記第1電極と前記第2電極との間に接続され、
前記第1電極および前記第2電極は、前記接地に接続されている、基板処理システム。
[適用例53]
適用例52に記載の基板処理システムであって、さらに、
前記接地に接続された第3電極と、
前記第2電極と前記第3電極との間に接続された第3チューニング回路と、
を備える、基板処理システム。
[適用例54]
適用例53に記載の基板処理システムであって、
前記第1チューニング回路は、第1インダクタおよび第1キャパシタを備え、
前記第2チューニング回路は、第2インダクタおよび第2キャパシタを備える、基板処理システム。
[適用例55]
適用例47に記載の基板処理システムであって、前記第1チューニング回路および前記第2チューニング回路は、可変インダクタンスを備える、基板処理システム。
[適用例56]
適用例47に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。
Claims (56)
- 処理チャンバ内で基板を処理するための基板処理システムであって、
電源端子と、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極および第2電極を含み、前記第1電極および前記第2電極は、前記電源端子を介して第1電源から電力を受信する、基板支持体と、
前記第1電極および前記第2電極の少なくとも一方に接続された第1チューニング回路と、
を備え、
前記第1チューニング回路は、前記第1電極に供給される1または複数の信号を調整することに割り当てられ、前記第1チューニング回路は、
前記第1電極と前記第1電源との間に直列接続された第1インピーダンスセットであって、前記第1インピーダンスセットは、前記電源端子を介して前記第1電源から第1信号を受信し、前記1または複数の信号は、前記第1信号を含む、第1インピーダンスセット、または、
前記第1電源の出力と基準端子との間に接続された第2インピーダンスセットであって、前記第2インピーダンスセットは、前記電源端子を介して前記第1電源から前記第1信号を受信する、第2インピーダンスセット、の内の少なくとも一方を備える、基板処理システム。 - 請求項1に記載の基板処理システムであって、前記第1チューニング回路は、前記第1インピーダンスセットおよび前記第2インピーダンスセットを備える、基板処理システム。
- 請求項1に記載の基板処理システムであって、さらに、前記第1インピーダンスセットのインピーダンスの値および前記第2インピーダンスセットのインピーダンスの値を調節するよう構成されたシステムコントローラを備える、基板処理システム。
- 請求項1に記載の基板処理システムであって、前記第1チューニング回路は、前記第1電極へ供給される前記1または複数の信号の電圧、電流レベル、位相、電力レベル、および/または、周波数を調節する、基板処理システム。
- 請求項1に記載の基板処理システムであって、
前記第1チューニング回路は、前記第1インピーダンスセットおよび前記第2インピーダンスセットを備え、
前記第2インピーダンスセットは、前記第1インピーダンスセットと前記基準端子との間に接続されている、基板処理システム。 - 請求項1に記載の基板処理システムであって、
前記第1電源は、整合回路網を備え、
前記整合回路網は、前記第1電源と前記電源端子との間に接続され、
前記第1チューニング回路は、前記電源端子と前記第1電極との間に接続されている、基板処理システム。 - 請求項1に記載の基板処理システムであって、前記第1チューニング回路は、整合回路網の中に含まれていない、基板処理システム。
- 請求項7に記載の基板処理システムであって、前記第1電源と前記第1チューニング回路との間に、整合回路網が接続されていない、基板処理システム。
- 請求項1に記載の基板処理システムであって、さらに、第2チューニング回路を備え、
前記第1チューニング回路は、前記第1電源から前記第1電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記第2チューニング回路は、前記第1電源から前記第2電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記1または複数の信号は、前記第1信号を含む、基板処理システム。 - 請求項1に記載の基板処理システムであって、さらに、第2電源と、第2チューニング回路と、を備え、
前記第1チューニング回路は、前記第1電源から前記第1電極へ供給される前記第1信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記第2チューニング回路は、前記第2電源から前記第2電極へ供給される第2信号の電圧、電流レベル、位相、電力レベル、または、周波数を調節するよう構成されており、
前記1または複数の信号は、前記第1信号および前記第2信号を含む、基板処理システム。 - 請求項1に記載の基板処理システムであって、前記複数の電極は、同心に配置されている、基板処理システム。
- 請求項1に記載の基板処理システムであって、さらに、第2チューニング回路と、第3チューニング回路と、を備え、
前記複数の電極は、第3電極を含み、
前記第1チューニング回路は、前記第1電極に接続され、前記第1電極で受信される前に前記第1信号を変調するよう構成されており、
前記第2チューニング回路は、前記第2電極に接続され、前記第2電極で受信される前に前記第1信号または第2信号を変調するよう構成されており、
前記第3チューニング回路は、前記第3電極に接続され、前記第3電極で受信される前に前記第1信号または第3信号を変調するよう構成されている、基板処理システム。 - 請求項12に記載の基板処理システムであって、前記第1電極、第2電極、および、第3電極は、同心に配置されている、基板処理システム。
- 請求項12に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極および前記第2電極は、クランプ電極であり、前記基板を前記基板支持体にクランプするためにクランプ電圧を受信するよう構成されており、
前記第3電極は、バイアス電極であり、バイアス電圧を受信するよう構成されており、
前記第3信号は、前記第3チューニング回路によって第3電源から受信される、基板処理システム。 - 請求項12に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極および前記第3電極は、バイアス電極であり、
前記第2信号は、前記第2チューニング回路によって第2電源から受信される、基板処理システム。 - 請求項1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと前記第1電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備える、基板処理システム。 - 請求項1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第2インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第1インダクタおよび第1キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第3インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第2インダクタおよび第2キャパシタを備え、前記第2電極端子は、前記電極リングと前記第1電源との間に接続されており、
前記第4インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第3インダクタおよび第3キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。 - 請求項1に記載の基板処理システムであって、
前記基板支持体は、静電チャックであり、
前記第1電極は、クランプ電極であり、
前記第2電極は、クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、前記第2インピーダンスセット、第3インピーダンスセット、第4インピーダンスセット、第5インピーダンスセット、および、第6インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと前記第1電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第4インダクタおよび第4キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第5インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第5インダクタおよび第5キャパシタを備え、前記第2電極端子は、前記電極リングと前記第1電源との間に接続されており、
前記第6インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第6インダクタおよび第6キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。 - 請求項18に記載の基板処理システムであって、第2電源が、前記第1端子、前記第2端子、および、前記第3端子に接続されている、基板処理システム。
- 請求項1に記載の基板処理システムであって、さらに、第2チューニング回路を備え、
前記基板支持体は、静電チャックであり、
前記第1電極は、第1クランプ電極であり、
前記第2電極は、第2クランプ電極であり、
前記複数の電極は、電極リングを含み、
前記第1チューニング回路は、前記第1インピーダンスセット、第3インピーダンスセット、および、第4インピーダンスセットを備え、
前記第2チューニング回路は、前記第2インピーダンスセット、第5インピーダンスセット、および、第6インピーダンスセットを備え、
前記第1インピーダンスセットは、前記第1クランプ電極と前記第1電源との間に接続された第1インダクタおよび第1キャパシタを備え、
前記第3インピーダンスセットは、前記電極リングと第2電源との間に接続された第2インダクタおよび第2キャパシタを備え、
前記第4インピーダンスセットは、前記第2クランプ電極と前記第1電源との間に接続された第3インダクタおよび第3キャパシタを備え、
前記第2インピーダンスセットは、第1電極端子と前記基準端子との間に並列接続された第4インダクタおよび第4キャパシタを備え、前記第1電極端子は、前記第1クランプ電極と前記第1電源との間に接続されており、
前記第5インピーダンスセットは、第2電極端子と前記基準端子との間に並列接続された第5インダクタおよび第5キャパシタを備え、前記第2電極端子は、前記電極リングと前記第2電源との間に接続されており、
前記第6インピーダンスセットは、第3電極端子と前記基準端子との間に並列接続された第6インダクタおよび第6キャパシタを備え、前記第3電極端子は、前記第2クランプ電極と前記第1電源との間に接続されている、基板処理システム。 - 請求項1に記載の基板処理システムであって、前記電源端子と前記複数の電極との間に、整合回路網が接続されていない、基板処理システム。
- 請求項1に記載の基板処理システムであって、前記第1電源からの電力が、前記電力の一部を前記複数の電極にそれぞれ供給するために分割される、基板処理システム。
- 請求項1に記載の基板処理システムであって、前記第1インピーダンスセットおよび前記第2インピーダンスセットは、可変インダクタンスを備える、基板処理システム。
- 請求項1に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1電源と、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。 - 処理チャンバ内で基板を処理するための基板処理システムであって、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極、第2電極、および、第3電極を含む、基板支持体と、
前記第1電極と前記第3電極との間に接続された第1インピーダンスと、
前記第2電極と前記第3電極との間に接続された第2インピーダンスと、
を備え、
前記第1インピーダンスは、(i)前記第1電極と前記第2インピーダンスとの間、かつ、(ii)第1電源と前記第2インピーダンスとの間、に接続されており、
前記第2インピーダンスは、(i)前記第2電極と前記第1インピーダンスとの間、かつ、(ii)第2電源と前記第1インピーダンスとの間、に接続されており、
前記第1インピーダンスおよび前記第2インピーダンスは、(i)前記第1電源によって前記第1電極へ供給される第1信号、および、(ii)前記第2電源によって前記第2電極へ供給される第2信号、を調整することに割り当てられている、基板処理システム。 - 請求項25に記載の基板処理システムであって、前記第1インピーダンスは、前記第2インピーダンスに直列接続されている、基板処理システム。
- 請求項25に記載の基板処理システムであって、
前記第1インピーダンスは、前記第1電極と第3電源との間に接続されており、
前記第2インピーダンスは、前記第2電極と前記第3電源との間に接続されている、基板処理システム。 - 請求項27に記載の基板処理システムであって、前記第3電源は、前記第3電極に接続されている、基板処理システム。
- 請求項25に記載の基板処理システムであって、さらに、第3インピーダンスと、第4インピーダンスと、を備え、
前記第3インピーダンスは、(i)前記第1電極と前記第3電極との間、(ii)前記第1電極と前記第4インピーダンスとの間、かつ、(iii)前記第1電源と前記第4インピーダンスとの間、に接続されており、
前記第4インピーダンスは、(i)前記第2電極と前記第3電極との間、(ii)前記第2電極と前記第3インピーダンスとの間、かつ、(iii)前記第2電源と前記第3インピーダンスと間、に接続されており、
前記第3インピーダンスおよび前記第4インピーダンスは、(i)前記第1電源によって前記第1電極へ供給される前記第1信号、および、(ii)前記第2電源によって前記第2電極へ供給される前記第2信号、を調整することに割り当てられている、基板処理システム。 - 請求項29に記載の基板処理システムであって、
前記第1インピーダンスおよび前記第3インピーダンスは、前記第1電極と第3電源との間に並列接続されており、
前記第2インピーダンスおよび前記第4インピーダンスは、前記第2電極と前記第3電源との間に並列接続されている、基板処理システム。 - 請求項30に記載の基板処理システムであって、前記第3電源は、前記第3電極に接続されている、基板処理システム。
- 請求項25に記載の基板処理システムであって、前記第1インピーダンスセットおよび前記第2インピーダンスセットは、可変インダクタンスを備える、基板処理システム。
- 請求項25に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1電源と、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。 - 基板処理システムを動作させる方法であって、
処理を選択する工程と、
前記選択された処理のためのシステム動作パラメータを含むレシピを決定する工程と、
複数のアクチュエータを制御して、前記システム動作パラメータを設定する工程と、
前記選択された処理および前記システム動作パラメータに基づいて、第1チューニング回路のインピーダンス値を設定する工程であって、前記第1チューニング回路は、基板支持体内の第1電極に接続され、前記第1チューニング回路は、前記第1電極へ供給される信号を調整することに割り当てられ、前記第1チューニング回路は、
前記第1電極と第1電源との間に直列接続された第1インピーダンスセットであって、前記第1インピーダンスセットは、前記第1電源から第1信号を受信し、前記1または複数の信号は、前記第1信号を含む、第1インピーダンスセット、または、
前記第1電源の出力と基準端子との間に接続された第2インピーダンスセットであって、前記第2インピーダンスセットは、前記第1電源から前記第1信号を受信する、第2インピーダンスセット、の内の少なくとも一方を備える、工程と、
処理チャンバ内の前記基板支持体上に基板を配置する工程と、
前記第1電源から前記基板支持体内の複数の電極へ電力を供給する動作を含む、前記選択された処理のための処理動作を実行する工程であって、前記複数の電極は、前記第1電極および第2電極を含み、前記第1電極および前記第2電極は、電源端子を介して前記第1電源から電力を受信する、工程と、
を備える、方法。 - 請求項34に記載の方法であって、さらに、前記処理動作を実行する間に、前記第1チューニング回路の前記インピーダンス値を調節する工程を備える、方法。
- 請求項34に記載の方法であって、さらに、前記処理動作を実行する間に、
センサ出力データを収集する工程と、
前記センサ出力データに基づいて、1または複数のパラメータを決定する工程と、
前記1または複数のパラメータに基づいて、前記第1チューニング回路の前記インピーダンス値を調節する工程と、
を備える、方法。 - 請求項34に記載の方法であって、さらに、
前記処理チャンバの特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。 - 請求項34に記載の方法であって、さらに、
前記基板支持体の特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。 - 請求項38に記載の方法であって、さらに、前記特性の変化に基づいて、前記第1インピーダンスセットまたは前記第2インピーダンスセットの少なくとも一方のインピーダンスを調節して、それぞれの軌跡に従わせる工程を備える、方法。
- 請求項39に記載の方法であって、さらに、
前記特徴、
前記特性、
前記基板、前記基板支持体、または、前記処理チャンバの1または複数の他の特徴、ならびに、
前記基板、前記基板支持体、または、前記処理チャンバの1または複数の他の特性、
の内の少なくとも1つに基づいて、前記軌跡を計算または決定する工程を備える、方法。 - 請求項34に記載の方法であって、さらに、
前記基板の特徴または特性を決定する工程と、
前記特徴または前記特性に基づいて、前記第1チューニング回路の前記インピーダンス値を設定する工程と、
を備える、方法。 - 請求項34に記載の方法であって、さらに、
前記基板を前記基板支持体にクランプするために、前記第1電源によって前記第1電極へクランプ電圧を供給する工程と、
バイアス電圧を前記第2電極へ供給する工程と、
前記第1チューニング回路または第2チューニング回路によって前記クランプ電圧および前記バイアス電圧を調整する工程と、
を備え、
前記基板支持体は、静電チャックである、方法。 - 請求項42に記載の方法であって、前記第1チューニング回路は、前記第1インピーダンスおよび前記第2インピーダンスを備える、方法。
- 請求項42に記載の方法であって、さらに、
前記第1チューニング回路のインピーダンスの値を調節して、前記第1電極へ供給される前記クランプ電圧を調整する工程と、
前記第2チューニング回路のインピーダンスの値を調節して、前記第2電極へ供給される前記バイアス電圧を調整する工程と、
を備え、
前記基板支持体は、静電チャックである、方法。 - 請求項36に記載の方法であって、さらに、前記第1チューニング回路の前記インピーダンス値を調節することにより、前記基板支持体の表面の上方の点および表面に沿った点のそれぞれのペアでのプラズマの電位差を調節する工程を備える、方法。
- 請求項36に記載の方法であって、さらに、前記第1チューニング回路の前記インピーダンス値に基づいて、バイアス高周波整合回路網におけるインピーダンス値を調節する工程を備え、前記バイアス高周波整合回路網は、前記電源と前記第1チューニング回路との間に接続されている、方法。
- 処理チャンバ内で基板を処理するための基板処理システムであって、
電源端子と、
前記基板を保持するよう構成された基板支持体であって、前記基板支持体は、複数の電極を備え、前記複数の電極は、第1電極および第2電極を含む、基板支持体と、
前記第1電極に接続され、前記第1電極のインピーダンスを調整することに割り当てられた第1チューニング回路であって、前記第1チューニング回路は、前記第1電極および接地に接続された第1インピーダンスセットを備える、第1チューニング回路と、
前記第2電極に接続され、前記第2電極のインピーダンスを調整することに割り当てられた第2チューニング回路であって、前記第2チューニング回路は、前記第2電極および前記接地に接続された第2インピーダンスセットを備える、第2チューニング回路と、
を備える、基板処理システム。 - 請求項47に記載の基板処理システムであって、前記第1チューニング回路は、前記第1電極と前記接地との間に直列接続されている、基板処理システム。
- 請求項48に記載の基板処理システムであって、前記第1チューニング回路は、インダクタおよびキャパシタを備える、基板処理システム。
- 請求項49に記載の基板処理システムであって、前記第2チューニング回路は、前記第2電極と前記接地との間に直列接続されている、基板処理システム。
- 請求項50に記載の基板処理システムであって、前記第2チューニング回路は、インダクタおよびキャパシタを備える、基板処理システム。
- 請求項47に記載の基板処理システムであって、
前記第1チューニング回路は、前記第1電極と前記第2電極との間に接続され、
前記第1電極および前記第2電極は、前記接地に接続されている、基板処理システム。 - 請求項52に記載の基板処理システムであって、さらに、
前記接地に接続された第3電極と、
前記第2電極と前記第3電極との間に接続された第3チューニング回路と、
を備える、基板処理システム。 - 請求項53に記載の基板処理システムであって、
前記第1チューニング回路は、第1インダクタおよび第1キャパシタを備え、
前記第2チューニング回路は、第2インダクタおよび第2キャパシタを備える、基板処理システム。 - 請求項47に記載の基板処理システムであって、前記第1チューニング回路および前記第2チューニング回路は、可変インダクタンスを備える、基板処理システム。
- 請求項47に記載の基板処理システムであって、さらに、
前記処理チャンバと、
前記第1インピーダンスセットおよび前記第2インピーダンスセットのインピーダンスを調節するよう構成されたコントローラと、
を備える、基板処理システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2024035429A JP2024056071A (ja) | 2018-08-02 | 2024-03-08 | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16/052,877 US11183368B2 (en) | 2018-08-02 | 2018-08-02 | RF tuning systems including tuning circuits having impedances for setting and adjusting parameters of electrodes in electrostatic chucks |
US16/052,877 | 2018-08-02 | ||
PCT/US2019/044113 WO2020028347A1 (en) | 2018-08-02 | 2019-07-30 | Rf tuning systems including tuning circuits having impedances for setting and adjusting parameters of electrodes in electrostatic chucks |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2024035429A Division JP2024056071A (ja) | 2018-08-02 | 2024-03-08 | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021533541A true JP2021533541A (ja) | 2021-12-02 |
JP7476169B2 JP7476169B2 (ja) | 2024-04-30 |
Family
ID=69227525
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021505710A Active JP7476169B2 (ja) | 2018-08-02 | 2019-07-30 | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム |
JP2024035429A Pending JP2024056071A (ja) | 2018-08-02 | 2024-03-08 | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2024035429A Pending JP2024056071A (ja) | 2018-08-02 | 2024-03-08 | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム |
Country Status (5)
Country | Link |
---|---|
US (2) | US11183368B2 (ja) |
JP (2) | JP7476169B2 (ja) |
KR (5) | KR102088594B1 (ja) |
CN (1) | CN112753089A (ja) |
WO (1) | WO2020028347A1 (ja) |
Families Citing this family (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11289355B2 (en) * | 2017-06-02 | 2022-03-29 | Lam Research Corporation | Electrostatic chuck for use in semiconductor processing |
US10861677B2 (en) | 2017-07-07 | 2020-12-08 | Advanced Energy Industries, Inc. | Inter-period control system for plasma power delivery system and method of operating the same |
US11615943B2 (en) | 2017-07-07 | 2023-03-28 | Advanced Energy Industries, Inc. | Inter-period control for passive power distribution of multiple electrode inductive plasma source |
US11651939B2 (en) | 2017-07-07 | 2023-05-16 | Advanced Energy Industries, Inc. | Inter-period control system for plasma power delivery system and method of operating same |
JP7374103B2 (ja) | 2018-01-31 | 2023-11-06 | ラム リサーチ コーポレーション | 静電チャック(esc)ペデスタル電圧分離 |
US11086233B2 (en) | 2018-03-20 | 2021-08-10 | Lam Research Corporation | Protective coating for electrostatic chucks |
US11183368B2 (en) * | 2018-08-02 | 2021-11-23 | Lam Research Corporation | RF tuning systems including tuning circuits having impedances for setting and adjusting parameters of electrodes in electrostatic chucks |
US11158488B2 (en) * | 2019-06-26 | 2021-10-26 | Mks Instruments, Inc. | High speed synchronization of plasma source/bias power delivery |
JP7362400B2 (ja) * | 2019-10-01 | 2023-10-17 | 東京エレクトロン株式会社 | 載置台及びプラズマ処理装置 |
WO2021178185A1 (en) * | 2020-03-06 | 2021-09-10 | Lam Research Corporation | Tuning voltage setpoint in a pulsed rf signal for a tunable edge sheath system |
JP7411463B2 (ja) * | 2020-03-17 | 2024-01-11 | 東京エレクトロン株式会社 | 検査方法及び検査装置 |
JP7344821B2 (ja) * | 2020-03-17 | 2023-09-14 | 東京エレクトロン株式会社 | プラズマ処理装置 |
US11380573B2 (en) * | 2020-06-04 | 2022-07-05 | Tokyo Electron Limited | Structure for automatic in-situ replacement of a part of an electrostatic chuck |
US11361940B2 (en) * | 2020-10-13 | 2022-06-14 | Applied Materials, Inc. | Push-pull power supply for multi-mesh processing chambers |
JP2023546874A (ja) * | 2020-10-16 | 2023-11-08 | ラム リサーチ コーポレーション | マルチrf区域化された基板支持体を含むプラズマ密度分布プロファイルを制御するためのシステム |
EP4244882A4 (en) * | 2020-11-16 | 2024-08-21 | Applied Materials Inc | METHODS AND APPARATUS FOR CONTROLLING RF POLARIZATION AREA FOR STRESS UNIFORMITY |
WO2022173629A1 (en) * | 2021-02-12 | 2022-08-18 | Advanced Energy Industries, Inc. | Inter-period control for passive power distribution of multiple electrode inductive plasma source |
WO2022197536A1 (en) * | 2021-03-16 | 2022-09-22 | Lam Research Corporation | Tripolar electrode arrangement for electrostatic chucks |
US11791138B2 (en) * | 2021-05-12 | 2023-10-17 | Applied Materials, Inc. | Automatic electrostatic chuck bias compensation during plasma processing |
US11670532B1 (en) | 2021-12-06 | 2023-06-06 | Applied Materials, Inc. | System and method for controlling electrostatic clamping of multiple platens on a spinning disk |
CN118696394A (zh) * | 2021-12-30 | 2024-09-24 | 朗姆研究公司 | 具有针对快速交替工艺的高速匹配网络阻抗切换的衬底处理工具 |
KR20240137100A (ko) * | 2022-01-31 | 2024-09-19 | 램 리써치 코포레이션 | Esc에서 막 비대칭을 감소시키기 위한 라디오 주파수 그리드 설계를 위한 방법 및 장치 |
US20240186123A1 (en) * | 2022-12-02 | 2024-06-06 | Applied Materials, Inc. | Heated Pedestal With Impedance Matching Radio Frequency (RF) Rod |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07201496A (ja) * | 1993-12-29 | 1995-08-04 | Matsushita Electric Ind Co Ltd | プラズマ発生方法及びプラズマ発生装置 |
JPH09176860A (ja) * | 1995-12-25 | 1997-07-08 | Fujitsu Ltd | 基板載置台、プラズマ処理装置及び半導体装置の製造方法 |
JPH09213778A (ja) * | 1996-02-02 | 1997-08-15 | Fujitsu Ltd | 半導体ウェハ処理装置及び半導体ウェハ処理方法 |
JP2009123929A (ja) * | 2007-11-15 | 2009-06-04 | Tokyo Electron Ltd | プラズマ処理装置 |
JP2014082449A (ja) * | 2012-09-26 | 2014-05-08 | Toshiba Corp | プラズマ処理装置およびプラズマ処理方法 |
US20160372307A1 (en) * | 2015-06-17 | 2016-12-22 | Applied Materials, Inc. | Multiple electrode substrate support assembly and phase control system |
JP2017055100A (ja) * | 2015-07-13 | 2017-03-16 | ラム リサーチ コーポレーションLam Research Corporation | エッジに限局されたイオン軌道制御及びプラズマ動作を通じた、最端エッジにおけるシース及びウエハのプロフィール調整 |
JP2018117024A (ja) * | 2017-01-17 | 2018-07-26 | 東京エレクトロン株式会社 | プラズマ処理装置 |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI236055B (en) * | 2003-09-05 | 2005-07-11 | United Microelectronics Corp | Plasma apparatus and method capable of adaptive impedance matching |
US7683289B2 (en) * | 2005-12-16 | 2010-03-23 | Lam Research Corporation | Apparatus and method for controlling plasma density profile |
US20170004925A1 (en) * | 2012-02-03 | 2017-01-05 | Comet Ag | Power delivery systems and manufacturing equipment including a variable vacuum capacitor |
US9472410B2 (en) * | 2014-03-05 | 2016-10-18 | Applied Materials, Inc. | Pixelated capacitance controlled ESC |
US20170110385A1 (en) * | 2014-04-08 | 2017-04-20 | Panasonic Intellectual Property Management Co., Ltd. | Heat-conductive sheet and production method therefor |
JP6424024B2 (ja) | 2014-06-24 | 2018-11-14 | 株式会社日立ハイテクノロジーズ | プラズマ処理装置及びプラズマ処理方法 |
US10121641B2 (en) * | 2014-07-21 | 2018-11-06 | Lam Research Corporation | Large dynamic range RF voltage sensor and method for voltage mode RF bias application of plasma processing systems |
US10083818B2 (en) * | 2014-09-24 | 2018-09-25 | Applied Materials, Inc. | Auto frequency tuned remote plasma source |
US10875153B2 (en) * | 2014-10-17 | 2020-12-29 | Applied Materials, Inc. | Advanced polishing pad materials and formulations |
US11745302B2 (en) * | 2014-10-17 | 2023-09-05 | Applied Materials, Inc. | Methods and precursor formulations for forming advanced polishing pads by use of an additive manufacturing process |
US9954508B2 (en) | 2015-10-26 | 2018-04-24 | Lam Research Corporation | Multiple-output radiofrequency matching module and associated methods |
US10187032B2 (en) * | 2016-06-17 | 2019-01-22 | Lam Research Corporation | Combiner and distributor for adjusting impedances or power across multiple plasma processing stations |
US9852889B1 (en) | 2016-06-22 | 2017-12-26 | Lam Research Corporation | Systems and methods for controlling directionality of ions in an edge region by using an electrode within a coupling ring |
US10283330B2 (en) | 2016-07-25 | 2019-05-07 | Lam Research Corporation | Systems and methods for achieving a pre-determined factor associated with an edge region within a plasma chamber by synchronizing main and edge RF generators |
US20180323039A1 (en) * | 2017-05-05 | 2018-11-08 | Applied Materials, Inc. | Active far edge plasma tunability |
US11289355B2 (en) * | 2017-06-02 | 2022-03-29 | Lam Research Corporation | Electrostatic chuck for use in semiconductor processing |
KR102421625B1 (ko) * | 2017-06-27 | 2022-07-19 | 캐논 아네르바 가부시키가이샤 | 플라스마 처리 장치 |
US10515781B1 (en) * | 2018-06-13 | 2019-12-24 | Lam Research Corporation | Direct drive RF circuit for substrate processing systems |
US11183368B2 (en) * | 2018-08-02 | 2021-11-23 | Lam Research Corporation | RF tuning systems including tuning circuits having impedances for setting and adjusting parameters of electrodes in electrostatic chucks |
CN114730688A (zh) * | 2019-11-15 | 2022-07-08 | 朗姆研究公司 | 调谐电路中基于频率的阻抗调整 |
US11462388B2 (en) * | 2020-07-31 | 2022-10-04 | Applied Materials, Inc. | Plasma processing assembly using pulsed-voltage and radio-frequency power |
-
2018
- 2018-08-02 US US16/052,877 patent/US11183368B2/en active Active
-
2019
- 2019-06-21 KR KR1020190073864A patent/KR102088594B1/ko active Application Filing
- 2019-07-30 JP JP2021505710A patent/JP7476169B2/ja active Active
- 2019-07-30 WO PCT/US2019/044113 patent/WO2020028347A1/en active Application Filing
- 2019-07-30 CN CN201980063428.1A patent/CN112753089A/zh active Pending
-
2020
- 2020-03-05 KR KR1020200027728A patent/KR102249370B1/ko active IP Right Grant
-
2021
- 2021-04-30 KR KR1020210056493A patent/KR102377951B1/ko active IP Right Grant
- 2021-10-22 US US17/451,975 patent/US20220044909A1/en active Pending
-
2022
- 2022-03-18 KR KR1020220034122A patent/KR102515809B1/ko active IP Right Grant
-
2023
- 2023-03-27 KR KR1020230039502A patent/KR102592529B1/ko active IP Right Grant
-
2024
- 2024-03-08 JP JP2024035429A patent/JP2024056071A/ja active Pending
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07201496A (ja) * | 1993-12-29 | 1995-08-04 | Matsushita Electric Ind Co Ltd | プラズマ発生方法及びプラズマ発生装置 |
JPH09176860A (ja) * | 1995-12-25 | 1997-07-08 | Fujitsu Ltd | 基板載置台、プラズマ処理装置及び半導体装置の製造方法 |
JPH09213778A (ja) * | 1996-02-02 | 1997-08-15 | Fujitsu Ltd | 半導体ウェハ処理装置及び半導体ウェハ処理方法 |
JP2009123929A (ja) * | 2007-11-15 | 2009-06-04 | Tokyo Electron Ltd | プラズマ処理装置 |
JP2014082449A (ja) * | 2012-09-26 | 2014-05-08 | Toshiba Corp | プラズマ処理装置およびプラズマ処理方法 |
US20160372307A1 (en) * | 2015-06-17 | 2016-12-22 | Applied Materials, Inc. | Multiple electrode substrate support assembly and phase control system |
JP2017055100A (ja) * | 2015-07-13 | 2017-03-16 | ラム リサーチ コーポレーションLam Research Corporation | エッジに限局されたイオン軌道制御及びプラズマ動作を通じた、最端エッジにおけるシース及びウエハのプロフィール調整 |
JP2018117024A (ja) * | 2017-01-17 | 2018-07-26 | 東京エレクトロン株式会社 | プラズマ処理装置 |
Also Published As
Publication number | Publication date |
---|---|
KR102088594B1 (ko) | 2020-05-18 |
US20220044909A1 (en) | 2022-02-10 |
CN112753089A (zh) | 2021-05-04 |
KR20220038046A (ko) | 2022-03-25 |
WO2020028347A1 (en) | 2020-02-06 |
US11183368B2 (en) | 2021-11-23 |
KR20200027940A (ko) | 2020-03-13 |
KR20200015372A (ko) | 2020-02-12 |
KR102377951B1 (ko) | 2022-03-22 |
JP2024056071A (ja) | 2024-04-19 |
JP7476169B2 (ja) | 2024-04-30 |
TW202027123A (zh) | 2020-07-16 |
KR102249370B1 (ko) | 2021-05-07 |
US20200043703A1 (en) | 2020-02-06 |
KR102592529B1 (ko) | 2023-10-20 |
KR102515809B1 (ko) | 2023-03-29 |
KR20230043817A (ko) | 2023-03-31 |
KR20210050509A (ko) | 2021-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP7476169B2 (ja) | 静電チャック内の電極のパラメータを設定および調節するためのインピーダンスを有するチューニング回路を備えたrfチューニングシステム | |
JP7321938B2 (ja) | 周波数調整を用いたデュアルレベルパルス化のためのrf整合回路網内の補助回路 | |
JP7454600B2 (ja) | 移動可能エッジリングおよびガス注入調節によるウエハ上cd均一性の制御 | |
TWI752051B (zh) | 用以防止電性發弧與點火並改善製程均勻性之具有特徵部的靜電夾頭 | |
US20220375719A1 (en) | Frequency based impedance adjustment in tuning circuits | |
TWI816856B (zh) | 基板處理系統與用於操作基板處理系統的方法 | |
TWI850242B (zh) | 基板處理系統及其操作方法 | |
TW202136573A (zh) | 具有整合式rf濾波器的基板支撐件 | |
US20230369091A1 (en) | High temperature pedestal with extended electrostatic chuck electrode | |
US20240355588A1 (en) | Substrate processing system including rf matching circuit for multi-frequency, multi-level, multi-state pulsing | |
TW202318921A (zh) | 用於多頻率、多位準、多狀態脈波之包含rf匹配電路的基板處理系統 | |
TW202044320A (zh) | 包含下游電漿用雙離子過濾器的基板處理系統 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210422 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220706 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230613 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20230831 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231108 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20231121 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240308 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20240318 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240326 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240417 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7476169 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |