JP2021129237A - 増幅回路及び電圧補正回路 - Google Patents
増幅回路及び電圧補正回路 Download PDFInfo
- Publication number
- JP2021129237A JP2021129237A JP2020023352A JP2020023352A JP2021129237A JP 2021129237 A JP2021129237 A JP 2021129237A JP 2020023352 A JP2020023352 A JP 2020023352A JP 2020023352 A JP2020023352 A JP 2020023352A JP 2021129237 A JP2021129237 A JP 2021129237A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- amplifier circuit
- bias voltage
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015572 biosynthetic process Effects 0.000 claims description 27
- 238000003786 synthesis reaction Methods 0.000 claims description 27
- 230000003321 amplification Effects 0.000 claims description 4
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 4
- 239000003990 capacitor Substances 0.000 description 22
- 238000010586 diagram Methods 0.000 description 10
- 230000010355 oscillation Effects 0.000 description 5
- 239000000284 extract Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 2
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/22—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral
- H03K5/24—Circuits having more than one input and one output for comparing pulses or pulse trains with each other according to input signal characteristics, e.g. slope, integral the characteristic being amplitude
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/02—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
- H03F1/0205—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
- H03F1/0261—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A
- H03F1/0272—Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the polarisation voltage or current, e.g. gliding Class A by using a signal derived from the output signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3211—Modifications of amplifiers to reduce non-linear distortion in differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/56—Modifications of input or output impedances, not otherwise provided for
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
- H03F3/245—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/26—Push-pull amplifiers; Phase-splitters therefor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/68—Combinations of amplifiers, e.g. multi-channel amplifiers for stereophonics
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/72—Gated amplifiers, i.e. amplifiers which are rendered operative or inoperative by means of a control signal
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/09—A balun, i.e. balanced to or from unbalanced converter, being present at the output of an amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/387—A circuit being added at the output of an amplifier to adapt the output impedance of the amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/541—Transformer coupled at the output of an amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Amplifiers (AREA)
Abstract
Description
2:発振回路、
3:増幅回路、
30:合成回路、32:制御回路、34:電圧生成回路、36:第1バイアス電圧印加回路、38:第2バイアス電圧印加回路、
Amp1:第1増幅回路、Amp2:第2増幅回路、Ba:バラン、C1、C2、C3、C4:キャパシタ、Cmp:比較回路、r、R1、R2:抵抗、
4:整合回路、
5:アンテナ
Claims (7)
- 第1信号を増幅する、第1増幅回路と、
前記第1信号と差動信号を形成する第2信号、を増幅する、第2増幅回路と、
前記第1信号に印加する第1バイアス電圧及び前記第2信号に印加する第2バイアス電圧の少なくとも一方を生成する、電圧生成回路と、
前記第1増幅回路の出力の直流成分と前記第2増幅回路の出力の直流成分との差が小さくなるように前記電圧生成回路を制御する、制御回路と、
を備える増幅回路。 - 増幅された前記第1信号と増幅された前記第2信号とを合成する、合成回路と、
前記合成回路の中点の電圧と、基準電圧とを比較する、比較回路と、
をさらに備え、
前記制御回路は、前記比較回路の出力に基づいて、前記第1バイアス電圧及び前記第2バイアス電圧の少なくとも一方の制御をする、
請求項1に記載の増幅回路。 - 前記制御回路はさらに、前記第1増幅回路及び前記第2増幅回路を駆動する制御を行い、
前記第1増幅回路を駆動し、前記第2増幅回路を停止した状態において、前記第1バイアス電圧を決定し、
前記第1増幅回路を停止し、前記第2増幅回路を駆動した状態において、前記第2バイアス電圧を決定する、
請求項2に記載の増幅回路。 - 前記比較回路は、前記合成回路の中点における電圧の直流成分と、前記基準電圧とを比較し、
前記制御回路は、前記比較回路の出力に基づいて、
前記第1増幅回路を駆動し、前記第2増幅回路を停止した状態において、前記第1増幅回路により増幅された前記第1増幅回路の出力信号の電圧の直流成分と、前記基準電圧との差が前記第1バイアス電圧の制御をしない場合よりも小さくなるように、前記第1バイアス電圧を制御し、
前記第1増幅回路を停止し、前記第2増幅回路を駆動した状態において、前記第2増幅回路により増幅された前記第2増幅回路の出力信号の電圧の直流成分と、前記基準電圧との差が前記第2バイアス電圧の制御をしない場合よりも小さくなるように、前記第2バイアス電圧を制御する、
請求項3に記載の増幅回路。 - 第1信号に第1バイアス電圧を印加する、第1バイアス電圧印加回路と、
前記第1バイアス電圧印加回路に接続され、前記第1バイアス電圧が印加された前記第1信号を増幅する、第1増幅回路と、
前記第1信号と差動信号を形成する第2信号に第2バイアス電圧を印加する、第2バイアス電圧印加回路と、
前記第2バイアス電圧印加回路に接続され、前記第2バイアス電圧が印加された前記第2信号を増幅する、第2増幅回路と、
前記第1バイアス電圧印加回路及び前記第2バイアス電圧印加回路に接続され、前記第1信号に印加する前記第1バイアス電圧及び前記第2信号に印加する前記第2バイアス電圧を生成する、電圧生成回路と、
前記第1増幅回路の出力と前記第2増幅回路の出力との間に接続され、差動信号を合成する、合成回路と、
前記合成回路の中点に接続され、基準電圧と前記合成回路の中点における電圧とを比較する、比較回路と、
前記比較回路と前記電圧生成回路とに接続され、前記比較回路の出力結果に基づいて、前記電圧生成回路が出力する前記第1バイアス電圧及び前記第2バイアス電圧を制御する、制御回路と、
を備える増幅回路。 - 前記制御回路はさらに、前記第1増幅回路と前記第2増幅回路とに接続され、前記第1増幅回路及び前記第2増幅回路の駆動制御をし、
前記第1増幅回路を駆動し、前記第2増幅回路を停止した状態において、前記第1バイアス電圧を決定し、
前記第1増幅回路を停止し、前記第2増幅回路を駆動した状態において、前記第2バイアス電圧を決定する、
請求項5に記載の増幅回路。 - 第1信号を増幅する、第1増幅回路と、前記第1信号と差動信号を形成する第2信号を増幅する、第2増幅回路と、前記第1増幅回路の出力及び前記第2増幅回路の出力の間に接続される合成回路と、を備える増幅回路において前記第1信号及び前記第2信号の電圧を補正する回路であって、
前記合成回路の中点と接続され、前記合成回路の中点の電圧と、基準電圧を比較する、比較回路と、
前記比較回路に接続され、前記第1信号に印加する第1バイアス電圧及び前記第2信号に印加する第2バイアス電圧を制御する、制御回路と、
前記制御回路に接続され、前記第1バイアス電圧及び前記第2バイアス電圧を生成する、電圧生成回路と、
を備える、電圧補正回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020023352A JP7249296B2 (ja) | 2020-02-14 | 2020-02-14 | 増幅回路及び電圧補正回路 |
CN202010876606.7A CN113271072B (zh) | 2020-02-14 | 2020-08-27 | 放大电路以及电压校正电路 |
US17/012,631 US11817828B2 (en) | 2020-02-14 | 2020-09-04 | Amplifier circuitry and voltage correction circuitry |
US18/215,139 US20230353102A1 (en) | 2020-02-14 | 2023-06-27 | Amplifier circuitry and voltage correction circuitry |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020023352A JP7249296B2 (ja) | 2020-02-14 | 2020-02-14 | 増幅回路及び電圧補正回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021129237A true JP2021129237A (ja) | 2021-09-02 |
JP7249296B2 JP7249296B2 (ja) | 2023-03-30 |
Family
ID=77227755
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020023352A Active JP7249296B2 (ja) | 2020-02-14 | 2020-02-14 | 増幅回路及び電圧補正回路 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11817828B2 (ja) |
JP (1) | JP7249296B2 (ja) |
CN (1) | CN113271072B (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09247224A (ja) * | 1996-03-13 | 1997-09-19 | Matsushita Electric Ind Co Ltd | 直交変調信号発生回路 |
JP2015144427A (ja) * | 2013-12-25 | 2015-08-06 | パナソニック株式会社 | Dcオフセットキャンセル回路 |
JP2018067830A (ja) * | 2016-10-20 | 2018-04-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US20190173439A1 (en) * | 2017-12-05 | 2019-06-06 | Qualcomm Incorporated | Power amplifier circuit |
JP2019129329A (ja) * | 2018-01-22 | 2019-08-01 | 株式会社東芝 | 電力増幅器 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1014563B1 (en) * | 1998-12-14 | 2006-03-01 | Alcatel | Amplifier arrangement with voltage gain and reduced power consumption |
JP4532847B2 (ja) * | 2003-05-16 | 2010-08-25 | 株式会社リコー | 差動増幅器 |
JP2005143089A (ja) | 2003-10-15 | 2005-06-02 | Sharp Corp | バランス型増幅回路および高周波通信装置 |
JP4710849B2 (ja) * | 2007-02-27 | 2011-06-29 | ソニー株式会社 | 増幅回路、受信機および受信機用ic |
US7560969B2 (en) * | 2007-09-10 | 2009-07-14 | Himax Technologies Limited | Receiver of high speed digital interface |
JP4803189B2 (ja) * | 2008-01-31 | 2011-10-26 | アイコム株式会社 | 差動増幅器 |
JP5168495B2 (ja) | 2008-12-12 | 2013-03-21 | ルネサスエレクトロニクス株式会社 | 電力増幅回路 |
JP2011066599A (ja) | 2009-09-16 | 2011-03-31 | Renesas Electronics Corp | 電力増幅装置 |
DE102010012269B4 (de) * | 2010-03-22 | 2012-10-04 | Austriamicrosystems Ag | Differenzverstärker und Verfahren zum Betreiben eines Differenzverstärkers |
JP2012253685A (ja) * | 2011-06-06 | 2012-12-20 | Sharp Corp | 可変利得増幅回路およびそれを用いた受信回路 |
US8570099B2 (en) * | 2011-06-15 | 2013-10-29 | Synopsys, Inc. | Single-ended-to-differential filter using common mode feedback |
US9287835B2 (en) * | 2012-09-07 | 2016-03-15 | Broadcom Corporation | Low-quiescent current headset driver |
JP2019041277A (ja) * | 2017-08-25 | 2019-03-14 | 株式会社村田製作所 | 電力増幅回路 |
US10965254B2 (en) * | 2018-06-04 | 2021-03-30 | Stmicroelectronics S.R.L. | Low noise amplifier circuit for a thermal varying resistance |
-
2020
- 2020-02-14 JP JP2020023352A patent/JP7249296B2/ja active Active
- 2020-08-27 CN CN202010876606.7A patent/CN113271072B/zh active Active
- 2020-09-04 US US17/012,631 patent/US11817828B2/en active Active
-
2023
- 2023-06-27 US US18/215,139 patent/US20230353102A1/en active Pending
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH09247224A (ja) * | 1996-03-13 | 1997-09-19 | Matsushita Electric Ind Co Ltd | 直交変調信号発生回路 |
JP2015144427A (ja) * | 2013-12-25 | 2015-08-06 | パナソニック株式会社 | Dcオフセットキャンセル回路 |
JP2018067830A (ja) * | 2016-10-20 | 2018-04-26 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US20190173439A1 (en) * | 2017-12-05 | 2019-06-06 | Qualcomm Incorporated | Power amplifier circuit |
JP2019129329A (ja) * | 2018-01-22 | 2019-08-01 | 株式会社東芝 | 電力増幅器 |
Also Published As
Publication number | Publication date |
---|---|
CN113271072A (zh) | 2021-08-17 |
US11817828B2 (en) | 2023-11-14 |
US20230353102A1 (en) | 2023-11-02 |
JP7249296B2 (ja) | 2023-03-30 |
CN113271072B (zh) | 2024-06-11 |
US20210257975A1 (en) | 2021-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE42612E1 (en) | Switched-mode power amplifier using lumped element impedance inverter for parallel combining | |
US7834686B2 (en) | Power amplifier | |
US8724736B2 (en) | Passive transmitter architecture with switchable outputs for wireless applications | |
JP5711354B2 (ja) | クラス特性可変増幅器 | |
US7463106B2 (en) | Push-push voltage controlled oscillator for obtaining differential signals | |
US8456155B2 (en) | Radio-frequency power amplifier | |
US10601382B2 (en) | Power amplifier circuit | |
JP2004519126A (ja) | 高調波が減少し効率が改善されたcmos電力増幅器 | |
JP2002141751A (ja) | 集積回路実装用出力段付きミキサ回路 | |
JP2012090134A (ja) | 高周波信号処理装置 | |
US7636547B2 (en) | Reactance adjuster, transceiver and transmitter using the reactance adjuster, signal processing circuit suitable for use in the reactance adjuster, the transceiver, and the transmitter, reactance adjusting method, transmitting method, and receiving method | |
US7187231B2 (en) | Apparatus, methods and articles of manufacture for multiband signal processing | |
JP7249296B2 (ja) | 増幅回路及び電圧補正回路 | |
JP2005341447A (ja) | 高周波電力増幅器 | |
US20220278651A1 (en) | Barely doherty dual envelope tracking (bd2e) circuit | |
US20170047898A1 (en) | Distortion compensation circuit | |
WO2017196903A1 (en) | Rf class ab cascode amplifier with linearization and steering diodes | |
KR100489416B1 (ko) | 트랜스포머를 이용한 4 위상 전압 제어 발진기 | |
US20230134242A1 (en) | Differential amplifying apparatus | |
JP5541135B2 (ja) | 増幅回路 | |
TWI683533B (zh) | 放大電路 | |
US11190154B2 (en) | Power amplifier circuit | |
US10291270B2 (en) | Wideband low distortion power amplifier | |
KR100518453B1 (ko) | 단일 공진부를 포함하는 듀얼 밴드 전압 제어 발진기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20211202 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221019 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20221025 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20221220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230317 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7249296 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |