JP2019140355A - 半導体装置及び半導体装置の設計方法 - Google Patents
半導体装置及び半導体装置の設計方法 Download PDFInfo
- Publication number
- JP2019140355A JP2019140355A JP2018025195A JP2018025195A JP2019140355A JP 2019140355 A JP2019140355 A JP 2019140355A JP 2018025195 A JP2018025195 A JP 2018025195A JP 2018025195 A JP2018025195 A JP 2018025195A JP 2019140355 A JP2019140355 A JP 2019140355A
- Authority
- JP
- Japan
- Prior art keywords
- output
- buffer
- input
- flip
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
Description
12、54 インバータ
15、55 フリップフロップ
100 半導体チップ
110 論理処理回路部
120 半導体装置
SIN 入力信号
SOUT 出力信号
Claims (5)
- フリップフロップと、
入力が入力信号線に接続された第1のバッファ及び第2のバッファと、
入力が前記第1のバッファの出力に接続され、出力が前記フリップフロップのデータ入力又はクロック入力の一方に接続されたインバータと、
入力が前記第2のバッファの出力に接続され、出力が前記フリップフロップのデータ入力又はクロック入力の他方に接続された第3のバッファとを有し、
前記インバータに係る入力の配線と出力の配線とが並行に配置されていることを特徴とする半導体装置。 - 前記インバータによる信号の遅延時間が、前記第3のバッファによる信号の遅延時間よりも大きいことを特徴とする請求項1記載の半導体装置。
- 前記インバータの出力が前記フリップフロップのデータ入力に接続され、前記第3のバッファの出力が前記フリップフロップのクロック入力に接続されていることを特徴とする請求項1又は2記載の半導体装置。
- 前記インバータの出力が前記フリップフロップのクロック入力に接続され、前記第3のバッファの出力が前記フリップフロップのデータ入力に接続されていることを特徴とする請求項1又は2記載の半導体装置。
- フリップフロップと、入力が入力信号線に接続される第1のバッファ及び第2のバッファと、入力が前記第1のバッファの出力に接続され、出力が前記フリップフロップのデータ入力又はクロック入力の一方に接続されるインバータと、入力が前記第2のバッファの出力に接続され、出力が前記フリップフロップのデータ入力又はクロック入力の他方に接続される第3のバッファとを有する半導体装置の設計方法であって、
回路情報に基づいて、前記フリップフロップ、前記第1のバッファ、前記第2のバッファ、前記第3のバッファ、及び前記インバータを接続する配線を含むレイアウト設計を行う工程と、
前記レイアウト設計により得られた情報に対して、配線を追加あるいは修正して前記インバータに係る入力の配線と出力の配線とを並行に配置する工程とを有することを特徴とする半導体装置の設計方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018025195A JP7046324B2 (ja) | 2018-02-15 | 2018-02-15 | 半導体装置及び半導体装置の設計方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018025195A JP7046324B2 (ja) | 2018-02-15 | 2018-02-15 | 半導体装置及び半導体装置の設計方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2019140355A true JP2019140355A (ja) | 2019-08-22 |
JP7046324B2 JP7046324B2 (ja) | 2022-04-04 |
Family
ID=67694448
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018025195A Active JP7046324B2 (ja) | 2018-02-15 | 2018-02-15 | 半導体装置及び半導体装置の設計方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7046324B2 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000082745A (ja) * | 1998-09-04 | 2000-03-21 | Seiko Epson Corp | 半導体装置 |
JP2006156805A (ja) * | 2004-11-30 | 2006-06-15 | Matsushita Electric Ind Co Ltd | 遅延調整セルおよび遅延調整方法 |
CN105391542A (zh) * | 2015-10-22 | 2016-03-09 | 天津大学 | 用于集成电路检测电磁故障注入攻击探测方法及探测器 |
WO2017026350A1 (ja) * | 2015-08-10 | 2017-02-16 | 国立研究開発法人産業技術総合研究所 | セキュリティ機能を有する回路を含む半導体デバイス |
-
2018
- 2018-02-15 JP JP2018025195A patent/JP7046324B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000082745A (ja) * | 1998-09-04 | 2000-03-21 | Seiko Epson Corp | 半導体装置 |
JP2006156805A (ja) * | 2004-11-30 | 2006-06-15 | Matsushita Electric Ind Co Ltd | 遅延調整セルおよび遅延調整方法 |
WO2017026350A1 (ja) * | 2015-08-10 | 2017-02-16 | 国立研究開発法人産業技術総合研究所 | セキュリティ機能を有する回路を含む半導体デバイス |
CN105391542A (zh) * | 2015-10-22 | 2016-03-09 | 天津大学 | 用于集成电路检测电磁故障注入攻击探测方法及探测器 |
Also Published As
Publication number | Publication date |
---|---|
JP7046324B2 (ja) | 2022-04-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7466582B2 (en) | Voltage controlled static random access memory | |
TWI610538B (zh) | 掃描正反器、其操作方法及包含該掃描正反器之裝置 | |
US7870528B2 (en) | Method and system for unfolding/replicating logic paths to facilitate modeling of metastable value propagation | |
JP2006309643A (ja) | 遅延計算装置 | |
US20110260764A1 (en) | Semiconductor integrated circuit, method for designing semiconductor integrated circuit, and computer readable recording medium | |
US20150363531A1 (en) | Optimization of integrated circuit physical design | |
US10586006B2 (en) | Build synthesized soft arrays | |
JP5012890B2 (ja) | 半導体集積回路の設計方法 | |
KR20160005464A (ko) | 스캔 체인 회로 및 이를 포함하는 집적 회로 | |
KR102231716B1 (ko) | 스캔라인 드라이버 및 이를 포함하는 디스플레이 장치 | |
CN111147068B (zh) | 全加器集成电路、四输入复用器集成电路及其使用方法 | |
JP7046324B2 (ja) | 半導体装置及び半導体装置の設計方法 | |
US20190384868A1 (en) | Method and apparatus for adaptive voltage scaling to eliminate delay variation of whole design | |
US10503864B1 (en) | Using unused wires on very-large-scale integration chips for power supply decoupling | |
US11017138B2 (en) | Timing analysis for parallel multi-state driver circuits | |
US8904322B2 (en) | Structure for stacked CMOS circuits | |
JP7057591B2 (ja) | 半導体装置の設計方法及び半導体装置 | |
JP7109755B2 (ja) | 半導体装置 | |
US20240194683A1 (en) | Semiconductor integrated circuit, layout design system, layout designing method, and non-transitory computer-readable storage medium storing program | |
Hiremath et al. | Alu design using low power GDI standard cells | |
JP2011077426A (ja) | 半導体装置の製造方法及び半導体装置 | |
JP2011164988A (ja) | 設計装置 | |
US11302365B2 (en) | Area efficient and high-performance wordline segmented architecture | |
JP2007233454A (ja) | ノイズライブラリの作成方法、ノイズライブラリの作成プログラム、およびノイズライブラリの作成装置 | |
Pandey et al. | Technology scaling impact on VLSI interconnect and low swing signaling technique |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180327 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210210 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211208 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220214 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220301 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220308 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7046324 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |