JP2018530779A - Goa回路及びその駆動方法、液晶ディスプレイ - Google Patents

Goa回路及びその駆動方法、液晶ディスプレイ Download PDF

Info

Publication number
JP2018530779A
JP2018530779A JP2018514283A JP2018514283A JP2018530779A JP 2018530779 A JP2018530779 A JP 2018530779A JP 2018514283 A JP2018514283 A JP 2018514283A JP 2018514283 A JP2018514283 A JP 2018514283A JP 2018530779 A JP2018530779 A JP 2018530779A
Authority
JP
Japan
Prior art keywords
thin film
film transistor
stage
nth stage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018514283A
Other languages
English (en)
Other versions
JP6555842B2 (ja
Inventor
軍城 肖
軍城 肖
栄磊 戴
栄磊 戴
尚操 曹
尚操 曹
尭 顔
尭 顔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2018530779A publication Critical patent/JP2018530779A/ja
Application granted granted Critical
Publication of JP6555842B2 publication Critical patent/JP6555842B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0218Addressing of scan or signal lines with collection of electrodes in groups for n-dimensional addressing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/026Arrangements or methods related to booting a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Shift Register Type Memory (AREA)

Abstract

本発明は、GOA回路及びその駆動方法、液晶ディスプレイを開示する。該GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは、第Nステージのカスケード伝送回路、第NステージのQ点制御回路、第NステージのP点制御回路、第Nステージの出力回路及び第1スイッチ回路を含む。前記第1スイッチ回路は、前記第Nステージの走査線に接続され、前記液晶ディスプレイが表示される前に、前記第Nステージの走査線にオン信号を導入することによって、前記第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させるために使用される。以上の手段により、本発明は、ディスプレイが黒画面からウェイクアップするとき、各画素のゲート端子をオンにすることができ、各ステージの画素にローレベル信号を導入し、ディスプレイが黒画面からウェイクアップする際の漏電を防止すると同時に回路の安定性を向上させる。

Description

本発明は、表示技術の分野に関し、特に、GOA回路及びその駆動方法、液晶ディスプレイに関する。
アレイ基板行走査駆動(GOA、Gate Driver On Array又はGate On Array)回路は、既存の薄膜トランジスタ表示装置(TFT−LCD)アレイ(Array)製造プロセスを用いて、ゲート線(Gate)行走査駆動信号回路をアレイ基板上に作成して、ゲート線に対する順次走査の駆動方式を実現する技術である。それは、従来のフレキシブル回路基板(COF)及びガラス回路基板(COG)プロセスと比較して、製造コストを節約するだけでなく、ゲート方向結合(Bonding)のプロセスも省略し、生産性を向上させるのに非常に有益であり、表示装置の集積度を向上させている。
実際の使用に際しては、表示装置は通常タッチパネル(Touch Panel)機能を備えて使用する必要があるため、GOA回路は、タッチパネルの機能、例えば、タッチパネルの走査に合うように、信号を中止する必要がある。通常、GOA回路は、信号を中止した後、表示装置を黒画面からウェイクアップさせる必要がある。この場合、GOA回路は、データ線に黒電圧を印加して画素容量内に残留した電気レベルを除去して、表示装置の表示効果を良好にするために、すべてのゲート線を一定期間オン状態にする必要がある。この期間は、すべてのゲート線がオンする(All Gate On)段階と称される。しかしながら、従来技術のGOA回路は、All Gate Onを実現するとき機能障害のリスクがあり、それによりAll Gate On機能を安定的に実現することができない。
本発明が主に解決する技術的問題は、ディスプレイが黒画面からウェイクアップするとき、各画素のゲート端子をオンして、各ステージの画素にローレベル信号を導入し、ディスプレイが黒画面からウェイクアップする際の漏電を防止すると同時に回路の安定性を向上させることができるGOA回路及びその駆動方法、液晶ディスプレイを提供することである。
上記技術的問題を解決するために、本発明が採用する1つの技術方案は、液晶ディスプレイに使用されるGOA回路を提供している。該GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは、第Nステージのカスケード伝送回路、第NステージのQ点制御回路、第NステージのP点制御回路、第Nステージの出力回路及び第1スイッチ回路を含む。第Nステージのカスケード伝送回路は、第NステージのQ点制御回路に接続され、第NステージのQ点制御回路は、Q点を介して第Nステージの出力回路に接続され、第Nステージのカスケード伝送回路は、第NステージのP点制御回路に接続され、第NステージのP点制御回路は、P点を介して第Nステージの出力回路に接続され、第Nステージの出力回路は、第Nステージの走査線にさらに接続される。第1スイッチ回路は、第Nステージの走査線に接続され、液晶ディスプレイが表示される前に、第Nステージの走査線にオン信号を導入することによって、第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させるために使用される。
また、第1スイッチ回路は、第1薄膜トランジスタを含み、そのソースが第Nステージの走査線に接続され、液晶ディスプレイが表示される前に、第1薄膜トランジスタのゲートにハイレベルの第1オン信号が与えられて、第1薄膜トランジスタのソース及びドレインを導通するようにし、且つ第Nステージの走査線にハイレベル信号が導入されて、第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させている。
また、GOAユニットは、第2スイッチ回路をさらに含む。第2スイッチ回路は、第2薄膜トランジスタを含み、そのドレインが第Nステージの走査線に接続され、第Nステージの走査線にハイレベル信号が導入された後、第2薄膜トランジスタのゲートにハイレベルの第2オン信号を与えて、第2薄膜トランジスタのソース及びドレインを導通するようにし、且つ第Nステージの走査線にローレベル信号を導入して、第Nステージの走査線に接続された画素中の薄膜トランジスタをオフさせている。
また、第Nステージのカスケード伝送回路は、第3薄膜トランジスタ、第4薄膜トランジスタ、第5薄膜トランジスタ及び第6薄膜トランジスタを含む。順方向走査期間において、第3薄膜トランジスタを介して第N−2ステージの走査信号が与えられるとともに、第4薄膜トランジスタを介して第N+1ステージのクロック信号が与えられるように、第3薄膜トランジスタ及び第4薄膜トランジスタのゲートに順方向走査制御信号が与えられる。逆方向走査期間において、第5薄膜トランジスタを介して第N+2ステージの走査信号が与えられるとともに、第6薄膜トランジスタを介して第N−1ステージのクロック信号が与えられるように、第5薄膜トランジスタ及び第6薄膜トランジスタのゲートに逆方向走査制御信号が与えられる。
また、第NステージのQ点制御回路は、第7薄膜トランジスタT7、第8薄膜トランジスタ、及び第9薄膜トランジスタを含む。第7薄膜トランジスタT7は、そのゲートに第N−2ステージのクロック信号が与えられ、そのドレインには、順方向走査期間に第N−2ステージの走査信号が与えられるか、又は逆方向走査期間に第N+2ステージの走査信号が与えられ、そのソースがQ点に接続される。第8薄膜トランジスタは、そのゲートに第N−2ステージの走査信号が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。第9薄膜トランジスタは、そのゲートが第8薄膜トランジスタのドレインに接続され、そのドレインが第7薄膜トランジスタのソースに接続され、そのソースにローレベル信号が与えられる。
また、第NステージのP点制御回路は、第10薄膜トランジスタ及び第11薄膜トランジスタを含む。第10薄膜トランジスタは、そのゲートに順方向走査期間に第N+1ステージのクロック信号が与えられるか、又は逆方向走査期間に第N−2ステージのクロック信号が与えられ、そのドレインにハイレベル信号が与えられ、そのソースがP点に接続される。第11薄膜トランジスタは、そのゲートがQ点に接続され、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
また、第NステージのP点制御回路は、第12薄膜トランジスタをさらに含む。第12薄膜トランジスタは、そのゲートに第1オン信号が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
また、第Nステージの出力回路は、第13薄膜トランジスタ及び第14薄膜トランジスタを含む。第13薄膜トランジスタは、そのゲートがQ点に接続され、そのドレインに第Nステージのクロック信号が与えられ、そのソースが第Nステージの走査線に接続される。第14薄膜トランジスタは、そのゲートがP点に接続され、そのドレインが第Nステージの走査線に接続され、そのソースにローレベル信号が与えられる。
上記技術的問題を解決するために、本発明が採用する別の技術方案は、GOA回路に使用されるGOA回路の駆動方法を提供している。GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは第1スイッチ回路を含み、第1スイッチ回路は第Nステージの走査線に接続される。該方法は、各ステージのGOAユニットの第1スイッチ回路をオンし、各ステージの走査線にオン信号を導入して、各ステージの走査線に接続された画素中の薄膜トランジスタを導通させるステップと、各ステージのGOAユニットのスイッチ回路をオフし、第1ステージのGOAユニット又は最終ステージのGOAユニットから走査を開始するステップとを含む。
上記技術的問題を解決するために、本発明が採用する他の技術方案は、液晶ディスプレイを提供している。該液晶ディスプレイはGOA回路を含む。該GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは、第Nステージのカスケード伝送回路、第NステージのQ点制御回路、第NステージのP点制御回路、第Nステージの出力回路及び第1スイッチ回路を含む。第Nステージのカスケード伝送回路は、第NステージのQ点制御回路に接続され、第NステージのQ点制御回路は、Q点を介して第Nステージの出力回路に接続され、第Nステージのカスケード伝送回路は、第NステージのP点制御回路に接続され、第NステージのP点制御回路は、P点を介して第Nステージの出力回路に接続され、第Nステージの出力回路は、第Nステージの走査線にさらに接続される。第1スイッチ回路は、第Nステージの走査線に接続され、液晶ディスプレイが表示される前に、第Nステージの走査線にオン信号を導入することによって、第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させるために使用される。
また、第1スイッチ回路は、第1薄膜トランジスタを含み、そのソースが第Nステージの走査線に接続され、液晶ディスプレイが表示される前に、第1薄膜トランジスタのゲートにハイレベルの第1オン信号が与えられて、第1薄膜トランジスタのソース及びドレインを導通するようにし、且つ第Nステージの走査線にハイレベル信号が導入されて、第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させている。
また、GOAユニットは、第2スイッチ回路をさらに含む。第2スイッチ回路は、第2薄膜トランジスタを含み、そのドレインが第Nステージの走査線に接続され、第Nステージの走査線にハイレベル信号が導入された後、第2薄膜トランジスタのゲートにハイレベルの第2オン信号を与えて、第2薄膜トランジスタのソース及びドレインを導通するようにし、且つ第Nステージの走査線にローレベル信号を導入して、第Nステージの走査線に接続された画素中の薄膜トランジスタをオフさせている。
また、第Nステージのカスケード伝送回路は、第3薄膜トランジスタ、第4薄膜トランジスタ、第5薄膜トランジスタ及び第6薄膜トランジスタを含む。順方向走査期間において、第3薄膜トランジスタを介して第N−2ステージの走査信号が与えられるとともに、第4薄膜トランジスタを介して第N+1ステージのクロック信号が与えられるように、第3薄膜トランジスタ及び第4薄膜トランジスタのゲートに順方向走査制御信号が与えられる。逆方向走査期間において、第5薄膜トランジスタを介して第N+2ステージの走査信号が与えられるとともに、第6薄膜トランジスタを介して第N−1ステージのクロック信号が与えられるように、第5薄膜トランジスタ及び第6薄膜トランジスタのゲートに逆方向走査制御信号が与えられる。
また、第NステージのQ点制御回路は、第7薄膜トランジスタ、第8薄膜トランジスタ、及び第9薄膜トランジスタを含む。第7薄膜トランジスタは、そのゲートに第N−2ステージのクロック信号が与えられ、そのドレインには、順方向走査期間に第N−2ステージの走査信号が与えられるか、又は逆方向走査期間に第N+2ステージの走査信号が与えられ、そのソースがQ点に接続される。第8薄膜トランジスタは、そのゲートに第N−2ステージの走査信号が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。第9薄膜トランジスタは、そのゲートが第8薄膜トランジスタのドレインに接続され、そのドレインが第7薄膜トランジスタのソースに接続され、そのソースにローレベル信号が与えられる。
また、第NステージのP点制御回路は、第10薄膜トランジスタ及び第11薄膜トランジスタを含む。第10薄膜トランジスタは、そのゲートに順方向走査期間に第N+1ステージのクロック信号が与えられるか、又は逆方向走査期間に第N−2ステージのクロック信号が与えられ、そのドレインにハイレベル信号が与えられ、そのソースがP点に接続される。第11薄膜トランジスタは、そのゲートがQ点に接続され、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
また、第NステージのP点制御回路は、第12薄膜トランジスタをさらに含む。第12薄膜トランジスタは、そのゲートに第1オン信号が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
また、第Nステージの出力回路は、第13薄膜トランジスタ及び第14薄膜トランジスタを含む。第13薄膜トランジスタは、そのゲートがQ点に接続され、そのドレインに第Nステージのクロック信号が与えられ、そのソースが第Nステージの走査線に接続される。第14薄膜トランジスタは、そのゲートがP点に接続され、そのドレインが第Nステージの走査線に接続され、そのソースにローレベル信号が与えられる。
本発明の有利な効果は以下のとおりである。従来技術とは異なり、本発明は、GOA回路の各ステージのGOAユニットの第Nステージの走査線に、第1スイッチ回路及び第2スイッチ回路を追加するものである。該第1スイッチ回路は、表示パネルが表示される前に、各ステージのGOAユニットの第Nステージの走査線にハイレベル信号を導入するために使用される。該第2スイッチ回路は、第Nステージの走査線にオン信号を導入して各画素のTFTをオンし、且つ各画素にローレベル信号を導入した後、画素容量内の残留電荷を除去して、All Gate On機能を実現するために使用される。これは、ディスプレイが黒画面からウェイクアップする際の漏電を防止するのに有利であり、同時に、回路の安定性を向上させている。
本発明のGOA回路の第1実施形態の回路構造模式図である。 本発明のGOA回路の第1実施形態におけるGOAユニットの回路模式図である。 本発明のGOA回路の第2実施形態の回路構造模式図である。 本発明のGOA回路の第2実施形態の回路図である。 本発明のGOA回路の第2実施形態の回路タイミング図である。 本発明のGOA回路の駆動方法の一実施形態のフローチャートである。 本発明の液晶ディスプレイの一実施形態の構造模式図である。
図1を参照すると、本発明のGOA回路の第1実施形態の回路構造模式図である。該GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニット100は、表示領域の第Nステージの走査線G(N)を駆動するための第Nステージの走査駆動回路101を含む。第NステージのGOAユニットは第1スイッチ回路102をさらに含む。第1スイッチ回路102は第Nステージの走査線G(N)に接続され、液晶ディスプレイが表示される前に、第1オン信号Gas1に応じて導通し、第Nステージの走査線G(N)にオン信号を導入して、第Nステージの走査線G(N)に接続された画素中の薄膜トランジスタを導通させるために使用される。
他の実施形態では、第NステージのGOAユニット100は第2スイッチ回路103をさらに含む。第2スイッチ回路103は、第Nステージの走査線G(N)に接続され、第1スイッチ回路102が第Nステージの走査線G(N)にオフ信号を導入して、第Nステージの走査線G(N)に接続された画素中の薄膜トランジスタをオフするために使用される。
第NステージのGOAユニット100は第1スイッチ回路102及び第2スイッチ回路103を含み、即ち、各ステージのGOAユニットはいずれも第1スイッチ回路102及び第2スイッチ回路103を含むことが理解できる。
また、図1は、連続する3つのGOAユニットのみを示している。それは単に一例であり、本実施形態のGOAユニットの数を限定しない。具体的な使用において、表示パネルにおけるGOA回路の各ステージのGOAユニットのゲート端子(即ち、第Nステージの走査線G(N))はいずれも該第1スイッチ回路102及び第2スイッチ回路103に接続され、表示パネルが黒画面からウェイクアップする際に、ゲート端子にオン信号を順に導入して各画素のゲート端子をオンするために使用される。
図2を参照すると、具体的な実施形態では、第1スイッチ回路は、第1薄膜トランジスタT1を含み、そのソースが第Nステージの走査線G(N)に接続される。液晶ディスプレイが表示される前、第1薄膜トランジスタT1のゲートにハイレベルの第1オン信号Gas1が与えられて、第1薄膜トランジスタT1のソース及びドレインを導通させ、且つ第Nステージの走査線G(N)にハイレベル信号が導入される。第2スイッチ回路は、第2薄膜トランジスタT2を含み、そのドレインが第Nステージの走査線G(N)に接続される。第Nステージの走査線G(N)にハイレベル信号が導入された後、第2薄膜トランジスタT2のゲートにハイレベルの第2オン信号Gas2が与えられて、第2薄膜トランジスタT2のソース及びドレインを導通させ、且つ第Nステージの走査線G(N)にローレベル信号が導入される。この実施形態では、各画素中のTFTもいずれもN型である。
理解できるように、本実施形態では、第1薄膜トランジスタT1はN型であり、All Gate On段階において、第1オン信号Gas1がハイレベルである場合、第1トランジスタT1は導通して、そのドレインの第1オン信号Gas1をソースに伝送し、さらに、第Nステージの走査線G(N)もハイレベルになり、該ステージの水平走査線がオンされ、且つローレベル信号が導入される。All Gate On段階後に、第1オン信号Gas1はローレベルとなり、第1トランジスタT1はオフされるが、第2オン信号Gas2はハイレベルであり、第2トランジスタT2は導通して、第Nステージの走査線G(N)にローレベル信号を導入する。この段階は、リセット段階と称されてもよい。
All Gate On段階とリセット段階において、各ステージのGOAユニットはいずれも同じ動作を実行し、第1オン信号Gas1及び第2オン信号Gas2は、各ステージのGOAユニットに共通であり得ることは注目に値する。
他の実施形態では、第1トランジスタT1及び第2トランジスタT2がP型である場合、第1トランジスタT1及び第2トランジスタT2がP型であるゲートに接続された第1オン信号Gas1及び第2オン信号Gas2は、交換することができる。同じ理由で、以下の各実施形態又は各回路における薄膜トランジスタのP型又はN型を置き換えることができ、当業者であれば、本発明の回路に基づいて薄膜トランジスタの型番のみを変更する他の変形回路を得ることができるので、以下では再度詳述しない。
従来技術とは異なり、本実施方式では、GOA回路の各ステージのGOAユニットの第Nステージの走査線G(N)に、第1スイッチ回路及び第2スイッチ回路が追加される。該第1スイッチ回路は、表示パネルが表示される前に、各ステージのGOAユニットの第Nステージの走査線G(N)にオン信号を導入して各画素のTFTをオンし、且つ各画素にローレベル信号を導入するために使用される。該第2スイッチ回路は、第Nステージの走査線G(N)にローレベル信号を導入した後、画素容量内の残留電荷を除去して、All Gate On機能を実現するために使用される。これは、ディスプレイが黒画面からウェイクアップする際の漏電を防止するのに有利であり、同時に、回路の安定性を向上させる。
図3を参照すると、本発明のGOA回路の第2実施形態の回路構造模式図である。第Nステージの走査駆動回路は、第Nステージのカスケード伝送回路301、第NステージのQ点制御回路302、第NステージのP点制御回路303及び第Nステージの出力回路304を含む。
第Nステージのカスケード伝送回路301は、第NステージのQ点制御回路302に接続される。第NステージのQ点制御回路302は、Q点を介して第Nステージの出力回路304に接続され、走査期間においてQ点のレベルをプルアップして、第Nステージの出力回路304に走査信号を出力させるために使用される。
第Nステージのカスケード伝送回路301は、第NステージのP点制御回路303に接続される。第NステージのP点制御回路303は、P点を介して第Nステージの出力回路304に接続され、非走査期間においてP点のレベルをプルアップして、第Nステージの出力回路304にローレベルの信号を出力させるために使用される。
図4を参照すると、本発明のGOA回路の第2実施形態の回路図である。具体的な回路において、第Nステージのカスケード伝送回路301は、第3薄膜トランジスタT3、第4薄膜トランジスタT4、第5薄膜トランジスタT5及び第6薄膜トランジスタT6を含む。順方向走査期間において、第3薄膜トランジスタT3を介して第N−2ステージの走査信号G(N−2)を与えるとともに、第4薄膜トランジスタT4を介して第N+1ステージのクロック信号CK(N+1)を与えるために、第3薄膜トランジスタT3及び第4薄膜トランジスタT4のゲートに順方向走査制御信号U2Dを与える。逆方向走査期間において、第5薄膜トランジスタT5を介して第N+2ステージの走査信号G(N+2)を与えるとともに、第6薄膜トランジスタT6を介して第N−1ステージのクロック信号CK(N−1)を与えるために、第5薄膜トランジスタT5及び第6薄膜トランジスタT6のゲートに逆方向走査制御信号D2Uを与えている。
第NステージのQ点制御回路302は、第7薄膜トランジスタT7、第8薄膜トランジスタT8、及び第9薄膜トランジスタT9を含む。第7薄膜トランジスタT7は、そのゲートに第N−2ステージのクロック信号CK(N−2)が与えられ、そのドレインには、順方向走査期間に第N−2ステージの走査信号G(N−2)が与えるか、又は逆方向走査期間に第N+2ステージの走査信号G(N+2)が与えられ、そのソースがQ点に接続される。第8薄膜トランジスタT8は、そのゲートに第N−2ステージの走査信号G(N−2)が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。第9薄膜トランジスタT9は、そのゲートが第8薄膜トランジスタT8のドレインに接続され、そのドレインが第7薄膜トランジスタT7のソースに接続され、そのソースにローレベル信号が与えられる。
第NステージのP点制御回路303は、第10薄膜トランジスタT10及び第11薄膜トランジスタT11を含む。第10薄膜トランジスタT10は、そのゲートに順方向走査期間に第N+1ステージのクロック信号CK(N+1)が与えられるか、又は逆方向走査期間に第N−2ステージのクロック信号CK(N−1)が与えられ、そのドレインにハイレベル信号が与えられ、そのソースがP点に接続される。第11薄膜トランジスタT11は、そのゲートがQ点に接続され、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
第NステージのP点制御回路303は、第12薄膜トランジスタT12をさらに含んでもよい。第12薄膜トランジスタT12は、そのゲートに第1オン信号Gas1が与えられ、そのドレインがP点に接続され、そのソースにローレベル信号が与えられる。
第Nステージの出力回路304は、第13薄膜トランジスタT13及び第14薄膜トランジスタT14を含む。第13薄膜トランジスタT13は、そのゲートがQ点に接続され、そのドレインに第Nステージのクロック信号CK(N)が与えられ、そのソースが第Nステージの走査線G(N)に接続される。第14薄膜トランジスタT14は、そのゲートがP点に接続され、そのドレインが第Nステージの走査線G(N)に接続され、そのソースにローレベル信号が与えられる。
図4では、Hはハイレベル信号を表し、Lはローレベル信号を表す。
具体的には、順方向走査期間において、U2Dはハイレベルであり、D2Uはローレベルである。それにより、第3薄膜トランジスタT3及び第4薄膜トランジスタT4は導通し、第5薄膜トランジスタT5及び第6薄膜トランジスタT6はオフされて、第NステージのQ点302及び第NステージのP点制御回路303に第N−2ステージの走査線G(N−2)及び第N+1ステージのクロック信号CK(N+1)を導入する。他の実施形態では、例えば、逆方向走査期間において、U2Dはローレベルであり、D2Uはハイレベルである。それにより、第3薄膜トランジスタT3及び第4薄膜トランジスタT4はオフされ、第5薄膜トランジスタT5及び第6薄膜トランジスタT6は導通して、第NステージのQ点302及び第NステージのP点制御回路303に第N+2ステージの走査線G(N+2)及び第N−1ステージのクロック信号CK(N−1)を導入する。
同時に、図5を参照すると、本発明のGOA回路の第2実施形態の回路タイミング図である。以下では、順方向走査を例として、本回路の実施形態について具体的に説明する。第1動作区間、即ち、all gate on動作期間において、all gate on動作期間の開始段階で、Gas1信号はハイレベルである。第1薄膜トランジスタT1が導通すると、第Nステージの走査線G(N)にハイレベル信号が入力され、それにより、各画素中のTFTがオンされる。この段階で、画素の信号線にタッチ信号が導入されて、いつでも黒画面から表示画面をウェイクアップするようにする。ウェイクアップ後に、画素の信号線にローレベル(即ち、黒電圧)が導入され、画素点で放電することによって、画素点の残留電荷が除去される。具体的には、all gate on動作期間において、Gas1信号が第Nステージの走査線G(N)に直接導入されるため、第Nステージの走査駆動回路の動作に関わらず、第Nステージの走査線G(N)はハイレベル信号を出力する。
第2動作区間、即ち、リセット区間において、Gas1信号はローレベルであり、第1薄膜トランジスタT1はオフされ、Gas2信号はハイレベルである。第2薄膜トランジスタT2が導通すると、第Nステージの走査線G(N)にローレベル信号が入力されて、各画素中のTFTがオフされ、第Nステージの走査線G(N)の出力信号のリセットが実現される。具体的には、リセット区間において、ローレベル信号Lは第Nステージの走査線G(N)に直接導入されるため、第Nステージの走査駆動回路の動作に関わらず、第Nステージの走査線G(N)はローレベル信号を出力する。
第3動作区間、即ち、通常の表示区間において、Gas1信号及びGas2信号はいずれもローレベルであり、第1薄膜トランジスタT1及び第2薄膜トランジスタT2はいずれもオフされ、第Nステージの走査線G(N)が出力される信号は第Nステージのカスケード伝送回路301、第NステージのQ点制御回路302、第NステージのP点制御回路303及び第Nステージの出力回路304により決定される。
具体的には、第N−2ステージのクロック信号CK(N−2)がハイレベルであり、第N+1ステージのクロック信号CK(N+1)がローレベルであり、G(N−2)がハイレベルである場合、第8薄膜トランジスタT8は導通し、P点はローレベルとなり、それにより第14薄膜トランジスタT14はオフされる。このとき、第7薄膜トランジスタT7は導通し、Q点はハイレベルとなり、第13薄膜トランジスタT13は導通し、第Nステージのクロック信号CK(N)、即ち、ローレベル信号は第Nステージの走査線G(N)に導入される。
第N−2ステージのクロック信号CK(N−2)がローレベルであり、第N+1ステージのクロック信号CK(N+1)がローレベルであり、G(N−2)がローレベルである場合、第7薄膜トランジスタT7及び第8薄膜トランジスタT8はいずれもオフされ、Q点及びP点のレベルはそのまま維持され、即ち、Q点は依然としてハイレベルであり、P点は依然としてローレベルである。第Nステージのクロック信号CK(N)、即ち、ローレベル信号は第Nステージの走査線G(N)に導入される。
第N−2ステージのクロック信号CK(N−2)がローレベルであり、第N+1ステージのクロック信号CK(N+1)がローレベルであり、G(N−2)がローレベルである場合、第7薄膜トランジスタT7及び第8薄膜トランジスタT8はいずれもオフされ、Q点及びP点のレベルはそのまま維持され、即ち、Q点は依然としてハイレベルであり、P点は依然としてローレベルである。第Nステージのクロック信号CK(N)、即ち、ハイレベル信号は第Nステージの走査線G(N)に導入され、本ステージの出力が完了する。
従来技術とは異なり、本実施方式では、GOA回路の各ステージのGOAユニットの第Nステージの走査線G(N)に、第1スイッチ回路及び第2スイッチ回路が追加される。該第1スイッチ回路は、表示パネルが表示される前に、各ステージのGOAユニットの第Nステージの走査線G(N)にハイレベル信号を導入するために使用される。該第2スイッチ回路は、第Nステージの走査線G(N)にローレベル信号を導入した後、画素容量内の残留電荷を除去して、All Gate On機能を実現するために使用される。これは、ディスプレイが黒画面からウェイクアップする際の漏電を防止するのに有利であり、同時に、回路の安定性を向上させている。
図6を参照すると、本発明のGOA回路の駆動方法の一実施形態のフローチャートである。該方法は、上記各実施形態のGOA回路に使用され、ステップ601及びステップ602を含む。
ステップ601では、各ステージのGOAユニットの第1スイッチ回路をオンし、各ステージの走査線にオン信号を導入して、各ステージの走査線に接続された画素中の薄膜トランジスタを導通させる。
ステップ602では、各ステージのGOAユニットのスイッチ回路をオフし、第1ステージのGOAユニット又は最終ステージのGOAユニットから走査を開始する。
この実施形態は、上述した各GOA回路に基づく駆動方法であり、その実施形態は、上述した各実施形態を参照するものであり、ここでは再度詳述しない。
図7を参照すると、本発明の液晶ディスプレイの一実施形態の構造模式図である。この液晶ディスプレイは、表示パネル701及びバックライト702を含み、表示パネル701はGOA回路を含む。このGOA回路は、上述した各実施形態のGOA回路と同様なものであり、その具体的な実施形態は同様であり、ここでは再度詳述しない。
以上の説明は本発明に係る実施形態にすぎず、本発明の保護範囲を制限するものではない。本発明の明細書及び添付図面によって作成したすべての同等構造又は同等フローの変更を、直接又は間接的に他の関連する技術分野に実施することは、いずれも同じ理由により本発明の保護範囲内に含まれるべきである。

Claims (17)

  1. 液晶ディスプレイに用いられるGOA回路であって、前記GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは、第Nステージのカスケード伝送回路、第NステージのQ点制御回路、第NステージのP点制御回路、第Nステージの出力回路及び第1スイッチ回路を含み、
    前記第Nステージのカスケード伝送回路は、前記第NステージのQ点制御回路に接続され、前記第NステージのQ点制御回路は、Q点を介して前記第Nステージの出力回路に接続され、前記第Nステージのカスケード伝送回路は、前記第NステージのP点制御回路に接続され、前記第NステージのP点制御回路は、P点を介して前記第Nステージの出力回路に接続され、前記第Nステージの出力回路は、第Nステージの走査線にさらに接続され、
    前記第1スイッチ回路は、前記第Nステージの走査線に接続され、前記液晶ディスプレイが表示される前に、前記第Nステージの走査線にオン信号を導入することによって、前記第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させるために使用される、ことを特徴とする回路。
  2. 前記第1スイッチ回路は、第1薄膜トランジスタを含み、そのソースが前記第Nステージの走査線に接続され、前記液晶ディスプレイが表示される前に、前記第1薄膜トランジスタのゲートにハイレベルの第1オン信号が与えられて、前記第1薄膜トランジスタのソース及びドレインを導通するようにし、且つ前記第Nステージの走査線にハイレベル信号が導入されて、前記第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させる、ことを特徴とする請求項1に記載の回路。
  3. 前記GOAユニットは第2スイッチ回路をさらに含み、
    前記第2スイッチ回路は、第2薄膜トランジスタを含み、そのドレインが前記第Nステージの走査線に接続され、前記第Nステージの走査線にハイレベル信号が導入された後、前記第2薄膜トランジスタのゲートにハイレベルの第2オン信号を与えて、前記第2薄膜トランジスタのソース及びドレインを導通するようにし、且つ前記第Nステージの走査線にローレベル信号を導入して、前記第Nステージの走査線に接続された画素中の薄膜トランジスタをオフさせる、ことを特徴とする請求項1に記載の回路。
  4. 前記第Nステージのカスケード伝送回路は、第3薄膜トランジスタ、第4薄膜トランジスタ、第5薄膜トランジスタ及び第6薄膜トランジスタを含み、
    順方向走査期間において、前記第3薄膜トランジスタを介して第N−2ステージの走査信号を与えるとともに、前記第4薄膜トランジスタを介して第N+1ステージのクロック信号を与えるために、前記第3薄膜トランジスタ及び第4薄膜トランジスタのゲートに順方向走査制御信号を与え、
    逆方向走査期間において、前記第5薄膜トランジスタを介して第N+2ステージの走査信号を与えるとともに、前記第6薄膜トランジスタを介して第N−1ステージのクロック信号を与えるために、前記第5薄膜トランジスタ及び第6薄膜トランジスタのゲートに逆方向走査制御信号を与える、ことを特徴とする請求項1に記載の回路。
  5. 前記第NステージのQ点制御回路は、第7薄膜トランジスタ、第8薄膜トランジスタ、及び第9薄膜トランジスタを含み、
    前記第7薄膜トランジスタは、そのゲートに第N−2ステージのクロック信号が与えられ、そのドレインには、順方向走査期間に第N−2ステージの走査信号が与えられるか、又は逆方向走査期間に第N+2ステージの走査信号が与えられ、そのソースが前記Q点に接続され、
    前記第8薄膜トランジスタは、そのゲートに前記第N−2ステージの走査信号が与えられ、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられ、
    前記第9薄膜トランジスタは、そのゲートが前記第8薄膜トランジスタのドレインに接続され、そのドレインが前記第7薄膜トランジスタのソースに接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項1に記載の回路。
  6. 前記第NステージのP点制御回路は、第10薄膜トランジスタ及び第11薄膜トランジスタを含み、
    前記第10薄膜トランジスタは、そのゲートに順方向走査期間に第N+1ステージのクロック信号が与えられるか、又は逆方向走査期間に第N−2ステージのクロック信号が与えられ、そのドレインにハイレベル信号が与えられ、そのソースが前記P点に接続され、
    前記第11薄膜トランジスタは、そのゲートが前記Q点に接続され、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項1に記載の回路。
  7. 前記第NステージのP点制御回路は、第12薄膜トランジスタをさらに含み、
    前記第12薄膜トランジスタは、そのゲートに第1オン信号が与えられ、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項6に記載の回路。
  8. 前記第Nステージの出力回路は、第13薄膜トランジスタ及び第14薄膜トランジスタを含み、
    前記第13薄膜トランジスタは、そのゲートが前記Q点に接続され、そのドレインに第Nステージのクロック信号が与えられ、そのソースが前記第Nステージの走査線に接続され、
    前記第14薄膜トランジスタは、そのゲートが前記P点に接続され、そのドレインが前記第Nステージの走査線に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項1に記載の回路。
  9. GOA回路に使用されるGOA回路の駆動方法であって、前記GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは第1スイッチ回路を含み、前記第1スイッチ回路は前記第Nステージの走査線に接続され、
    各ステージのGOAユニットの第1スイッチ回路をオンし、各ステージの走査線にオン信号を導入して、前記各ステージの走査線に接続された画素中の薄膜トランジスタを導通させるステップと、
    各ステージのGOAユニットの前記スイッチ回路をオフし、第1ステージのGOAユニット又は最終ステージのGOAユニットから走査を開始するステップとを含む、ことを特徴とするGOA回路の駆動方法。
  10. 液晶ディスプレイであって、前記液晶ディスプレイはGOA回路を含み、前記GOA回路は、複数のカスケード接続されたGOAユニットを含み、Nが正の整数として設定され、第NステージのGOAユニットは、第Nステージのカスケード伝送回路、第NステージのQ点制御回路、第NステージのP点制御回路、第Nステージの出力回路及び第1スイッチ回路を含み、
    前記第Nステージのカスケード伝送回路は、前記第NステージのQ点制御回路に接続され、前記第NステージのQ点制御回路は、Q点を介して前記第Nステージの出力回路に接続され、前記第Nステージのカスケード伝送回路は、前記第NステージのP点制御回路に接続され、前記第NステージのP点制御回路は、P点を介して前記第Nステージの出力回路に接続され、前記第Nステージの出力回路は、第Nステージの走査線にさらに接続され、
    前記第1スイッチ回路は、前記第Nステージの走査線に接続され、前記液晶ディスプレイが表示される前に、前記第Nステージの走査線にオン信号を導入して、前記第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させるために使用される、ことを特徴とする液晶ディスプレイ。
  11. 前記第1スイッチ回路は、第1薄膜トランジスタを含み、そのソースが前記第Nステージの走査線に接続され、前記液晶ディスプレイが表示される前に、前記第1薄膜トランジスタのゲートにハイレベルの第1オン信号が与えられて、前記第1薄膜トランジスタのソース及びドレインを導通するようにし、且つ前記第Nステージの走査線にハイレベル信号が導入されて、前記第Nステージの走査線に接続された画素中の薄膜トランジスタを導通させる、ことを特徴とする請求項10に記載の液晶ディスプレイ。
  12. 前記GOAユニットは第2スイッチ回路をさらに含み、
    前記第2スイッチ回路は、第2薄膜トランジスタを含み、そのドレインが前記第Nステージの走査線に接続され、前記第Nステージの走査線にハイレベル信号が導入された後、前記第2薄膜トランジスタのゲートにハイレベルの第2オン信号を与えて、前記第2薄膜トランジスタのソース及びドレインを導通するようにし、且つ前記第Nステージの走査線にローレベル信号を導入して、前記第Nステージの走査線に接続された画素中の薄膜トランジスタをオフさせる、ことを特徴とする請求項10に記載の液晶ディスプレイ。
  13. 前記第Nステージのカスケード伝送回路は、第3薄膜トランジスタ、第4薄膜トランジスタ、第5薄膜トランジスタ及び第6薄膜トランジスタを含み、
    順方向走査期間において、前記第3薄膜トランジスタを介して第N−2ステージの走査信号を与えるとともに、前記第4薄膜トランジスタを介して第N+1ステージのクロック信号を与えるために、前記第3薄膜トランジスタ及び第4薄膜トランジスタのゲートに順方向走査制御信号を与え、
    逆方向走査期間において、前記第5薄膜トランジスタを介して第N+2ステージの走査信号を与えるとともに、前記第6薄膜トランジスタを介して第N−1ステージのクロック信号を与えるために、前記第5薄膜トランジスタ及び第6薄膜トランジスタのゲートに逆方向走査制御信号を与える、ことを特徴とする請求項10に記載の液晶ディスプレイ。
  14. 前記第NステージのQ点制御回路は、第7薄膜トランジスタ、第8薄膜トランジスタ、及び第9薄膜トランジスタを含み、
    前記第7薄膜トランジスタは、そのゲートに第N−2ステージのクロック信号が与えられ、そのドレインには順方向走査期間に第N−2ステージの走査信号が与えられるか、又は逆方向走査期間に第N+2ステージの走査信号が与えられ、そのソースが前記Q点に接続され、
    前記第8薄膜トランジスタは、そのゲートに前記第N−2ステージの走査信号が与えられ、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられ、
    前記第9薄膜トランジスタは、そのゲートが前記第8薄膜トランジスタのドレインに接続され、そのドレインが前記第7薄膜トランジスタのソースに接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項10に記載の液晶ディスプレイ。
  15. 前記第NステージのP点制御回路は、第10薄膜トランジスタ及び第11薄膜トランジスタを含み、
    前記第10薄膜トランジスタは、そのゲートに順方向走査期間に第N+1ステージのクロック信号が与えられるか、又は逆方向走査期間に第N−2ステージのクロック信号が与えられ、そのドレインにハイレベル信号が与えられ、そのソースが前記P点に接続され、
    前記第11薄膜トランジスタは、そのゲートが前記Q点に接続され、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項10に記載の液晶ディスプレイ。
  16. 前記第NステージのP点制御回路は、第12薄膜トランジスタをさらに含み、
    前記第12薄膜トランジスタは、そのゲートに第1オン信号が与えられ、そのドレインが前記P点に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項15に記載の液晶ディスプレイ。
  17. 前記第Nステージの出力回路は、第13薄膜トランジスタ及び第14薄膜トランジスタを含み、
    前記第13薄膜トランジスタは、そのゲートが前記Q点に接続され、そのドレインに第Nステージのクロック信号が与えられ、そのソースが前記第Nステージの走査線に接続され、
    前記第14薄膜トランジスタは、そのゲートが前記P点に接続され、そのドレインが前記第Nステージの走査線に接続され、そのソースにローレベル信号が与えられる、ことを特徴とする請求項10に記載の液晶ディスプレイ。
JP2018514283A 2015-09-23 2015-11-06 Goa回路及びその駆動方法、液晶ディスプレイ Active JP6555842B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510611786.5A CN105118464B (zh) 2015-09-23 2015-09-23 一种goa电路及其驱动方法、液晶显示器
CN201510611786.5 2015-09-23
PCT/CN2015/093975 WO2017049742A1 (zh) 2015-09-23 2015-11-06 一种goa电路及其驱动方法、液晶显示器

Publications (2)

Publication Number Publication Date
JP2018530779A true JP2018530779A (ja) 2018-10-18
JP6555842B2 JP6555842B2 (ja) 2019-08-07

Family

ID=54666427

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018514283A Active JP6555842B2 (ja) 2015-09-23 2015-11-06 Goa回路及びその駆動方法、液晶ディスプレイ

Country Status (7)

Country Link
US (1) US10121433B2 (ja)
JP (1) JP6555842B2 (ja)
KR (1) KR102043575B1 (ja)
CN (1) CN105118464B (ja)
DE (1) DE112015006930T5 (ja)
GB (1) GB2557820B (ja)
WO (1) WO2017049742A1 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105139796B (zh) * 2015-09-23 2018-03-09 深圳市华星光电技术有限公司 一种goa电路、显示装置和goa电路的驱动方法
CN105118465B (zh) 2015-09-23 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及其驱动方法、液晶显示器
CN105513550B (zh) * 2016-01-04 2019-02-01 武汉华星光电技术有限公司 Goa驱动电路
CN105448266B (zh) * 2016-01-07 2018-01-12 武汉华星光电技术有限公司 栅极驱动电路和使用栅极驱动电路的液晶显示器
CN106782389A (zh) * 2016-12-30 2017-05-31 武汉华星光电技术有限公司 一种阵列基板行驱动电路
US10431178B2 (en) * 2017-10-31 2019-10-01 Wuhan China Star Optoelectronics Technology Co., Ltd. GOA driving circuit
CN112289251B (zh) * 2020-11-02 2022-10-04 武汉华星光电技术有限公司 Goa电路及显示面板

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7486269B2 (en) * 2003-07-09 2009-02-03 Samsung Electronics Co., Ltd. Shift register, scan driving circuit and display apparatus having the same
KR101031705B1 (ko) * 2004-12-29 2011-04-29 엘지디스플레이 주식회사 액정표시장치의 구동부
KR101256921B1 (ko) * 2006-02-06 2013-04-25 삼성디스플레이 주식회사 게이트 구동유닛 및 이를 갖는 표시장치
CN103098140B (zh) * 2010-09-02 2016-05-25 夏普株式会社 移位寄存器及显示装置
JP5396543B2 (ja) * 2010-09-02 2014-01-22 シャープ株式会社 信号処理回路、ドライバ回路、表示装置
KR101806494B1 (ko) * 2010-12-31 2017-12-08 삼성디스플레이 주식회사 게이트 구동 회로 및 그것을 포함하는 표시 장치
KR101794267B1 (ko) * 2011-01-13 2017-11-08 삼성디스플레이 주식회사 게이트 구동 회로 및 그것을 포함하는 표시 장치
KR101848503B1 (ko) * 2011-08-10 2018-04-12 엘지디스플레이 주식회사 쉬프트 레지스터와 이를 이용한 표시장치
US20130063404A1 (en) * 2011-09-13 2013-03-14 Abbas Jamshidi Roudbari Driver Circuitry for Displays
CN202838908U (zh) * 2012-09-20 2013-03-27 北京京东方光电科技有限公司 栅极驱动电路、阵列基板和显示装置
US9343031B2 (en) * 2012-11-28 2016-05-17 Apple Inc. Electronic device with compact gate driver circuitry
KR20140111514A (ko) * 2013-03-11 2014-09-19 엘지디스플레이 주식회사 액정표시장치
TWI473059B (zh) * 2013-05-28 2015-02-11 Au Optronics Corp 移位暫存器電路
US9171516B2 (en) * 2013-07-03 2015-10-27 Shenzhen China Star Optoelectronics Technology Co., Ltd Gate driver on array circuit
KR102108880B1 (ko) * 2013-09-17 2020-05-12 삼성디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 표시 장치
CN104505013B (zh) * 2014-12-24 2017-06-27 深圳市华星光电技术有限公司 驱动电路
CN104575353B (zh) * 2014-12-30 2017-02-22 厦门天马微电子有限公司 一种驱动电路、阵列基板及显示装置
CN104537992B (zh) 2014-12-30 2017-01-18 深圳市华星光电技术有限公司 用于液晶显示装置的goa电路
US9678593B2 (en) 2014-12-31 2017-06-13 Shenzhen China Star Optoelectronics Technology Co. Gate on array circuit applied to liquid crystal display device
CN104485080B (zh) * 2014-12-31 2017-02-22 深圳市华星光电技术有限公司 用于液晶显示装置的goa电路
CN104637431B (zh) * 2015-02-05 2019-03-15 京东方科技集团股份有限公司 Goa电路及驱动方法、柔性显示设备及控制显示的方法
CN104715710B (zh) * 2015-04-10 2016-10-19 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、扫描驱动电路、显示装置
CN104766584B (zh) 2015-04-27 2017-03-01 深圳市华星光电技术有限公司 具有正反向扫描功能的goa电路
CN104966506B (zh) * 2015-08-06 2017-06-06 京东方科技集团股份有限公司 一种移位寄存器、显示面板的驱动方法及相关装置
CN105118465B (zh) * 2015-09-23 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及其驱动方法、液晶显示器

Also Published As

Publication number Publication date
US10121433B2 (en) 2018-11-06
KR102043575B1 (ko) 2019-11-11
GB2557820B (en) 2021-09-15
US20170256219A1 (en) 2017-09-07
DE112015006930T5 (de) 2018-05-30
GB201805515D0 (en) 2018-05-16
GB2557820A (en) 2018-06-27
CN105118464B (zh) 2018-01-26
CN105118464A (zh) 2015-12-02
KR20180084753A (ko) 2018-07-25
JP6555842B2 (ja) 2019-08-07
WO2017049742A1 (zh) 2017-03-30

Similar Documents

Publication Publication Date Title
JP6555842B2 (ja) Goa回路及びその駆動方法、液晶ディスプレイ
USRE49782E1 (en) Shift register and driving method thereof gate driving circuit and display apparatus
US9898989B2 (en) Gate driver on array (GOA) circuit and liquid crystal display apparatus having the GOA circuit
US10013942B2 (en) GOA circuit, driving method thereof and liduid crystal display device
CN108564930B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
US10121431B2 (en) Shift register, gate driving circuit, display screen and method for driving the display screen
US10262609B2 (en) Scanning driving circuit with pull-down maintain module and liquid crystal display apparatus with the scanning driving circuit
US10497454B2 (en) Shift register, operation method thereof, gate driving circuit and display device
US20200020291A1 (en) Shift Register Circuit, Method for Driving the Same, Gate Drive Circuit, and Display Panel
US9721674B2 (en) GOA unit and method for driving the same, GOA circuit and display device
US20180144811A1 (en) Shift register units, gate driving circuit and driving methods thereof, and display apparatus
WO2019134221A1 (zh) Goa电路
US20170018243A1 (en) A shift register, a gate driving circuit, a display panel and a display apparatus
EP2738758B1 (en) Gate driving apparatus and display device
JP2019532321A (ja) Goa回路
US9030397B2 (en) Gate driver, driving circuit, and LCD
US9030456B2 (en) Driving device and driving method for liquid crystal display
KR20130131332A (ko) 게이트 구동 회로 및 방법, 및 액정 디스플레이
GB2548047A (en) Shift register, level-transmission gate drive circuit, and display panel
US9799293B2 (en) Liquid crystal display device and gate driving circuit
EP3564941B1 (en) Goa circuit
US9805680B2 (en) Liquid crystal display device and gate driving circuit
CN108665837B (zh) 扫描驱动电路及其驱动方法和平板显示装置
CN107505792B (zh) 阵列基板、显示面板以及显示装置
TWI624826B (zh) 顯示面板

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190411

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190424

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190610

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190703

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190708

R150 Certificate of patent or registration of utility model

Ref document number: 6555842

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250