JP2018525886A - トランスミッタ - Google Patents

トランスミッタ Download PDF

Info

Publication number
JP2018525886A
JP2018525886A JP2017568020A JP2017568020A JP2018525886A JP 2018525886 A JP2018525886 A JP 2018525886A JP 2017568020 A JP2017568020 A JP 2017568020A JP 2017568020 A JP2017568020 A JP 2017568020A JP 2018525886 A JP2018525886 A JP 2018525886A
Authority
JP
Japan
Prior art keywords
signal
baseband signal
input
circuit
baseband
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017568020A
Other languages
English (en)
Other versions
JP6483867B2 (ja
Inventor
▲偉▼ 黄
▲偉▼ 黄
祥 ▲馮▼
祥 ▲馮▼
潜 殷
潜 殷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Huawei Technologies Co Ltd
Original Assignee
Huawei Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co Ltd filed Critical Huawei Technologies Co Ltd
Publication of JP2018525886A publication Critical patent/JP2018525886A/ja
Application granted granted Critical
Publication of JP6483867B2 publication Critical patent/JP6483867B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0475Circuits with means for limiting noise, interference or distortion
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0483Transmitters with multiple parallel paths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q5/00Arrangements for simultaneous operation of antennas on two or more different wavebands, e.g. dual-band or multi-band arrangements
    • H01Q5/30Arrangements for providing operation on different wavebands
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • H04B1/0053Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges with common antenna for more than one band
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/403Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency
    • H04B1/406Circuits using the same oscillator for generating both the transmitter frequency and the receiver local oscillator frequency with more than one transmission mode, e.g. analog and digital modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/62Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for providing a predistortion of the signal in the transmitter and corresponding correction in the receiver, e.g. for improving the signal/noise ratio
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B2001/0491Circuits with frequency synthesizers, frequency converters or modulators

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmitters (AREA)
  • Amplifiers (AREA)

Abstract

本発明の実施形態はトランスミッタを開示する。トランスミッタは、少なくとも2つのバンド入力端を含むデュアルバンド入力回路であって、入力されたベースバンド信号に対してDPD処理を実行し、ベースバンド信号を出力するように構成されるデュアルバンド入力回路と、入力ベースバンド信号にモジュロ処理を実行し、ベースバンド信号を出力するように構成されるモジュロ回路と、デュアルバンド入力回路によって入力されたベースバンド信号とモジュロ回路によって入力されたベースバンド信号モジュラス値とを受信し、分離を実行して分離後の多重分離信号を取得するように構成される信号分離回路と、多重分離信号を受信し、処理を実行し、処理後に得られる2つの信号を対応する動作周波数に変調し、2つの信号をデュアルバンド電力増幅器に出力するように構成される変調回路と、を備える。本願では、前述の回路アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器を導入する。単一入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、デュアルバンドトランミッタの全体的な伝送効率を明らかに向上させることができる。

Description

本発明は、2015年6月30日に中国特許庁に提出された「デュアルバンドデュアル入力電力増幅器トランスミッタ」と題された中国特許出願第201510373246.8号の優先権を主張し、その全体が参照により本明細書に組み込まれる。
本発明は、通信技術の分野に関し、より詳細にはトランスミッタに関する。
3G/4G通信技術の発達により、高次変調マルチキャリアトランスミッタが3G/4Gネットワークに広く適用されている。電力無線周波増幅器は、トランスミッタにおいて最も消費電力が大きくなるように設計されており、最も重要なコンポーネントのひとつであり、基地局の信頼性と熱消費を決定する。したがって、電力無線周波増幅器には多くの注意を払う必要がある。
現在、市場には多くのタイプのトランスミッタが存在する。単一入力マルチバンドトランスミッタの構造が図1に示されており、DPD(digital pre-distortion,デジタルプリディストーション)コンポーネント、DUC(digital up-conversion、デジタルアップコンバージョン)コンポーネント、加算器、DAC(digital-analog convertor、デジタルアナログコンバータ)、AQM(analog quadrate modulation、アナログ直角変調)コンポーネント及び単一入力デュアルバンドPA(power amplifier、電力増幅器)を備える。図2には多入力単一バンドトランスミッタの基本構造が示されており、PDPコンポーネント、信号分離回路、DAC、AQM及びデュアル入力単一バンドPAを備える。デュアル入力デュアルバンドPAは、独立して1つの帯域の信号を送信する場合、デュアル入力単一バンドPAとみなすことができる。
従来技術では、デュアル入力デュアルバンドPAの場合、1つの出力には複数の対応する入力信号の組合わせがある場合があるので、デュアル入力デュアルバンドPAは分離パスを選択するという問題がある。つまり、1つの出力に対して異なるパスが存在し、異なるパスはPAがパフォーマンスに及ぼす影響は異なる。デュアル入力デュアルバンドPAをデュアル入力単一バンドPA(1つのバンドの信号を独立して送信する場合の最適分離パス)として使用する場合、2つの帯域が異なるので、他の帯域の送信信号は、帯域内の電力増幅器の効率等に直接影響を与える。
このことから分かるように、デュアル入力デュアルバンドPAが同時に複数の帯域で信号を送信する場合、どのように電力増幅器を正常に動作させ、比較的高い効率を維持するかが、現在解決される必要がある問題である。
本願の実施形態の第1の態様では、トランスミッタは、デュアルバンド入力回路、モジュロ回路、信号分離回路、変調回路及びデュアルバンド電力増幅器を備え、
デュアルバンド入力回路は、第1のバンド入力端と、第2のバンド入力端と、第1のバンド入力端及び第2のバンド入力端に接続された2つのデジタルプリディストーション(DPD)コンポーネントとを含み、第1のバンド入力端によって入力された第1のベースバンド信号と第2のバンド入力端によって入力された第2のベースバンド信号とを出力するように構成され、第1のベースバンド信号及び第2のベースバンド信号は、出力される前にDPDコンポーネントによって処理され、
モジュロ回路は、入力された第1のベースバンド信号及び第2のベースバンド信号にモジュロ処理を実行し、対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を出力するように構成され、
信号分離回路は、ルックアップテーブルを記憶しているメモリと乗算器とを含み、DPDコンポーネントによって入力された第1のベースバンド信号及び第2のベースバンド信号、並びに、モジュロ回路からの第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値を受信し、ルックアップテーブル及び乗算器に基づいてそれぞれ信号分離処理を実行して多重分離信号を取得するように構成され、
変調回路は信号分離回路に接続され、信号分離回路によって出力された多重分離信号を受信し、多重分離信号に合成処理を実行して、2つの対応する処理信号を取得し、2つの対応する処理信号を対応する動作周波数に変調し、2つの処理信号をデュアルバンド電力増幅器に出力する。
本願の実施形態の第1の態様の第1の実施では、モジュロ回路は2つのモジュロユニットを含み、2つのモジュロユニットは、それぞれ第1のバンド入力端及び第2のバンド入力端に接続され、第1のバンド入力端によって入力された第1のベースバンド信号と第2のバンド入力端によって入力された第2のベースバンド信号とにそれぞれモジュロ処理を実行して、対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を取得するように構成され、又は、
それぞれDPDコンポーネントの出力端に接続され、DPDコンポーネントによって処理された第1のベースバンド信号及び第2のベースバンド信号にモジュロ処理を実行し、DPDコンポーネントによって処理された対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を取得するように構成される。
本願の実施形態の第1の態様の第2の実施では、信号分離回路において、メモリに記憶されたルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、メモリには2DLUTが4つ存在し、第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値は各2DLUTに入力され、乗算器の数は2DLUTの数と同じであり、各乗算器の入力は各2DLUTの出力であり、
信号分離回路は、2つのDPDコンポーネントによって入力された第1のベースバンド信号及び第2のベースバンド信号を受信し、2つのDPDコンポーネントの各々によって入力された第1のベースバンド信号及び第2のベースバンドについて、乗算器のうち1つを用いて第1のベースバンド信号を2DLUTのうち1つの出力で乗算し、乗算器のうち別の1つを用いて第2のベースバンド信号を2DLUTのうち別の1つの出力で乗算し、第1の信号、第2の信号、第3の信号及び第4の信号を取得し、第1の信号、第2の信号、第3の信号及び第4の信号を変調回路に出力するように構成され、
第1のベースバンド信号及び第2のベースバンド信号は、同じDPDコンポーネントの入力端に入力され、DPD処理が施された第1のベースバンド信号及び第2のベースバンド信号は、出力端で別々に出力される。
本願の実施形態の第1の態様の第3の実施では、トランスミッタは更に、モジュロ回路の後に設けられる加算器を備える。加算器は、モジュロ回路の2つのモジュロユニットの出力を入力として用いて、モジュロ回路によって実行されたモジュロ処理の後に得られた第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値との和を取得するように構成され、
信号分離回路において、メモリに記憶されたルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、メモリには1DLUTが4つ存在し、乗算器の数は1DLUTの数と同じであり、各乗算器の入力が1DLUTの出力であるとき、各1DLUTの入力は、加算器によって出力された第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値との和であり、
信号分離回路は、2つのDPDコンポーネントによって入力された第1のベースバンド信号及び第2のベースバンド信号を受信し、2つのDPDコンポーネントの各々からの第1のベースバンド信号及び第2のベースバンドについて、乗算器のうち1つを用いて第1のベースバンド信号を2DLUTのうち1つの出力で乗算し、乗算器のうち別の1つを用いて第2のベースバンド信号を2DLUTのうち別の1つの出力で乗算し、第1の信号、第2の信号、第3の信号及び第4の信号を取得し、第1の信号、第2の信号、第3の信号及び第4の信号を変調回路に出力するように構成される。第1のベースバンド信号及び第2のベースバンド信号は、同じDPDコンポーネントの入力端に入力され、DPD処理が施された第1のベースバンド信号及び第2のベースバンド信号は、出力端で別々に出力される。
本願の実施形態の第1の態様の第4の実施では、変調回路は、入力端がそれぞれ信号分離回路に接続された4つのデジタルアップコンバージョン(DUC)コンポーネントと、DUC(DUCコンポーネント)に交差接続された2つの加算器と、加算器に接続されたデジタルアナログ変換器(DAC)と、DACに接続されたアナログ直角変調(AQM)コンポーネントとを含み、
変調回路は、DUCのうちの2つを用いて、第1の信号及び第2の信号に対して1対1のアップコンバージョンを実行して、第1の信号及び第2の信号の周波数をfc_bandAに変更し、他の2つのDUCを用いて、第3の信号及び第4の信号に対して1対1のアップコンバージョンを実行して、第3の信号及び第4の信号の周波数をfc_bandBに変更し、DUCに交差接続された加算器を用いて、アップコンバージョン処理が施された第1の信号をアップコンバージョン処理が施された第3の信号に、アップコンバージョン処理が施された第2の信号をアップコンバージョン処理が施された第4の信号に、それぞれ加算して、第1の加算信号及び第2の加算信号を取得するように構成され、第1の加算信号及び第2の加算信号に対して、各加算器に接続されたDACを用いてデジタルアナログ変換が実行され、変調回路は、AQMにより、デジタルアナログ変換の施された第1の加算信号及び第2の加算信号をそれぞれ対応する無線周波動作周波数に変調し、第1の加算信号及び第2の加算信号をデュアル入力デュアルバンド電力増幅器に入力するように構成される。
本願の実施形態の第1の態様の第5の実施では、信号分離回路において、メモリに記憶されたルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、メモリには2DLUTが3つ存在し、第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値は各2DLUTに入力され、2DLUTのうち2つがそれぞれ1つの乗算器に接続され、各乗算器の入力は各2DLUTの出力であり、
信号分離回路は、乗算器に接続されていない2DLUTの出力を第5の信号として、第5の信号を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号及び第2のベースバンド信号を受信し、DPDコンポーネントの各々からの合成された各信号について、第1のベースバンド信号及び第2のベースバンド信号が合成された信号を、乗算器の1つに接続された2DLUTのうち1つの出力で乗算して、第6の信号及び第7の信号を取得し、第6の信号及び第7の信号を変調回路に出力するように構成される。
本願の実施形態の第1の態様の第6の実施では、信号分離回路において、メモリに記憶されたルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、メモリには2DLUTが1つ存在し、第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値は2DLUTに入力され、
信号分離回路は、2DLUTの出力を第5の信号として、第5の信号を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号及び第2のベースバンド信号を受信し、DPDコンポーネントの各々からの合成された各信号について、乗算器を用いて、受信された第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値を、第1のベースバンド信号及び第2のベースバンド信号が合成された信号で乗算して、第6の信号及び第7の信号を取得し、第6の信号及び第7の信号を変調回路に出力するように構成される。
本願の実施形態の第1の態様の第7の実施では、トランスミッタは更に、モジュロ回路の後に設けられる加算器を備える。加算器は、モジュロ回路の2つのモジュロユニットの出力を入力として用いて、モジュロ回路によって実行されたモジュロ処理の後に得られた第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値の和を取得するように構成され、
信号分離回路において、メモリに記憶されたルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、メモリには1DLUTが3つ存在し、加算器によって出力される第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値との和は各1DLUTに入力され、1DLUTのうち2つはそれぞれ1つの乗算器に接続され、各乗算器の入力は1DLUTの出力であり、
信号分離回路は、乗算器に接続されていない1DLUTの出力を第5の信号として、第5の信号を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号及び第2のベースバンド信号を受信し、DPDコンポーネントの各々からの合成された各信号について、第1のベースバンド信号及び第2のベースバンド信号が合成された信号を、乗算器に接続された1DLUTのうち1つの出力で乗算して、第6の信号及び第7の信号を取得し、第6の信号及び第7の信号を変調回路に出力するように構成される。
本願の実施形態の第1の態様の第8の実施では、トランスミッタは更に、モジュロ回路の後に設けられる加算器を備える。加算器は、モジュロ回路の2つのモジュロユニットの出力を入力として用いて、モジュロ回路によって実行されたモジュロ処理の後に得られたベースバンド信号モジュラス値の和を取得するように構成され、
信号分離回路において、メモリに記憶されたルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、メモリには1DLUTが1つ存在し、加算器によって出力される第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値との和は1DLUTに入力され、
信号分離回路は、1DLUTの出力を第5の信号として、第5の信号を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号及び第2のベースバンド信号を受信し、DPDコンポーネントの各々からの合成された各信号について、乗算器を用いて、受信された第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値を、第1のベースバンド信号及び第2のベースバンド信号が合成された信号で乗算して、第6の信号及び第7の信号を取得し、第6の信号及び第7の信号を変調回路に出力するように構成される。
本願の実施形態の第1の態様の第9の実施では、変調回路は、信号分離回路の乗算器に接続されていない、ルックアップテーブルを記憶するメモリの端に直接接続されたDACと、信号分離回路の2つの乗算器の出力端にそれぞれ接続された2つのDUCコンポーネントと、2つのDUCに接続された加算器と、加算器に接続された別のDACと、別のDACに接続されたAQMコンポーネントとを含む。ルックアップテーブルは1DLUT又は2DLUTを含み、
変調回路は、信号分離回路に直接接続されたDACによって出力されたエンベロープ信号をデュアルバンド電力増幅器に入力し、DUCコンポーネントを用いて第6の信号にアップコンバージョンを実行して第6の信号の周波数をfc_bandAに変更し、別のDUCコンポーネントを用いて第7の信号にアップコンバージョンを実行して第7の信号の周波数をfc_bandBに変更し、加算器を用いて、アップコンバージョン処理が施された第7の信号を、アップコンバージョン処理が施された第6の信号に加算して、第3の加算信号を取得し、加算器に接続されたDACを用いて第3の加算信号にデジタルアナログ変換を実行し、AQMコンポーネントを用いて、変換後に得られた第3の加算信号を対応する無線周波動作周波数に変調し、第3の加算信号をデュアルバンド電力増幅器に入力するように構成される。
上記の解決策に従って分かるように、本願の実施形態はトランスミッタを提供する。トランスミッタは、デュアルバンド入力回路と、モジュロ回路と、信号分離回路と、変調回路と、デュアルバンド電力増幅器とを備える。デュアルバンド入力回路は、少なくとも2つの帯域入力端と、2つの帯域入力端にそれぞれ接続されたDPD(DPDコンポーネント)とを有する。デュアルバンド入力回路は、信号分離回路に接続され、2つの帯域入力端から入力されるベースバンド信号を出力する。ベースバンド信号は、出力される前にDPDによって処理される。モジュロ回路は、入力されたベースバンド信号に対してモジュロ処理を実行し、対応するベースバンド信号モジュラス値を出力する。信号分離回路は、ルックアップテーブルを記憶するメモリと、乗算器とを有する。信号分離回路は、デュアルバンド入力回路によって入力された2つの帯域のベースバンド信号と、モジュロ回路によって入力されたベースバンド信号モジュラス値とを受信し、分離を実行して、分離後に多重分離信号を得る。変調回路は、信号分離回路に接続され、信号分離回路によって出力された多重分離信号を受信し、多重分離信号を処理して2つの処理信号を得て、2つの処理信号を対応する動作周波数に変調し、2つの処理信号をデュアルバンド電力増幅器に出力する。本願の実施形態に開示されるデュアルバンドデュアル入力電力増幅器トランスミッタは、前述の回路アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器を導入する。単一入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
本発明の実施形態又は従来技術における技術的解決策をより明確に説明するために、実施形態又は従来技術を説明するために必要な添付図面を簡単に説明する。当然ながら、添付図面は以下の説明において、本発明の一部の実施形態を示すに過ぎない。当業者であれば、創意工夫なしにこれらの添付図面から他の図面を更に導出することができる。
従来技術における単一入力マルチバンドトランスミッタの概略構造図である。 従来技術における多入力単一バンドトランスミッタの概略構造図である。 本発明の実施形態1に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。 本発明の実施形態2に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。 本発明の実施形態3に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。 本発明の実施形態4に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。 本願の実施形態5に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。 本明細書、特許請求の範囲及び添付図面において、「第1」、「第2」、「第3」、「第4」など(もしあれば)という用語は、同様の部分を区別するように意図されているが、必ずしも特定の順番又は順序を示すとは限らない。なお、このように使用されるデータは、適切な場合に交換可能であるので、本明細書に記載された本願の実施形態は、本明細書に示され又は説明された順序以外の順序で実施され得る。
本願の実施形態で使用される英語略語のフルネーム及び中国語の説明を以下に記載する。
DPDコンポーネント:digital pre-distortion、デジタルプリディストーションコンポーネント;
DUCコンポーネント:digital up-conversion、デジタルアップコンバージョンコンポーネント;
DAC:digital-analog convertor、デジタルアナログ変換器;
AQM:analog quadrate modulation、アナログ直角変調;
PA:power amplifier、電力増幅器。
以下、本発明の実施形態における技術的解決策を、本発明の実施形態における添付図面を参照しながら、明確且つ完全に説明する。当然ながら、記載された実施形態は、本発明の実施形態の一部に過ぎず全てではない。当業者が創意工夫なしに本発明の実施形態に基づいて得る他の実施形態は、全て本発明の保護範囲に包含されるものとする。
背景技術から分かるように、デュアル入力デュアルバンド電力増幅器は、分離パスを選択するという問題があり、従来技術では、デュアル入力デュアルバンド電力増幅器アーキテクチャのトランスミッタは存在しない。したがって、単一帯域から2帯域への移行のプロセスにおいて、デュアル入力デュアルバンド電力増幅器が同時に信号を送信するとき、デュアルバンドトランスミッタの全体的な伝送効率を保証することは困難である。したがって、本願の実施形態は、デュアルバンドデュアル入力電力増幅器トランスミッタを開示する。トランスミッタは、デュアルバンドデュアル入力電力増幅器トランスミッタの回路アーキテクチャを構築することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器を導入する。したがって、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。特定のアーキテクチャ及び実施プロセスは、以下の具体的な実施形態を用いて詳細に説明される。
実施形態1
図3に示されるように、図3は、本願の実施形態1に係るデュアルバンドデュアル入力電力増幅器トランスミッタのアーキテクチャ図である。デュアルバンドデュアル入力電力増幅器トランスミッタは、主に、デュアルバンド入力回路1と、モジュロ回路2と、信号分離回路3と、変調回路4と、デュアルバンド電力増幅器5とを備える。
デュアルバンド入力回路1は、第1の帯域入力端Aと、第2の帯域入力端Bと、第1の帯域入力端A及び第2の帯域入力端Bにそれぞれ接続されたDPDコンポーネント(図3ではDPDA、DPDBと表記)とを有する。
デュアルバンド入力回路1は、第1の帯域入力端Aによって入力される第1のベースバンド信号と、第2の帯域入力端Bによって入力される第2のベースバンド信号とを出力するように構成される。第1のベースバンド信号及び第2のベースバンド信号は、出力前にDPDコンポーネントによって処理される。
なお、同じDPDコンポーネントの入力端は第1のベースバンド信号及び第2のベースバンド信号を入力し、DPD処理が施された第1のベースバンド信号及び第2のベースバンド信号は、出力端で別々に出力される。
モジュロ回路2は、入力された第1のベースバンド信号及び第2のベースバンド信号にモジュロ処理を実行し、対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を出力するように構成される。
なお、モジュロ回路2は独立に存在してもよいし、デュアルバンド入力回路1に設けられてもよいし、信号分離回路3に設けられてもよい。
信号分離回路3は、ルックアップテーブルを記憶しているメモリ31と乗算器32とを含み、DPDコンポーネントによって入力された第1のベースバンド信号及び第2のベースバンド信号、並びに、モジュロ回路2からの第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値を受信し、ルックアップテーブル31及び乗算器32に基づいて信号分離処理を別々に実行して、分離後の多重分離信号を得るように構成される。
変調回路4は、信号分離回路3に接続され、信号分離回路3によって出力された多重分離信号を受信し、多重分離信号に合成処理を実行して、2つの対応する処理信号を取得し、2つの対応する処理信号を対応する動作周波数に変調し、2つの処理信号をデュアルバンド電力増幅器5に出力する。
本願の本実施形態では、前述の開示された回路アーキテクチャを採用することにより、多入力単一バンド電力増幅器がデュアルバンドシナリオに導入される。単一入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
実施形態2
本願の実施形態1で開示されたデュアルバンドデュアル入力電力増幅器トランスミッタによれば、図4に示されるように、図4は、本願の実施形態2に係るデュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。デュアルバンドデュアル入力電力増幅器トランスミッタは、デュアルバンド入力回路と、モジュロ回路と、信号分離回路3と、変調回路と、デュアルバンド電力増幅器5(図中PAで表される)とを備える。
デュアルバンド入力回路は、第1の帯域入力端Aと、第2の帯域入力端Bと、DPDAコンポーネントと、それぞれ第1の帯域入力端Aと第2の帯域入力端Bによって入力される第1のベースバンド信号Aと第2のベースバンド信号Bがそれぞれ入力されるDPDBコンポーネントとを有する。第1のベースバンド信号A1は、第1の帯域入力端Aから入力され、DPDAコンポーネントとDPDBコンポーネントに別々に入力される。第2のベースバンド信号B1は、第2の帯域入力端Bから入力され、DPDBコンポーネントとDPDAコンポーネントとに別々に入力される。
モジュロ回路は、2つのモジュロユニット(図4では21と22で示される)を含む。
モジュロユニット21は、第1の帯域入力端Aに接続され、第1の帯域入力端Aから入力された第1のベースバンド信号A1にモジュロ処理を実行して、対応する第1のベースバンド信号モジュラス値|A1|を得るように構成される。
モジュロユニット22は、第2の帯域入力端Bに接続され、第2の帯域入力端Bにから入力された第2のベースバンド信号B11にモジュロ処理を実行して、対応する第2のベースバンド信号モジュラス値|B1|を得るように構成される。
なお、モジュロユニット21及びモジュロユニット22の図4に開示された位置に加えて、モジュロユニット21及びモジュロユニット22はそれぞれDPDコンポーネントの出力端に接続されてよく、DPDコンポーネントによって処理された第1のベースバンド信号及び第2のベースバンド信号にモジュロ処理を実行し、DPDコンポーネントによって処理された対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を取得するように構成される。
信号分離回路3では、メモリに記憶されたルックアップテーブルは2次元ルックアップテーブル2DLUTであり、メモリにはそのような2DLUTが4つ存在する。各2DLUTの2つの入力端は、それぞれ第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|を入力する。乗算器32の数は2DLUTの数と同じであり、各乗算器32の入力は2DLUTの出力である。
信号分離回路3は、DPDA及びDPDBから入力された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、1つの乗算器32を用いて、DPDAによって入力された第1のベースバンド信号A1と第2のベースバンド信号B1をそれぞれ2DLUTの出力で乗算し、1つの乗算器32を用いて、DPDBによって入力された第1のベースバンド信号A1と第2のベースバンド信号B1をそれぞれ2DLUTの出力で乗算し、第1の信号D1、第2の信号D2、第3の信号D3及び第4の信号D4を取得し、第1の信号D1、第2の信号D2、第3の信号D3及び第4の信号D4を変調回路に出力する。
同じDPDコンポーネントの入力端は第1のベースバンド信号A1及び第2のベースバンド信号B1を入力し、DPD処理が施された第1のベースバンド信号A1と第2のベースバンド信号B1は出力端で別々に出力される。通常、4つの2DLUTの値は異なるが、2DLUTの値は特定の場合に同じになることがある。
以上の処理について詳細に説明する。第1のベースバンド信号A1はDPDAとDPDBに別々に入力され、モジュロ回路に入力され、モジュロ回路は第1のベースバンド信号モジュラス値|A1|を出力する。第2のベースバンド信号B1はDPDAとDPDBに別々に入力され、モジュロ回路2に入力され、モジュロ回路は第2のベースバンド信号モジュラス値|B1|を出力する。
DPDAによって入力された第1のベースバンド信号A1及び第2のベースバンド信号B1に対して、デジタルプリディストーション処理が施される。デジタルプリディストーション処理後に得られる第1のベースバンド信号A1と第2のベースバンド信号B1は、出力端で別々に出力される。同様の処理がDPDBに対して実行される。
4つの2DLUTについて、第1のベースバンド信号モジュラス値と第2のベースバンド信号モジュラス値が各2DLUTに入力される。各2DLUTは2つのモジュラス値を処理し、1つの信号の形で2つのモジュラス値を出力する。2つの2DLUTで出力された信号は、1つの乗算器32を用いて、DPDAによって出力された第1のベースバンド信号A1及び第2のベースバンド信号B1で乗算され、第1の信号D1及び第3の信号D3が出力される。他の2つの2DLUTから出力された信号は、別の乗算器32を用いて、DPDBによって出力された第1のベースバンド信号A1及び第2のベースバンド信号B1で乗算され、第2の信号D2及び第4の信号D4が出力される。信号分離回路3は、第1の信号D1、第2の信号D2、第3の信号D3及び第4の信号D4を変調回路に出力する。
変調回路は、入力端が信号分離回路3に個別に接続された4つのDUCコンポーネントと、DUCに交差接続された2つの加算器41と、加算器41に接続されたDAC42と、DACに接続されたAQMコンポーネント42とを含む。
変調回路は、DUCのうちの2つを用いて、第1の信号D1及び第2の信号D2に対して1対1のアップコンバージョンを実行して、第1の信号D1及び第2の信号D2の周波数をfc_bandAに変更し、他の2つのDUCを用いて、第3の信号D3及び第4の信号D4に対して1対1のアップコンバージョンを実行して、第3の信号D3及び第4の信号D4の周波数をfc_bandBに変更し、DUCに交差接続された加算器41を用いて、アップコンバージョン処理の施された第1の信号D1をアップコンバージョン処理の施された第3の信号D3に、アップコンバージョン処理の施された第2の信号D2をアップコンバージョン処理の施された第4の信号D4に、それぞれ加算して、第1の加算信号S1及び第2の加算信号S2を取得し(第1の加算信号S1及び第2の加算信号S2に対して、各加算器41に接続されたDACを用いてデジタルアナログ変換が実行される)、AQMにより、デジタルアナログ変換の施された第1の加算信号S1及び第2の加算信号S2をそれぞれ対応する無線周波動作周波数に変調し、第1の加算信号S1及び第2の加算信号S2をデュアル入力デュアルバンド電力増幅器5(PA)に入力するように構成される。
2つの帯域の2つの信号は、本願のこの実施形態に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタのアーキテクチャを使用することによって信号分離モジュールによって処理され、4つの信号を得る。第1の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンが実行され、周波数をfc_bandAに変更する。第2の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンが実行され、周波数をfc_bandBに変更する。次に、周波数が変更された4つの信号が交差加算されて、それぞれ2つの帯域の信号を含む2つの信号S1及びS2が得られる。そして、DACを用いて信号S1,S2に別々にデジタルアナログ変換が実行され、信号S1,S2はAQMにより無線周波動作周波数に変調されてから、デュアル入力デュアルバンド電力増幅器に入力される。
本願の本実施形態では、前述の開示された回路アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器が導入される。デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
実施形態3
本願の実施形態1及び実施形態2に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタに基づき、図5に示されるように、図5は、本発明の実施形態3に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。デュアルバンドデュアル入力電力増幅器トランスミッタは、デュアルバンド入力回路、モジュロ回路、加算器6、信号分離回路3、変調回路及びデュアルバンド電力増幅器5(PA)を備える。
本願の実施形態2に開示されているデュアルバンドデュアル入力電力増幅器との違いは、加算器6がモジュロ回路の後に設けられることである。加算器6は、モジュロ回路の2つのモジュロユニット21,22の出力を入力として用いて、モジュロ回路によって実行されるモジュロ処理の後に得られる第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和を得るように構成される。
信号分離回路3では、メモリに記憶されたルックアップテーブルは1次元ルックアップテーブル1DLUTであり、メモリにはそのような1DLUTが4つ存在する。乗算器32の数は、1DLUTの数と同じである。各乗算器32の入力が1DLUTの出力である場合、各1DLUTの入力は、加算器によって出力される、第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|の和である。
本願の実施形態3では、2DLUTは、|A1|+|B1|及び1DLUTに置き換えられる。理論的な根拠は、デュアルバンド電力増幅器の性能が常に最大電圧振幅によって制限され、|A1|+|B1|の値が電力増幅器の過渡信号の最大振幅に対応することである。同様の最大振幅に対して、同じoutphasing位相角(LUTの出力値)を電力増幅器に印加すると、最適な性能が近似的に得られる。
本願の実施形態3に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタでは、デュアルバンド入力回路1、モジュロ回路2、変調回路4及びデュアルバンド電力増幅器5の実行プロセスは本願の実施形態1及び実施形態2と同様であり、ここでは詳細な説明を省略する。主に信号分離回路3における信号処理について詳細に説明する。
信号分離回路は、2つのDPDコンポーネントによって入力された第1のベースバンド信号及び第2のベースバンド信号を受信し、同じDPDコンポーネントによって入力された第1のベースバンド信号と第2のベースバンド信号とを、1つの乗算器を用いて、1DLUTのうち1つの出力でそれぞれ乗算して、第1の信号D1、第2の信号D2、第3の信号D3及び第4の信号D4を取得し、第1の信号D1、第2の信号D2、第3の信号D3及び第4の信号D4を変調回路に出力するように構成される。
同じDPDコンポーネントの入力端は第1のベースバンド信号及び第2のベースバンド信号を入力し、DPD処理された第1のベースバンド信号及び第2のベースバンド信号は、出力端で別々に出力される。通常、4つの1DLUTの値は異なるが、特定の場合には1DLUTの値は同じ値になることがある。
本願の実施形態2の値と比較すると、このアーキテクチャで採用される4つの1DLUTの値の利点は、本実施形態の1DLUTの値が多次元デュアルトーントラバーサルスキャンによって取得される必要がなく、各バンドの最適なパスでのみシングルトーンスキャンを実行する必要があることである。本願の実施形態2と比較して、リソースと複雑さが明らかに改善されている。但し、本発明はこれに限定されない。値は別の方式で取得されてよい。
以上の処理を詳細に説明する。すなわち、第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和は、各1DLUTに入力される。信号は、1DLUTによって処理された後に出力されて、乗算器32の入力として機能する。各1DLUTは対応して、乗算器32の入力として機能する。2つの乗算器32の別の入力は、DPDAとDPDBによって別々に入力されデジタルプリディストーション処理の後に得られる、第1のベースバンド信号A1である。残りの2つの乗算器3の別の入力は、DPDAとDPDBによって別々に入力されデジタルプリディストーション処理の後に得られる、第2のベースバンド信号である。
4つの乗算器32によって乗算処理が施された第1の信号D5、第2の信号D6、第3の信号D7及び第4の信号D8は、変調回路に出力される。変調回路は図4に示される変調回路と一致し、ここでは詳細の説明を省略する。
なお、本願の実施形態2と本願の実施形態3において、第1の信号、第2の信号、第3の信号、第1の加算信号、第2の加算信号における「第1」、「第2」、「第3」、「第4」は、処理プロセスで得られるいくつかの信号を識別するために使用されるものに過ぎず、実施形態2と実施形態3の同一識別子の信号に含まれる内容が同じであることを示すものではない。
2つの帯域の2つの信号は、本願の本実施形態に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタのアーキテクチャを用いることにより、信号分離モジュールによって処理されて、4つの信号が得られる。第1の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンを実行して、周波数をfc_bandAに変更する。第2の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンを実行して、周波数をfc_bandBに変更する。次に、周波数が変更された4つの信号が交差加算されて、それぞれ2つの帯域の信号を含む2つの信号S1,S2が得られる。そして、DACを用いて信号S1,S2に別々にデジタルアナログ変換が実行され、信号S1,S2はAQMにより無線周波動作周波数に変調されてから、デュアル入力デュアルバンド電力増幅器に入力される。
本願の本実施形態では、前述の開示された回路アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器が導入される。シングル入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
実施形態4
本願の実施形態1及び実施形態2に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタに基づき、図6に示されるように、図6は、本発明の実施形態4に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。デュアルバンドデュアル入力電力増幅器トランスミッタは、デュアルバンド入力回路、モジュロ回路、信号分離回路3、変調回路及びデュアルバンド電力増幅器5(図中PA)を備える。
デュアルバンド入力回路は、第1の帯域入力端Aと、第2の帯域入力端Bと、第1の帯域入力端Aと第2の帯域入力端Bとによってそれぞれ入力される第1のベースバンド信号Aと第2のベースバンド信号Bがそれぞれ入力されるDPDAコンポーネント及びDPDBコンポーネントとを含む。第1のベースバンド信号A1は、第1の帯域入力端Aから入力され、DPDAコンポーネントとDPDBコンポーネントに別々に入力される。第2のベースバンド信号B1は、第2の帯域入力端Bから入力され、DPDBコンポーネントとDPDAコンポーネントに別々に入力される。
モジュロ回路は、2つのモジュロユニット(図6では21,22で示される)を含む。
モジュロユニット21は、第1の帯域入力端Aに接続され、第1の帯域入力端Aから入力された第1のベースバンド信号A1にモジュロ処理を実行して、対応する第1のベースバンド信号モジュラス値を得るように構成される。
モジュロユニット22は、第2の帯域入力端Bに接続され、第2の帯域入力端Bから入力された第2のベースバンド信号B11に対してモジュロ処理を実行して、対応する第2のベースバンド信号モジュラス値を得るように構成される。
なお、図6に開示されたモジュロユニット21及びモジュロユニット22の位置に加えて、モジュロユニット21及びモジュロユニット22はそれぞれDPDコンポーネントの出力端に接続されてよく、DPDコンポーネントによって処理された第1のベースバンド信号及び第2のベースバンド信号にモジュロ処理を実行し、DPDコンポーネントによって処理された対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を取得するように構成される。
本願の実施形態2及び実施形態3に開示された信号分離回路との違いは、本願の実施形態4に開示された信号分離回路3において、メモリに少なくとも3つのルックアップテーブルが存在することである。ルックアップテーブルは2DLUTである。第1のベースバンド信号モジュラス値|A1|及び第2のベースバンド信号モジュラス値|B1|は、各2DLUTに入力される。2つの2DLUTはそれぞれ1つの乗算器32に接続される。各乗算器32の入力は2DLUTの出力である。信号分離回路3では、2つの乗算器32のみが存在する。
上記の構造に基づいて、信号分離回路3は、乗算器32に接続されていない2DLUTの出力を第5の信号D5として用い、第5の信号D5を変調回路4に直接出力し、DPDコンポーネントによって入力され1つの信号に結合された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、第1のベースバンド信号A1と第2のベースバンド信号B1とが合成された信号を、乗算器32に接続された2DLUTの出力でそれぞれ乗算して、第6の信号D6及び第7の信号D7を取得し、第6の信号D6及び第7の信号D7を変調回路に出力するように構成される。
通常、3つの2DLUTの値は異なるが、2DLUTの値は特定の場合同じになることがある。
以上の処理について詳細に説明する。DPDAは、第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、2つの帯域の信号に対してデジタルプリディストーション処理を実行し、処理後に2つの信号が合成された信号を出力し、その信号を、2DLUTに接続された乗算器32の入力として用いる。DPDBは同じ処理を実行する。第1のベースバンド信号モジュラス値|A1|及び第2のベースバンド信号モジュラス値|B1|は、各2DLUTに入力され、処理後に1つの信号の形で出力される。2つの2DLUTによって出力された信号は、接続された乗算器32にそれぞれ入力され、第1のベースバンド信号A1及び第2のベースバンド信号B1にデジタルプリディストーション処理を実行することによって得られた1つの信号で乗算されて、第6の信号D6及び第7の信号D7が得られる。第6の信号D6及び第7の信号D7は、変調回路4に出力される。乗算器に接続されていない別の2DLUTは、入力された第1のベースバンド信号モジュラス値|A1|及び第2のベースバンド信号モジュラス値|B1|を処理して1つの信号を取得し、その信号を変調回路4に直接出力する。
変調回路は、信号分離回路3の乗算器32に接続されていない、ルックアップテーブルを記憶するメモリの端に直接接続されたDAC(ルックアップテーブルは2DLUTを含む)と、信号分離回路3の2つの乗算器32の出力端にそれぞれ接続された2つのDUCコンポーネントと、2つのDUCに接続された加算器41と、加算器41に接続された他のDACと、他方のDACに接続されたAQMコンポーネントとを含む。
変調回路は、信号分離回路3に直接接続されたDACによって出力されたエンベロープ信号S4をデュアルバンド電力増幅器5に直接入力し、DUCコンポーネントを用いて第6の信号D6にアップコンバージョンを実行して第6の信号D6の周波数をfc_bandAに変更し、他のDUCコンポーネントを用いて第7の信号D7にアップコンバージョンを実行して第7の信号D7の周波数をfc_bandBに変更し、加算器を用いて、アップコンバージョン処理が施された第7の信号D7を、アップコンバージョン処理が施された第6の信号D6に加算して、第3の加算信号S3を取得し、加算器6に接続されたDACを用いて第3の加算信号S3にデジタル/アナログ変換を実行し、AQMコンポーネントを用いて、変換後に得られた第3の加算信号S3を対応する無線周波動作周波数に変調し、変換後に得られた第3の加算信号S3をデュアルバンド電力増幅器5に入力するように構成される。
なお、本願の実施形態4で開示されたアーキテクチャのエンベロープ信号S4は、その入力が2つの帯域の信号のモジュラス値である2DLUTによって、出力される。電力増幅器のドレイン電圧又は負荷変調電圧は、エンベロープ信号のエンベロープに応じてリアルタイムで調整される。
2つの帯域の2つの信号は、本願の本実施形態に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタのアーキテクチャを採用することにより、信号分離モジュールによって処理されて、4つの信号が得られる。第1の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンが実行されて、周波数がfc_bandAに変更される。第2の帯域の信号を分離することによって得られた2つの信号に対してアップコンバージョンが実行されて、周波数がfc_bandBに変更される。次に、周波数が変更された4つの信号が交差加算されて、それぞれ2つの帯域の信号を含む2つの信号S1,S2が得られる。そして、DACを用いて信号S1,S2に対して別々にデジタルアナログ変換が実行され、信号S1,S2は、AQMにより無線周波動作周波数に変調された後、デュアル入力デュアルバンド電力増幅器に入力される。
本願の本実施形態では、前述の開示された回路アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器が導入される。単一入力デュアルバンド電力増幅器と比較すると、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
なお、本願の実施形態4に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタに基づき、図6に示される信号分離回路3では、その入力が第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値である、2つの乗算器32に接続された2DLUTの出力は、同様に1に等しくてよい。すなわち、乗算器32に接続された2つの2DLUTは存在しなくてもよい(図中の破線のボックスは、2DLUTが存在しても存在しなくてもよいことを示す)。
すなわち、信号分離回路3は、2DLUTの出力を第5の信号D5として用い、第5の信号D5を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、乗算器32を直接用いて、受信された第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|とに、第1のベースバンド信号A1と第2のベースバンド信号B1が結合された信号をそれぞれ乗算して、第6の信号D6及び第7の信号D7を取得し、第6の信号D6及び第7の信号D7を変調回路に出力するように構成される。
同様に、このアーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器を更に導入することができる。単一入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
実施形態5
本願の実施形態1及び実施形態4に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタによれば、図7に示されるように、図7は、本願の実施形態5に係る、デュアルバンドデュアル入力電力増幅器トランスミッタの概略構造図である。デュアルバンドデュアル入力電力増幅器トランスミッタは、デュアルバンド入力回路、モジュロ回路、加算器6、信号分離回路3、変調回路及びデュアルバンド電力増幅器5(図中PA)を備える。
本願の実施形態4に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタとの違いは、加算器6がモジュロ回路の後に設けられることである。加算器6は、モジュロ回路の2つのモジュロユニット21,22の出力を入力として用いて、モジュロ回路によって実行されるモジュロ処理の後に得られる第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和を得るように構成される。
信号分離回路において、メモリに記憶されたルックアップテーブルは、1次元ルックアップテーブル1DLUTである。そのような1DLUTはメモリ内に3つ存在する。加算器6によって出力される第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和は、各1DLUTに入力される。1DLUTのうち2つはそれぞれ1つの乗算器32に接続され、各乗算器32の入力は1DLUTの出力である。
本願の実施形態5では、2DLUTは、|A1|+|B1|及び1DLUTに置き換えられる。理論的な根拠は、デュアルバンド電力増幅器の性能が常に最大電圧振幅によって制限され、|A1|+|B1|の値が電力増幅器の過渡信号の最大振幅に対応することである。同様の最大振幅に対して、同じoutphasing位相角(LUTの出力値)を電力増幅器に印加すると、最適な性能が近似的に得られる。
信号分離回路2は、乗算器に接続されていない1DLUTの出力を第5の信号D5として用い、第5の信号D5を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、第1のベースバンド信号A1と第2のベースバンド信号B1とが合成された信号を、乗算器32に接続された1DLUTの出力でそれぞれ乗算して、第6の信号D6及び第7の信号D7を取得し、第6の信号D6及び第7の信号D7を変調回路に出力するように構成される。
通常、3つの1DLUTの値は異なるが、1DLUTの値は特定の場合において同じであることがある。
なお、本願の第4の実施の形態における第5の信号D5、第6の信号、第7の信号、第3の加算信号の「5」、「6」、「7」、「3」、本出願の実施の形態5は、処理過程で得られたいくつかの信号を識別するためのものであり、実施の形態4及び実施の形態5の同一識別子の信号に含まれる内容が同じであることを示すものではない。
なお、本願の実施形態5に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタに基づき、図7に示される信号分離回路3では、その入力が第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和である、2つの乗算器32に接続された1DLUTの出力は、同様に1に等しくてよい。すなわち、乗算器32に接続された1DLUTは存在しなくてもよい(図中の破線のボックスは、1DLUTが存在しても存在しなくてもよいことを示す)。
すなわち、信号分離回路3では、メモリにこのような1DLUTが少なくとも1つ存在し、加算器6によって出力される第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和が、1DLUTに入力される。1DLUTの出力は、変調回路のDACに直接接続される。
信号分離回路3は、1DLUTの出力を第5の信号D5として用い、第5の信号D5を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、乗算器32を用いて、受信された第1のベースバンド信号モジュラス値|A1|及び第2のベースバンド信号モジュラス値|B1|を、第1のベースバンド信号A1及び第2のベースバンド信号B1が合成された信号でそれぞれ乗算して、第6の信号D6及び第7の信号D7を取得し、第6の信号D6及び第7の信号D7を変調回路に出力するように構成される。
結論として、本願の実施形態1〜実施形態5に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタのアーキテクチャによれば、該アーキテクチャを採用することにより、デュアルバンドシナリオに多入力単一バンド電力増幅器を導入することができる。単一入力デュアルバンド電力増幅器と比較して、デュアル入力デュアルバンド電力増幅器が2つの帯域の信号を同時に送信するとき、電力増幅器は正常に動作し、比較的高い効率を維持することができる。
以上の実施形態の説明に基づき、当業者であれば、本願が、必須のハードウェアプラットフォームにソフトウェアを追加することによって実現することができ、又はハードウェアのみによって実現することができることを明確に理解することができるであろう。ほとんどの場合、前者が好ましい実施方式である。このような理解に基づき、背景部分の技術に寄与する本願の技術的解決策の全部又は一部は、ソフトウェア製品の形態で実施することができる。コンピュータソフトウェア製品は、ROM/RAM、磁気ディスク、光ディスクなどの記憶媒体に記憶されてよく、コンピュータ装置(パーソナルコンピュータ、サーバ、ネットワーク装置などであってよい)に本願の実施形態又は実施形態の一部に記載された方法を実行するように命令するための命令を含む。
本明細書の実施形態は全て漸進的に記載されており、実施形態の中の同一又は類似の部分についてはこれらの実施形態を参照し、各実施形態は他の実施形態との差異に焦点を当てている。実施形態に開示されたシステムは、実施形態に開示された方法に対応するので比較的簡単に記載されており、方法のそれらに関連する部分については方法の説明を参照する。
本明細書では、本願の原理及び実施方式を説明するために、具体的な例を用いた。前述の実施形態は、本願の方法及び思想を理解しやすくすることを意図したものに過ぎない。加えて、実施方式及び適用範囲に関しては、当業者が本願の思想に従って変更を加えることができる。したがって、本明細書の内容は、本願の限定として解釈されるべきではない。
上に開示された実施形態は、当業者が本発明を実施又は使用することを可能にするために記載されている。実施形態に対する様々な修正は、当業者には明らかであり、本明細書で定義される一般原理は、本発明の主旨又は範囲から逸脱することなく、他の実施形態において実施されてもよい。したがって、本発明は、本明細書に記載された実施形態に限定されるものではなく、本明細書に開示される原理及び新規性に従う最も広い範囲に及ぶ。
現在、市場には多くのタイプのトランスミッタが存在する。単一入力マルチバンドトランスミッタの構造が図1に示されており、DPD(digital pre-distortion,デジタルプリディストーション)コンポーネント、DUC(digital up-conversion、デジタルアップコンバージョン)コンポーネント、加算器、DAC(digital-analog convertor、デジタルアナログコンバータ)、AQM(analog quadrate modulation、アナログ直角変調)コンポーネント及び単一入力デュアルバンドPA(power amplifier、電力増幅器)を備える。図2には多入力単一バンドトランスミッタの基本構造が示されており、DPDコンポーネント、信号分離回路、DAC、AQM及びデュアル入力単一バンドPAを備える。デュアル入力デュアルバンドPAは、独立して1つの帯域の信号を送信する場合、デュアル入力単一バンドPAとみなすことができる。
モジュロユニット22は、第2の帯域入力端Bに接続され、第2の帯域入力端Bにから入力された第2のベースバンド信号B1にモジュロ処理を実行して、対応する第2のベースバンド信号モジュラス値|B1|を得るように構成される。
以上の処理を詳細に説明する。すなわち、第1のベースバンド信号モジュラス値|A1|と第2のベースバンド信号モジュラス値|B1|との和は、各1DLUTに入力される。信号は、1DLUTによって処理された後に出力されて、乗算器32の入力として機能する。各1DLUTは対応して、乗算器32の入力として機能する。2つの乗算器32の別の入力は、DPDAとDPDBによって別々に入力されデジタルプリディストーション処理の後に得られる、第1のベースバンド信号A1である。残りの2つの乗算器32の別の入力は、DPDAとDPDBによって別々に入力されデジタルプリディストーション処理の後に得られる、第2のベースバンド信号である。
なお、本願の実施形態4に開示されたデュアルバンドデュアル入力電力増幅器トランスミッタに基づき、図6に示される信号分離回路3では、その入力が第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値である、2つの乗算器32に接続された2DLUTの出力は、同様に1に等しくてよい。すなわち、乗算器32に接続された2つの2DLUTは存在しなくてもよい。
信号分離回路は、乗算器に接続されていない1DLUTの出力を第5の信号D5として用い、第5の信号D5を変調回路に直接出力し、DPDコンポーネントによって入力され且つ1つの信号に合成された第1のベースバンド信号A1及び第2のベースバンド信号B1を受信し、第1のベースバンド信号A1と第2のベースバンド信号B1とが合成された信号を、乗算器32に接続された1DLUTの出力でそれぞれ乗算して、第6の信号D6及び第7の信号D7を取得し、第6の信号D6及び第7の信号D7を変調回路に出力するように構成される。
上に開示された実施形態は、当業者が本発明を実施又は使用することを可能にするために記載されている。実施形態に対する様々な修正は、当業者には明らかであり、本明細書で定義される一般原理は、本発明の範囲から逸脱することなく、他の実施形態において実施されてもよい。したがって、本発明は、本明細書に記載された実施形態に限定されるものではなく、本明細書に開示される原理及び新規性に従う最も広い範囲に及ぶ。

Claims (10)

  1. デュアルバンド入力回路、モジュロ回路、信号分離回路、変調回路及びデュアルバンド電力増幅器を備えるトランスミッタであって、
    前記デュアルバンド入力回路は、第1のバンド入力端と、第2のバンド入力端と、前記第1のバンド入力端及び前記第2のバンド入力端に接続された2つのデジタルプリディストーション(DPD)コンポーネントとを有し、前記第1のバンド入力端によって入力された第1のベースバンド信号と前記第2のバンド入力端によって入力された第2のベースバンド信号とを出力するように構成され、前記第1のベースバンド信号及び前記第2のベースバンド信号は、出力される前に前記DPDコンポーネントによって処理され、
    前記モジュロ回路は、入力された前記第1のベースバンド信号及び前記第2のベースバンド信号にモジュロ処理を実行し、対応する第1のベースバンド信号モジュラス値及び対応する第2のベースバンド信号モジュラス値を出力するように構成され、
    前記信号分離回路は、ルックアップテーブルを記憶しているメモリと乗算器とを有し、前記DPDコンポーネントによって入力された前記第1のベースバンド信号及び前記第2のベースバンド信号、並びに、前記モジュロ回路からの前記第1のベースバンド信号モジュラス値及び前記第2のベースバンド信号モジュラス値を受信し、前記ルックアップテーブル及び前記乗算器に基づいてそれぞれ信号分離処理を実行して多重分離信号を取得するように構成され、
    前記変調回路は前記信号分離回路に接続され、前記信号分離回路によって出力された前記多重分離信号を受信し、前記多重分離信号に合成処理を実行して、2つの対応する処理信号を取得し、前記2つの対応する処理信号を対応する動作周波数に変調し、前記2つの処理信号を前記デュアルバンド電力増幅器に出力する、
    トランスミッタ。
  2. 前記モジュロ回路は2つのモジュロユニットを有し、前記2つのモジュロユニットは、それぞれ前記第1のバンド入力端及び前記第2のバンド入力端に接続され、前記第1のバンド入力端によって入力された前記第1のベースバンド信号と前記第2のバンド入力端によって入力された前記第2のベースバンド信号とにそれぞれモジュロ処理を実行して、前記対応する第1のベースバンド信号モジュラス値及び前記対応する第2のベースバンド信号モジュラス値を取得するように構成され、又は、
    それぞれ前記DPDコンポーネントの出力端に接続され、前記DPDコンポーネントによって処理された前記第1のベースバンド信号及び前記第2のベースバンド信号にモジュロ処理を実行して、前記DPDコンポーネントによって処理された前記対応する第1のベースバンド信号モジュラス値及び前記対応する第2のベースバンド信号モジュラス値を取得するように構成される、
    請求項1に記載のトランスミッタ。
  3. 前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、前記メモリには前記2DLUTが4つ存在し、前記第1のベースバンド信号モジュラス値及び前記第2のベースバンド信号モジュラス値は各2DLUTに入力され、前記乗算器の数は前記2DLUTの数と同じであり、各乗算器の入力は各2DLUTの出力であり、
    前記信号分離回路は、2つの前記DPDコンポーネントによって入力された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、2つの前記DPDコンポーネントの各々によって入力された前記第1のベースバンド信号及び前記第2のベースバンドについて、前記乗算器のうち1つを用いて前記第1のベースバンド信号を前記2DLUTのうち1つの出力で乗算し、前記乗算器のうち別の1つを用いて前記第2のベースバンド信号を前記2DLUTのうち別の1つの出力で乗算し、第1の信号、第2の信号、第3の信号及び第4の信号を取得し、前記第1の信号、前記第2の信号、前記第3の信号及び第4の信号を前記変調回路に出力するように構成され、
    前記第1のベースバンド信号及び前記第2のベースバンド信号は、同じDPDコンポーネントの入力端に入力され、DPD処理が施された前記第1のベースバンド信号及び前記第2のベースバンド信号は、出力端で別々に出力される、
    請求項1又は2に記載のトランスミッタ。
  4. 前記モジュロ回路の後に設けられる加算器を更に備え、
    前記加算器は、前記モジュロ回路の前記2つのモジュロユニットの出力を入力として用いて、前記モジュロ回路によって実行されたモジュロ処理の後に得られた前記第1のベースバンド信号モジュラス値と前記第2のベースバンド信号モジュラス値との和を取得するように構成され、
    前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、前記メモリには前記1DLUTが4つ存在し、前記乗算器の数は前記1DLUTの数と同じであり、各乗算器の入力が前記1DLUTの出力であるとき、各1DLUTの入力は、前記加算器によって出力された前記第1のベースバンド信号モジュラス値と前記第2のベースバンド信号モジュラス値との前記和であり、
    前記信号分離回路は、2つの前記DPDコンポーネントによって入力された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、前記2つのDPDコンポーネントの各々からの前記第1のベースバンド信号及び前記第2のベースバンドについて、前記乗算器のうち1つを用いて前記第1のベースバンド信号を前記2DLUTのうち1つで乗算し、前記乗算器のうち別の1つを用いて前記第2のベースバンド信号を前記2DLUTのうち別の1つの出力で乗算して、第1の信号、第2の信号、第3の信号及び第4の信号を取得し、前記第1の信号、前記第2の信号、前記第3の信号及び第4の信号を前記変調回路に出力するように構成され、
    前記第1のベースバンド信号及び前記第2のベースバンド信号は、同じDPDコンポーネントの入力端に入力され、DPD処理が施された前記第1のベースバンド信号及び前記第2のベースバンド信号は、出力端で別々に出力される、
    請求項1又は2に記載のトランスミッタ。
  5. 前記変調回路は、入力端がそれぞれ前記信号分離回路に接続された4つのデジタルアップコンバージョン(DUC)コンポーネントと、前記DUCに交差接続された2つの加算器と、前記加算器に接続されたデジタルアナログ変換器(DAC)と、前記DACに接続されたアナログ直角変調(AQM)コンポーネントとを含み、
    前記変調回路は、前記DUCのうちの2つを用いて、前記第1の信号及び前記第2の信号に対して1対1のアップコンバージョンを実行して、前記第1の信号及び前記第2の信号の周波数をfc_bandAに変更し、他の2つの前記DUCを用いて、前記第3の信号及び前記第4の信号に対して1対1のアップコンバージョンを実行して、前記第3の信号及び前記第4の信号の周波数をfc_bandBに変更し、前記DUCに交差接続された前記加算器を用いて、アップコンバージョン処理が施された前記第1の信号をアップコンバージョン処理が施された前記第3の信号に、アップコンバージョン処理が施された前記第2の信号をアップコンバージョン処理が施された前記第4の信号に、それぞれ加算して、第1の加算信号及び第2の加算信号を取得するように構成され、前記第1の加算信号及び前記第2の加算信号に対して、各加算器に接続されたDACを用いてデジタルアナログ変換が実行され、前記変調回路は、前記AQMコンポーネントを用いて、デジタルアナログ変換の施された前記第1の加算信号及び前記第2の加算信号をそれぞれ対応する無線周波動作周波数に変調し、前記第1の加算信号及び前記第2の加算信号を前記デュアル入力デュアルバンド電力増幅器に入力するように構成される、
    請求項1乃至4のいずれか一項に記載のトランスミッタ。
  6. 前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、前記メモリには前記2DLUTが3つ存在し、前記第1のベースバンド信号モジュラス値及び前記第2のベースバンド信号モジュラス値は各2DLUTに入力され、前記2DLUTのうち2つがそれぞれ1つの乗算器に接続され、各乗算器の入力は各2DLUTの出力であり、
    前記信号分離回路は、乗算器に接続されていない前記2DLUTの出力を第5の信号として用い、前記第5の信号を前記変調回路に直接出力し、前記DPDコンポーネントによって入力され且つ1つの信号に合成された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、前記DPDコンポーネントの各々からの合成された各信号について、前記第1のベースバンド信号及び前記第2のベースバンド信号が合成された前記信号を、前記乗算器の1つに接続された前記2DLUTのうち1つの前記出力で乗算して、第6の信号及び第7の信号を取得し、前記第6の信号及び前記第7の信号を前記変調回路に出力するように構成される、
    請求項1又は2に記載のトランスミッタ。
  7. 前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは2次元ルックアップテーブル(2DLUT)であり、前記メモリには前記2DLUTが1つ存在し、前記第1のベースバンド信号モジュラス値及び第2のベースバンド信号モジュラス値は前記2DLUTに入力され、
    前記信号分離回路は、前記2DLUTの出力を第5の信号として、前記第5の信号を前記変調回路に直接出力し、前記DPDコンポーネントによって入力され且つ1つの信号に合成された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、前記DPDコンポーネントの各々からの合成された各信号について、前記乗算器を用いて、受信された前記第1のベースバンド信号モジュラス値及び前記第2のベースバンド信号モジュラス値を、前記第1のベースバンド信号及び前記第2のベースバンド信号が合成された前記信号で乗算して、第6の信号及び第7の信号を取得し、前記第6の信号及び前記第7の信号を前記変調回路に出力するように構成される、
    請求項1又は2に記載のトランスミッタ。
  8. 前記モジュロ回路の後に設けられる加算器を更に備え、
    前記加算器は、前記モジュロ回路の前記2つのモジュロユニットの出力を入力として用いて、前記モジュロ回路によって実行されたモジュロ処理の後に得られた前記第1のベースバンド信号モジュラス値と前記第2のベースバンド信号モジュラス値の和を取得するように構成され、
    前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、前記メモリには前記1DLUTが3つ存在し、前記加算器によって出力される前記第1のベースバンド信号モジュラス値と前記第2のベースバンド信号モジュラス値との和は各1DLUTに入力され、前記1DLUTのうち2つはそれぞれ1つの乗算器に接続され、各乗算器の入力は前記1DLUTの出力であり、
    前記信号分離回路は、乗算器に接続されていない前記1DLUTの出力を第5の信号として用いて、前記第5の信号を前記変調回路に直接出力し、前記DPDコンポーネントによって入力され且つ1つの信号に合成された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、前記DPDコンポーネントの各々からの合成された各信号について、前記第1のベースバンド信号及び前記第2のベースバンド信号が合成された前記信号を、前記乗算器に接続された前記1DLUTのうち1つの前記出力で乗算して、第6の信号及び第7の信号を取得し、前記第6の信号及び前記第7の信号を前記変調回路に出力するように構成される、
    請求項1又は2に記載のトランスミッタ。
  9. 前記モジュロ回路の後に設けられる加算器を更に備え、
    前記加算器は、前記モジュロ回路の前記2つのモジュロユニットの出力を入力として用いて、前記モジュロ回路によって実行されたモジュロ処理の後に得られた前記ベースバンド信号モジュラス値の和を取得するように構成され、
    前記信号分離回路において、前記メモリに記憶された前記ルックアップテーブルは1次元ルックアップテーブル(1DLUT)であり、前記メモリには前記1DLUTが1つ存在し、前記加算器によって出力される前記第1のベースバンド信号モジュラス値と前記第2のベースバンド信号モジュラス値との和は前記1DLUTに入力され、
    前記信号分離回路は、前記1DLUTの出力を第5の信号として用いて、前記第5の信号を前記変調回路に直接出力し、前記DPDコンポーネントによって入力され且つ1つの信号に合成された前記第1のベースバンド信号及び前記第2のベースバンド信号を受信し、前記DPDコンポーネントの各々からの合成された各信号について、前記乗算器を用いて、受信された前記第1のベースバンド信号モジュラス値及び前記第2のベースバンド信号モジュラス値を、前記第1のベースバンド信号及び前記第2のベースバンド信号が合成された前記信号で乗算して、第6の信号及び第7の信号を取得し、前記第6の信号及び前記第7の信号を前記変調回路に出力するように構成される、
    請求項1又は2に記載のトランスミッタ。
  10. 前記変調回路は、前記信号分離回路の前記乗算器に接続されていない、前記ルックアップテーブルを記憶する前記メモリの端に直接接続されたDACと、前記信号分離回路の2つの乗算器の出力端にそれぞれ接続された2つのDUCコンポーネントと、前記2つのDUCに接続された加算器と、前記加算器に接続された別のDACと、前記別のDACに接続されたAQMコンポーネントとを含み、前記ルックアップテーブルは1DLUT又は2DLUTを含み、
    前記変調回路は、前記信号分離回路に直接接続された前記DACによって出力されたエンベロープ信号を前記デュアルバンド電力増幅器に入力し、前記DUCコンポーネントを用いて前記第6の信号にアップコンバージョンを実行して前記第6の信号の周波数をfc_bandAに変更し、前記別のDUCコンポーネントを用いて前記第7の信号にアップコンバージョンを実行して前記第7の信号の周波数をfc_bandBに変更し、前記加算器を用いて、アップコンバージョン処理が施された前記第7の信号を、アップコンバージョン処理が施された前記第6の信号に加算して、第3の加算信号を取得し、前記加算器に接続された前記DACを用いて前記第3の加算信号にデジタルアナログ変換を実行し、前記AQMコンポーネントを用いて、変換後に得られた前記第3の加算信号を対応する無線周波動作周波数に変調し、前記第3の加算信号を前記デュアルバンド電力増幅器に入力するように構成される、
    請求項6又は8に記載のトランスミッタ。
JP2017568020A 2015-06-30 2016-06-30 トランスミッタ Active JP6483867B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510373246.8 2015-06-30
CN201510373246.8A CN104980174B (zh) 2015-06-30 2015-06-30 一种双频段双输入功放发射机
PCT/CN2016/087952 WO2017000901A1 (zh) 2015-06-30 2016-06-30 一种发射机

Publications (2)

Publication Number Publication Date
JP2018525886A true JP2018525886A (ja) 2018-09-06
JP6483867B2 JP6483867B2 (ja) 2019-03-13

Family

ID=54276330

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017568020A Active JP6483867B2 (ja) 2015-06-30 2016-06-30 トランスミッタ

Country Status (6)

Country Link
US (1) US10218389B2 (ja)
EP (1) EP3301817B1 (ja)
JP (1) JP6483867B2 (ja)
KR (1) KR102095440B1 (ja)
CN (1) CN104980174B (ja)
WO (1) WO2017000901A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104980174B (zh) 2015-06-30 2018-02-06 上海华为技术有限公司 一种双频段双输入功放发射机
CN110199483B (zh) * 2017-01-25 2021-01-15 华为技术有限公司 一种信号处理方法及设备
US11159187B2 (en) * 2018-02-26 2021-10-26 Parallel Wireless, Inc. Microcomponent massive MIMO arrays
WO2020028438A1 (en) 2018-07-30 2020-02-06 Innophase Inc. System and method for massive mimo communication
US11532897B2 (en) 2018-11-01 2022-12-20 Innophase, Inc. Reconfigurable phase array
KR102622024B1 (ko) 2019-01-15 2024-01-08 삼성전자 주식회사 수신 신호의 주파수 대역의 잡음을 감소시키는 전자 장치 및 전자 장치의 동작 방법
CN111629398B (zh) * 2019-02-27 2022-05-10 大唐移动通信设备有限公司 一种参数确定方法及装置
CN113765529A (zh) * 2020-06-03 2021-12-07 中兴通讯股份有限公司 一种功放发射机
CN112968677B (zh) * 2021-02-03 2022-07-29 杭州电子科技大学 一种双频高效率异相功率放大器的设计方法
CN114448452B (zh) * 2021-02-09 2022-11-08 中兴通讯股份有限公司 信号处理装置
EP4302398A1 (en) * 2021-03-01 2024-01-10 Telefonaktiebolaget LM Ericsson (publ) Practical predistortion architectures for multiband radios
WO2022225429A1 (en) * 2021-04-22 2022-10-27 Telefonaktiebolaget Lm Ericsson (Publ) Multiband digital pre-distorter with reduced dimension requirements
US20230344453A1 (en) * 2022-04-25 2023-10-26 Airoha Technology Corp. Bluetooth transmitter, bluetooth device, and transmitter capable of improving success rate of broadcast operation
CN115118295B (zh) * 2022-08-29 2022-11-22 成都市克莱微波科技有限公司 一种功放输出快速切换方法、系统及存储介质

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010268468A (ja) * 2009-05-18 2010-11-25 Fujitsu Ltd 先行歪ませ器、先行歪ませ方法及び先行歪ませシステム
US20140028391A1 (en) * 2012-07-26 2014-01-30 Telefonaktiebolaget L M Ericsson (Publ) Digital upconversion for multi-band multi-order power amplifiers
JP2014527372A (ja) * 2011-09-09 2014-10-09 オプティス セルラー テクノロジー, エルエルシー マルチバンド送信機における単一の電力増幅器のための線形化

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7123890B2 (en) * 2003-03-11 2006-10-17 Andrew Corporation Signal sample acquisition techniques
CN100563225C (zh) * 2005-05-27 2009-11-25 华为技术有限公司 对基带数字信号进行预失真处理的通用装置
US20080111622A1 (en) 2006-11-14 2008-05-15 Roland Sperlich Hybrid Doherty Amplifier System and Method
CN102014090B (zh) * 2010-12-13 2015-05-13 中兴通讯股份有限公司 数字预失真方法及装置
CN102255835B (zh) * 2011-07-11 2015-03-11 电信科学技术研究院 多频段宽带dpd查找表生成方法、dpd处理方法和系统
US8380144B1 (en) 2011-09-30 2013-02-19 Telefonaktiebolaget L M Ericsson (Publ) Systems and methods for digital predistortion in a dual band transmitter
EP2654210B1 (en) 2012-04-16 2014-05-14 Alcatel Lucent Cross-talk cancellation in a multiband transceiver
CN103023842B (zh) * 2012-11-26 2016-08-24 大唐移动通信设备有限公司 一种多频段预失真系数查找表更新方法和系统
WO2014141335A1 (ja) * 2013-03-15 2014-09-18 日本電気株式会社 通信装置及びそのピーク抑圧方法
WO2014205725A1 (zh) 2013-06-27 2014-12-31 华为技术有限公司 一种多频段功率放大装置
CN104348772A (zh) * 2014-09-16 2015-02-11 电子科技大学 一种参数分离的预失真器
CN104580044B (zh) * 2014-12-29 2018-12-18 大唐移动通信设备有限公司 一种预失真处理方法和系统
CN104639481B (zh) * 2015-03-05 2018-02-02 大唐移动通信设备有限公司 一种多频段信号处理方法及设备
CN104980174B (zh) * 2015-06-30 2018-02-06 上海华为技术有限公司 一种双频段双输入功放发射机

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010268468A (ja) * 2009-05-18 2010-11-25 Fujitsu Ltd 先行歪ませ器、先行歪ませ方法及び先行歪ませシステム
JP2014527372A (ja) * 2011-09-09 2014-10-09 オプティス セルラー テクノロジー, エルエルシー マルチバンド送信機における単一の電力増幅器のための線形化
US20140028391A1 (en) * 2012-07-26 2014-01-30 Telefonaktiebolaget L M Ericsson (Publ) Digital upconversion for multi-band multi-order power amplifiers

Also Published As

Publication number Publication date
KR102095440B1 (ko) 2020-03-31
WO2017000901A1 (zh) 2017-01-05
CN104980174B (zh) 2018-02-06
US10218389B2 (en) 2019-02-26
US20180123617A1 (en) 2018-05-03
EP3301817A4 (en) 2018-06-27
EP3301817A1 (en) 2018-04-04
CN104980174A (zh) 2015-10-14
EP3301817B1 (en) 2019-10-02
JP6483867B2 (ja) 2019-03-13
KR20180020235A (ko) 2018-02-27

Similar Documents

Publication Publication Date Title
JP6483867B2 (ja) トランスミッタ
CN108292926B (zh) 有源天线阵列的线性化
KR102197460B1 (ko) 극 위상 배열 송신기 및 이동 단말기
US9130628B1 (en) Digital pre-distorter
US9088319B2 (en) RF transmitter architecture, integrated circuit device, wireless communication unit and method therefor
EP2497188B1 (en) Digital affine transformation modulated power amplifier for wireless communications
US20110235749A1 (en) Active antenna array having analogue transmitter linearisation and a method for predistortion of radio signals
US20110235748A1 (en) Active antenna array having analogue transmitter linearisation and a method for predistortion of radio signals
US8355682B2 (en) Radio transmitter and method for transmission of combined signal
US20110235734A1 (en) Active antenna array having a single dpd lineariser and a method for predistortion of radio signals
US20130200950A1 (en) Predistortion of concurrent multi-band signal to compensate for pa non-linearity
JP2019536381A (ja) デジタルプリディストーション処理方法および装置
JP2017184053A (ja) 歪補償装置、及び歪補償方法
US11546006B2 (en) Mitigation of intermodulation distortion
JP4076914B2 (ja) データ生成方法、データ生成器、およびそれを用いた送信機
JP2003078359A (ja) 増幅装置
JP5975445B2 (ja) 送信機、及び送信方法
Musolff Wideband active load modulation in RF power amplifiers
WO2021244556A1 (zh) 一种功放发射机
WO2024120093A1 (zh) 一种pa的预失真方法、装置、设备及芯片
CN103888155B (zh) 射频发射机、集成电路器件、无线通信单元及相关方法
US10469179B2 (en) Distortion compensation apparatus and distortion compensation method
Rawat et al. Digital Techniques for Broadband and Linearized Transmitters
Guang et al. Low-cost FPGA implementation of 2D digital pre-distorter for concurrent dual-band power amplifier
JP2018033109A (ja) 歪補償器及び通信機

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190115

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190122

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190214

R150 Certificate of patent or registration of utility model

Ref document number: 6483867

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250