JP2018513613A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2018513613A5 JP2018513613A5 JP2017550203A JP2017550203A JP2018513613A5 JP 2018513613 A5 JP2018513613 A5 JP 2018513613A5 JP 2017550203 A JP2017550203 A JP 2017550203A JP 2017550203 A JP2017550203 A JP 2017550203A JP 2018513613 A5 JP2018513613 A5 JP 2018513613A5
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- switching
- circuit
- amplifier
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003247 decreasing Effects 0.000 claims 1
Claims (15)
- 回路であって、
エンベロープトラッキング周波数を有するエンベロープトラッキング信号を受信する増幅器であって、電源増幅器回路の電源端子に結合される出力を備える、増幅器と、
前記増幅器から出力信号を受信する入力を有するプログラム可能比較器であって、スイッチング周波数を有するスイッチング信号を生成する、プログラム可能比較器と、
前記スイッチング信号を受信するスイッチングレギュレータ段であって、前記増幅器の前記出力と前記電源端子とに結合される出力を備える、スイッチングレギュレータ段と、
前記エンベロープトラッキング周波数を有する第1の信号および前記スイッチング周波数を有する第2の信号を受信する周波数比較回路であって、前記周波数比較回路は、前記スイッチング周波数が前記エンベロープトラッキング周波数を追跡するように、前記エンベロープトラッキング周波数および前記スイッチング周波数に基づいて前記プログラム可能比較器を構成する、周波数比較回路と
を備える、回路。 - 前記周波数比較回路は前記プログラム可能比較器のヒステリシスウィンドウを変更する、請求項1に記載の回路。
- 前記周波数比較回路は前記エンベロープトラッキング周波数が減少するにつれて前記プログラム可能比較器の前記ヒステリシスウィンドウを増加させ、かつ前記エンベロープトラッキング周波数が増加するにつれて前記プログラム可能比較器の前記ヒステリシスウィンドウを減少させるか、または前記周波数比較回路は前記スイッチング信号の前記スイッチング周波数を変更するために複数の期間の間、交互に前記ヒステリシスウィンドウを増加させかつ減少させるかのいずれかである、請求項2に記載の回路。
- 前記増幅器はレプリカ出力段を備え、前記プログラム可能比較器の前記入力は前記レプリカ出力段の出力に結合され、前記増幅器から前記電源端子への電流は、前記プログラム可能比較器の前記入力へのレプリカ電流を生成するために前記レプリカ出力段において複製される、請求項1に記載の回路。
- 前記増幅器は、直列に構成される第1のPMOSトランジスタと第1のNMOSトランジスタとを備え、前記レプリカ出力段は直列に構成される第2のPMOSトランジスタと第2のNMOSトランジスタとを備え、前記第1のPMOSトランジスタのゲートは前記第2のPMOSトランジスタのゲートに結合され、前記第1のNMOSトランジスタのゲートは前記第2のNMOSトランジスタのゲートに結合される、請求項4に記載の回路。
- 前記第2のPMOSトランジスタおよび前記第2のNMOSトランジスタは、前記第1のPMOSトランジスタおよび前記第1のNMOSトランジスタの大きさの数分の1である、請求項5に記載の回路。
- 前記プログラム可能比較器は、
前記増幅器から前記出力信号を受信する入力と前記スイッチング信号を提供するための出力とを有するバッファと、
1つまたは複数のスイッチと、
前記バッファ入力と前記バッファ出力との間で直列に構成される複数の抵抗構成要素とを備え、
前記1つまたは複数のスイッチは、前記バッファ入力と前記バッファ出力との間の抵抗を選択的に変更するために1つまたは複数の抵抗構成要素と並列に構成される、請求項1に記載の回路。 - 前記バッファは直列の複数のインバータ回路を備える、請求項7に記載の回路。
- 前記抵抗が増加するにつれて前記スイッチング周波数が増加し、前記抵抗が減少するにつれて前記スイッチング周波数が減少する、請求項7に記載の回路。
- 前記周波数比較回路はフリップフロップを備える、請求項1に記載の回路。
- 前記増幅器の前記出力に結合される入力を有するピークバレー検出器であって、前記エンベロープトラッキング周波数を有する前記第1の信号を生成する、ピークバレー検出器をさらに備える、請求項1に記載の回路。
- 方法であって、
増幅器においてエンベロープトラッキング周波数を有するエンベロープトラッキング信号を受信し、それに応じて、電力増幅器回路の電源端子に電源電圧と第1の電流とを生成するステップと、
プログラム可能比較器において前記増幅器からの出力信号を受信し、それに応じて、スイッチング周波数を有するスイッチング信号を生成するステップと、
スイッチングレギュレータ段において前記スイッチング信号を受信し、それに応じて、前記電力増幅器回路の前記電源端子にスイッチング電流を生成するステップと、
前記エンベロープトラッキング周波数を有する第1の信号および前記スイッチング周波数を有する第2の信号の周波数を比較し、それに応じて、前記スイッチング周波数が前記エンベロープトラッキング周波数を追跡するように、前記エンベロープトラッキング周波数および前記スイッチング周波数に基づいて前記プログラム可能比較器を構成するステップと
を含む、方法。 - 前記比較するステップに基づいて前記プログラム可能比較器のヒステリシスウィンドウを変更するステップをさらに含む、請求項12に記載の方法。
- 前記エンベロープトラッキング周波数が減少するにつれて前記プログラム可能比較器の前記ヒステリシスウィンドウが増加するか、もしくは前記エンベロープトラッキング周波数が増加するにつれて前記プログラム可能比較器の前記ヒステリシスウィンドウが減少するか、または前記方法が、前記スイッチング信号の前記スイッチング周波数を変更するために複数の期間の間、交互に前記ヒステリシスウィンドウを増加させかつ減少させるステップをさらに含む、請求項13に記載の方法。
- 前記プログラム可能比較器の入力において、前記増幅器のレプリカ出力段においてレプリカ電流を生成するステップをさらに含む、請求項12に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/675,424 US9379668B1 (en) | 2015-03-31 | 2015-03-31 | Envelope tracking circuits and methods with adaptive switching frequency |
US14/675,424 | 2015-03-31 | ||
PCT/US2016/021596 WO2016160293A1 (en) | 2015-03-31 | 2016-03-09 | Envelope tracking circuits and methods with adaptive switching frequency |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018513613A JP2018513613A (ja) | 2018-05-24 |
JP2018513613A5 true JP2018513613A5 (ja) | 2019-04-04 |
Family
ID=55588619
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017550203A Pending JP2018513613A (ja) | 2015-03-31 | 2016-03-09 | 適合スイッチング周波数を用いるエンベロープトラッキング回路および方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9379668B1 (ja) |
EP (1) | EP3278450B1 (ja) |
JP (1) | JP2018513613A (ja) |
KR (1) | KR20170132179A (ja) |
CN (1) | CN107408926B (ja) |
WO (1) | WO2016160293A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10218326B2 (en) | 2016-10-28 | 2019-02-26 | Qualcomm Incorporated | Source follower based envelope tracking for power amplifier biasing |
US10763790B2 (en) * | 2018-06-06 | 2020-09-01 | Shenzhen GOODIX Technology Co., Ltd. | Valley detection for supply voltage modulation in power amplifier circuits |
CN109564250B (zh) * | 2018-06-06 | 2021-02-12 | 深圳市汇顶科技股份有限公司 | 用于功率放大电路中电源电压调制的波谷检测 |
WO2020106360A2 (en) * | 2019-09-20 | 2020-05-28 | Futurewei Technologies, Inc. | Low noise power conversion system and method |
CN111030602B (zh) * | 2019-11-11 | 2022-04-01 | 西安亚润微光电科技有限公司 | 一种带宽可拓展的用于射频功率放大器的电源 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6900697B1 (en) * | 2002-05-31 | 2005-05-31 | National Semiconductor Corporation | Method and system for providing power management in a radio frequency power amplifier by dynamically adjusting supply and bias conditions |
FI20065865A0 (fi) * | 2006-12-29 | 2006-12-29 | Nokia Corp | Usean toimitilan amplitudimodulaattorin ohjausmenetelmä |
US7808323B2 (en) | 2008-05-23 | 2010-10-05 | Panasonic Corporation | High-efficiency envelope tracking systems and methods for radio frequency power amplifiers |
FI20085808A0 (fi) * | 2008-08-29 | 2008-08-29 | Nokia Corp | Vääristymien korjaaminen tehovahvistimen ulostulossa |
US9030256B2 (en) * | 2010-04-20 | 2015-05-12 | Rf Micro Devices, Inc. | Overlay class F choke |
US8975960B2 (en) | 2011-02-01 | 2015-03-10 | Mediatek Singapore Pte. Ltd. | Integrated circuit wireless communication unit and method for providing a power supply |
US9065505B2 (en) | 2012-01-31 | 2015-06-23 | Rf Micro Devices, Inc. | Optimal switching frequency for envelope tracking power supply |
US8902002B2 (en) * | 2012-05-30 | 2014-12-02 | Nujira Limited | Adaptive biasing scheme for an amplifier |
US9287829B2 (en) | 2012-12-28 | 2016-03-15 | Peregrine Semiconductor Corporation | Control systems and methods for power amplifiers operating in envelope tracking mode |
US9372492B2 (en) * | 2013-01-11 | 2016-06-21 | Qualcomm Incorporated | Programmable frequency range for boost converter clocks |
US9306520B2 (en) | 2013-01-28 | 2016-04-05 | Qualcomm Incorporated | Reverse current prevention |
US9479118B2 (en) | 2013-04-16 | 2016-10-25 | Rf Micro Devices, Inc. | Dual instantaneous envelope tracking |
JP6107358B2 (ja) | 2013-04-17 | 2017-04-05 | 富士通株式会社 | 電源回路、電源ic、電力増幅装置および無線通信装置 |
US9837962B2 (en) * | 2013-06-06 | 2017-12-05 | Qualcomm Incorporated | Envelope tracker with variable boosted supply voltage |
US8909175B1 (en) * | 2013-06-27 | 2014-12-09 | Crestcom, Inc. | Transmitter and method for RF power amplifier having a bandwidth controlled, detroughed envelope tracking signal |
US20150194936A1 (en) * | 2014-01-09 | 2015-07-09 | Qualcomm Incorporated | Power amplifier envelope tracking |
US9831834B2 (en) * | 2014-07-29 | 2017-11-28 | Skyworks Solutions, Inc. | Envelope tracking with low frequency loss correction |
CN104883139B (zh) * | 2015-05-22 | 2018-02-13 | 电子科技大学 | 一种用于包络跟踪系统的双开关电源调制器 |
-
2015
- 2015-03-31 US US14/675,424 patent/US9379668B1/en active Active
-
2016
- 2016-03-09 CN CN201680016659.3A patent/CN107408926B/zh not_active Expired - Fee Related
- 2016-03-09 JP JP2017550203A patent/JP2018513613A/ja active Pending
- 2016-03-09 KR KR1020177027313A patent/KR20170132179A/ko unknown
- 2016-03-09 WO PCT/US2016/021596 patent/WO2016160293A1/en active Application Filing
- 2016-03-09 EP EP16711472.7A patent/EP3278450B1/en active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2018513613A5 (ja) | ||
CN109716258B (zh) | 用以稳定供应电压的装置和方法 | |
US8723612B2 (en) | Trimming circuit for clock source | |
TWI415388B (zh) | 電晶體免於高電壓應力並可操作在低電壓之電位轉換電路 | |
WO2016122977A3 (en) | Low dropout regulator bleeding current circuits and methods | |
KR101820970B1 (ko) | 볼티지 레귤레이터 | |
KR101675561B1 (ko) | 전원 장치 | |
JP2018519510A (ja) | 電圧モニタ | |
JP2014200020A (ja) | 半導体スイッチ回路 | |
US8854097B2 (en) | Load switch | |
JP6354937B2 (ja) | 駆動回路、集積回路装置及びチャージポンプ回路の制御方法 | |
KR102172964B1 (ko) | 3레벨 벅 조정기를 위한 회로 | |
US10205423B1 (en) | Rail-to-rail source follower | |
KR102347435B1 (ko) | 저-레이턴시 고-이득 슬라이서 | |
US9705485B1 (en) | High-resolution current and method for generating a current | |
US9705490B2 (en) | Driver circuit for single wire protocol slave unit | |
JP2009152325A (ja) | 半導体装置 | |
CN112910458B (zh) | 一种计数电路及其迟滞电压产生方法 | |
US20180034464A1 (en) | Level shifter | |
CN108572690B (zh) | 一种电流镜电路 | |
Jung et al. | A semi-static threshold-triggered delay element for low power applications | |
JP2014085745A (ja) | 基準電圧生成回路 | |
US8816723B1 (en) | Buffer circuit | |
US9154120B2 (en) | Electronic circuit | |
US10622983B2 (en) | Apparatus and method for comparing input current to set of current thresholds |