JP2018182021A - 撮像素子、積層型撮像素子及び固体撮像装置 - Google Patents

撮像素子、積層型撮像素子及び固体撮像装置 Download PDF

Info

Publication number
JP2018182021A
JP2018182021A JP2017078236A JP2017078236A JP2018182021A JP 2018182021 A JP2018182021 A JP 2018182021A JP 2017078236 A JP2017078236 A JP 2017078236A JP 2017078236 A JP2017078236 A JP 2017078236A JP 2018182021 A JP2018182021 A JP 2018182021A
Authority
JP
Japan
Prior art keywords
electrode
photoelectric conversion
transistor
imaging device
conversion layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2017078236A
Other languages
English (en)
Inventor
史彦 古閑
Fumihiko Koga
史彦 古閑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Semiconductor Solutions Corp
Original Assignee
Sony Semiconductor Solutions Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Semiconductor Solutions Corp filed Critical Sony Semiconductor Solutions Corp
Priority to JP2017078236A priority Critical patent/JP2018182021A/ja
Priority to KR1020197027372A priority patent/KR102495392B1/ko
Priority to CN201880021235.5A priority patent/CN110462832B/zh
Priority to PCT/JP2018/005955 priority patent/WO2018189999A1/ja
Priority to DE112018001958.6T priority patent/DE112018001958T5/de
Priority to KR1020237003336A priority patent/KR102604847B1/ko
Priority to US16/499,916 priority patent/US11037979B2/en
Publication of JP2018182021A publication Critical patent/JP2018182021A/ja
Priority to US17/308,455 priority patent/US11699719B2/en
Priority to US18/197,254 priority patent/US20230326953A1/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14645Colour imagers
    • H01L27/14647Multicolour imagers having a stacked pixel-element structure, e.g. npn, npnpn or MQW elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K39/00Integrated devices, or assemblies of multiple devices, comprising at least one organic radiation-sensitive element covered by group H10K30/00
    • H10K39/30Devices controlled by radiation
    • H10K39/32Organic image sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14607Geometry of the photosensitive area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14614Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor having a special gate structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • H01L27/14621Colour filter arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14625Optical elements or arrangements associated with the device
    • H01L27/14627Microlenses
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K30/00Organic devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K39/00Integrated devices, or assemblies of multiple devices, comprising at least one organic radiation-sensitive element covered by group H10K30/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1464Back illuminated imager structures
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Light Receiving Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Abstract

【課題】簡素化された構成、構造を有する撮像素子、斯かる撮像素子から構成された積層型撮像素子を提供する。【解決手段】撮像素子は、少なくとも、光電変換部、第1トランジスタTR1及び第2トランジスタTR2を備えており、光電変換部は、光電変換層13、第1電極11及び第2電極12から成り、更に、第1光電変換層延在部13A、第3電極51及び第4電極51Cを備えており、第1トランジスタTR1は、一方のソース/ドレイン部として機能する第2電極12、ゲート部51として機能する第3電極、他方のソース/ドレイン部として機能する第1光電変換層延在部13Aから成り、第1トランジスタTR1(TRrst)は光電変換部に隣接して設けられている。【選択図】 図1

Description

本開示は、撮像素子、積層型撮像素子及び固体撮像装置に関する。
光電変換層に有機半導体材料を用いる撮像素子は、特定の色(波長帯)を光電変換することが可能である。そして、このような特徴を有するが故に、固体撮像装置における撮像素子として用いる場合、オンチップカラーフィルター(OCCF)と撮像素子との組合せから副画素が成り、副画素が2次元配列されている、従来の固体撮像装置では不可能な、副画素を積層した構造(積層型撮像素子)を得ることが可能である(例えば、特開2011−138927号公報参照)。また、デモザイク処理を必要としないことから、偽色が発生しないといった利点がある。尚、以下の説明において、半導体層(例えば、半導体基板)の上あるいは上方に設けられた光電変換部を備えた撮像素子を、便宜上、『第1タイプの撮像素子』と呼び、第1タイプの撮像素子を構成する光電変換部を、便宜上、『第1タイプの光電変換部』と呼び、半導体層(例えば、半導体基板)内に設けられた撮像素子を、便宜上、『第2タイプの撮像素子』と呼び、第2タイプの撮像素子を構成する光電変換部を、便宜上、『第2タイプの光電変換部』と呼ぶ場合がある。
図67に従来の積層型撮像素子(積層型固体撮像装置)の構造例を示す。図67に示す例では、半導体層(具体的には、半導体基板)370内に、第2タイプの撮像素子である第3撮像素子330及び第2撮像素子320を構成する第2タイプの光電変換部である第3光電変換部331及び第2光電変換部321が積層され、形成されている。また、半導体基板370の上方(具体的には、第2撮像素子320の上方)には、第1タイプの光電変換部である第1光電変換部310’が配置されている。ここで、第1光電変換部310’は、第2電極312、有機材料から成る光電変換層313、第1電極311を備えており、第1タイプの撮像素子である第1撮像素子310を構成する。第2光電変換部321及び第3光電変換部331においては、吸収係数の違いにより、それぞれ、例えば、青色光及び赤色光が光電変換される。また、第1光電変換部310’においては、例えば、緑色光が光電変換される。
第2光電変換部321及び第3光電変換部331において光電変換によって生成した電荷は、これらの第2光電変換部321及び第3光電変換部331に一旦蓄積された後、それぞれ、縦型トランジスタ(ゲート部322を図示する)と転送トランジスタ(ゲート部332を図示する)によって第2浮遊拡散層(Floating Diffusion)FD2及び第3浮遊拡散層FD3に転送され、更に、外部の読み出し回路(図示せず)に出力される。これらのトランジスタ及び浮遊拡散層FD2,FD3も半導体基板370に形成されている。
第1光電変換部310’において光電変換によって生成した電荷は、コンタクトホール部361、配線層362を介して、半導体基板370に形成された第1浮遊拡散層FD1に蓄積される。また、第1光電変換部310’は、コンタクトホール部361、配線層362を介して、電荷量を電圧に変換する増幅トランジスタのゲート部318にも接続されている。そして、第1浮遊拡散層FD1は、リセット・トランジスタ(ゲート部317を図示する)の一部を構成している。尚、参照番号371は素子分離領域であり、参照番号372は半導体基板370の表面に形成された酸化膜であり、参照番号376,381は層間絶縁層であり、参照番号383は保護層であり、参照番号390はオンチップ・マイクロ・レンズである。
また、半導体基板の上方に設けられたフォトダイオード(光電変換部)に隣接して読み出しトランジスタが設けられた構造を有する固体撮像装置が、特開2011−049240号公報から周知である。この読み出しトランジスタは、ゲート、フォトダイオードを構成するn型拡散層、及び、浮遊拡散層を構成するn型拡散層から構成されている。また、半導体基板には、増幅トランジスタ、選択トランジスタ及びリセット・トランジスタが設けられている。そして、浮遊拡散層を構成するn型拡散層を半導体基板の上方に設けることで、kTC雑音を抑制することができるとされている。
特開2011−138927号公報 特開2011−049240号公報
しかしながら、特開2011−049240号公報に開示された固体撮像装置にあっては、信号走査回路を構成する増幅トランジスタや選択トランジスタ、リセットトランジスタは、光電変換部とは別に配置された半導体基板部に配置している。そのため、読み出し信号を信号走査回路に接続する構造が複雑であるといった問題がある。また、半導体基板部のトランジスタ数が多く、トランジスタの微細化が困難となる。
従って、本開示の目的は、簡素化された構成、構造を有する撮像素子、斯かる撮像素子から構成された積層型撮像素子、斯かる撮像素子あるいは積層型撮像素子を備えた固体撮像装置を提供することにある。
上記の目的を達成するための本開示の第1の態様に係る撮像素子は、
少なくとも、光電変換部、第1トランジスタ及び第2トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層から延在する第1光電変換層延在部、
光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第3電極、及び、
第1光電変換層延在部の第2面に接して設けられた第4電極、
を備えており、
第1トランジスタは、一方のソース/ドレイン部として機能する第2電極、ゲート部として機能する第3電極、他方のソース/ドレイン部として機能し、電源部に接続された第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
第2トランジスタのゲート部は、第2電極に接続されており、
第2トランジスタの一方のソース/ドレイン部は、電源部に接続されている。
尚、本開示の第1の態様に係る撮像素子は、更に、第3トランジスタを備えており、
第3トランジスタの一方のソース/ドレイン部は、第2トランジスタの他方のソース/ドレイン部に接続されており、
第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている形態とすることができる。
上記の目的を達成するための本開示の第2の態様に係る撮像素子は、
少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層から延在する第1光電変換層延在部、
光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、並びに、
第1光電変換層延在部の第2面に接して設けられた第3電極及び第4電極、
を備えており、
第2トランジスタは、一方のソース/ドレイン部として機能し、電源部に接続された第3電極、ゲート部として機能する第2電極延在部、他方のソース/ドレイン部として機能する第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
第3トランジスタの一方のソース/ドレイン部は、第4電極に接続されており、
第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている。
尚、本開示の第2の態様に係る撮像素子は、更に、第1トランジスタを備えており、
第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている形態とすることができる。
上記の目的を達成するための本開示の第3の態様に係る撮像素子は、
少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層と同じ材料から構成され、光電変換層と離間して設けられたチャネル形成領域、
光電変換層の第2面と同じ側のチャネル形成領域の面に、絶縁膜を介して対向して形成された第4電極、並びに、
光電変換層の第2面と同じ側のチャネル形成領域延在部の面に接して設けられた第3電極及び第5電極、
を備えており、
第2トランジスタのゲート部は、第2電極に接続されており、
第2トランジスタの一方のソース/ドレイン部は、電源部に接続されており、
第2トランジスタの他方のソース/ドレイン部は、第3トランジスタの一方のソース/ドレイン部を構成する第3電極に接続されており、
第3トランジスタのゲート部は、第4電極から構成されており、
第3トランジスタの他方のソース/ドレイン部を構成する第5電極は、信号線に接続されている。
尚、本開示の第3の態様に係る撮像素子は、更に、第1トランジスタを備えており、
第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている形態とすることができる。
上記の目的を達成するための本開示の積層型撮像素子は、上記の好ましい形態を含む本開示の第1の態様〜第3の態様に係る撮像素子を少なくとも1つ有する。
上記の目的を達成するための本開示の第1の態様に係る固体撮像装置は、上記の好ましい形態を含む本開示の第1の態様〜第3の態様に係る撮像素子を、複数、備えている。また、上記の目的を達成するための本開示の第2の態様に係る固体撮像装置は、本開示の積層型撮像素子を、複数、備えている。
本開示の第1の態様〜第3の態様に係る撮像素子、本開示の積層型撮像素子を構成する本開示の第1の態様〜第3の態様に係る撮像素子、あるいは又、本開示の第1の態様〜第2の態様に係る固体撮像装置を構成する本開示の第1の態様〜第3の態様に係る撮像素子は、第1トランジスタ、第2トランジスタ及び第3トランジスタの3つのトランジスタの内の少なくとも2つのトランジスタを備えた構成、構造を有するので、撮像素子の構成、構造の簡素化を図ることができるし、少なくとも1つのトランジスタが、光電変換層に隣接して設けられているので、撮像素子の面積縮小化や高解像度化、撮像素子の構成、構造の一層の簡素化を図ることができる。また、撮像素子内の配線の短縮化や簡素化を図ることができるので、画素の電荷電圧変換効率の向上を図ることができ、撮像素子のS/N比の改善を図ることができる。尚、本明細書に記載された効果はあくまで例示であって限定されるものでは無く、また、付加的な効果があってもよい。
図1A及び図1Bは、実施例1の撮像素子の概念図、及び、本開示の第1の態様〜第3の態様に係る撮像素子の等価回路図である。 図2A及び図2Bは、それぞれ、実施例2及び実施例3の撮像素子の概念図である。 図3A及び図3Bは、それぞれ、実施例4及び実施例5の撮像素子の概念図である。 図4は、実施例6の撮像素子の概念図である。 図5は、実施例1の撮像素子、積層型撮像素子の、図6の矢印X−Xに沿った模式的な一部断面図である。 図6は、実施例1の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図7A、図7B、図7C、図7D及び図7Eは、実施例1の撮像素子、積層型撮像素子の、図6の矢印A−A、矢印B−B、矢印C−C、矢印D−D及び矢印E−E(あるいは矢印F−F)に沿った模式的な一部断面図である。 図8は、実施例1の撮像素子、積層型撮像素子の等価回路図である。 図9は、実施例1の撮像素子、積層型撮像素子の等価回路図である。 図10は、実施例1の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図11は、実施例1の固体撮像装置の概念図である。 図12は、実施例1の撮像素子、積層型撮像素子の変形例の、図6の矢印X−Xに沿った模式的な一部断面図である。 図13A及び図13Bは、実施例1の撮像素子の別の変形例の概念図である。 図14は、実施例1の撮像素子の更に別の変形例(本開示の第1の態様に係る固体撮像装置を構成する撮像素子)の、図6の矢印X−Xに沿った模式的な一部断面図である。 図15は、実施例2の撮像素子、積層型撮像素子の、図16の矢印X−Xに沿った模式的な一部断面図である。 図16は、実施例2の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図17A、図17B、図17C及び図17Dは、実施例2の撮像素子、積層型撮像素子の、図16の矢印A−A、矢印B−B、矢印C−C及び矢印D−Dに沿った模式的な一部断面図である。 図18は、実施例2の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図19は、実施例3の撮像素子、積層型撮像素子の、図20の矢印X−Xに沿った模式的な一部断面図である。 図20は、実施例3の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図21A、図21B、図21C及び図21Dは、実施例3の撮像素子、積層型撮像素子の、図20の矢印A−A、矢印B−B、矢印C−C及び矢印D−Dに沿った模式的な一部断面図である。 図22は、実施例3の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図23は、実施例4の撮像素子、積層型撮像素子の、図24の矢印X−Xに沿った模式的な一部断面図である。 図24は、実施例4の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図25は、実施例5の撮像素子、積層型撮像素子の、図26の矢印X−Xに沿った模式的な一部断面図である。 図26は、実施例5の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図27は、実施例6の撮像素子、積層型撮像素子の、図28の矢印X−Xに沿った模式的な一部断面図である。 図28は、実施例6の撮像素子、積層型撮像素子における第2電極等の模式的な平面図である。 図29は、実施例7の撮像素子、積層型撮像素子の模式的な一部断面図である。 図30は、実施例7の撮像素子、積層型撮像素子の等価回路図である。 図31は、実施例7の撮像素子、積層型撮像素子の等価回路図である。 図32A、図32B及び図32Cは、それぞれ、実施例7、実施例10及び実施例12の撮像素子を構成する第2電極及び電荷蓄積用電極等の模式的な配置図である。 図33は、実施例7の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図34は、実施例7の撮像素子、積層型撮像素子の変形例の等価回路図である。 図35は、実施例8の撮像素子、積層型撮像素子の模式的な一部断面図である。 図36は、実施例9の撮像素子、積層型撮像素子の模式的な一部断面図である。 図37は、実施例9の撮像素子、積層型撮像素子の変形例の模式的な一部断面図である。 図38は、実施例9の撮像素子の別の変形例の模式的な一部断面図である。 図39は、実施例9の撮像素子の更に別の変形例の模式的な一部断面図である。 図40は、実施例10の撮像素子、積層型撮像素子の一部分の模式的な一部断面図である。 図41は、実施例10の撮像素子、積層型撮像素子の等価回路図である。 図42は、実施例10の撮像素子、積層型撮像素子の等価回路図である。 図43は、実施例10の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図44は、実施例10の撮像素子の別の動作時の各部位における電位の状態を模式的に示す図である。 図45は、実施例11の撮像素子、積層型撮像素子の一部分の模式的な一部断面図である。 図46は、実施例12の撮像素子、積層型撮像素子の一部分の模式的な一部断面図である。 図47は、実施例12の撮像素子、積層型撮像素子の等価回路図である。 図48は、実施例12の撮像素子、積層型撮像素子の等価回路図である。 図49は、実施例12の撮像素子の動作時の各部位における電位の状態を模式的に示す図である。 図50は、実施例12の撮像素子の別の動作時(転送時)の各部位における電位の状態を模式的に示す図である。 図51は、実施例7の撮像素子、積層型撮像素子の別の変形例の模式的な一部断面図である。 図52は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図53A、図53B及び図53Cは、実施例7の撮像素子、積層型撮像素子の更に別の変形例の第2電極の部分等の拡大された模式的な一部断面図である。 図54は、実施例11の撮像素子、積層型撮像素子の別の変形例の電荷排出電極の部分等の拡大された模式的な一部断面図である。 図55は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図56は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図57は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図58は、実施例10の撮像素子、積層型撮像素子の別の変形例の模式的な一部断面図である。 図59は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図60は、実施例7の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図61は、実施例10の撮像素子、積層型撮像素子の更に別の変形例の模式的な一部断面図である。 図62は、変換効率切り替えトランジスタを備えた本開示の撮像素子の等価回路図である。 図63は、変換効率切り替えトランジスタを備えた本開示の撮像素子の等価回路図である。 図64は、本開示の撮像素子、積層型撮像素子から構成された固体撮像装置を電子機器(カメラ)を用いた例の概念図である。 図65A、図65B、図65C、図65D及び図65Eは、図5に示したリセット・トランジスタTR1rst(第1トランジスタTR1)の製造工程を説明するための層間絶縁層等の模式的な一部端面図である。 図66A、図66B、図66C及び図66Dは、図12に示したリセット・トランジスタTR1rst(第1トランジスタTR1)の製造工程を説明するための層間絶縁層等の模式的な一部端面図である。 図67は、従来の積層型撮像素子(積層型固体撮像装置)の概念図である。
以下、図面を参照して、実施例に基づき本開示を説明するが、本開示は実施例に限定されるものではなく、実施例における種々の数値や材料は例示である。尚、説明は、以下の順序で行う。
1.本開示の第1の態様〜第3の態様に係る撮像素子、並びに、本開示の積層型撮像素子及び本開示の第1の態様〜第2の態様に係る固体撮像装置、全般に関する説明
2.実施例1(本開示の第1の態様に係る撮像素子[本開示の第1−Aの態様に係る撮像素子]、本開示の積層型撮像素子及び本開示の第1の態様〜第2の態様に係る固体撮像装置)
3.実施例2(実施例1の変形[本開示の第1−Bの態様に係る撮像素子])
4.実施例3(実施例2の変形[本開示の第1−Cの態様に係る撮像素子])
5.実施例4(本開示の第2の態様に係る撮像素子[本開示の第2−Aの態様に係る撮像素子])
6.実施例5(実施例4の変形[本開示の第2−Bの態様に係る撮像素子])
7.実施例6(本開示の第3の態様に係る撮像素子[本開示の第3−Aの態様に係る撮像素子])
8.実施例7(実施例1〜実施例6の変形、電荷蓄積用電極を備えた撮像素子)
9.実施例8(実施例7の変形)
10.実施例9(実施例7〜実施例8の変形)
11.実施例10(実施例7〜実施例9の変形、転送制御用電極を備えた撮像素子)
12.実施例11(実施例7〜実施例10の変形、電荷排出電極を備えた撮像素子)
13.実施例12(実施例7〜実施例11の変形、複数の電荷蓄積用電極セグメントを備えた撮像素子)
14.その他
〈本開示の第1の態様〜第3の態様に係る撮像素子、並びに、本開示の積層型撮像素子及び本開示の第1の態様〜第2の態様に係る固体撮像装置、全般に関する説明〉
本開示の第1の態様〜第3の態様に係る撮像素子、本開示の積層型撮像素子を構成する本開示の第1の態様〜第3の態様に係る撮像素子、あるいは又、本開示の第1の態様〜第2の態様に係る固体撮像装置を構成する本開示の第1の態様〜第3の態様に係る撮像素子における半導体層の上方に形成されたトランジスタにあっては、以下に説明するように、ソース/ドレイン部は、ソース/ドレイン領域又はソース/ドレイン電極から構成されている。ソース/ドレイン部が電極から構成される場合、ソース/ドレイン部はソース/ドレイン電極に該当し、それ以外の場合、ソース/ドレイン部はソース/ドレイン領域に該当する。
上記の好ましい形態を含む本開示の第1の態様に係る撮像素子において、光電変換層は、有機光電変換材料から成る形態とすることができる。
あるいは又、上記の好ましい形態を含む本開示の第1の態様に係る撮像素子において、少なくとも第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。そして、この場合、光電変換層及び第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。更には、これらの形態にあっては、下層半導体層に可視光を吸収させないといった観点から、下層半導体層を構成する半導体材料は、3.0eV以上のバンドギャップエネルギーを有する形態とすることが好ましい。
更には、以上に説明した各種の好ましい形態を含む本開示の第1の態様に係る撮像素子において、第1光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い形態とすることが好ましい。
更には、以上に説明した各種の好ましい形態を含む第3トランジスタを備えた本開示の第1の態様に係る撮像素子は、半導体層を更に備えており、
第2トランジスタ及び第3トランジスタは、半導体層に形成されており、
光電変換部及び第1トランジスタは、半導体層の上方に形成されており、
第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第1−Aの態様に係る撮像素子』と呼ぶ場合がある。
そして、本開示の第1−Aの態様に係る撮像素子は、
光電変換層から延在する第2光電変換層延在部、
光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、及び、
第2光電変換層延在部の第2面に接して設けられた第5電極及び第6電極、
を更に備えており、
第2トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第2トランジスタのゲート部は、第2電極に接続される代わりに、第2電極延在部から構成されており、
第2トランジスタの一方のソース/ドレイン部(ソース/ドレイン電極)は、第5電極から構成されており、
第2トランジスタの他方のソース/ドレイン部(ソース/ドレイン電極)は、第6電極から構成されており、且つ、第2コンタクトホール部を介して、第3トランジスタの一方のソース/ドレイン部に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第1−Bの態様に係る撮像素子』と呼ぶ場合がある。
本開示の第1−Bの態様に係る撮像素子において、第2光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。そして/あるいは又、第2光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い構成とすることができる。
そして、本開示の第1−Bの態様に係る撮像素子は、
光電変換層から延在する第3光電変換層延在部、
光電変換層の第2面と同じ側の第3光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第7電極、及び、
第3光電変換層延在部の第2面に接して設けられた第8電極、
を更に備えており、
第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第3トランジスタの一方のソース/ドレイン部(ソース/ドレイン電極)は、第2コンタクトホール部を介して第6電極に接続される代わりに、第6電極と共通であり、
第3トランジスタのゲート部は、第7電極から構成されており、
第3トランジスタの他方のソース/ドレイン部(ソース/ドレイン電極)は、第8電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第1−Cの態様に係る撮像素子』と呼ぶ場合がある。
本開示の第1−Cの態様に係る撮像素子において、第3光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。そして/あるいは又、第3光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い構成とすることができる。
上記の好ましい形態を含む本開示の第2の態様に係る撮像素子においても、少なくとも第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。そして、この場合、光電変換層及び第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。更には、これらの形態にあっては、下層半導体層に可視光を吸収させないといった観点から、下層半導体層を構成する半導体材料は、3.0eV以上のバンドギャップエネルギーを有する形態とすることが好ましい。
更には、以上に説明した各種の好ましい形態を含む本開示の第2の態様に係る撮像素子において、第1光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い形態とすることが好ましい。
第1トランジスタを備えた本開示の第2の態様に係る撮像素子は、半導体層を更に備えており、
第1トランジスタ及び第3トランジスタは、半導体層に形成されており、
光電変換部及び第2トランジスタは、半導体層の上方に形成されており、
第1トランジスタの一方のソース/ドレイン部は、第1コンタクトホール部を介して、第2電極に接続されており、
第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して、第4電極に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第2−Aの態様に係る撮像素子』と呼ぶ場合がある。
そして、本開示の第2−Aの態様に係る撮像素子は、
光電変換層から延在する第2光電変換層延在部、
光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第5電極、及び、
第2光電変換層延在部の第2面に接して設けられた第6電極、
を更に備えており、
第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第3トランジスタの一方のソース/ドレイン部(ソース/ドレイン電極)は、第2コンタクトホール部を介して第4電極に接続される代わりに、第4電極と共通であり、
第3トランジスタのゲート部は、第5電極から構成されており、
第3トランジスタの他方のソース/ドレイン部(ソース/ドレイン電極)は、第6電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第2−Bの態様に係る撮像素子』と呼ぶ場合がある。
本開示の第2−Bの態様に係る撮像素子において、第2光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。そして/あるいは又、第2光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い構成とすることができる。
上記の好ましい形態を含む本開示の第3の態様に係る撮像素子においても、光電変換層並びにチャネル形成領域及びチャネル形成領域延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。更には、このような形態にあっては、下層半導体層に可視光を吸収させないといった観点から、下層半導体層を構成する半導体材料は、3.0eV以上のバンドギャップエネルギーを有する形態とすることが好ましい。
第1トランジスタを備えた本開示の第3の態様に係る撮像素子は、半導体層を更に備えており、
第1トランジスタ及び第2トランジスタは、半導体層に形成されており、
光電変換部及び第3トランジスタは、半導体層の上方に形成されており、
第1トランジスタの一方のソース/ドレイン部、及び、第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されており、
第2トランジスタの他方のソース/ドレイン部(ソース/ドレイン領域)は、第2コンタクトホール部を介して、第3電極に接続されており、
第3トランジスタの他方のソース/ドレイン部(ソース/ドレイン電極)は、第3コンタクトホール部を介して、信号線に接続されている構成とすることができる。尚、このような構成の撮像素子を、便宜上、『本開示の第3−Aの態様に係る撮像素子』と呼ぶ場合がある。
以上に説明した各種の好ましい形態、構成を含む本開示の第1の態様〜第3の態様に係る撮像素子を、本開示の積層型撮像素子を構成する撮像素子、本開示の第1の態様〜第2の態様に係る固体撮像装置を構成する撮像素子に適用することができる。尚、これらの撮像素子を総称して、以下、『本開示の撮像素子等』と呼ぶ場合がある。
本開示の撮像素子等において、光入射側に位置する第1電極は、複数の撮像素子において共通化されていてもよい。即ち、第1電極を所謂ベタ電極とすることができる。光電変換層は、複数の撮像素子において共通化されていてもよいし、即ち、複数の撮像素子において1層の光電変換層が形成されていてもよいし、撮像素子毎に設けられていてもよい。
本開示の撮像素子等において、第1電極側から光が入射するが、半導体層の上方に形成された各種トランジスタ(特に、各種トランジスタのチャネル形成領域)に光が入射しないように、遮光層が形成されていることが好ましい。あるいは又、第1電極の上方にはオンチップ・マイクロ・レンズが設けられており、オンチップ・マイクロ・レンズに入射する光は、半導体層の上方に形成された各種トランジスタ(特に、各種トランジスタのチャネル形成領域)には入射しないような構成とすることが好ましい。ここで、遮光層は、第1電極の光入射側の面よりも上方に配設されてもよいし、第1電極の光入射側の面の上に配設されてもよい。場合によっては、第1電極に遮光層が形成されていてもよい。遮光層を構成する材料として、クロム(Cr)や銅(Cu)、アルミニウム(Al)、タングステン(W)、光を通さない樹脂(例えば、ポリイミド樹脂)を例示することができる。
本開示の撮像素子等として、具体的には、青色光(425nm乃至495nmの光)を吸収する光電変換層(便宜上、『第1タイプの青色光電変換層』と呼ぶ)を備えた青色光に感度を有する撮像素子(便宜上、『第1タイプの青色光用撮像素子』と呼ぶ)、緑色光(495nm乃至570nmの光)を吸収する光電変換層(便宜上、『第1タイプの緑色光電変換層』と呼ぶ)を備えた緑色光に感度を有する撮像素子(便宜上、『第1タイプの緑色光用撮像素子』と呼ぶ)、赤色光(620nm乃至750nmの光)を吸収する光電変換層(便宜上、『第1タイプの赤色光電変換層』と呼ぶ)を備えた赤色光に感度を有する撮像素子(便宜上、『第1タイプの赤色光用撮像素子』と呼ぶ)を挙げることができる。また、従来の撮像素子であって、青色光に感度を有する撮像素子を、便宜上、『第2タイプの青色光用撮像素子』と呼び、緑色光に感度を有する撮像素子を、便宜上、『第2タイプの緑色光用撮像素子』と呼び、赤色光に感度を有する撮像素子を、便宜上、『第2タイプの赤色光用撮像素子』と呼び、第2タイプの青色光用撮像素子を構成する光電変換層を、便宜上、『第2タイプの青色光電変換層』と呼び、第2タイプの緑色光用撮像素子を構成する光電変換層を、便宜上、『第2タイプの緑色光電変換層』と呼び、第2タイプの赤色光用撮像素子を構成する光電変換層を、便宜上、『第2タイプの赤色光電変換層』と呼ぶ。
本開示の積層型撮像素子は、少なくとも本開示の第1の態様〜第3の態様に係る撮像素子(光電変換素子)を1つ有するが、具体的には、例えば、
[A]第1タイプの青色光用光電変換部、第1タイプの緑色光用光電変換部及び第1タイプの赤色光用光電変換部が、垂直方向に積層され、
第1タイプの青色光用撮像素子、第1タイプの緑色光用撮像素子及び第1タイプの赤色光用撮像素子の制御部のそれぞれが、例えば、半導体層に設けられた構成、構造
[B]第1タイプの青色光用光電変換部及び第1タイプの緑色光用光電変換部が、垂直方向に積層され、
これらの2層の第1タイプの光電変換部の下方に、第2タイプの赤色光用光電変換層が配置され、
第1タイプの青色光用撮像素子、第1タイプの緑色光用撮像素子及び第2タイプの赤色光用撮像素子の制御部のそれぞれが、例えば、半導体層に設けられた構成、構造
[C]第1タイプの緑色光用光電変換部の下方に、第2タイプの青色光用光電変換部及び第2タイプの赤色光用光電変換部が配置され、
第1タイプの緑色光用撮像素子、第2タイプの青色光用撮像素子及び第2タイプの赤色光用撮像素子の制御部のそれぞれが、例えば、半導体層に設けられた構成、構造
[D]第1タイプの青色光用光電変換部の下方に、第2タイプの緑色光用光電変換部及び第2タイプの赤色光用光電変換部が配置され、
第1タイプの青色光用撮像素子、第2タイプの緑色光用撮像素子及び第2タイプの赤色光用撮像素子の制御部のそれぞれが、例えば、半導体層に設けられた構成、構造
を挙げることができる。尚、これらの撮像素子の光電変換部の垂直方向における配置順は、光入射方向から青色光用光電変換部、緑色光用光電変換部、赤色光用光電変換部の順、あるいは、光入射方向から緑色光用光電変換部、青色光用光電変換部、赤色光用光電変換部の順であることが好ましい。これは、より短い波長の光がより入射表面側において効率良く吸収されるからである。赤色は3色の中では最も長い波長であるので、光入射面から見て赤色光用光電変換部を最下層に位置させることが好ましい。これらの撮像素子の積層構造によって、1つの画素が構成される。また、第1タイプの赤外線用光電変換部を備えていてもよい。ここで、第1タイプの赤外線用光電変換部の光電変換層は、例えば、有機系材料から構成され、第1タイプの撮像素子の積層構造の最下層であって、第2タイプの撮像素子よりも上に配置することが好ましい。あるいは又、第1タイプの光電変換部の下方に、第2タイプの赤外線用光電変換部を備えていてもよい。
第1タイプの撮像素子にあっては、例えば、第2電極が、半導体層の上に設けられた層間絶縁層上に形成されている。半導体層に形成された撮像素子(第2タイプの撮像素子)は、従来の撮像素子と同じ構成、構造を有し、裏面照射型とすることもできるし、表面照射型とすることもできる。半導体層として、シリコン半導体基板を挙げることができるし、SOI基板におけるシリコン層を挙げることもできる。
光電変換層を有機系材料から構成する場合、光電変換層を、
(1)p型有機半導体から構成する。
(2)n型有機半導体から構成する。
(3)p型有機半導体膜/n型有機半導体膜の積層構造から構成する。p型有機半導体膜/p型有機半導体とn型有機半導体との混合層(バルクヘテロ構造)/n型有機半導体膜の積層構造から構成する。p型有機半導体膜/p型有機半導体とn型有機半導体との混合層(バルクヘテロ構造)の積層構造から構成する。n型有機半導体膜/p型有機半導体とn型有機半導体との混合層(バルクヘテロ構造)の積層構造から構成する。
(4)p型有機半導体とn型有機半導体の混合(バルクヘテロ構造)から構成する。
の4態様のいずれかとすることができる。但し、積層順は任意に入れ替えた構成とすることができる。
p型有機半導体として、ナフタレン誘導体、アントラセン誘導体、フェナントレン誘導体、ピレン誘導体、ペリレン誘導体、テトラセン誘導体、ペンタセン誘導体、キナクリドン誘導体、チオフェン誘導体、チエノチオフェン誘導体、ベンゾチオフェン誘導体、ベンゾチエノベンゾチオフェン誘導体、トリアリルアミン誘導体、カルバゾール誘導体、ペリレン誘導体、ピセン誘導体、クリセン誘導体、フルオランテン誘導体、フタロシアニン誘導体、サブフタロシアニン誘導体、サブポルフィラジン誘導体、複素環化合物を配位子とする金属錯体、ポリチオフェン誘導体、ポリベンゾチアジアゾール誘導体、ポリフルオレン誘導体等を挙げることができる。n型有機半導体として、フラーレン及びフラーレン誘導体〈例えば、C60や、C70,C74等のフラーレン(高次フラーレン)、内包フラーレン等)又はフラーレン誘導体(例えば、フラーレンフッ化物やPCBMフラーレン化合物、フラーレン多量体等)〉、p型有機半導体よりもHOMO及びLUMOが大きい(深い)有機半導体、透明な無機金属酸化物を挙げることができる。n型有機半導体として、具体的には、窒素原子、酸素原子、硫黄原子を含有する複素環化合物、例えば、ピリジン誘導体、ピラジン誘導体、ピリミジン誘導体、トリアジン誘導体、キノリン誘導体、キノキサリン誘導体、イソキノリン誘導体、アクリジン誘導体、フェナジン誘導体、フェナントロリン誘導体、テトラゾール誘導体、ピラゾール誘導体、イミダゾール誘導体、チアゾール誘導体、オキサゾール誘導体、イミダゾール誘導体、ベンズイミダゾール誘導体、ベンゾトリアゾール誘導体、ベンズオキサゾール誘導体、ベンズオキサゾール誘導体、カルバゾール誘導体、ベンゾフラン誘導体、ジベンゾフラン誘導体、サブポルフィラジン誘導体、ポリフェニレンビニレン誘導体、ポリベンゾチアジアゾール誘導体、ポリフルオレン誘導体等を分子骨格の一部に有する有機分子、有機金属錯体やサブフタロシアニン誘導体を挙げることができる。フラーレン誘導体に含まれる基等として、ハロゲン原子;直鎖、分岐若しくは環状のアルキル基若しくはフェニル基;直鎖若しくは縮環した芳香族化合物を有する基;ハロゲン化物を有する基;パーシャルフルオロアルキル基;パーフルオロアルキル基;シリルアルキル基;シリルアルコキシ基;アリールシリル基;アリールスルファニル基;アルキルスルファニル基;アリールスルホニル基;アルキルスルホニル基;アリールスルフィド基;アルキルスルフィド基;アミノ基;アルキルアミノ基;アリールアミノ基;ヒドロキシ基;アルコキシ基;アシルアミノ基;アシルオキシ基;カルボニル基;カルボキシ基;カルボキソアミド基;カルボアルコキシ基;アシル基;スルホニル基;シアノ基;ニトロ基;カルコゲン化物を有する基;ホスフィン基;ホスホン基;これらの誘導体を挙げることができる。有機系材料から構成された光電変換層(『有機光電変換層』と呼ぶ場合がある)の厚さは、限定するものではないが、例えば、1×10-8m乃至5×10-7m、好ましくは2.5×10-8m乃至3×10-7m、より好ましくは2.5×10-8m乃至2×10-7m、一層好ましくは1×10-7m乃至1.8×10-7mを例示することができる。尚、有機半導体は、p型、n型と分類されることが多いが、p型とは正孔を輸送し易いという意味であり、n型とは電子を輸送し易いという意味であり、無機半導体のように熱励起の多数キャリアとして正孔又は電子を有しているという解釈に限定されない。
あるいは又、緑色光を光電変換する有機光電変換層を構成する材料として、例えば、ローダミン系色素、メラシアニン系色素、キナクリドン誘導体、サブフタロシアニン系色素(サブフタロシアニン誘導体)等を挙げることができるし、青色光を光電変換する有機光電変換層を構成する材料として、例えば、クマリン酸色素、トリス−8−ヒドリキシキノリアルミニウム(Alq3)、メラシアニン系色素等を挙げることができるし、赤色光を光電変換する有機光電変換層を構成する材料として、例えば、フタロシアニン系色素、サブフタロシアニン系色素(サブフタロシアニン誘導体)を挙げることができる。
あるいは又、光電変換層を構成する無機系材料として、結晶シリコン、アモルファスシリコン、微結晶シリコン、結晶セレン、アモルファスセレン、及び、カルコパライト系化合物であるCIGS(CuInGaSe)、CIS(CuInSe2)、CuInS2、CuAlS2、CuAlSe2、CuGaS2、CuGaSe2、AgAlS2、AgAlSe2、AgInS2、AgInSe2、あるいは又、III−V族化合物であるGaAs、InP、AlGaAs、InGaP、AlGaInP、InGaAsP、更には、CdSe、CdS、In2Se3、In23、Bi2Se3、Bi23、ZnSe、ZnS、PbSe、PbS等の化合物半導体を挙げることができる。加えて、これらの材料から成る量子ドットを光電変換層に使用することも可能である。
前述したとおり、光電変換層を、下層半導体層及び上層光電変換層の積層構造とすることができる。このように下層半導体層を設けることで、電荷蓄積時の再結合を防止することができ、光電変換層に蓄積した電荷の第2電極への転送効率を増加させることができるし、暗電流の生成を抑制することができる。また、半導体層の上方に形成されたトランジスタのチャネル形成領域の最適化を図ることができる。上層光電変換層を構成する材料は、上記の光電変換層を構成する各種材料から、適宜、選択すればよい。一方、下層半導体層を構成する半導体材料として、バンドギャップの値が大きく(例えば、3.0eV以上のバンドギャップの値)、しかも、光電変換層を構成する材料よりも高い移動度を有する材料を用いることが好ましい。具体的には、IGZO等の酸化物半導体材料;遷移金属ダイカルコゲナイド;シリコンカーバイド;ダイヤモンド;グラフェン;カーボンナノチューブ;SiやGe、GaAsといった半導体材料;縮合多環炭化水素化合物や縮合複素環化合物等の有機半導体材料を挙げることができる。あるいは又、下層半導体層を構成する半導体材料として、蓄積すべき電荷が正孔である場合、光電変換層を構成する材料のイオン化ポテンシャルよりも小さなイオン化ポテンシャルを有する材料を挙げることができるし、蓄積すべき電荷が電子である場合、光電変換層を構成する材料の電子親和力よりも大きな電子親和力を有する材料を挙げることができる。あるいは又、下層半導体層を構成する半導体材料における不純物濃度は1×1018cm-3以下であることが好ましい。下層半導体層は、単層構成であってもよいし、多層構成であってもよい。また、半導体層の上方に形成された各種のトランジスタのチャネル形成領域を構成する下層半導体層の部分の材料と、第2電極の上に位置する下層半導体層の部分の材料とを、異ならせてもよい。
本開示の撮像素子等において、光電変換部は、更に、第2電極と離間して配置され、且つ、絶縁層を介して光電変換層と対向して配置された電荷蓄積用電極を備えている形態とすることができる。尚、このような形態の本開示の撮像素子等を、便宜上、『電荷蓄積用電極を備えた撮像素子』と呼ぶ。
このように第2電極と離間して配置され、且つ、絶縁層を介して光電変換層と対向して配置された電荷蓄積用電極を備えることで、光電変換部に光が照射され、光電変換部において光電変換されるとき、光電変換層に蓄えられる電荷の量を蓄積用電極で制御することができる。それ故、露光開始時、電荷蓄積部を完全空乏化し、電荷を消去することを、一層、確実に達成することができる。その結果、kTCノイズが大きくなり、ランダムノイズが悪化し、撮像画質の低下をもたらすといった現象の発生を一層確実に抑制することができる。
電荷蓄積用電極を備えた撮像素子において、第2電極は、絶縁層に設けられた開口部内を延在し、光電変換層と接続されている形態とすることができる。あるいは又、光電変換層は、絶縁層に設けられた開口部内を延在し、第2電極と接続されている形態とすることができ、この場合、
第2電極の頂面の縁部は絶縁層で覆われており、
開口部の底面には第2電極が露出しており、
第2電極の頂面と接する絶縁層の面を第1面、電荷蓄積用電極と対向する光電変換層の部分と接する絶縁層の面を第2面としたとき、開口部の側面は、第1面から第2面に向かって広がる傾斜を有する形態とすることができ、更には、第1面から第2面に向かって広がる傾斜を有する開口部の側面は、電荷蓄積用電極側に位置する形態とすることができる。尚、光電変換層と第2電極との間に他の層が形成されている形態(例えば、光電変換層と第2電極との間に電荷蓄積に適した材料層が形成されている形態)を包含する。
電荷蓄積用電極を備えた撮像素子は、駆動回路を有する制御部を更に備えており、
第2電極及び電荷蓄積用電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、光電変換層に蓄積された電荷が第2電極を経由して制御部に読み出される構成とすることができる。但し、第2電極の電位が第1電極の電位よりも高い場合、
12≧V11、且つ、V22<V21
であり、第2電極の電位が第1電極の電位よりも低い場合、
12≦V11、且つ、V22>V21
である。
更には、以上に説明した各種の好ましい形態、構成を含む電荷蓄積用電極を備えた撮像素子にあっては、第2電極と電荷蓄積用電極との間に、第2電極及び電荷蓄積用電極と離間して配置され、且つ、絶縁層を介して光電変換層と対向して配置された転送制御用電極(電荷転送電極)を更に備えている形態とすることができる。尚、このような形態の本開示の撮像素子等を、便宜上、『転送制御用電極を備えた撮像素子』と呼ぶ。
転送制御用電極を備えた撮像素子は、駆動回路を有する制御部を更に備えており、
第2電極、転送制御用電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、転送制御用電極に電位V13が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、転送制御用電極に電位V23が印加され、光電変換層に蓄積された電荷が第2電極を介して制御部に読み出される構成とすることができる。但し、第2電極の電位が第1電極の電位よりも高い場合、
12>V13、且つ、V22≦V23≦V21
であり、第2電極の電位が第1電極の電位よりも低い場合、
12<V13、且つ、V22≧V23≧V21
である。
更には、以上に説明した各種の好ましい形態、構成を含む電荷蓄積用電極を備えた撮像素子にあっては、光電変換層に接続され、第2電極及び電荷蓄積用電極と離間して配置された電荷排出電極を更に備えている形態とすることができる。尚、このような形態の電荷蓄積用電極を備えた撮像素子を、便宜上、『電荷排出電極を備えた撮像素子』と呼ぶ。そして、電荷排出電極を備えた撮像素子において、電荷排出電極は、半導体層の上方に形成されたトランジスタの全体を取り囲むように(即ち、額縁状に)配置されている形態とすることができる。電荷排出電極は、複数の撮像素子において共有化(共通化)することができる。そして、この場合、
光電変換層は、絶縁層に設けられた第2開口部内を延在し、電荷排出電極と接続されており、
電荷排出電極の頂面の縁部は絶縁層で覆われており、
第2開口部の底面には電荷排出電極が露出しており、
電荷排出電極の頂面と接する絶縁層の面を第3面、電荷蓄積用電極と対向する光電変換層の部分と接する絶縁層の面を第2面としたとき、第2開口部の側面は、第3面から第2面に向かって広がる傾斜を有する形態とすることができる。
更には、電荷排出電極を備えた撮像素子は、駆動回路を有する制御部を更に備えており、
第2電極、電荷蓄積用電極及び電荷排出電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、電荷排出電極に電位V14が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、電荷排出電極に電位V24が印加され、光電変換層に蓄積された電荷が第2電極を介して制御部に読み出される構成とすることができる。但し、第2電極の電位が第1電極の電位よりも高い場合、
14>V11、且つ、V24<V21
であり、第2電極の電位が第1電極の電位よりも低い場合、
14<V11、且つ、V24>V21
である。
更には、電荷蓄積用電極を備えた撮像素子における以上に説明した各種の好ましい形態、構成において、電荷蓄積用電極は、複数の電荷蓄積用電極セグメントから構成されている形態とすることができる。尚、このような形態の電荷蓄積用電極を備えた撮像素子を、便宜上、『複数の電荷蓄積用電極セグメントを備えた撮像素子』と呼ぶ。電荷蓄積用電極セグメントの数は、2以上であればよい。そして、複数の電荷蓄積用電極セグメントを備えた撮像素子にあっては、
第2電極の電位が第1電極の電位よりも高い場合、電荷転送期間において、第2電極に最も近い所に位置する電荷蓄積用電極セグメントに印加される電位は、第2電極に最も遠い所に位置する電荷蓄積用電極セグメントに印加される電位よりも高く、
第2電極の電位が第1電極の電位よりも低い場合、電荷転送期間において、第2電極に最も近い所に位置する電荷蓄積用電極セグメントに印加される電位は、第2電極に最も遠い所に位置する電荷蓄積用電極セグメントに印加される電位よりも低い形態とすることができる。
更には、以上に説明した各種の好ましい形態、構成を含む電荷蓄積用電極を備えた撮像素子において、電荷蓄積用電極の大きさは第2電極よりも大きい形態とすることができる。電荷蓄積用電極の面積をS1’、第2電極の面積をS1としたとき、限定するものではないが、
4≦S1’/S1
を満足することが好ましい。
更には、以上に説明した各種の好ましい形態、構成を含む電荷蓄積用電極を備えた撮像素子において、第1電極側から光が入射し、第2電極(場合によっては、第2電極及び転送制御用電極)には光が入射しない形態とすることができ、この場合、第1電極よりの光入射側であって、第2電極(場合によっては、第2電極及び転送制御用電極)の上方には遮光層が形成されている構成とすることができ、あるいは又、電荷蓄積用電極及び第1電極の上方にはオンチップ・マイクロ・レンズが設けられており、オンチップ・マイクロ・レンズに入射する光は、電荷蓄積用電極に集光される構成とすることができる。ここで、遮光層は、第1電極の光入射側の面よりも上方に配設されてもよいし、第1電極の光入射側の面の上に配設されてもよい。場合によっては、第1電極に遮光層が形成されていてもよい。
本開示の第1の態様〜第2の態様に係る固体撮像装置によって、単板式カラー固体撮像装置を構成することができる。
積層型撮像素子を備えた本開示の第2の態様に係る固体撮像装置にあっては、ベイヤ配列の撮像素子を備えた固体撮像装置と異なり(即ち、カラーフィルタを用いて青色、緑色、赤色の分光を行うのではなく)、同一画素内で光の入射方向において、複数種の波長の光に対して感度を有する撮像素子を積層して1つの画素を構成するので、感度の向上及び単位体積当たりの画素密度の向上を図ることができる。また、有機系材料は吸収係数が高いため、有機光電変換層の膜厚を従来のSi系光電変換層と比較して薄くすることができ、隣接画素からの光漏れや、光の入射角の制限が緩和される。更には、従来のSi系撮像素子では3色の画素間で補間処理を行って色信号を作成するために偽色が生じるが、積層型撮像素子を備えた本開示の第2の態様に係る固体撮像装置にあっては、偽色の発生が抑えられる。有機光電変換層それ自体がカラーフィルタとしても機能するので、カラーフィルタを配設しなくとも色分離が可能である。
一方、本開示の第1の態様に係る固体撮像装置にあっては、カラーフィルタを用いることで、青色、緑色、赤色の分光特性への要求を緩和することができるし、また、高い量産性を有する。本開示の第1の態様に係る固体撮像装置における撮像素子の配列として、ベイヤ配列の他、インターライン配列、GストライプRB市松配列、GストライプRB完全市松配列、市松補色配列、ストライプ配列、斜めストライプ配列、原色色差配列、フィールド色差順次配列、フレーム色差順次配列、MOS型配列、改良MOS型配列、フレームインターリーブ配列、フィールドインターリーブ配列を挙げることができる。ここで、1つの撮像素子によって1つの画素(あるいは副画素)が構成される。
本開示の撮像素子あるいは本開示の積層型撮像素子が複数配列された画素領域は、2次元アレイ状に規則的に複数配列された画素から構成される。画素領域は、通常、実際に光を受光し光電変換によって生成された信号電荷を増幅して駆動回路に読み出す有効画素領域と、黒レベルの基準になる光学的黒を出力するための黒基準画素領域とから構成されている。黒基準画素領域は、通常は、有効画素領域の外周部に配置されている。
以上に説明した各種の好ましい形態、構成を含む本開示の撮像素子等において、光が照射され、光電変換層で光電変換が生じ、正孔(ホール)と電子がキャリア分離される。そして、正孔が取り出される電極を陽極、電子が取り出される電極を陰極とする。第2電極が陽極を構成し、第1電極が陰極を構成する形態もあるし、逆に、第2電極が陰極を構成し、第1電極が陽極を構成する形態もある。
積層型撮像素子を構成する場合、第1電極、第2電極、第3電極、第4電極、第5電極、第6電極、第7電極、第8電極、電荷蓄積用電極、転送制御用電極及び電荷排出電極は透明導電材料から成る構成とすることができる。尚、第1電極を除く各種電極を総称して、『第2電極等』と呼ぶ場合がある。あるいは又、撮像素子が、例えばベイヤ配列のように平面に配される場合には、第1電極は透明導電材料から成り、第2電極等は金属材料から成る構成とすることができ、この場合、具体的には、光入射側に位置する第1電極は透明導電材料から成り、第2電極等は、例えば、Al−Nd(アルミニウム及びネオジウムの合金)又はASC(アルミニウム、サマリウム及び銅の合金)から成る構成とすることができる。尚、透明導電材料から成る電極を『透明電極』と呼ぶ場合がある。ここで、ここで、透明導電材料のバンドギャップエネルギーは、2.5eV以上、好ましくは3.1eV以上であることが望ましい。透明電極を構成する透明導電材料として、導電性のある金属酸化物を挙げることができ、具体的には、酸化インジウム、インジウム−錫酸化物(ITO,Indium Tin Oxide,SnドープのIn23、結晶性ITO及びアモルファスITOを含む)、酸化亜鉛にドーパントとしてインジウムを添加したインジウム−亜鉛酸化物(IZO,Indium Zinc Oxide)、酸化ガリウムにドーパントとしてインジウムを添加したインジウム−ガリウム酸化物(IGO)、酸化亜鉛にドーパントとしてインジウムとガリウムを添加したインジウム−ガリウム−亜鉛酸化物(IGZO,In−GaZnO4)、酸化亜鉛にドーパントとしてインジウムと錫を添加したインジウム−錫−亜鉛酸化物(ITZO)、IFO(FドープのIn23)、酸化錫(SnO2)、ATO(SbドープのSnO2)、FTO(FドープのSnO2)、酸化亜鉛(他元素をドープしたZnOを含む)、酸化亜鉛にドーパントとしてアルミニウムを添加したアルミニウム−亜鉛酸化物(AZO)、酸化亜鉛にドーパントとしてガリウムを添加したガリウム−亜鉛酸化物(GZO)、酸化チタン(TiO2)、酸化チタンにドーパントとしてニオブを添加したニオブ−チタン酸化物(TNO)、酸化アンチモン、スピネル型酸化物、YbFe24構造を有する酸化物を例示することができる。あるいは又、ガリウム酸化物、チタン酸化物、ニオブ酸化物、ニッケル酸化物等を母層とする透明電極を挙げることができる。透明電極の厚さとして、2×10-8m乃至2×10-7m、好ましくは3×10-8m乃至1×10-7mを挙げることができる。
あるいは又、透明性が不要である場合、正孔を取り出す電極としての機能を有する陽極を構成する導電材料として、高仕事関数(例えば、φ=4.5eV〜5.5eV)を有する導電材料から構成することが好ましく、具体的には、金(Au)、銀(Ag)、クロム(Cr)、ニッケル(Ni)、パラジウム(Pd)、白金(Pt)、鉄(Fe)、イリジウム(Ir)、ゲルマニウム(Ge)、オスミウム(Os)、レニウム(Re)、テルル(Te)を例示することができる。一方、電子を取り出す電極としての機能を有する陰極を構成する導電材料として、低仕事関数(例えば、φ=3.5eV〜4.5eV)を有する導電材料から構成することが好ましく、具体的には、アルカリ金属(例えばLi、Na、K等)及びそのフッ化物又は酸化物、アルカリ土類金属(例えばMg、Ca等)及びそのフッ化物又は酸化物、アルミニウム(Al)、亜鉛(Zn)、錫(Sn)、タリウム(Tl)、ナトリウム−カリウム合金、アルミニウム−リチウム合金、マグネシウム−銀合金、インジウム、イッテリビウム等の希土類金属、あるいは、これらの合金を挙げることができる。あるいは又、陽極や陰極を構成する材料として、白金(Pt)、金(Au)、パラジウム(Pd)、クロム(Cr)、ニッケル(Ni)、アルミニウム(Al)、銀(Ag)、タンタル(Ta)、タングステン(W)、銅(Cu)、チタン(Ti)、インジウム(In)、錫(Sn)、鉄(Fe)、コバルト(Co)、モリブデン(Mo)等の金属、あるいは、これらの金属元素を含む合金、これらの金属から成る導電性粒子、これらの金属を含む合金の導電性粒子、不純物を含有したポリシリコン、炭素系材料、酸化物半導体、カーボン・ナノ・チューブ、グラフェン等の導電性材料を挙げることができるし、これらの元素を含む層の積層構造とすることもできる。更には、陽極や陰極を構成する材料として、ポリ(3,4−エチレンジオキシチオフェン)/ポリスチレンスルホン酸[PEDOT/PSS]といった有機材料(導電性高分子)を挙げることもできる。また、これらの導電性材料をバインダー(高分子)に混合してペースト又はインクとしたものを硬化させ、電極として用いてもよい。
第2電極等や第1電極(陽極や陰極)の成膜方法として、乾式法あるいは湿式法を用いることが可能である。乾式法として、物理的気相成長法(PVD法)及び化学的気相成長法(CVD法)を挙げることができる。PVD法の原理を用いた成膜方法として、抵抗加熱あるいは高周波加熱を用いた真空蒸着法、EB(電子ビーム)蒸着法、各種スパッタリング法(マグネトロンスパッタリング法、RF−DC結合形バイアススパッタリング法、ECRスパッタリング法、対向ターゲットスパッタリング法、高周波スパッタリング法)、イオンプレーティング法、レーザーアブレーション法、分子線エピタキシー法、レーザー転写法を挙げることができる。また、CVD法として、プラズマCVD法、熱CVD法、有機金属(MO)CVD法、光CVD法を挙げることができる。一方、湿式法として、電解メッキ法や無電解メッキ法、スピンコート法、インクジェット法、スプレーコート法、スタンプ法、マイクロコンタクトプリント法、フレキソ印刷法、オフセット印刷法、グラビア印刷法、ディップ法等の方法を挙げることができる。パターニング法として、シャドーマスク、レーザー転写、フォトリソグラフィー等の化学的エッチング、紫外線やレーザー等による物理的エッチング等を挙げることができる。第2電極等や第1電極の平坦化技術として、レーザー平坦化法、リフロー法、CMP(Chemical Mechanical Polishing)法等を用いることができる。
絶縁膜や絶縁層を構成する材料として、酸化ケイ素系材料;窒化ケイ素(SiNY);酸化アルミニウム(Al23)、酸化ハフニウム(HfO2)、酸化ジルコニウム(ZrO2等の金属酸化物高誘電絶縁材料に例示される無機系絶縁材料だけでなく、ポリメチルメタクリレート(PMMA);ポリビニルフェノール(PVP);ポリビニルアルコール(PVA);ポリイミド;ポリカーボネート(PC);ポリエチレンテレフタレート(PET);ポリスチレン;N−2(アミノエチル)3−アミノプロピルトリメトキシシラン(AEAPTMS)、3−メルカプトプロピルトリメトキシシラン(MPTMS)、オクタデシルトリクロロシラン(OTS)等のシラノール誘導体(シランカップリング剤);ノボラック型フェノール樹脂;フッ素系樹脂;オクタデカンチオール、ドデシルイソシアネイト等の一端に電極と結合可能な官能基を有する直鎖炭化水素類にて例示される有機系絶縁材料(有機ポリマー)を挙げることができるし、これらの組み合わせを用いることもできる。尚、酸化ケイ素系材料として、酸化シリコン(SiOX)、BPSG、PSG、BSG、AsSG、PbSG、酸化窒化シリコン(SiON)、SOG(スピンオングラス)、低誘電率材料(例えば、ポリアリールエーテル、シクロパーフルオロカーボンポリマー及びベンゾシクロブテン、環状フッ素樹脂、ポリテトラフルオロエチレン、フッ化アリールエーテル、フッ化ポリイミド、アモルファスカーボン、有機SOG)を例示することができる。各種層間絶縁層を構成する材料も、これらの材料から適宜選択すればよい。
各種トランジスタは、必要に応じて、制御部に接続されている。半導体層に形成された各種トランジスタの構成、構造は、従来のトランジスタの構成、構造と同様とすることができる。制御部を構成する駆動回路も周知の構成、構造とすることができる。
コンタクトホール部を構成する材料として、不純物がドーピングされたポリシリコンや、タングステン、Ti、Pt、Pd、Cu、TiW、TiN、TiNW、WSi2、MoSi2等の高融点金属や金属シリサイド、これらの材料から成る層の積層構造(例えば、Ti/TiN/W)を例示することができる。
有機光電変換層と第1電極との間に、第1キャリアブロッキング層を設けてもよいし、有機光電変換層と第2電極との間に、第2キャリアブロッキング層を設けてもよい。また、第1キャリアブロッキング層と第1電極との間に第1電荷注入層を設けてもよいし、第2キャリアブロッキング層と第2電極との間に第2電荷注入層を設けてもよい。例えば、電子注入層を構成する材料として、例えば、リチウム(Li)、ナトリウム(Na)、カリウム(K)といったアルカリ金属及びそのフッ化物や酸化物、マグネシウム(Mg)、カルシウム(Ca)といったアルカリ土類金属及びそのフッ化物や酸化物を挙げることができる。
各種有機層の成膜方法として、乾式成膜法及び湿式成膜法を挙げることができる。乾式成膜法として、抵抗加熱あるいは高周波加熱、電子ビーム加熱を用いた真空蒸着法、フラッシュ蒸着法、プラズマ蒸着法、EB蒸着法、各種スパッタリング法(2極スパッタリング法、直流スパッタリング法、直流マグネトロンスパッタリング法、高周波スパッタリング法、マグネトロンスパッタリング法、RF−DC結合形バイアススパッタリング法、ECRスパッタリング法、対向ターゲットスパッタリング法、高周波スパッタリング法、イオンビームスパッタリング法)、DC(Direct Current)法、RF法、多陰極法、活性化反応法、電界蒸着法、高周波イオンプレーティング法や反応性イオンプレーティング法等の各種イオンプレーティング法、レーザーアブレーション法、分子線エピタキシー法、レーザー転写法、分子線エピタキシー法(MBE法)を挙げることができる。また、CVD法として、プラズマCVD法、熱CVD法、MOCVD法、光CVD法を挙げることができる。一方、湿式法として、具体的には、スピンコート法;浸漬法;キャスト法;マイクロコンタクトプリント法;ドロップキャスト法;スクリーン印刷法やインクジェット印刷法、オフセット印刷法、グラビア印刷法、フレキソ印刷法といった各種印刷法;スタンプ法;スプレー法;エアドクタコーター法、ブレードコーター法、ロッドコーター法、ナイフコーター法、スクイズコーター法、リバースロールコーター法、トランスファーロールコーター法、グラビアコーター法、キスコーター法、キャストコーター法、スプレーコーター法、スリットオリフィスコーター法、カレンダーコーター法といった各種コーティング法を例示することができる。尚、塗布法においては、溶媒として、トルエン、クロロホルム、ヘキサン、エタノールといった無極性又は極性の低い有機溶媒を例示することができる。パターニング法として、シャドーマスク、レーザー転写、フォトリソグラフィー等の化学的エッチング、紫外線やレーザー等による物理的エッチング等を挙げることができる。各種有機層の平坦化技術として、レーザー平坦化法、リフロー法等を用いることができる。
撮像素子あるいは固体撮像装置には、前述したとおり、必要に応じて、オンチップ・マイクロ・レンズや遮光層を設けてもよいし、撮像素子を駆動するための駆動回路や配線が設けられている。必要に応じて、撮像素子への光の入射を制御するためのシャッターを配設してもよいし、固体撮像装置の目的に応じて光学カットフィルタを具備してもよい。
例えば、固体撮像装置を読出し用集積回路(ROIC)と積層する場合、読出し用集積回路及び銅(Cu)から成る接続部が形成された駆動用基板と、接続部が形成された撮像素子とを、接続部同士が接するように重ね合わせ、接続部同士を接合することで、積層することができるし、接続部同士をハンダバンプ等を用いて接合することもできる。あるいは又、半導体層の周辺領域に駆動回路チップを配置し、半導体層に設けられた各種トランジスタを駆動する駆動線及び信号線を、駆動回路チップに設けられた駆動回路と電気的に接続する構成とすることもできる。尚、電気的な接続として、半田バンプを用いる方法(チップ・オン・チップ方式に基づく方法)を挙げることができるし、あるいは又、スルーチップビヤ(TCV)やスルーシリコンビヤ(TSV)を用いる方法を採用すればよい。
実施例1は、本開示の第1の態様に係る撮像素子、具体的には、本開示の第1−Aの態様に係る撮像素子に関し、また、本開示の積層型撮像素子、本開示の第1の態様〜第2の態様に係る固体撮像装置に関する。実施例1の撮像素子の概念図を図1Aに示し、本開示の第1の態様〜第3の態様に係る撮像素子の等価回路図を図1Bに示す。また、実施例1の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図6に示し、実施例1の撮像素子、積層型撮像素子の、図6の矢印X−Xに沿った模式的な一部断面図を図5に示し、実施例1の撮像素子、積層型撮像素子の、図6の矢印A−A、矢印B−B、矢印C−C、矢印D−D及び矢印E−E(あるいは矢印F−F)に沿った模式的な一部断面図を、図7A、図7B、図7C、図7D及び図7Eに示す。また、実施例1の撮像素子、積層型撮像素子の等価回路図を図8及び図9に示す。
実施例1の撮像素子(例えば、後述する緑色光用撮像素子)は、少なくとも、光電変換部、第1トランジスタTR1及び第2トランジスタTR2を備えている。そして、光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層13、
光電変換層13の第1面に接して設けられた第1電極11、及び、
光電変換層13の第2面に接して設けられた第2電極12、
から成る。撮像素子は、更に、
光電変換層13から延在する第1光電変換層延在部13A、
光電変換層13の第2面と同じ側の第1光電変換層延在部13Aの第2面に、絶縁膜82を介して対向して形成された第3電極51、及び、
第1光電変換層延在部13Aの第2面に接して設けられた第4電極51C、
を備えている。
そして、第1トランジスタTR1は、一方のソース/ドレイン部(ソース/ドレイン電極)として機能する第2電極12A(51B)、ゲート部として機能する第3電極51、他方のソース/ドレイン部(ソース/ドレイン電極)として機能し、電源部VDDに接続された第4電極51C、及び、チャネル形成領域51Aとして機能する第1光電変換層延在部13Aから成り、
第2トランジスタTR2のゲート部52は、第2電極12に接続されており、
第2トランジスタTR2の一方のソース/ドレイン部52Bは、電源部VDDに接続されている。
また、実施例1の撮像素子は、更に、第3トランジスタTR3を備えており、
第3トランジスタTR3の一方のソース/ドレイン部53Bは、第2トランジスタTR2の他方のソース/ドレイン部52Cに接続されており、
第3トランジスタTR3の他方のソース/ドレイン部53Cは、信号線(出力信号線)VSL1に接続されている。
ここで、第1トランジスタTR1はリセット・トランジスタ(TR1rst)とも呼ばれ、第2トランジスタTR2は増幅トランジスタ(TR1amp)とも呼ばれ、第3トランジスタTR3は選択トランジスタ(TR1sel)とも呼ばれる。以下の説明においても同様である。また、図1〜図4を除き、図面においては、第1トランジスタTR1を「TR1rst」と表示し、第2トランジスタTR2を「TR1amp」と表示し、第3トランジスタTR3を「TR1sel」と表示する。
また、実施例1の積層型撮像素子は、実施例1の撮像素子を少なくとも1つ、実施例1にあっては実施例1の撮像素子を1つ、有する。
更には、実施例1の固体撮像装置は、実施例1の積層型撮像素子を、複数、備えている。
そして、光電変換層13は、後述するように、有機光電変換材料から成る。
また、実施例1の撮像素子は、本開示の第1−Aの態様に係る撮像素子であり、半導体層70を更に備えており、
第2トランジスタTR2(TR1amp)及び第3トランジスタTR3(TR1sel)は、半導体層70に形成されており、
光電変換部及び第1トランジスタTR1(TR1rst)は、半導体層70の上方に形成されており、
第2トランジスタTR2(TR1amp)のゲート部52は、第1コンタクトホール部61を介して、第2電極12に接続されている。
上述したとおり、実施例1の撮像素子は、半導体層、具体的には半導体基板(より具体的には、シリコン半導体層)70を更に備えており、光電変換部は、半導体基板70の上方に配置されている。また、半導体基板70に設けられ、第2電極12が接続された駆動回路を有する制御部を更に備えている。ここで、半導体基板70における光入射面を上方とし、半導体基板70の反対側を下方とする。半導体基板70の下方には複数の配線から成る配線層62が設けられている。また、半導体基板70には、制御部を構成する少なくとも第2トランジスタTR2(増幅トランジスタTR1amp)及び第3トランジスタTR2(選択トランジスタTR1sel)が設けられており、第2電極12は、増幅トランジスタTR1ampのゲート部52に接続されている。また、増幅トランジスタTR1ampの他方のソース/ドレイン部(ソース/ドレイン領域)52Cは、選択トランジスタTR1selの一方のソース/ドレイン部(ソース/ドレイン領域)53Bに接続されており、選択トランジスタTR1selの他方のソース/ドレイン部53Cは信号線VSL1に接続されている。具体的には、増幅トランジスタTR1ampの他方のソース/ドレイン部(ソース/ドレイン領域)52Cと、選択トランジスタTR1selの一方のソース/ドレイン部(ソース/ドレイン領域)53Bとは共有化(共通化)されている。
具体的には、実施例1の撮像素子、積層型撮像素子は、裏面照射型の撮像素子、積層型撮像素子であり、緑色光を吸収する第1タイプの緑色光電変換層を備えた緑色光に感度を有する第1タイプの実施例1の緑色光用撮像素子(以下、『第1撮像素子』と呼ぶ)、青色光を吸収する第2タイプの青色光電変換層を備えた青色光に感度を有する第2タイプの従来の青色光用撮像素子(以下、『第2撮像素子』と呼ぶ)、赤色光を吸収する第2タイプの赤色光電変換層を備えた赤色光に感度を有する第2タイプの従来の赤色光用撮像素子(以下、『第3撮像素子』と呼ぶ)の3つの撮像素子が積層された構造を有する。ここで赤色光用撮像素子(第3撮像素子)及び青色光用撮像素子(第2撮像素子)は、半導体基板70内に設けられており、第2撮像素子の方が、第3撮像素子よりも光入射側に位置する。また、緑色光用撮像素子(第1撮像素子)は、青色光用撮像素子(第2撮像素子)の上方に設けられている。第1撮像素子、第2撮像素子及び第3撮像素子の積層構造によって、1画素が構成される。カラーフィルタは設けられていない。
第1撮像素子にあっては、層間絶縁層81上に、第2電極12が形成されている。第2電極12上には光電変換層13が形成され、光電変換層13上には第1電極11が形成されている。第1電極11を含む全面には、保護層83が形成されており、保護層83上にオンチップ・マイクロ・レンズ90が設けられている。第2電極12及び第1電極11は、例えば、ITOから成る透明電極から構成されている。光電変換層13は、少なくとも緑色光に感度を有する周知の有機光電変換材料(例えば、ローダミン系色素、メラシアニン系色素、キナクリドン等の有機系材料)を含む層から構成されている。また、光電変換層13は、更に、電荷蓄積に適した材料層を含む構成であってもよい。即ち、光電変換層13と第2電極12との間に、更に、電荷蓄積に適した材料層が形成されていてもよい。層間絶縁層81や絶縁膜82、保護層83は、周知の絶縁材料(例えば、SiO2やSiN)から構成されている。
半導体基板70の第1面(おもて面)70Aの側には素子分離領域71が形成され、また、半導体基板70の第1面70Aには酸化膜72が形成されている。更には、半導体基板70の第1面側には、第1撮像素子の制御部を構成する増幅トランジスタTR1amp(TR2)及び選択トランジスタTR1sel(TR3)が設けられている。
リセット・トランジスタTR1rst(第1トランジスタTR1)は、ゲート部51、チャネル形成領域51A、ソース/ドレイン部51B,51C、及び、絶縁膜(ゲート絶縁膜)51D(82)から構成されている。リセット・トランジスタTR1rstのゲート部51はリセット線RST1に接続され、リセット・トランジスタTR1rstの一方のソース/ドレイン部51Bは、第1浮遊拡散領域としても機能し、他方のソース/ドレイン部51Cは、電源VDDに接続されている。また、第2電極12及び第1コンタクトホール部61から増幅トランジスタTR1amp(TR2)のゲート部52までの配線部分も、第1浮遊拡散領域としても機能する。
増幅トランジスタTR1amp(第2トランジスタTR2)は、ゲート部52、チャネル形成領域52A、ソース/ドレイン部52B,52C、及び、ゲート絶縁膜72から構成されている。第2電極12は、半導体基板70等及び層間絶縁層76に形成された第1コンタクトホール部61、層間絶縁層76に形成された配線層62を介して、ゲート部52に接続されている。また、一方のソース/ドレイン部52Bは、電源VDDに接続されている。
選択トランジスタTR1sel(第3トランジスタTR3)は、ゲート部53、チャネル形成領域53A、ソース/ドレイン部53B,53C、及び、ゲート絶縁膜72から構成されている。ゲート部53は、選択線SEL1に接続されている。また、一方のソース/ドレイン部53Bは、増幅トランジスタTR1ampを構成する他方のソース/ドレイン部52Cと、領域を共有しており、他方のソース/ドレイン部53Cは、信号線(データ出力線)VSL1(117)に接続されている。
第2撮像素子は、半導体基板70に設けられたn型半導体領域41を光電変換層として備えている。縦型トランジスタから成る転送トランジスタTR2trsのゲート部45が、n型半導体領域41まで延びており、且つ、転送ゲート線TG2に接続されている。また、転送トランジスタTR2trsのゲート部45の近傍の半導体基板70の領域45Cには、第2浮遊拡散層FD2が設けられている。n型半導体領域41に蓄積された電荷は、ゲート部45に沿って形成される転送チャネルを介して第2浮遊拡散層FD2に読み出される。
第2撮像素子にあっては、更に、半導体基板70の第1面側に、第2撮像素子の制御部を構成するリセット・トランジスタTR2rst、増幅トランジスタTR2amp及び選択トランジスタTR2selが設けられている。
リセット・トランジスタTR2rstは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。リセット・トランジスタTR2rstのゲート部はリセット線RST2に接続され、リセット・トランジスタTR2rstの一方のソース/ドレイン部は電源VDDに接続され、他方のソース/ドレイン部は、第2浮遊拡散層FD2を兼ねている。
増幅トランジスタTR2ampは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。ゲート部は、リセット・トランジスタTR2rstの他方のソース/ドレイン部(第2浮遊拡散層FD2)に接続されている。また、一方のソース/ドレイン部は、電源VDDに接続されている。
選択トランジスタTR2selは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。ゲート部は、選択線SEL2に接続されている。また、一方のソース/ドレイン部は、増幅トランジスタTR2ampを構成する他方のソース/ドレイン部と、領域を共有しており、他方のソース/ドレイン部は、信号線(データ出力線)VSL2に接続されている。
第3撮像素子は、半導体基板70に設けられたn型半導体領域43を光電変換層として備えている。転送トランジスタTR3trsのゲート部46は転送ゲート線TG3に接続されている。また、転送トランジスタTR3trsのゲート部46の近傍の半導体基板70の領域46Cには、第3浮遊拡散層FD3が設けられている。n型半導体領域43に蓄積された電荷は、ゲート部46に沿って形成される転送チャネル46Aを介して第3浮遊拡散層FD3に読み出される。
第3撮像素子にあっては、更に、半導体基板70の第1面側に、第3撮像素子の制御部を構成するリセット・トランジスタTR3rst、増幅トランジスタTR3amp及び選択トランジスタTR3selが設けられている。
リセット・トランジスタTR3rstは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。リセット・トランジスタTR3rstのゲート部はリセット線RST3に接続され、リセット・トランジスタTR3rstの一方のソース/ドレイン部は電源VDDに接続され、他方のソース/ドレイン部は、第3浮遊拡散層FD3を兼ねている。
増幅トランジスタTR3ampは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。ゲート部は、リセット・トランジスタTR3rstの他方のソース/ドレイン部(第3浮遊拡散層FD3)に接続されている。また、一方のソース/ドレイン部は、電源VDDに接続されている。
選択トランジスタTR3selは、ゲート部、チャネル形成領域、及び、ソース/ドレイン部から構成されている。ゲート部は、選択線SEL3に接続されている。また、一方のソース/ドレイン部は、増幅トランジスタTR3ampを構成する他方のソース/ドレイン部と、領域を共有しており、他方のソース/ドレイン部は、信号線(データ出力線)VSL3に接続されている。
リセット線RST1,RST2,RST3、選択線SEL1,SEL2,SEL3、転送ゲート線TG2,TG3は、駆動回路を構成する垂直駆動回路112に接続され、信号線(データ出力線)VSL1,VSL2,VSL3は、駆動回路を構成するカラム信号処理回路113に接続されている。
n型半導体領域43と半導体基板70の表面70Aとの間にはp+層44が設けられており、暗電流発生を抑制している。n型半導体領域41とn型半導体領域43との間には、p+層42が形成されており、更には、n型半導体領域43の側面の一部はp+層42によって囲まれている。半導体基板70の裏面70Bの側には、p+層73が形成されており、p+層73から半導体基板70の内部の第1 コンタクトホール部61を形成すべき部分には、HfO2膜74及び下層絶縁膜75が形成されている。層間絶縁層76には、複数の層に亙り配線が形成されているが、図示は省略した。
HfO2膜74は、負の固定電荷を有する膜であり、このような膜を設けることによって、暗電流の発生を抑制することができる。尚、HfO2膜の代わりに、酸化アルミニウム(Al23)膜、酸化ジルコニウム(ZrO2)膜、酸化タンタル(Ta25)膜、酸化チタン(TiO2)膜、酸化ランタン(La23)膜、酸化プラセオジム(Pr23)膜、酸化セリウム(CeO2)膜、酸化ネオジム(Nd23)膜、酸化プロメチウム(Pm23)膜、酸化サマリウム(Sm23)膜、酸化ユウロピウム(Eu23)膜、酸化ガドリニウム((Gd23)膜、酸化テルビウム(Tb23)膜、酸化ジスプロシウム(Dy23)膜、酸化ホルミウム(Ho23)膜、酸化ツリウム(Tm23)膜、酸化イッテルビウム(Yb23)膜、酸化ルテチウム(Lu23)膜、酸化イットリウム(Y23)膜、窒化ハフニウム膜、窒化アルミニウム膜、酸窒化ハフニウム膜、酸窒化アルミニウム膜を用いることもできる。これらの膜の成膜方法として、例えば、CVD法、PVD法、ALD法が挙げることができる。
以下、実施例1の撮像素子の動作時の各部位における電位の状態を模式的に示す図である図10、及び、実施例1の撮像素子、積層型撮像素子の等価回路図である図9を参照して、実施例1の撮像素子(第1撮像素子)の動作を説明する。即ち、リセット時、増幅トランジスタTR1amp及び選択トランジスタTR1selをオフ状態としておき、第1電極11を接地状態とする。そして、リセット線RST1を「H」状態としてゲート部51に高電位を印加することで、リセット・トランジスタTR1rst(第1トランジスタTR1)をオン状態とする。第1トランジスタTR1の他方のソース/ドレイン部51Cは、電源部VDDに接続されているので、第1トランジスタTR1のチャネル形成領域51Aの電位、第1トランジスタTR1の一方のソース/ドレイン部51Bの電位、更には、第2電極12の電位、第2電極12に隣接した光電変換層13の部分の電位はVDDとなり、撮像素子のリセットが行われる。リセット動作が完了し、電荷の蓄積を開始する時点で、リセット線RST1を「L」状態としてゲート部51に低電位を印加することで、リセット・トランジスタTR1rst(第1トランジスタTR1)をオフ状態とする。光電変換層13で光電変換された電荷(具体的には、電子)が第2電極12に蓄積されると、第2電極12の電位が低下する。そして、信号の読出し時、選択線SEL1を「H」状態として選択トランジスタTR1selのゲート部53に高電位を印加することで、選択トランジスタTR1sel(第3トランジスタTR3)をオン状態とする。すると、第2電極12の電位(即ち、増幅トランジスタTR1ampのゲート部52の電位)に基づく電流が増幅トランジスタTR1amp(第2トランジスタTR2)の一方のソース/ドレイン部52Bから他方のソース/ドレイン部52Cを流れ、更に、選択トランジスタTR1sel(第3トランジスタTR3)の一方のソース/ドレイン部53Bから他方のソース/ドレイン部53Cを流れ、信号線(データ出力線)VSL1に信号(画像信号)として出力される。また、第2撮像素子、第3撮像素子の電荷蓄積、リセット動作、電荷転送といった一連の動作は、従来の電荷蓄積、リセット動作、電荷転送といった一連の動作と同様である。
図11に、実施例1の固体撮像装置の概念図を示す。実施例1の固体撮像装置100は、積層型撮像素子101が2次元アレイ状に配列された撮像領域111、並びに、その駆動回路(周辺回路)としての垂直駆動回路112、カラム信号処理回路113、水平駆動回路114、出力回路115及び駆動制御回路116等から構成されている。尚、これらの回路は周知の回路から構成することができるし、また、他の回路構成(例えば、従来のCCD撮像装置やCMOS撮像装置にて用いられる各種の回路)を用いて構成することができることは云うまでもない。尚、図11において、積層型撮像素子101における参照番号「101」の表示は、1行のみとした。
駆動制御回路116は、垂直同期信号、水平同期信号及びマスタクロックに基づいて、垂直駆動回路112、カラム信号処理回路113及び水平駆動回路114の動作の基準となるクロック信号や制御信号を生成する。そして、生成されたクロック信号や制御信号は、垂直駆動回路112、カラム信号処理回路113及び水平駆動回路114に入力される。
垂直駆動回路112は、例えば、シフトレジスタによって構成され、撮像領域111の各積層型撮像素子101を行単位で順次垂直方向に選択走査する。そして、各積層型撮像素子101における受光量に応じて生成した電流(信号)に基づく画素信号(画像信号)は、信号線(データ出力線)117,VSLを介してカラム信号処理回路113に送られる。
カラム信号処理回路113は、例えば、積層型撮像素子101の列毎に配置されており、1行分の積層型撮像素子101から出力される画像信号を撮像素子毎に黒基準画素(図示しないが、有効画素領域の周囲に形成される)からの信号によって、ノイズ除去や信号増幅の信号処理を行う。カラム信号処理回路113の出力段には、水平選択スイッチ(図示せず)が水平信号線118との間に接続されて設けられる。
水平駆動回路114は、例えばシフトレジスタによって構成され、水平走査パルスを順次出力することによって、カラム信号処理回路113の各々を順次選択し、カラム信号処理回路113の各々から信号を水平信号線118に出力する。
出力回路115は、カラム信号処理回路113の各々から水平信号線118を介して順次供給される信号に対して、信号処理を行って出力する。
実施例1の撮像素子、積層型撮像素子は、例えば、以下の方法で作製することができる。即ち、先ず、SOI基板を準備する。そして、SOI基板の表面に第1シリコン層をエピタキシャル成長法に基づき形成し、この第1シリコン層に、p+層73、n型半導体領域41を形成する。次いで、第1シリコン層上に第2シリコン層をエピタキシャル成長法に基づき形成し、この第2シリコン層に、素子分離領域71、酸化膜72、p+層42、n型半導体領域43、p+層44を形成する。また、第2シリコン層に、撮像素子の制御部を構成する各種トランジスタ等を形成し、更にその上に、配線層62や層間絶縁層76、各種配線を形成した後、層間絶縁層76と支持基板(図示せず)とを貼り合わせる。その後、SOI基板を除去して第1シリコン層を露出させる。尚、第2シリコン層の表面が半導体基板70の表面70Aに該当し、第1シリコン層の表面が半導体基板70の裏面70Bに該当する。また、第1シリコン層と第2シリコン層を纏めて半導体基板(半導体層)70と表現している。次いで、半導体基板70の裏面70Bの側に、第1コンタクトホール部61を形成するための開口部を形成し、HfO2膜74、下層絶縁膜75及び第1コンタクトホール部61を形成し、更に、層間絶縁層81、第2電極12、第3電極51、第4電極51C、絶縁膜82、光電変換層13、第1電極11、保護層83及びオンチップ・マイクロ・レンズ90を形成する。以上によって、実施例1の撮像素子、積層型撮像素子を得ることができる。
図5に示したリセット・トランジスタTR1rst(第1トランジスタTR1)の具体的な作製工程を、層間絶縁層81等の模式的な一部端面図である以下、図65A、図65B、図65C、図65D及び図65Eに基づき説明する。尚、これらの図においては、層間絶縁層81より下方に位置する種々の構成要素の図示を省略している。
先ず、層間絶縁層81の上に、第2電極12の一部、ゲート部51等を形成するためのITO層12’を形成する(図65A参照)。その後、フォトリソグラフィ技術及びエッチング技術に基づき、第2電極12、第2電極延在部12A、ゲート部51、ソース/ドレイン部(第4電極)51Cを形成すべき部分のITO層12’を残す。こうして、図65Bに示す構造を得ることができる。その後、全面に絶縁膜82を形成する(図65C参照)。次いで、フォトリソグラフィ技術及びエッチング技術に基づき、第2電極12、第2電極延在部12A、ソース/ドレイン部(第4電極)51Cを形成すべき部分の上方の絶縁膜82を除去する。こうして、図65Dに示す構造を得ることができる。その後、全面にITO層を形成し、エッチバック法に基づき不要なITO層の部分を除去することで、図65Eに示す構造を得ることができる。次いで、全面に、光電変換層13、第1電極11を形成する。こうして、第1トランジスタTR1(リセット・トランジスタTR1rst)を得ることができる。
図12に実施例1の撮像素子の変形例を示すように、第1光電変換層延在部13Aの一部13A’の厚さは、光電変換層13の厚さよりも薄い形態とすることができる。即ち、ゲート部51と絶縁膜(ゲート絶縁膜)51Dの厚さの合計は、光電変換層13の厚さと等しい。
図12に示したリセット・トランジスタTR1rst(第1トランジスタTR1)の具体的な作製工程を、層間絶縁層81等の模式的な一部端面図である以下、図66A、図66B、図66C及び図66Dに基づき説明する。尚、これらの図においては、層間絶縁層81より下方に位置する種々の構成要素の図示を省略している。
先ず、層間絶縁層81の上に、第2電極12の一部、ゲート部51等を形成するためのITO層12”を形成する(図66A参照)。その後、フォトリソグラフィ技術及びエッチング技術に基づき、第2電極12、第2電極延在部12A、ゲート部51、ソース/ドレイン部(第4電極)51Cを形成する。こうして、図66Bに示す構造を得ることができる。その後、全面に絶縁膜82を形成し、絶縁膜82に平坦化処理を施す。こうして、図66Cに示す構造を得ることができる。次いで、フォトリソグラフィ技術及びエッチング技術に基づき、ゲート部51の上の絶縁膜82を残し、第2電極12、第2電極延在部12A、ソース/ドレイン部(第4電極)51Cの上などの絶縁膜82を除去する。こうして、図66Dに示す構造を得ることができる。その後、全面に、光電変換層13、第1電極11を形成する。こうして、第1トランジスタTR1(リセット・トランジスタTR1rst)を得ることができる。
あるいは又、概念図を図13A及び図13Bに示すように、実施例1の撮像素子において、少なくとも第1光電変換層延在部13Aは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。そして、この場合、光電変換層13及び第1光電変換層延在部13Aは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する形態とすることができる。更には、これらの形態にあっては、下層半導体層に可視光を吸収させないといった観点から、下層半導体層を構成する半導体材料は、3.0eV以上のバンドギャップエネルギーを有する形態とすることが好ましい。具体的には、例えば、下層半導体層を透明酸化物半導体材料から構成し、上層光電変換層を、光電変換層13を構成する材料と同じ材料から構成すればよい。透明酸化物半導体材料として、例えばIGZO等を用いることができる。
実施例1の撮像素子を、複数、備えた固体撮像装置とすることもできる。図14に模式的な一部断面図を示す実施例1の撮像素子の変形例は、裏面照射型の撮像素子であり、第1タイプの実施例1の第1撮像素子から構成されている。ここで、第1撮像素子は、赤色光を吸収する撮像素子、緑色光を吸収する撮像素子、青色光を吸収する撮像素子の3種類の撮像素子から構成されている。更には、これらの撮像素子の複数から、本開示の第1の態様に係る固体撮像装置が構成される。複数のこれらの撮像素子の配置として、ベイヤ配列を挙げることができる。各撮像素子の光入射側には、必要に応じて、青色、緑色、赤色の分光を行うためのカラーフィルタが配設されている。尚、固体撮像装置は、後述する実施例2〜実施例6の撮像素子を、複数、備えていてもよい。
尚、第1タイプの実施例1の撮像素子を1つ、設ける代わりに、2つ、積層する形態(即ち、光電変換部を2つ、積層し、半導体基板に2つの撮像素子の制御部を設ける形態)、あるいは又、3つ、積層する形態(即ち、光電変換部を3つ、積層し、半導体基板に3つの撮像素子の制御部を設ける形態)とすることもできる。第1タイプの撮像素子と第2タイプの撮像素子の積層構造例を、以下の表に例示する。
以上のとおり、実施例1の撮像素子は、第1トランジスタ、第2トランジスタ及び第3トランジスタの3つのトランジスタを備えた構成、構造を有するので、撮像素子の構成、構造の簡素化を図ることができるし、第1トランジスタが光電変換層に隣接して設けられているので、撮像素子の面積縮小化や高解像度化、撮像素子の構成、構造の一層の簡素化を図ることができる。また、第1トランジスタが光電変換層に隣接して設けられているので、撮像素子内の配線の短縮化、簡素化、配線の省略(例えば、第2電極とリセット・トランジスタの一方のソース/ドレイン部を結ぶ配線の省略)を図ることができる。その結果、配線容量の低減を図ることができ、画素の電荷電圧変換効率の向上を達成することができるので、撮像素子のS/N比の改善、出力信号の増大を図ることができ、得られる画像の品質向上を図ることができる。
実施例2は、実施例1の変形であり、本開示の第1−Bの態様に係る撮像素子に関する。実施例2の撮像素子の概念図を図2Aに示し、実施例2の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図16に示し、実施例2の撮像素子、積層型撮像素子の、図16の矢印X−Xに沿った模式的な一部断面図を図15に示し、実施例2の撮像素子、積層型撮像素子の、図16の矢印A−A、矢印B−B、矢印C−C及び矢印D−Dに沿った模式的な一部断面図を図17A、図17B、図17C及び図17Dに示す。また実施例2の撮像素子の動作時の各部位における電位の状態を図18に模式的に示す。
実施例2の撮像素子は、
光電変換層13から延在する第2光電変換層延在部13B、
光電変換層13の第2面と同じ側の第2光電変換層延在部13Bの第2面に、絶縁膜82を介して対向して形成された第2電極延在部12B、及び、
第2光電変換層延在部13Bの第2面に接して設けられた第5電極及び第6電極、
を更に備えており、
第2トランジスタTR2は、半導体層70に形成される代わりに、半導体層70の上方に形成されており、
第2トランジスタTR2のゲート部52は、第2電極12に接続される代わりに、第2電極延在部12Bから構成されており、
第2トランジスタTR2の一方のソース/ドレイン部(ソース/ドレイン電極52B)は、第5電極から構成されており、
第2トランジスタTR2の他方のソース/ドレイン部(ソース/ドレイン電極52C)は、第6電極から構成されており、且つ、第2コンタクトホール部CH2(図2A参照)を介して、第3トランジスタTR3の一方のソース/ドレイン部53Bに接続されている。尚、参照番号52Dはゲート絶縁膜であり、絶縁膜82から構成されている。
また、第2光電変換層延在部13Bの一部13B’の厚さは、光電変換層13の厚さよりも薄い。云い換えれば、第2光電変換層延在部13Bの一部13B’では、絶縁膜の厚さは、ゲート絶縁膜52Dの厚さよりも厚い。このような構成にすることで、第2光電変換層延在部13Bの一部13B’の部位にチャネル領域が形成されることを抑制することができ、増幅トランジスタTR1amp(第2トランジスタTR2)のチャネル形成領域52Aを流れる電流が光電変換部に侵入することを防止することができる。
以上の点を除き、実施例2の撮像素子の構成、構造は、実施例1において説明した撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。
尚、実施例1と同様に、実施例2の撮像素子においても、第2光電変換層延在部13Bは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。
以下、実施例2の撮像素子の動作時の各部位における電位の状態を模式的に示す図である図18を参照して、実施例2の撮像素子(第1撮像素子)の動作を説明する。即ち、リセット時、増幅トランジスタTR1amp及び選択トランジスタTR1selをオフ状態としておき、第1電極11を接地状態とする。そして、リセット線RST1を「H」状態としてゲート部51に高電位を印加することで、リセット・トランジスタTR1rst(第1トランジスタTR1)をオン状態とする。第1トランジスタTR1の他方のソース/ドレイン部51Cは、電源部VDDに接続されているので、第1トランジスタTR1のチャネル形成領域51Aの電位、第1トランジスタTR1の一方のソース/ドレイン部51Bの電位、更には、第2電極12の電位、第2電極12に隣接した光電変換層13の部分の電位、増幅トランジスタTR1amp(第2トランジスタTR2)のゲート部52Dの電位はVDDとなり、撮像素子のリセットが行われる。リセット動作が完了し、電荷の蓄積を開始する時点で、リセット線RST1を「L」状態としてゲート部51に低電位を印加することで、リセット・トランジスタTR1rst(第1トランジスタTR1)をオフ状態とする。光電変換層13で光電変換した電荷(具体的には、電子)が第2電極12に蓄積されると、第2電極12の電位が低下し、増幅トランジスタTR1amp(第2トランジスタTR2)のゲート部52D、チャネル形成領域52A及び他方のソース/ドレイン部(ソース/ドレイン電極52C)の電位も低下する。そして、信号の読出し時、選択線SEL1を「H」状態として選択トランジスタTR1selのゲート部53に高電位を印加することで、選択トランジスタTR1sel(第3トランジスタTR3)をオン状態とする。すると、増幅トランジスタTR1amp(第2トランジスタTR2)のチャネル形成領域52Aの電位に基づく電流が増幅トランジスタTR1amp(第2トランジスタTR2)の一方のソース/ドレイン部52Bから他方のソース/ドレイン部52Cを流れ、更に、選択トランジスタTR1sel(第3トランジスタTR3)の一方のソース/ドレイン部53Bから他方のソース/ドレイン部53Cを流れ、信号線(データ出力線)VSL1に信号(画像信号)として出力される。
実施例3は、実施例2の変形であり、本開示の第1−Cの態様に係る撮像素子に関する。実施例3の撮像素子の概念図を図2Bに示し、実施例3の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図20に示し、実施例3の撮像素子、積層型撮像素子の、図20の矢印X−Xに沿った模式的な一部断面図を図19に示し、実施例3の撮像素子、積層型撮像素子の、図20の矢印A−A、矢印B−B、矢印C−C及び矢印D−Dに沿った模式的な一部断面図を図21A、図21B、図21C及び図21Dに示す。また、実施例3の撮像素子の動作時の各部位における電位の状態を模式的に図22に示す。尚、図20の矢印Y−Yに沿った模式的な一部断面図は、図15に示したと同様である。
実施例3の撮像素子は、
光電変換層13から延在する第3光電変換層延在部13C、
光電変換層13の第2面と同じ側の第3光電変換層延在部13Cの第2面に、絶縁膜82を介して対向して形成された第7電極、及び、
第3光電変換層延在部13Cの第2面に接して設けられた第8電極、
を更に備えており、
第3トランジスタTR3は、半導体層70に形成される代わりに、半導体層70の上方に形成されており、
第3トランジスタTR3の一方のソース/ドレイン部(ソース/ドレイン電極)53Bは、第2コンタクトホール部を介して第6電極に接続される代わりに、第6電極(具体的には、第2トランジスタTR2の他方のソース/ドレイン部(ソース/ドレイン電極52C))と共通であり、
第3トランジスタTR3のゲート部53は、第7電極から構成されており、
第3トランジスタTR3の他方のソース/ドレイン部(ソース/ドレイン電極)53Cは、第8電極から構成されており、且つ、第3コンタクトホール部CH3(図2B参照)を介して信号線(出力信号線)VSL1に接続されている(図2B参照)。尚、参照番号53Dはゲート絶縁膜であり、絶縁膜82から構成されている。
また、第3光電変換層延在部13Cの一部の厚さ13C’は、光電変換層13の厚さよりも薄い。云い換えれば、第2光電変換層延在部13Cの一部13C’では、絶縁膜の厚さは、ゲート絶縁膜53Dの厚さよりも厚い。このような構成にすることで、第2光電変換層延在部13Cの一部13C’の部位にチャネル領域が形成されることを抑制することができ、選択トランジスタTR1sel(第3トランジスタTR3)のチャネル形成領域53Aを流れる電流が光電変換部に侵入することを防止することができる。
また、実施例3の撮像素子において、実施例1と同様に、第3光電変換層延在部13Cは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。
実施例3の撮像素子(第1撮像素子)の動作は、実質的に実施例2の撮像素子(第1撮像素子)の動作と同様であるので、説明は省略する。また、以上の点を除き、実施例3の撮像素子の構成、構造は、実施例1において説明した撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。実施例3の撮像素子においては、光電変換部にコンタクトホール部を設ける必要がなくなり、製造歩留りの向上を図ることができるし、積層型撮像素子における下方に位置する第2タイプの撮像素子の光電変換部の面積拡大を図ることができ、固体撮像装置の感度向上を達成することができる。
実施例4は、本開示の第2の態様に係る撮像素子に関する。実施例4の撮像素子の概念図を図3Aに示し、実施例4の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図24に示し、実施例4の撮像素子、積層型撮像素子の、図24の矢印X−Xに沿った模式的な一部断面図を図23に示す。
実施例4の撮像素子は、少なくとも、光電変換部、第2トランジスタTR2及び第3トランジスタTR3を備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層13、
光電変換層13の第1面に接して設けられた第1電極11、及び、
光電変換層13の第2面に接して設けられた第2電極12、
から成り、
更に、
光電変換層13から延在する第1光電変換層延在部13A、
光電変換層13の第2面と同じ側の第1光電変換層延在部13Aの第2面に、絶縁膜82を介して対向して形成された第2電極延在部12A、並びに、
第1光電変換層延在部13Aの第2面に接して設けられた第3電極及び第4電極、
を備えており、
第2トランジスタTR2は、一方のソース/ドレイン部(ソース/ドレイン電極)52Bとして機能し、電源部VDDに接続された第3電極、ゲート部52として機能する第2電極延在部12A、他方のソース/ドレイン部(ソース/ドレイン電極)52Cとして機能する第4電極、及び、チャネル形成領域52Aとして機能する第1光電変換層延在部13Aから成り、
第3トランジスタTR3の一方のソース/ドレイン部53Bは、他方のソース/ドレイン部(第4電極)53Cに接続されており、
第3トランジスタTR3の他方のソース/ドレイン部53Cは、信号線(出力信号線)VSL1に接続されている。
また、実施例2の撮像素子は、更に、第1トランジスタTR1を備えており、
第1トランジスタTR1の一方のソース/ドレイン部51Bは、第2電極12に接続されており、
第1トランジスタTR1の他方のソース/ドレイン部51Cは、電源部VDDに接続されている。
そして、実施例4の撮像素子は、半導体層70を更に備えており、
第1トランジスタTR1及び第3トランジスタTR3は、半導体層70に形成されており、
光電変換部及び第2トランジスタTR2は、半導体層70の上方に形成されており、
第1トランジスタTR1の一方のソース/ドレイン部51Bは、第1コンタクトホール部61を介して、第2電極12に接続されており、
第3トランジスタTR3の一方のソース/ドレイン部53Bは、第2コンタクトホール部CH2(図3A参照)を介して、第2トランジスタTR2の他方のソース/ドレイン部(第4電極)53Cに接続されている。
また、実施例4の積層型撮像素子は、実施例4の撮像素子を少なくとも1つ、実施例4にあっては実施例1の撮像素子を1つ、有する。
更には、実施例4の固体撮像装置は、実施例4の積層型撮像素子を、複数、備えている。
また、第1光電変換層延在部13Aの一部13A’の厚さは、光電変換層13の厚さよりも薄い。云い換えれば、第1光電変換層延在部13Aの一部13A’では、絶縁膜の厚さは、ゲート絶縁膜52Dの厚さよりも厚い。このような構成にすることで、第1光電変換層延在部13Aの一部13A’の部位にチャネル領域が形成されることを抑制することができ、増幅トランジスタTR1amp(第2トランジスタTR2)のチャネル形成領域52Aを流れる電流が光電変換部に侵入することを防止することができる。
また、実施例4の撮像素子において、実施例1と同様に、光電変換層13や第1光電変換層延在部13Aは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。
実施例4の撮像素子(第1撮像素子)の動作は、実質的に実施例1の撮像素子(第1撮像素子)の動作と同様であるので、説明は省略する。また、以上の点を除き、実施例4の撮像素子の構成、構造は、実施例1において説明した撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。
実施例5は、実施例4の変形であり、本開示の第2−Bの態様に係る撮像素子に関する。実施例5の撮像素子の概念図を図3Bに示し、実施例5の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図26に示し、実施例5の撮像素子、積層型撮像素子の、図26の矢印X−Xに沿った模式的な一部断面図を図25に示す。尚、図26の矢印Y−Yに沿った模式的な一部断面図は、図23に示したと同様である。
実施例5の撮像素子は、
光電変換層13から延在する第2光電変換層延在部13B、
光電変換層13の第2面と同じ側の第2光電変換層延在部13Bの第2面に、絶縁膜82を介して対向して形成された第5電極、及び、
第2光電変換層延在部13Bの第2面に接して設けられた第6電極、
を更に備えており、
第3トランジスタTR3は、半導体層70に形成される代わりに、半導体層70の上方に形成されており、
第3トランジスタTR3の一方のソース/ドレイン部(ソース/ドレイン電極)53Bは、第2コンタクトホール部を介して第4電極に接続される代わりに、第2トランジスタTR2の他方のソース/ドレイン部(ソース/ドレイン電極、第4電極)52Cと共通であり、
第3トランジスタTR3のゲート部53は、第5電極から構成されており、
第3トランジスタTR3の他方のソース/ドレイン部(ソース/ドレイン電極)53Cは、第6電極から構成されており、且つ、第3コンタクトホール部CH3(図3B参照)を介して信号線(出力信号線)VSL1に接続されている。
また、第2光電変換層延在部13Bの一部13Bの厚さは、光電変換層13の厚さよりも薄い。云い換えれば、第2光電変換層延在部13Bの一部13B’では、絶縁膜の厚さは、ゲート絶縁膜53Dの厚さよりも厚い。このような構成にすることで、第2光電変換層延在部13Bの一部13B’の部位にチャネル領域が形成されることを抑制することができ、選択トランジスタTR1sel(第3トランジスタTR3)のチャネル形成領域53Aを流れる電流が光電変換部に侵入することを防止することができる。
また、実施例5の撮像素子において、実施例1と同様に、光電変換層13や第1光電変換層延在部13A、第2光電変換層延在部13Bは、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。
実施例5の撮像素子(第1撮像素子)の動作は、実質的に実施例1の撮像素子(第1撮像素子)の動作と同様であるので、説明は省略する。また、以上の点を除き、実施例5の撮像素子の構成、構造は、実施例1において説明した撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。
実施例6は、本開示の第3の態様に係る撮像素子に関する。実施例6の撮像素子の概念図を図4に示し、実施例6の撮像素子、積層型撮像素子における第2電極等の模式的な平面図を図28に示し、実施例6の撮像素子、積層型撮像素子の、図28の矢印X−Xに沿った模式的な一部断面図を図27に示す。
実施例6の撮像素子は、少なくとも、光電変換部、第2トランジスタTR2及び第3トランジスタTR3を備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層13、
光電変換層13の第1面に接して設けられた第1電極11、及び、
光電変換層13の第2面に接して設けられた第2電極12、
から成り、
更に、
光電変換層13と同じ材料から構成され、光電変換層13と離間して設けられたチャネル形成領域53A、
光電変換層13の第2面と同じ側のチャネル形成領域の面に、絶縁膜82を介して対向して形成された第4電極、並びに、
光電変換層13の第2面と同じ側のチャネル形成領域延在部の面に接して設けられた第3電極及び第5電極、
を備えており、
第2トランジスタTR2のゲート部52は、第2電極12に接続されており、
第2トランジスタTR2の一方のソース/ドレイン部52Bは、電源部VDDに接続されており、
第2トランジスタTR2の他方のソース/ドレイン部52Cは、第3トランジスタTR3の一方のソース/ドレイン部(ソース/ドレイン電極)53Bを構成する第3電極に接続されており、
第3トランジスタTR3のゲート部53は、第4電極から構成されており、
第3トランジスタTR3の他方のソース/ドレイン部(ソース/ドレイン電極)53Cを構成する第5電極は、信号線(出力信号線)VSL1に接続されている。
また、実施例6の撮像素子は、更に、第1トランジスタTR1を備えており、
第1トランジスタTR1の一方のソース/ドレイン部51Bは、第2電極12に接おり、
第1トランジスタTR1の他方のソース/ドレイン部51Cは、電源部VDDに接続されている。
そして、実施例6の撮像素子は、半導体層70を更に備えており、
第1トランジスタTR1及び第2トランジスタTR2は、半導体層70に形成されており、
光電変換部及び第3トランジスタTR3は、半導体層70の上方に形成されており、
第1トランジスタTR1の一方のソース/ドレイン部51B、及び、第2トランジスタTR2のゲート部52は、第1コンタクトホール部CH1(図4参照)を介して、第2電極12に接続されており、
第2トランジスタTR2の他方のソース/ドレイン部52Cは、第2コンタクトホール部CH2(図4参照)を介して、第3トランジスタTR3の一方のソース/ドレイン部(ソース/ドレイン電極、第3電極)53Bに接続されており、
第3トランジスタTR3の他方のソース/ドレイン部(ソース/ドレイン電極)53Cは、第3コンタクトホール部CH3(図4参照)を介して、信号線(出力信号線)VSL1に接続されている。
また、実施例6の積層型撮像素子は、実施例6の撮像素子を少なくとも1つ、実施例6にあっては実施例1の撮像素子を1つ、有する。
更には、実施例6の固体撮像装置は、実施例6の積層型撮像素子を、複数、備えている。
また、実施例6の撮像素子において、実施例1と同様に、光電変換層13やチャネル形成領域53A、チャネル形成領域延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する構成とすることができる。
実施例6の撮像素子(第1撮像素子)の動作は、実質的に実施例1の撮像素子(第1撮像素子)の動作と同様であるので、説明は省略する。また、以上の点を除き、実施例6の撮像素子の構成、構造は、実施例1において説明した撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。
実施例7は、実施例1〜実施例6の変形であり、電荷蓄積用電極を備えた撮像素子に関する。
実施例7の撮像素子、積層型撮像素子の模式的な一部断面図を図29に示し、実施例7の撮像素子、積層型撮像素子の等価回路図を図30及び図31に示し、実施例7の撮像素子を構成する第2電極及び電荷蓄積用電極等の模式的な配置図を図32Aに示し、実施例7の撮像素子の動作時の各部位における電位の状態を模式的に図33に示す。尚、以下に説明する図面においては、第1トランジスタTR1、第2トランジスタTR2及び第3トランジスタTR3の図示を省略している。また、以下、基本的に、実施例1の撮像素子の構成、構造に基づき説明を行うが、撮像素子の構成、構造はこれに限定するものではない。
実施例7の撮像素子は、第2電極12、光電変換層13及び第1電極11が積層されて成る光電変換部を備えており、光電変換部は、更に、第2電極12と離間して配置され、且つ、絶縁膜82を介して光電変換層13と対向して配置された電荷蓄積用電極14を備えている。
電荷蓄積用電極14は駆動回路に接続されている。具体的には、電荷蓄積用電極14は、層間絶縁層81内に設けられた接続孔66、パッド部64及び配線VOA(図30、図32A参照)を介して、駆動回路を構成する垂直駆動回路112(図11参照)に接続されている。また、第2電極12は、層間絶縁層81内に設けられた接続孔65、パッド部63を介して、半導体基板70及び層間絶縁層76に形成されたコンタクトホール部61に接続されている。光電変換層13と第2電極12とは、絶縁膜82に設けられた接続部67によって接続されている。接続部67内には、光電変換層13が延在している。即ち、光電変換層13は、絶縁膜82に設けられた開口部84内を延在し、第2電極12と接続されている。
電荷蓄積用電極14の大きさは第2電極12よりも大きい。電荷蓄積用電極14の面積をS1’、第2電極12の面積をS1としたとき、限定するものではないが、
4≦S1’/S1
を満足することが好ましく、実施例7にあっては、限定するものではないが、例えば、
1’/S1=8
とした。
以上のように、電荷蓄積用電極14が設けられている点を除き、実施例7の撮像素子は、実施例1〜実施例6の撮像素子と実質的に同様の構成、構造を有する。
以下、図33を参照して、実施例7の撮像素子(第1撮像素子)の動作を説明する。ここで、第2電極12の電位を第1電極の電位よりも高くした。即ち、例えば、第2電極12を正の電位とし、第1電極を負の電位とし、光電変換層13において光電変換され、電子が信号として読み出される。他の実施例においても同様とする。尚、第2電極12を負の電位とし、第1電極を正の電位とし、光電変換層13において光電変換に基づき生成した正孔が信号として読み出される形態にあっては、以下の述べる電位の高低を逆にすればよい。
図33、後述する実施例10における図43、図44、実施例12における図49、図50中で使用している符号は、以下のとおりである。
PA・・・・・・・電荷蓄積用電極14と対向した光電変換層13の領域の点PAにおける電位、あるいは、電荷蓄積用電極セグメント14Cと対向した光電変換層13の領域の点PAにおける電位
PB・・・・・・・電荷蓄積用電極14と第2電極12の中間に位置する領域と対向した光電変換層13の領域の点PBにおける電位、又は、転送制御用電極(電荷転送電極)15と対向した光電変換層13の領域の点PBにおける電位、あるいは、電荷蓄積用電極セグメント14Bと対向した光電変換層13の領域の点PBにおける電位
PC・・・・・・・第2電極12と対向した光電変換層13の領域の点PCにおける電位、あるいは、電荷蓄積用電極セグメント14Aと対向した光電変換層13の領域の点PCにおける電位
PD・・・・・・・電荷蓄積用電極セグメント14Cと第2電極12の中間に位置する領域と対向した光電変換層13の領域の点PDにおける電位
FD・・・・・・・第1浮遊拡散領域FD1における電位
VOA・・・・・・電荷蓄積用電極14における電位
VOA−A・・・・電荷蓄積用電極セグメント14Aにおける電位
VOA−B・・・・電荷蓄積用電極セグメント14Bにおける電位
VOA−C・・・・電荷蓄積用電極セグメント14Cにおける電位
VOT・・・・・・転送制御用電極(電荷転送電極)15における電位
RST・・・・・・リセット・トランジスタTR1rstのゲート部51における電位
VDD・・・・・・電源の電位
VSL_1・・・・信号線(データ出力線)VSL1
TR1_rst・・リセット・トランジスタTR1rst
TR1_amp・・増幅トランジスタTR1amp
TR1_sel・・選択トランジスタTR1sel
電荷蓄積期間においては、駆動回路から、第2電極12に電位V11が印加され、電荷蓄積用電極14に電位V12が印加される。光電変換層13に入射された光によって光電変換層13において光電変換が生じる。光電変換によって生成した正孔は、第1電極11から配線VOUを介して駆動回路へと送出される。一方、第2電極12の電位を第1電極11の電位よりも高くしたので、即ち、例えば、第2電極12に正の電位が印加され、第1電極11に負の電位が印加されるとしたので、V12≧V11、好ましくは、V12>V11とする。これによって、光電変換によって生成した電子は、電荷蓄積用電極14に引き付けられ、電荷蓄積用電極14と対向した光電変換層13の領域に止まる。即ち、光電変換層13に電荷が蓄積される。V12>V11であるが故に、光電変換層13の内部に生成した電子が、第2電極12に向かって移動することはない。光電変換の時間経過に伴い、電荷蓄積用電極14と対向した光電変換層13の領域における電位は、より負側の値となる。
電荷蓄積期間の後期において、リセット動作がなされる。これによって、第1浮遊拡散領域FD1の電位がリセットされ、第1浮遊拡散領域FD1の電位は電源の電位VDDとなる。
リセット動作の完了後、電荷の読み出しを行う。即ち、電荷転送期間において、駆動回路から、第2電極12に電位V21が印加され、電荷蓄積用電極14に電位V22が印加される。ここで、V22<V21とする。これによって、電荷蓄積用電極14と対向した光電変換層13の領域に止まっていた電子は、第2電極12、更には、第1浮遊拡散領域FD1へと読み出される。即ち、光電変換層13に蓄積された電荷が制御部に読み出される。
以上で、電荷蓄積、リセット動作、電荷転送といった一連の動作が完了する。
第1浮遊拡散領域FD1へ電子が読み出された後の増幅トランジスタTR1amp、選択トランジスタTR1selの動作は、従来のこれらのトランジスタの動作と同じである。また、第2撮像素子、第3撮像素子の電荷蓄積、リセット動作、電荷転送といった一連の動作は、従来の電荷蓄積、リセット動作、電荷転送といった一連の動作と同様である。また、第1浮遊拡散領域FD1のリセットノイズは、従来と同様に、相関2重サンプリング(CDS,Correlated Double Sampling)処理によって除去することができる。
以上のとおり、実施例7にあっては、第2電極と離間して配置され、且つ、絶縁膜を介して光電変換層と対向して配置された電荷蓄積用電極が備えられているので、光電変換部に光が照射され、光電変換部において光電変換されるとき、光電変換層と絶縁膜と電荷蓄積用電極とによって一種のキャパシタが形成され、光電変換層の電荷を蓄えることができる。それ故、露光開始時、電荷蓄積部を完全空乏化し、電荷を消去することが可能となる。その結果、kTCノイズが大きくなり、ランダムノイズが悪化し、撮像画質の低下をもたらすといった現象の発生を抑制することができる。また、全画素を一斉にリセットすることができるので、所謂グローバルシャッター機能を実現することができる。
実施例7の撮像素子、積層型撮像素子の変形例の等価回路図を図34に示すように、リセット・トランジスタTR1rstの他方のソース/ドレイン領域51Cを、電源VDDに接続する代わりに、接地してもよい。
実施例8は、実施例7の変形である。図35に模式的な一部断面図を示す実施例8の撮像素子、積層型撮像素子は、表面照射型の撮像素子、積層型撮像素子であり、緑色光を吸収する第1タイプの緑色光電変換層を備えた緑色光に感度を有する第1タイプの実施例7(実施例1〜実施例6)の緑色光用撮像素子(第1撮像素子)、青色光を吸収する第2タイプの青色光電変換層を備えた青色光に感度を有する第2タイプの従来の青色光用撮像素子(第2撮像素子)、赤色光を吸収する第2タイプの赤色光電変換層を備えた赤色光に感度を有する第2タイプの従来の赤色光用撮像素子(第3撮像素子)の3つの撮像素子が積層された構造を有する。ここで赤色光用撮像素子(第3撮像素子)及び青色光用撮像素子(第2撮像素子)は、半導体基板70内に設けられており、第2撮像素子の方が、第3撮像素子よりも光入射側に位置する。また、緑色光用撮像素子(第1撮像素子)は、青色光用撮像素子(第2撮像素子)の上方に設けられている。
半導体基板70の表面70A側には、実施例7と同様に制御部を構成する各種トランジスタが設けられている。これらのトランジスタは、実質的に実施例7において説明したトランジスタと同様の構成、構造とすることができる。また、半導体基板70には、第2撮像素子、第3撮像素子が設けられているが、これらの撮像素子も、実質的に実施例7において説明した第2撮像素子、第3撮像素子と同様の構成、構造とすることができる。
半導体基板70の表面70Aの上には、層間絶縁層77,78が形成されており、層間絶縁層78の上に、実施例7の撮像素子を構成する光電変換部(第2電極12等、光電変換層13及び第1電極11)、並びに、電荷蓄積用電極14等が設けられている。
このように、表面照射型である点を除き、実施例8の撮像素子、積層型撮像素子の構成、構造は、実施例7の撮像素子、積層型撮像素子の構成、構造と同様とすることができるので、詳細な説明は省略する。また、実施例8の撮像素子の構成、構造を、実施例1〜実施例6において説明した撮像素子に適用することができる。
実施例9は、実施例7及び実施例8の変形である。
図36に模式的な一部断面図を示す実施例9の撮像素子、積層型撮像素子は、裏面照射型の撮像素子、積層型撮像素子であり、第1タイプの実施例7(実施例1〜実施例6)の第1撮像素子、及び、第2タイプの第2撮像素子の2つの撮像素子が積層された構造を有する。また、図37に模式的な一部断面図を示す実施例9の撮像素子、積層型撮像素子の変形例は、表面照射型の撮像素子、積層型撮像素子であり、第1タイプの実施例7(実施例1〜実施例6)の第1撮像素子、及び、第2タイプの第2撮像素子の2つの撮像素子が積層された構造を有する。ここで、第1撮像素子は原色の光を吸収し、第2撮像素子は補色の光を吸収する。あるいは又、第1撮像素子は白色の光を吸収し、第2撮像素子は赤外線を吸収する。
図38に模式的な一部断面図を示す実施例9の撮像素子の変形例は、裏面照射型の撮像素子であり、第1タイプの実施例7(実施例1〜実施例6)の第1撮像素子から構成されている。また、図39に模式的な一部断面図を示す実施例9の撮像素子の変形例は、表面照射型の撮像素子であり、第1タイプの実施例7(実施例1〜実施例6)の第1撮像素子から構成されている。ここで、第1撮像素子は、赤色光を吸収する撮像素子、緑色光を吸収する撮像素子、青色光を吸収する撮像素子の3種類の撮像素子から構成されている。更には、これらの撮像素子の複数から、本開示の第1の態様に係る固体撮像装置が構成される。複数のこれらの撮像素子の配置として、ベイヤ配列を挙げることができる。各撮像素子の光入射側には、必要に応じて、青色、緑色、赤色の分光を行うためのカラーフィルタが配設されている。
実施例9の撮像素子の構成、構造を、実施例1〜実施例6において説明した撮像素子に適用することができる。
実施例10は、実施例7〜実施例9の変形であり、転送制御用電極(電荷転送電極)を備えた撮像素子に関する。実施例10の撮像素子、積層型撮像素子の一部分の模式的な一部断面図を図40に示し、実施例10の撮像素子、積層型撮像素子の等価回路図を図41及び図42に示し、実施例10の撮像素子の動作時の各部位における電位の状態を模式的に図43及び図44に示す。また、実施例10の撮像素子を構成する第2電極及び電荷蓄積用電極等の模式的な配置図を図32Bに示す。
実施例10の撮像素子、積層型撮像素子にあっては、第2電極12と電荷蓄積用電極14との間に、第2電極12及び電荷蓄積用電極14と離間して配置され、且つ、絶縁膜82を介して光電変換層13と対向して配置された転送制御用電極(電荷転送電極)15を更に備えている。転送制御用電極15は、層間絶縁層81内に設けられた接続孔68B、パッド部68A及び配線VOTを介して、駆動回路を構成する画素駆動回路に接続されている。尚、層間絶縁層81より下方に位置する各種の撮像素子構成要素を、図面を簡素化するために、便宜上、纏めて、参照番号91で示す。
以下、図43、図44を参照して、実施例10の撮像素子(第1撮像素子)の動作を説明する。尚、図43と図44とでは、特に、電荷蓄積用電極14に印加される電位及び点PBにおける電位の値が相違している。
電荷蓄積期間において、駆動回路から、第2電極12に電位V11が印加され、電荷蓄積用電極14に電位V12が印加され、転送制御用電極15に電位V13が印加される。光電変換層13に入射された光によって光電変換層13において光電変換が生じる。光電変換によって生成した正孔は、第1電極11から配線VOUを介して駆動回路へと送出される。一方、第2電極12の電位を第1電極11の電位よりも高くしたので、即ち、例えば、第2電極12に正の電位が印加され、第1電極11に負の電位が印加されるとしたので、V12>V13(例えば、V12>V11>V13、又は、V11>V12>V13)とする。これによって、光電変換によって生成した電子は、電荷蓄積用電極14に引き付けられ、電荷蓄積用電極14と対向した光電変換層13の領域に止まる。即ち、光電変換層13に電荷が蓄積される。V12>V13であるが故に、光電変換層13の内部に生成した電子が、第2電極12に向かって移動することを確実に防止することができる。光電変換の時間経過に伴い、電荷蓄積用電極14と対向した光電変換層13の領域における電位は、より負側の値となる。
電荷蓄積期間の後期において、リセット動作がなされる。これによって、第1浮遊拡散領域FD1の電位がリセットされ、第1浮遊拡散領域FD1の電位は電源の電位VDDとなる。
リセット動作の完了後、電荷の読み出しを行う。即ち、電荷転送期間において、駆動回路から、第2電極12に電位V21が印加され、電荷蓄積用電極14に電位V22が印加され、転送制御用電極15に電位V23が印加される。ここで、V22≦V23≦V21とする。これによって、電荷蓄積用電極14と対向した光電変換層13の領域に止まっていた電子は、第2電極12、更には、第1浮遊拡散領域FD1へと確実に読み出される。即ち、光電変換層13に蓄積された電荷が制御部に読み出される。
以上で、電荷蓄積、リセット動作、電荷転送といった一連の動作が完了する。
第1浮遊拡散領域FD1へ電子が読み出された後の増幅トランジスタTR1amp、選択トランジスタTR1selの動作は、従来のこれらのトランジスタの動作と同じである。また、例えば、第2撮像素子、第3撮像素子の電荷蓄積、リセット動作、電荷転送といった一連の動作は、従来の電荷蓄積、リセット動作、電荷転送といった一連の動作と同様である。
実施例10の撮像素子の構成、構造を、実施例1〜実施例6において説明した撮像素子に適用することができる。
実施例11は、実施例7〜実施例10の変形であり、電荷排出電極を備えた撮像素子に関する。実施例11の撮像素子、積層型撮像素子の一部分の模式的な一部断面図を図45に示す。
実施例11の撮像素子、積層型撮像素子にあっては、接続部69を介して光電変換層13に接続され、第2電極12及び電荷蓄積用電極14と離間して配置された電荷排出電極16を更に備えている。ここで、電荷排出電極16は、第2電極12及び電荷蓄積用電極14、更には、半導体層70の上方に設けられた各種トランジスタを取り囲むように(即ち、額縁状に)配置されている。電荷排出電極16は、駆動回路を構成する画素駆動回路に接続されている。接続部69内には、光電変換層13が延在している。即ち、光電変換層13は、絶縁膜82に設けられた第2開口部84A内を延在し、電荷排出電極16と接続されている。電荷排出電極16は、複数の撮像素子において共有化(共通化)されている。
実施例11にあっては、電荷蓄積期間において、駆動回路から、第2電極12に電位V11が印加され、電荷蓄積用電極14に電位V12が印加され、電荷排出電極16に電位V14が印加され、光電変換層13に電荷が蓄積される。光電変換層13に入射された光によって光電変換層13において光電変換が生じる。光電変換によって生成した正孔は、第1電極11から配線VOUを介して駆動回路へと送出される。一方、第2電極12の電位を第1電極11の電位よりも高くしたので、即ち、例えば、第2電極12に正の電位が印加され、第1電極11に負の電位が印加されるとしたので、V14>V11(例えば、V12>V14>V11)とする。これによって、光電変換によって生成した電子は、電荷蓄積用電極14に引き付けられ、電荷蓄積用電極14と対向した光電変換層13の領域に止まり、第2電極12に向かって移動することを確実に防止することができる。但し、電荷蓄積用電極14による引き付けが充分ではなく、あるいは又、光電変換層13に蓄積しきれなかった電子(所謂オーバーフローした電子)は、電荷排出電極16を経由して、駆動回路に送出される。
電荷蓄積期間の後期において、リセット動作がなされる。これによって、第1浮遊拡散領域FD1の電位がリセットされ、第1浮遊拡散領域FD1の電位は電源の電位VDDとなる。
リセット動作の完了後、電荷の読み出しを行う。即ち、電荷転送期間において、駆動回路から、第2電極12に電位V21が印加され、電荷蓄積用電極14に電位V22が印加され、電荷排出電極16に電位V24が印加される。ここで、V24<V21(例えば、V24<V22<V21)とする。これによって、電荷蓄積用電極14と対向した光電変換層13の領域に止まっていた電子は、第2電極12、更には、第1浮遊拡散領域FD1へと確実に読み出される。即ち、光電変換層13に蓄積された電荷が制御部に読み出される。
以上で、電荷蓄積、リセット動作、電荷転送といった一連の動作が完了する。
第1浮遊拡散領域FD1へ電子が読み出された後の増幅トランジスタTR1amp、選択トランジスタTR1selの動作は、従来のこれらのトランジスタの動作と同じである。また、例えば、第2撮像素子、第3撮像素子の電荷蓄積、リセット動作、電荷転送といった一連の動作は、従来の電荷蓄積、リセット動作、電荷転送といった一連の動作と同様である。
実施例11にあっては、所謂オーバーフローした電子は電荷排出電極16を経由して駆動回路に送出されるので、隣接画素の電荷蓄積部への漏れ込みを抑制することができ、ブルーミングの発生を抑えることができる。そして、これにより、撮像素子の撮像性能を向上させることができる。また、実施例11の撮像素子の構成、構造を、実施例1〜実施例6において説明した撮像素子に適用することができる。
実施例12は、実施例7〜実施例11の変形であり、複数の電荷蓄積用電極セグメントを備えた撮像素子に関する。
実施例12の撮像素子の一部分の模式的な一部断面図を図46に示し、実施例12の撮像素子、積層型撮像素子の等価回路図を図47及び図48に示し、実施例12の撮像素子の動作時の各部位における電位の状態を模式的に図49、図50に示す。また、実施例12の撮像素子を構成する第2電極及び電荷蓄積用電極等の模式的な配置図を図32Cに示す。
実施例12において、電荷蓄積用電極14は、複数の電荷蓄積用電極セグメント14A,14B,14Cから構成されている。電荷蓄積用電極セグメントの数は、2以上であればよく、実施例12においては「3」とした。そして、実施例12の撮像素子、積層型撮像素子にあっては、第2電極12の電位が第1電極11の電位よりも高いので、即ち、例えば、第2電極12に正の電位が印加され、第1電極11に負の電位が印加されるので、電荷転送期間において、第2電極12に最も近い所に位置する電荷蓄積用電極セグメント14Aに印加される電位は、第2電極12に最も遠い所に位置する電荷蓄積用電極セグメント14Cに印加される電位よりも高い。このように、電荷蓄積用電極14に電位勾配を付与することで、電荷蓄積用電極14と対向した光電変換層13の領域に止まっていた電子は、第2電極12、更には、第1浮遊拡散領域FD1へと一層確実に読み出される。即ち、光電変換層13に蓄積された電荷が制御部に読み出される。
図49に示す例では、電荷転送期間において、電荷蓄積用電極セグメント14Cの電位<電荷蓄積用電極セグメント14Bの電位<電荷蓄積用電極セグメント14Aの電位とすることで、光電変換層13の領域に止まっていた電子を、一斉に、第1浮遊拡散領域FD1へと読み出す。一方、図50に示す例では、電荷転送期間において、電荷蓄積用電極セグメント14Cの電位、電荷蓄積用電極セグメント14Bの電位、電荷蓄積用電極セグメント14Aの電位を段々と変化させることで(即ち、階段状あるいはスロープ状に変化させることで)、電荷蓄積用電極セグメント14Cと対向する光電変換層13の領域に止まっていた電子を、電荷蓄積用電極セグメント14Bと対向する光電変換層13の領域に移動させ、次いで、電荷蓄積用電極セグメント14Bと対向する光電変換層13の領域に止まっていた電子を、電荷蓄積用電極セグメント14Aと対向する光電変換層13の領域に移動させ、次いで、電荷蓄積用電極セグメント14Aと対向する光電変換層13の領域に止まっていた電子を、第1浮遊拡散領域FD1へと確実に読み出す。
実施例12の撮像素子の構成、構造を、実施例1〜実施例6において説明した撮像素子に適用することができる。
以上、本開示を好ましい実施例に基づき説明したが、本開示はこれらの実施例に限定されるものではない。実施例にて説明した撮像素子、積層型撮像素子、固体撮像装置の構造や構成、製造条件、製造方法、使用した材料は例示であり、適宜変更することができる。1つの撮像素子に1つの浮遊拡散領域を設ける形態だけでなく、複数の撮像素子に対して1つの浮遊拡散領域を設ける形態とすることもできる。即ち、電荷転送期間のタイミングを適切に制御することで、複数の撮像素子が1つの浮遊拡散領域を共有することが可能となる。そして、この場合、複数の撮像素子が1つのコンタクトホール部を共有することも可能となる。場合によっては、半導体層の上方の形成されるトランジスタのチャネル形成領域を構成する材料を、光電変換層を構成する材料と異ならせてもよい。
図51に、例えば、実施例7において説明した撮像素子、積層型撮像素子の変形例を示すように、第2電極12は、絶縁膜82に設けられた開口部84A内を延在し、光電変換層13と接続されている構成とすることもできる。
あるいは又、図52に、例えば、実施例7において説明した撮像素子、積層型撮像素子の変形例を示し、図53Aに第2電極の部分等の拡大された模式的な一部断面図を示すように、第2電極12の頂面の縁部は絶縁膜82で覆われており、開口部84Bの底面には第2電極12が露出しており、第2電極12の頂面と接する絶縁膜82の面を第1面82a、電荷蓄積用電極14と対向する光電変換層13の部分と接する絶縁膜82の面を第2面82bとしたとき、開口部84Bの側面は、第1面82aから第2面82bに向かって広がる傾斜を有する。このように、開口部84Bの側面に傾斜を付けることで、光電変換層13から第2電極12への電荷の移動がより滑らかとなる。尚、図53Aに示した例では、開口部84Bの軸線を中心として、開口部84Bの側面は回転対称であるが、図53Bに示すように、第1面82aから第2面82bに向かって広がる傾斜を有する開口部84Cの側面が電荷蓄積用電極14側に位置するように、開口部84Cを設けてもよい。これによって、開口部84Cを挟んで電荷蓄積用電極14とは反対側の光電変換層13の部分からの電荷の移動が行われ難くなる。また、開口部84Bの側面は、第1面82aから第2面82bに向かって広がる傾斜を有するが、第2面82bにおける開口部84Bの側面の縁部は、図53Aに示したように、第2電極12の縁部よりも外側に位置してもよいし、図53Cに示すように、第2電極12の縁部よりも内側に位置してもよい。前者の構成を採用することで、電荷の転送が一層容易になるし、後者の構成を採用することで、開口部の形成時の形状バラツキを小さくすることができる。
これらの開口部84B,84Cは、絶縁膜に開口部をエッチング法に基づき形成するときに形成するレジスト材料から成るエッチング用マスクをリフローすることで、エッチング用マスクの開口側面に傾斜を付け、このエッチング用マスクを用いて絶縁膜82をエッチングすることで、形成することができる。
あるいは又、実施例11において説明した電荷排出電極16に関して、図54に示すように、光電変換層13は、絶縁膜82に設けられた第2開口部85A内を延在し、電荷排出電極16と接続されており、電荷排出電極16の頂面の縁部は絶縁膜82で覆われており、第2開口部85Aの底面には電荷排出電極16が露出しており、電荷排出電極16の頂面と接する絶縁膜82の面を第3面82c、電荷蓄積用電極14と対向する光電変換層13の部分と接する絶縁膜82の面を第2面82bとしたとき、第2開口部85Aの側面は、第3面82cから第2面82bに向かって広がる傾斜を有する形態とすることができる。
また、図55に、例えば、実施例7において説明した撮像素子、積層型撮像素子の変形例を示すように、第1電極11の側から光が入射し、第1電極11よりの光入射側には遮光層92が形成されている構成とすることもできる。尚、光電変換層よりも光入射側に設けられた各種配線を遮光層として機能させることもできる。
尚、図55に示した例では、遮光層92は、第1電極11の上方に形成されているが、即ち、第1電極11よりの光入射側であって、第2電極12の上方に遮光層92が形成されているが、図56に示すように、第1電極11の光入射側の面の上に配設されてもよい。また、場合によっては、図57に示すように、第1電極11に遮光層92が形成されていてもよい。
あるいは又、第1電極11側から光が入射し、第2電極12には光が入射しない構造とすることもできる。具体的には、図55に示したように、第1電極11よりの光入射側であって、第2電極12の上方には遮光層92が形成されている。あるいは又、図59に示すように、電荷蓄積用電極14及び第1電極11の上方にはオンチップ・マイクロ・レンズ90が設けられており、オンチップ・マイクロ・レンズ90に入射する光は、電荷蓄積用電極14に集光され、第2電極12には到達しない構造とすることもできる。尚、実施例10において説明したように、転送制御用電極15が設けられている場合、第2電極12及び転送制御用電極15には光が入射しない形態とすることができ、具体的には、図58に図示するように、第2電極12及び転送制御用電極15の上方には遮光層92が形成されている構造とすることもできる。あるいは又、オンチップ・マイクロ・レンズ90に入射する光は、第2電極12及び転送制御用電極15には到達しない構造とすることもできる。
これらの構成、構造を採用することで、あるいは又、電荷蓄積用電極14の上方に位置する光電変換層13の部分のみに光が入射するように遮光層92を設け、あるいは又、オンチップ・マイクロ・レンズ90を設計することで、第2電極12の上方(あるいは、第2電極12及び転送制御用電極15の上方)に位置する光電変換層13の部分は光電変換に寄与しなくなるので、全画素をより確実に一斉にリセットすることができ、グローバルシャッター機能を一層容易に実現することができる。即ち、これらの構成、構造を有する撮像素子を、複数、備えた固体撮像装置の駆動方法にあっては、
全ての撮像素子において、一斉に、光電変換層13に電荷を蓄積しながら、第2電極12における電荷を系外に排出し、その後、
全ての撮像素子において、一斉に、光電変換層13に蓄積された電荷を第2電極12に転送し、転送完了後、順次、各撮像素子において第2電極12に転送された電荷を読み出す、
各工程を繰り返す。
また、このような遮光層92によって、半導体層の上方に形成された各種トランジスタ(特に、チャネル形成領域)に光が入射しない構造とすることができるし、あるいは又、オンチップ・マイクロ・レンズ90に入射する光が、半導体層の上方に形成された各種トランジスタ(特に、チャネル形成領域)には到達しない構造とすることもできる。そして、これによって、半導体層の上方に形成された各種のトランジスタの動作の安定化を図ることができる。
光電変換層は1層からの構成に限定されない。例えば、実施例7において説明した撮像素子、積層型撮像素子の変形例を図60に示すように、光電変換層13を、例えば、IGZOから成る下層半導体層13aと、実施例7において説明した光電変換層13を構成する材料から成る上層光電変換層13bの積層構造とすることもできる。このように下層半導体層13aを設けることで、電荷蓄積時の再結合を防止することができ、光電変換層13に蓄積した電荷の第2電極12への転送効率を増加させることができるし、暗電流の生成を抑制することができる。また、実施例10の変形例として、図61に示すように、第2電極12に最も近い位置から電荷蓄積用電極14に向けて、複数の転送制御用電極を設けてもよい。尚、図61には、2つの転送制御用電極15A,15Bを設けた例を示した。
図62及び図63に等価回路図を示すように、本開示の撮像素子は、変換効率切り替えトランジスタを備えていてもよい。
以上に説明した各種の変形例は、実施例7以外の実施例に対しても適用することができることは云うまでもない。
実施例においては、電子を信号電荷としており、半導体基板に形成された光電変換層の導電型をn型としたが、正孔を信号電荷とする固体撮像装置にも適用できる。この場合には、各半導体領域を逆の導電型の半導体領域で構成すればよく、半導体基板に形成された光電変換層の導電型はp型とすればよい。
また、実施例にあっては、入射光量に応じた信号電荷を物理量として検知する単位画素が行列状に配置されて成るCMOS型固体撮像装置に適用した場合を例に挙げて説明したが、CMOS型固体撮像装置への適用に限られるものではなく、CCD型固体撮像装置に適用することもできる。後者の場合、信号電荷は、CCD型構造の垂直転送レジスタによって垂直方向に転送され、水平転送レジスタによって水平方向に転送され、増幅されることにより画素信号(画像信号)が出力される。また、画素が2次元マトリックス状に形成され、画素列毎にカラム信号処理回路を配置して成るカラム方式の固体撮像装置全般に限定するものでもない。更には、場合によっては、選択トランジスタを省略することもできる。
更には、本開示の撮像素子、積層型撮像素子は、可視光の入射光量の分布を検知して画像として撮像する固体撮像装置への適用に限らず、赤外線やX線、あるいは、粒子等の入射量の分布を画像として撮像する固体撮像装置にも適用可能である。また、広義には、圧力や静電容量等、他の物理量の分布を検知して画像として撮像する指紋検出センサ等の固体撮像装置(物理量分布検知装置)全般に対して適用可能である。
更には、撮像領域の各単位画素を行単位で順に走査して各単位画素から画素信号を読み出す固体撮像装置に限られるものではない。画素単位で任意の画素を選択して、選択画素から画素単位で画素信号を読み出すX−Yアドレス型の固体撮像装置に対しても適用可能である。固体撮像装置はワンチップとして形成された形態であってもよいし、撮像領域と、駆動回路又は光学系とを纏めてパッケージングされた撮像機能を有するモジュール状の形態であってもよい。
また、固体撮像装置への適用に限られるものではなく、撮像装置にも適用可能である。ここで、撮像装置とは、デジタルスチルカメラやビデオカメラ等のカメラシステムや、携帯電話機等の撮像機能を有する電子機器を指す。電子機器に搭載されるモジュール状の形態、即ち、カメラモジュールを撮像装置とする場合もある。
本開示の撮像素子、積層型撮像素子から構成された固体撮像装置201を電子機器(カメラ)200に用いた例を、図64に概念図として示す。電子機器200は、固体撮像装置201、光学レンズ210、シャッタ装置211、駆動回路212、及び、信号処理回路213を有する。光学レンズ210は、被写体からの像光(入射光)を固体撮像装置201の撮像面上に結像させる。これにより固体撮像装置201内に、一定期間、信号電荷が蓄積される。シャッタ装置211は、固体撮像装置201への光照射期間及び遮光期間を制御する。駆動回路212は、固体撮像装置201の転送動作等及びシャッタ装置211のシャッタ動作を制御する駆動信号を供給する。駆動回路212から供給される駆動信号(タイミング信号)により、固体撮像装置201の信号転送を行う。信号処理回路213は、各種の信号処理を行う。信号処理が行われた映像信号は、メモリ等の記憶媒体に記憶され、あるいは、モニタに出力される。このような電子機器200では、固体撮像装置201において画素サイズの微細化及び転送効率の向上を達成することができるので、画素特性の向上が図られた電子機器200を得ることができる。固体撮像装置201を適用できる電子機器200としては、カメラに限られるものではなく、デジタルスチルカメラ、携帯電話機等のモバイル機器向けカメラモジュール等の撮像装置に適用可能である。
尚、本開示は、以下のような構成を取ることもできる。
[A01]《撮像素子・・・第1の態様》
少なくとも、光電変換部、第1トランジスタ及び第2トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層から延在する第1光電変換層延在部、
光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第3電極、及び、
第1光電変換層延在部の第2面に接して設けられた第4電極、
を備えており、
第1トランジスタは、一方のソース/ドレイン部として機能する第2電極、ゲート部として機能する第3電極、他方のソース/ドレイン部として機能し、電源部に接続された第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
第2トランジスタのゲート部は、第2電極に接続されており、
第2トランジスタの一方のソース/ドレイン部は、電源部に接続されている撮像素子。
[A02]更に、第3トランジスタを備えており、
第3トランジスタの一方のソース/ドレイン部は、第2トランジスタの他方のソース/ドレイン部に接続されており、
第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている[A01]に記載の撮像素子。
[A03]光電変換層は、有機光電変換材料から成る[A01]又は[A02]に記載の撮像素子。
[A04]少なくとも第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する[A01]又は[A02]に記載の撮像素子。
[A05]光電変換層及び第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する[A04]に記載の撮像素子。
[A06]下層半導体層を構成する半導体材料は、3.0eV以上のバンドギャップエネルギーを有する[A04]又は[A05]に記載の撮像素子。
[A07]第1光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い[A01]乃至[A06]のいずれか1項に記載の撮像素子。
[A08]半導体層を更に備えており、
第2トランジスタ及び第3トランジスタは、半導体層に形成されており、
光電変換部及び第1トランジスタは、半導体層の上方に形成されており、
第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されている[A02]、及び、[A02]を引用する[A03]乃至[A07]のいずれか1項に記載の撮像素子。
[A09]光電変換層から延在する第2光電変換層延在部、
光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、及び、
第2光電変換層延在部の第2面に接して設けられた第5電極及び第6電極、
を更に備えており、
第2トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第2トランジスタのゲート部は、第2電極に接続される代わりに、第2電極延在部から構成されており、
第2トランジスタの一方のソース/ドレイン部は、第5電極から構成されており、
第2トランジスタの他方のソース/ドレイン部は、第6電極から構成されており、且つ、第2コンタクトホール部を介して、第3トランジスタの一方のソース/ドレイン部に接続されている[A08]に記載の撮像素子。
[A10]第2光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する[A09]に記載の撮像素子。
[A11]光電変換層から延在する第3光電変換層延在部、
光電変換層の第2面と同じ側の第3光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第7電極、及び、
第3光電変換層延在部の第2面に接して設けられた第8電極、
を更に備えており、
第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して第6電極に接続される代わりに、第6電極と共通であり、
第3トランジスタのゲート部は、第7電極から構成されており、
第3トランジスタの他方のソース/ドレイン部は、第8電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている[A09]又は[A10]に記載の撮像素子。
[A12]第3光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する[A11]に記載の撮像素子。
[A13]《撮像素子・・・第2の態様》
少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層から延在する第1光電変換層延在部、
光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、並びに、
第1光電変換層延在部の第2面に接して設けられた第3電極及び第4電極、
を備えており、
第2トランジスタは、一方のソース/ドレイン部として機能し、電源部に接続された第3電極、ゲート部として機能する第2電極延在部、他方のソース/ドレイン部として機能する第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
第3トランジスタの一方のソース/ドレイン部は、第4電極に接続されており、
第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている撮像素子。
[A14]更に、第1トランジスタを備えており、
第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている[A13]に記載の撮像素子。
[A15]半導体層を更に備えており、
第1トランジスタ及び第3トランジスタは、半導体層に形成されており、
光電変換部及び第2トランジスタは、半導体層の上方に形成されており、
第1トランジスタの一方のソース/ドレイン部は、第1コンタクトホール部を介して、第2電極に接続されており、
第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して、第4電極に接続されている[A14]に記載の撮像素子。
[A16]光電変換層から延在する第2光電変換層延在部、
光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第5電極、及び、
第2光電変換層延在部の第2面に接して設けられた第6電極、
を更に備えており、
第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して第4電極に接続される代わりに、第4電極と共通であり、
第3トランジスタのゲート部は、第5電極から構成されており、
第3トランジスタの他方のソース/ドレイン部は、第6電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている[A15]に記載の撮像素子。
[A17]《撮像素子・・・第3の態様》
少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
光電変換部は、
第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
光電変換層の第1面に接して設けられた第1電極、及び、
光電変換層の第2面に接して設けられた第2電極、
から成り、
更に、
光電変換層と同じ材料から構成され、光電変換層と離間して設けられたチャネル形成領域、
光電変換層の第2面と同じ側のチャネル形成領域の面に、絶縁膜を介して対向して形成された第4電極、並びに、
光電変換層の第2面と同じ側のチャネル形成領域延在部の面に接して設けられた第3電極及び第5電極、
を備えており、
第2トランジスタのゲート部は、第2電極に接続されており、
第2トランジスタの一方のソース/ドレイン部は、電源部に接続されており、
第2トランジスタの他方のソース/ドレイン部は、第3トランジスタの一方のソース/ドレイン部を構成する第3電極に接続されており、
第3トランジスタのゲート部は、第4電極から構成されており、
第3トランジスタの他方のソース/ドレイン部を構成する第5電極は、信号線に接続されている撮像素子。
[A18]更に、第1トランジスタを備えており、
第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている[A17]に記載の撮像素子。
[A19]半導体層を更に備えており、
第1トランジスタ及び第2トランジスタは、半導体層に形成されており、
光電変換部及び第3トランジスタは、半導体層の上方に形成されており、
第1トランジスタの一方のソース/ドレイン部、及び、第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されており、
第2トランジスタの他方のソース/ドレイン部は、第2コンタクトホール部を介して、第3電極に接続されており、
第3トランジスタの他方のソース/ドレイン部は、第3コンタクトホール部を介して、信号線に接続されている[A18]に記載の撮像素子。
[A20]第1電極側から光が入射し、第1電極よりの光入射側には遮光層が形成されている[A01]乃至[A19]のいずれか1項に記載の撮像素子。
[A21]第1電極側から光が入射し、少なくとも、半導体層の上方に形成されたトランジスタのチャネル形成領域には光が入射しない[A20]に記載の撮像素子。
[A22]第1電極よりの光入射側であって、少なくとも、半導体層の上方に形成されたトランジスタのチャネル形成領域の上方には遮光層が形成されている[A21]に記載の撮像素子。
[A23]第2電極の上方にはオンチップ・マイクロ・レンズが設けられており、
オンチップ・マイクロ・レンズに入射する光は、少なくとも、半導体層の上方に形成されたトランジスタのチャネル形成領域には入射しない[A01]乃至[A19]のいずれか1項に記載の撮像素子。
[B01]光電変換部は、更に、第2電極と離間して配置され、且つ、絶縁膜を介して光電変換層と対向して配置された電荷蓄積用電極を備えている[A01]乃至[A23]のいずれか1項に記載の撮像素子。
[B02]第2電極は、絶縁膜に設けられた開口部内を延在し、光電変換層と接続されている[B01]に記載の撮像素子。
[B03]光電変換層は、絶縁膜に設けられた開口部内を延在し、第2電極と接続されている[B01]に記載の撮像素子。
[B04]第2電極の頂面の縁部は絶縁膜で覆われており、
開口部の底面には第2電極が露出しており、
第2電極の頂面と接する絶縁膜の面を第1面、電荷蓄積用電極と対向する光電変換層の部分と接する絶縁膜の面を第2面としたとき、開口部の側面は、第1面から第2面に向かって広がる傾斜を有する[B03]に記載の撮像素子。
[B05]第1面から第2面に向かって広がる傾斜を有する開口部の側面は、電荷蓄積用電極側に位置する[B04]に記載の撮像素子。
[B06]半導体層に設けられ、駆動回路を有する制御部を更に備えており、
第2電極及び電荷蓄積用電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、光電変換層に蓄積された電荷が第2電極を経由して制御部に読み出される[B01]乃至[B05]のいずれか1項に記載の撮像素子。
但し、第2電極の電位が第1電極より高い場合、
12≧V11、且つ、V22<V21
であり、第2電極の電位が第1電極より低い場合、
12≦V11、且つ、V22>V21
である。
[B07]第2電極と電荷蓄積用電極との間に、第2電極及び電荷蓄積用電極と離間して配置され、且つ、絶縁膜を介して光電変換層と対向して配置された転送制御用電極を更に備えている[B01]乃至[B06]に記載の撮像素子。
[B08]半導体層に設けられ、駆動回路を有する制御部を更に備えており、
第2電極、電荷蓄積用電極及び転送制御用電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、転送制御用電極に電位V13が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、転送制御用電極に電位V23が印加され、光電変換層に蓄積された電荷が第2電極を介して制御部に読み出される[B07]に記載の撮像素子。
但し、第2電極の電位が第1電極より高い場合、
12>V13、且つ、V22≦V23≦V21
であり、第2電極の電位が第1電極より低い場合、
12<V13、且つ、V22≧V23≧V21
である。
[B09]光電変換層に接続され、第2電極及び電荷蓄積用電極と離間して配置された電荷排出電極を更に備えている[B01]乃至[B08]のいずれか1項に記載の撮像素子。
[B10]電荷排出電極は、少なくとも第2電極及び電荷蓄積用電極を取り囲むように配置されている[B09]に記載の撮像素子。
[B11]光電変換層は、絶縁膜に設けられた第2開口部内を延在し、電荷排出電極と接続されており、
電荷排出電極の頂面の縁部は絶縁膜で覆われており、
第2開口部の底面には電荷排出電極が露出しており、
電荷排出電極の頂面と接する絶縁膜の面を第3面、電荷蓄積用電極と対向する光電変換層の部分と接する絶縁膜の面を第2面としたとき、第2開口部の側面は、第3面から第2面に向かって広がる傾斜を有する[B09]又は[B10]に記載の撮像素子。
[B12]半導体層に設けられ、駆動回路を有する制御部を更に備えており、
第2電極、電荷蓄積用電極及び電荷排出電極は、駆動回路に接続されており、
電荷蓄積期間において、駆動回路から、第2電極に電位V11が印加され、電荷蓄積用電極に電位V12が印加され、電荷排出電極に電位V14が印加され、光電変換層に電荷が蓄積され、
電荷転送期間において、駆動回路から、第2電極に電位V21が印加され、電荷蓄積用電極に電位V22が印加され、電荷排出電極に電位V24が印加され、光電変換層に蓄積された電荷が第2電極を介して制御部に読み出される[B09]乃至[B11]のいずれか1項に記載の撮像素子。
但し、第2電極の電位が第1電極より高い場合、
14>V11、且つ、V24<V21
であり、第2電極の電位が第1電極より低い場合、
14<V11、且つ、V24>V21
である。
[B13]電荷蓄積用電極は、複数の電荷蓄積用電極セグメントから構成されている[B01]乃至[B12]のいずれか1項に記載の撮像素子。
[B14]第2電極の電位が第1電極より高い場合、電荷転送期間において、第2電極に最も近い所に位置する電荷蓄積用電極セグメントに印加される電位は、第2電極に最も遠い所に位置する電荷蓄積用電極セグメントに印加される電位よりも高く、
第2電極の電位が第1電極より低い場合、電荷転送期間において、第2電極に最も近い所に位置する電荷蓄積用電極セグメントに印加される電位は、第2電極に最も遠い所に位置する電荷蓄積用電極セグメントに印加される電位よりも低い[B13]に記載の撮像素子。
[B15]電荷蓄積用電極の大きさは第2電極よりも大きい[B01]乃至[B14]のいずれか1項に記載の撮像素子。
[B16]第1電極側から光が入射し、第1電極よりの光入射側には遮光層が形成されている[B01]乃至[B15]のいずれか1項に記載の撮像素子。
[B17]第1電極側から光が入射し、第2電極には光が入射しない[B01]乃至[B15]のいずれか1項に記載の撮像素子。
[B18]第1電極よりの光入射側であって、第2電極の上方には遮光層が形成されている[B17]に記載の撮像素子。
[B19]電荷蓄積用電極及び第1電極の上方にはオンチップ・マイクロ・レンズが設けられており、
オンチップ・マイクロ・レンズに入射する光は、電荷蓄積用電極に集光される[B17]に記載の撮像素子。
[C01]《積層型撮像素子》
[A01]乃至[B19]のいずれか1項に記載の撮像素子を少なくとも1つ有する積層型撮像素子。
[D01]《固体撮像装置・・・第1の態様》
[A01]乃至[B19]のいずれか1項に記載の撮像素子を、複数、備えた固体撮像装置。
[D02]《固体撮像装置・・・第2の態様》
[C01]に記載の積層型撮像素子を、複数、備えた固体撮像装置。
[E01]《固体撮像装置の駆動方法》
第2電極、光電変換層及び第1電極が積層されて成る光電変換部を備えており、
光電変換部は、更に、第2電極と離間して配置され、且つ、絶縁膜を介して光電変換層と対向して配置された電荷蓄積用電極を備えており、
第1電極側から光が入射し、第2電極には光が入射しない構造を有する撮像素子を、複数、備えた固体撮像装置の駆動方法であって、
全ての撮像素子において、一斉に、光電変換層に電荷を蓄積しながら、第2電極における電荷を系外に排出し、その後、
全ての撮像素子において、一斉に、光電変換層に蓄積された電荷を第2電極に転送し、転送完了後、順次、各撮像素子において第2電極に転送された電荷を読み出す、
各工程を繰り返す固体撮像装置の駆動方法。
11・・・第1電極、12・・・第2電極、12’,12”・・・ITO層、13・・・光電変換層、13a・・・下層半導体層、13b・・・上層光電変換層、14・・・電荷蓄積用電極、14A,14B,14C・・・電荷蓄積用電極セグメント、15,15A,15B・・・転送制御用電極(電荷転送電極)、16・・・電荷排出電極、41・・・第2撮像素子を構成するn型半導体領域、43・・・第3撮像素子を構成するn型半導体領域、42,44,73・・・p+層、FD1,FD21,FD3,45C,46C・・・浮遊拡散領域(浮遊拡散層)、TR1・・・第1トランジスタ(増幅トランジスタ)、TR2・・・第2トランジスタ(リセット・トランジスタ)、TR3・・・第3トランジスタ(選択トランジスタ)、TR1amp・・・増幅トランジスタ、TR1rst・・・リセット・トランジスタ、TR1sel・・・選択トランジスタ、51・・・リセット・トランジスタTR1rstのゲート部(第3電極)、51A・・・リセット・トランジスタTR1rstのチャネル形成領域、51B・・・リセット・トランジスタTR1rstのソース/ドレイン部(ソース/ドレイン領域、ソース/ドレイン電極、第2電極)、51C・・・リセット・トランジスタTR1rstのソース/ドレイン部(ソース/ドレイン領域、ソース/ドレイン電極、第4電極)、51D・・・リセット・トランジスタTR1rstのゲート絶縁膜、52・・・増幅トランジスタTR1ampのゲート部、52A・・・増幅トランジスタTR1ampチャネル形成領域、52B・・・増幅トランジスタTR1ampのソース/ドレイン部(ソース/ドレイン領域、ソース/ドレイン電極、第5電極)、52C・・・増幅トランジスタTR1ampのソース/ドレイン部(ソース/ドレイン領域、ソース/ドレイン電極、第6電極)、52D・・・増幅トランジスタTR1ampのゲート絶縁膜、53・・・選択トランジスタTR1selのゲート部、53A・・・選択トランジスタTR1selのチャネル形成領域、53B,53C・・・選択トランジスタTR1selのソース/ドレイン領域(ソース/53D・・・選択トランジスタTR1selのゲート絶縁膜、ドレイン領域、ソース/ドレイン電極)、TR2trs・・・転送トランジスタ、45・・・転送トランジスタのゲート部、TR2rst・・・リセット・トランジスタ、TR2amp・・・増幅トランジスタ、TR2sel・・・選択トランジスタ、TR3trs・・・転送トランジスタ、46・・・転送トランジスタのゲート部、TR3rst・・・リセット・トランジスタ、TR3amp・・・増幅トランジスタ、TR3sel・・・選択トランジスタ、VDD・・・電源、RST1,RST2,RST3・・・リセット線、SEL1,SEL2,SEL3・・・選択線、117,VSL1,VSL2,VSL3・・・信号線、TG2,TG3・・・転送ゲート線、VOA,VOT,VOU・・・配線、61・・・コンタクトホール部、62・・・配線層、63,64,68A・・・パッド部、65,68B・・・接続孔、66,67,69・・・接続部、70・・・半導体層(半導体基板)、70A・・・半導体基板の第1面(おもて面)、70B・・・半導体基板の第2面(裏面)、71・・・素子分離領域、72・・・酸化膜、74・・・HfO2膜、75・・・下層絶縁膜、76・・・層間絶縁層、77,78,81・・・層間絶縁層、82・・・絶縁膜、82a・・・絶縁膜の第1面、82b・・・絶縁膜の第2面、82c・・・絶縁膜の第3面、83・・・保護層、84,84A,84B,84C・・・開口部、85,85A・・・第2開口部、90・・・オンチップ・マイクロ・レンズ、91・・・層間絶縁層81より下方に位置する各種の撮像素子構成要素、92・・・遮光層、100・・・固体撮像装置、101・・・積層型撮像素子、111・・・撮像領域、112・・・垂直駆動回路、113・・・カラム信号処理回路、114・・・水平駆動回路、115・・・出力回路、116・・・駆動制御回路、118・・・水平信号線、200・・・電子機器(カメラ)、201・・・固体撮像装置、210・・・光学レンズ、211・・・シャッタ装置、212・・・駆動回路、213・・・信号処理回路

Claims (20)

  1. 少なくとも、光電変換部、第1トランジスタ及び第2トランジスタを備えた撮像素子であって、
    光電変換部は、
    第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
    光電変換層の第1面に接して設けられた第1電極、及び、
    光電変換層の第2面に接して設けられた第2電極、
    から成り、
    更に、
    光電変換層から延在する第1光電変換層延在部、
    光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第3電極、及び、
    第1光電変換層延在部の第2面に接して設けられた第4電極、
    を備えており、
    第1トランジスタは、一方のソース/ドレイン部として機能する第2電極、ゲート部として機能する第3電極、他方のソース/ドレイン部として機能し、電源部に接続された第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
    第2トランジスタのゲート部は、第2電極に接続されており、
    第2トランジスタの一方のソース/ドレイン部は、電源部に接続されている撮像素子。
  2. 更に、第3トランジスタを備えており、
    第3トランジスタの一方のソース/ドレイン部は、第2トランジスタの他方のソース/ドレイン部に接続されており、
    第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている請求項1に記載の撮像素子。
  3. 少なくとも第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する請求項1に記載の撮像素子。
  4. 光電変換層及び第1光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する請求項3に記載の撮像素子。
  5. 第1光電変換層延在部の一部の厚さは、光電変換層の厚さよりも薄い請求項1に記載の撮像素子。
  6. 半導体層を更に備えており、
    第2トランジスタ及び第3トランジスタは、半導体層に形成されており、
    光電変換部及び第1トランジスタは、半導体層の上方に形成されており、
    第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されている請求項2に記載の撮像素子。
  7. 光電変換層から延在する第2光電変換層延在部、
    光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、及び、
    第2光電変換層延在部の第2面に接して設けられた第5電極及び第6電極、
    を更に備えており、
    第2トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
    第2トランジスタのゲート部は、第2電極に接続される代わりに、第2電極延在部から構成されており、
    第2トランジスタの一方のソース/ドレイン部は、第5電極から構成されており、
    第2トランジスタの他方のソース/ドレイン部は、第6電極から構成されており、且つ、第2コンタクトホール部を介して、第3トランジスタの一方のソース/ドレイン部に接続されている請求項6に記載の撮像素子。
  8. 第2光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する請求項7に記載の撮像素子。
  9. 光電変換層から延在する第3光電変換層延在部、
    光電変換層の第2面と同じ側の第3光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第7電極、及び、
    第3光電変換層延在部の第2面に接して設けられた第8電極、
    を更に備えており、
    第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
    第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して第6電極に接続される代わりに、第6電極と共通であり、
    第3トランジスタのゲート部は、第7電極から構成されており、
    第3トランジスタの他方のソース/ドレイン部は、第8電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている請求項7に記載の撮像素子。
  10. 第3光電変換層延在部は、第2面側から、下層半導体層及び上層光電変換層の積層構造を有する請求項9に記載の撮像素子。
  11. 少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
    光電変換部は、
    第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
    光電変換層の第1面に接して設けられた第1電極、及び、
    光電変換層の第2面に接して設けられた第2電極、
    から成り、
    更に、
    光電変換層から延在する第1光電変換層延在部、
    光電変換層の第2面と同じ側の第1光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第2電極延在部、並びに、
    第1光電変換層延在部の第2面に接して設けられた第3電極及び第4電極、
    を備えており、
    第2トランジスタは、一方のソース/ドレイン部として機能し、電源部に接続された第3電極、ゲート部として機能する第2電極延在部、他方のソース/ドレイン部として機能する第4電極、及び、チャネル形成領域として機能する第1光電変換層延在部から成り、
    第3トランジスタの一方のソース/ドレイン部は、第4電極に接続されており、
    第3トランジスタの他方のソース/ドレイン部は、信号線に接続されている撮像素子。
  12. 更に、第1トランジスタを備えており、
    第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
    第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている請求項11に記載の撮像素子。
  13. 半導体層を更に備えており、
    第1トランジスタ及び第3トランジスタは、半導体層に形成されており、
    光電変換部及び第2トランジスタは、半導体層の上方に形成されており、
    第1トランジスタの一方のソース/ドレイン部は、第1コンタクトホール部を介して、第2電極に接続されており、
    第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して、第4電極に接続されている請求項12に記載の撮像素子。
  14. 光電変換層から延在する第2光電変換層延在部、
    光電変換層の第2面と同じ側の第2光電変換層延在部の第2面に、絶縁膜を介して対向して形成された第5電極、及び、
    第2光電変換層延在部の第2面に接して設けられた第6電極、
    を更に備えており、
    第3トランジスタは、半導体層に形成される代わりに、半導体層の上方に形成されており、
    第3トランジスタの一方のソース/ドレイン部は、第2コンタクトホール部を介して第4電極に接続される代わりに、第4電極と共通であり、
    第3トランジスタのゲート部は、第5電極から構成されており、
    第3トランジスタの他方のソース/ドレイン部は、第6電極から構成されており、且つ、第3コンタクトホール部を介して信号線に接続されている請求項13に記載の撮像素子。
  15. 少なくとも、光電変換部、第2トランジスタ及び第3トランジスタを備えた撮像素子であって、
    光電変換部は、
    第1面、及び、第1面と対向する第2面を有し、第1面側から光が入射する光電変換層、
    光電変換層の第1面に接して設けられた第1電極、及び、
    光電変換層の第2面に接して設けられた第2電極、
    から成り、
    更に、
    光電変換層と同じ材料から構成され、光電変換層と離間して設けられたチャネル形成領域、
    光電変換層の第2面と同じ側のチャネル形成領域の面に、絶縁膜を介して対向して形成された第4電極、並びに、
    光電変換層の第2面と同じ側のチャネル形成領域延在部の面に接して設けられた第3電極及び第5電極、
    を備えており、
    第2トランジスタのゲート部は、第2電極に接続されており、
    第2トランジスタの一方のソース/ドレイン部は、電源部に接続されており、
    第2トランジスタの他方のソース/ドレイン部は、第3トランジスタの一方のソース/ドレイン部を構成する第3電極に接続されており、
    第3トランジスタのゲート部は、第4電極から構成されており、
    第3トランジスタの他方のソース/ドレイン部を構成する第5電極は、信号線に接続されている撮像素子。
  16. 更に、第1トランジスタを備えており、
    第1トランジスタの一方のソース/ドレイン部は、第2電極に接続されており、
    第1トランジスタの他方のソース/ドレイン部は、電源部に接続されている請求項15に記載の撮像素子。
  17. 半導体層を更に備えており、
    第1トランジスタ及び第2トランジスタは、半導体層に形成されており、
    光電変換部及び第3トランジスタは、半導体層の上方に形成されており、
    第1トランジスタの一方のソース/ドレイン部、及び、第2トランジスタのゲート部は、第1コンタクトホール部を介して、第2電極に接続されており、
    第2トランジスタの他方のソース/ドレイン部は、第2コンタクトホール部を介して、第3電極に接続されており、
    第3トランジスタの他方のソース/ドレイン部は、第3コンタクトホール部を介して、信号線に接続されている請求項16に記載の撮像素子。
  18. 請求項1乃至請求項17のいずれか1項に記載の撮像素子を少なくとも1つ有する積層型撮像素子。
  19. 請求項1乃至請求項17のいずれか1項に記載の撮像素子を、複数、備えた固体撮像装置。
  20. 請求項18に記載の積層型撮像素子を、複数、備えた固体撮像装置。
JP2017078236A 2017-04-11 2017-04-11 撮像素子、積層型撮像素子及び固体撮像装置 Pending JP2018182021A (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP2017078236A JP2018182021A (ja) 2017-04-11 2017-04-11 撮像素子、積層型撮像素子及び固体撮像装置
KR1020197027372A KR102495392B1 (ko) 2017-04-11 2018-02-20 촬상 소자, 적층형 촬상 소자 및 고체 촬상 장치
CN201880021235.5A CN110462832B (zh) 2017-04-11 2018-02-20 摄像元件、层叠摄像元件和固态摄像装置
PCT/JP2018/005955 WO2018189999A1 (ja) 2017-04-11 2018-02-20 撮像素子、積層型撮像素子及び固体撮像装置
DE112018001958.6T DE112018001958T5 (de) 2017-04-11 2018-02-20 Bildgebungselement, gestapeltes bildgebungselement und festkörper-bildgebungsvorrichtung
KR1020237003336A KR102604847B1 (ko) 2017-04-11 2018-02-20 촬상 소자, 적층형 촬상 소자 및 고체 촬상 장치
US16/499,916 US11037979B2 (en) 2017-04-11 2018-02-20 Imaging element, stacked imaging element, and solid-state imaging device
US17/308,455 US11699719B2 (en) 2017-04-11 2021-05-05 Imaging element, stacked imaging element, and solid-state imaging device
US18/197,254 US20230326953A1 (en) 2017-04-11 2023-05-15 Imaging element, stacked imaging element, and solid-state imaging device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017078236A JP2018182021A (ja) 2017-04-11 2017-04-11 撮像素子、積層型撮像素子及び固体撮像装置

Publications (1)

Publication Number Publication Date
JP2018182021A true JP2018182021A (ja) 2018-11-15

Family

ID=63792456

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017078236A Pending JP2018182021A (ja) 2017-04-11 2017-04-11 撮像素子、積層型撮像素子及び固体撮像装置

Country Status (6)

Country Link
US (3) US11037979B2 (ja)
JP (1) JP2018182021A (ja)
KR (2) KR102495392B1 (ja)
CN (1) CN110462832B (ja)
DE (1) DE112018001958T5 (ja)
WO (1) WO2018189999A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021161699A1 (ja) * 2020-02-12 2021-08-19 ソニーグループ株式会社 撮像素子、積層型撮像素子及び固体撮像装置、並びに、無機酸化物半導体材料

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018182021A (ja) * 2017-04-11 2018-11-15 ソニーセミコンダクタソリューションズ株式会社 撮像素子、積層型撮像素子及び固体撮像装置
CN112602169A (zh) * 2018-08-27 2021-04-02 弗萨姆材料美国有限责任公司 在含硅表面上的选择性沉积
KR20210088537A (ko) * 2018-11-06 2021-07-14 소니 세미컨덕터 솔루션즈 가부시키가이샤 촬상 소자 및 전자 기기
US11282886B2 (en) 2019-12-11 2022-03-22 Omnivision Technologies, Inc. Pixel, associated image sensor, and method

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6450558A (en) 1987-08-21 1989-02-27 Canon Kk Photoelectric converter and manufacture thereof
JPH0563173A (ja) 1991-08-30 1993-03-12 Fuji Xerox Co Ltd 半導体装置
JP3296724B2 (ja) 1996-07-31 2002-07-02 三洋電機株式会社 固体電解コンデンサの製造方法
US8207589B2 (en) * 2007-02-15 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Photoelectric conversion device and electronic device, and method for manufacturing photoelectric conversion device
JP5335271B2 (ja) * 2008-04-09 2013-11-06 キヤノン株式会社 光電変換装置及びそれを用いた撮像システム
US9123653B2 (en) * 2009-07-23 2015-09-01 Sony Corporation Solid-state imaging device, method of manufacturing the same, and electronic apparatus
JP5132640B2 (ja) 2009-08-25 2013-01-30 株式会社東芝 固体撮像装置及びその製造方法
JP5509846B2 (ja) 2009-12-28 2014-06-04 ソニー株式会社 固体撮像装置とその製造方法、及び電子機器
JP2013076679A (ja) * 2011-09-30 2013-04-25 Fujifilm Corp 放射線画像検出装置、放射線画像検出方法およびプログラム
KR102189366B1 (ko) 2013-01-16 2020-12-09 소니 세미컨덕터 솔루션즈 가부시키가이샤 고체 촬상 소자 및 전자 기기
KR102355558B1 (ko) 2014-07-31 2022-01-27 삼성전자주식회사 이미지 센서
JP6595804B2 (ja) * 2015-05-27 2019-10-23 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子および撮像装置
JP2017055085A (ja) 2015-09-11 2017-03-16 株式会社東芝 固体撮像装置
DE102016122658B4 (de) 2015-12-04 2021-07-15 Canon Kabushiki Kaisha Abbildungsvorrichtung und Abbildungssystem
JP7020770B2 (ja) 2015-12-04 2022-02-16 キヤノン株式会社 撮像装置、および、撮像システム
JP6808463B2 (ja) * 2016-11-30 2021-01-06 キヤノン株式会社 光電変換装置および光電変換システム
JP2018107725A (ja) * 2016-12-27 2018-07-05 キヤノン株式会社 光電変換装置、撮像システム
JP2018182021A (ja) * 2017-04-11 2018-11-15 ソニーセミコンダクタソリューションズ株式会社 撮像素子、積層型撮像素子及び固体撮像装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021161699A1 (ja) * 2020-02-12 2021-08-19 ソニーグループ株式会社 撮像素子、積層型撮像素子及び固体撮像装置、並びに、無機酸化物半導体材料

Also Published As

Publication number Publication date
US11037979B2 (en) 2021-06-15
KR102604847B1 (ko) 2023-11-22
CN110462832B (zh) 2023-05-19
US11699719B2 (en) 2023-07-11
KR20190135999A (ko) 2019-12-09
US20200119077A1 (en) 2020-04-16
WO2018189999A1 (ja) 2018-10-18
DE112018001958T5 (de) 2020-02-20
KR20230023047A (ko) 2023-02-16
CN110462832A (zh) 2019-11-15
US20210280629A1 (en) 2021-09-09
KR102495392B1 (ko) 2023-02-03
US20230326953A1 (en) 2023-10-12

Similar Documents

Publication Publication Date Title
JP6780421B2 (ja) 撮像素子、積層型撮像素子及び固体撮像装置、並びに、固体撮像装置の駆動方法
JP6926450B2 (ja) 撮像素子、積層型撮像素子及び固体撮像装置
JP7099073B2 (ja) 撮像素子、積層型撮像素子及び固体撮像装置
KR102604847B1 (ko) 촬상 소자, 적층형 촬상 소자 및 고체 촬상 장치
JP6992851B2 (ja) 撮像素子、積層型撮像素子及び固体撮像装置、並びに、固体撮像装置の駆動方法
KR102582171B1 (ko) 촬상 소자, 적층형 촬상 소자 및 고체 촬상 장치
JPWO2019035270A1 (ja) 撮像素子、積層型撮像素子及び固体撮像装置
JP2019041018A (ja) 撮像素子、積層型撮像素子及び固体撮像装置
US20230317750A1 (en) Imaging element, stacked imaging element, and solid-state imaging apparatus
JPWO2019235130A1 (ja) 撮像素子、積層型撮像素子及び固体撮像装置