JP2018056841A - 情報処理装置、診断制御装置および通信装置 - Google Patents
情報処理装置、診断制御装置および通信装置 Download PDFInfo
- Publication number
- JP2018056841A JP2018056841A JP2016191805A JP2016191805A JP2018056841A JP 2018056841 A JP2018056841 A JP 2018056841A JP 2016191805 A JP2016191805 A JP 2016191805A JP 2016191805 A JP2016191805 A JP 2016191805A JP 2018056841 A JP2018056841 A JP 2018056841A
- Authority
- JP
- Japan
- Prior art keywords
- communication device
- diagnosis
- transmission path
- transmission
- communication
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/06—Management of faults, events, alarms or notifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/50—Testing arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0805—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability
- H04L43/0817—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability by checking functioning
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Environmental & Geological Engineering (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Information Transfer Systems (AREA)
- Dc Digital Transmission (AREA)
Abstract
Description
[第1の実施の形態]
図1は、第1の実施の形態の情報処理装置の構成例および動作例を示す図である。図1に示す情報処理装置10は、通信装置11,12を有する。通信装置11と通信装置12とは、伝送路1〜3を介して接続されている。通信装置11,12は、伝送路1〜3を介して通信を行う通信インタフェースである。また、伝送路1〜3は、それぞれシリアル伝送路である。そして、通信装置11は、伝送路1〜3のうち複数の伝送路をまとめて用いて通信装置12にデータを送信することが可能になっている。なお、通信装置11と通信装置12とは、3本の伝送路1〜3に限らず、2以上の任意の数の伝送路を介して接続されていればよい。
次に、図1の情報処理装置10の例としてストレージ装置を適用したストレージシステムについて説明する。
SASエクスパンダ311aは、SASエクスパンダ206aに接続されているとともに、SASケーブルを介してHDD312a,312b,312c,・・・と接続されている。SASエクスパンダ311aは、SASエクスパンダ206aと、HDD312a,312b,312c,・・・との間でデータを中継する。
CPU201aとPCIeスイッチ203aとの間は、4つのレーンにより接続される。CPU201aとCA204aとの間は、4つのレーンにより接続される。CPU201aとIOC205aとの間は、8つのレーンにより接続される。CPU201aとPCH207aとの間は、4つのレーンにより接続される。IOC205aとSASエクスパンダ206aとの間は、4つのレーンにより接続される。SASエクスパンダ206aとDE300のSASエクスパンダ311a(図4参照)との間は、1つのレーンにより接続される。
図6は、インタフェース回路の構成と接続形態の例を示す図である。図6では例として、4つのレーン22a〜22dによって接続されたインタフェース回路21a,21bについて示している。すなわち、図6の例では、インタフェース回路21a,21bは、最大4レーンを1つの論理的な通信ポートとして使用して互いに通信できる。
送受信部210aは、Txドライバ211a、Rxドライバ212aおよび検出回路213aを有する。Txドライバ211aは、MUX/DEMUX250aからスイッチ260aを介して入力された送信データ、または、パルスジェネレータ240aからスイッチ260aを介して入力されたテスト信号を、差動信号に変換して出力する。Rxドライバ212aは、送受信部210eから受信した差動信号を所定形式の信号に変換し、MUX/DEMUX250aに出力する。
図8は、テスト信号送信時の電圧の推移を示す第1の図である。この図8に示す電圧は、送受信部210aのTxドライバ211aからテスト信号が送信された際に検出回路213aによって検出される差動信号の電圧である。また、図8における時間の原点(時刻0)は、検出回路213aによって検出された電圧が所定の下限閾値を超えたタイミング(立ち上がり開始タイミング)である。さらに、電圧v1は、立ち上がり完了タイミングを判定するための上限閾値である。なお、以上の点は図9についても同様である。
図7に示したACカップリングコンデンサC1a,C2a,C1b,C2bのような伝送路上のコンデンサは本来、数百MΩ程度の抵抗値を有している。しかし、このようなコンデンサにクラックなどの異常が発生すると、抵抗値は徐々に低下していく。コンデンサの経年劣化が進み、異常の程度が悪化していくと、抵抗値は数百Ω程度まで下がってしまう場合がある。
CM200aは、診断制御部209aa、動作制御部209ab、ドライバ201aa,201abを有する。診断制御部209aaおよび動作制御部209abは、FPGA209aによって実現され、ドライバ201aa,201abは、CPU201aによって実現される。例えば、プログラムを実行可能なプロセッサ209acをFPGA209aが備える場合、診断制御部209aaおよび動作制御部209abの処理は、プロセッサ209acが所定のファームウェアプログラムを実行することで実現される。また、ドライバ201aa,201abの処理は、CPU201aが所定のファームウェアプログラムを実行することで実現される。
図16は、リンクアップ時の診断処理のフローチャートの例を示す図である。以下、図16に示す処理をステップ番号に沿って説明する。
(S13)CPU201aのドライバ(ここでは例として、ドライバ201aaとする)は、診断開始通知をFPGA209aに送信する。
(S19)インタフェース回路21aの制御回路220aは、CPU201aから受信した第1の正常範囲または第2の正常範囲の情報をメモリ230aに格納する。制御回路220aは、異常診断の開始指示を受信した場合、ステップS11で検出された立ち上がり時間が、受信した第1の正常範囲に含まれるか否かを判定することで、各レーンの異常の有無を判定する。これにより、各レーンにおける異常の診断が実行される。一方、制御回路220aは、異常予兆診断の開始指示を受信した場合、ステップS11で検出された立ち上がり時間が、受信した第2の正常範囲に含まれるか否かを判定することで、各レーンの異常予兆の有無を判定する。これにより、各レーンにおける異常予兆の診断が実行される。制御回路220aは、診断結果をCPU201aに送信する。
(S21)FPGA209aの動作制御部209abは、診断結果受信処理を実行する。この処理では、動作制御部209abは、受信した診断結果を、その送信元のインタフェース回路21aに対応する結果管理テーブル280に登録する。また、動作制御部209abは、レーンの異常が検出された場合、インタフェース回路21aのどのレーンを使用状態にし、どのレーンを閉塞させるかを制御する異常対応処理を実行する。なお、この診断結果受信処理については、後の図19において詳しく説明する。
通知を受けたCPU201aは、診断対象レーンが異常であることをFPGA209aに通知する。
(S36)制御回路220aは、図9で説明した手順で、立ち上がり時間を基準に第2の正常範囲を決定する。
(S41)制御回路220aは、ステップS31で取得した立ち上がり時間が、FPGA209aから通知された第2の正常範囲外であるか否かを判定する。立ち上がり時間が第2の正常範囲外である場合、処理をステップS42に進める。立ち上がり時間が第2の正常範囲に含まれる場合、処理をステップS43に進める。
(S44)制御回路220aは、診断対象レーンが正常であることをCPU201aに通知する。そして、処理をステップS39に進める。通知を受けたCPU201aは、診断対象レーンが正常であることをFPGA209aに通知する。
次に、図19は、診断結果受信処理のフローチャートの例を示す図である。図19の処理は、図16のステップS21の処理に対応する。以下、図19に示す処理をステップ番号に沿って説明する。
(S53)動作制御部209abは、すべてのレーンの診断結果が正常であるか否かを判定する。診断結果が正常でないレーンがある場合、処理をステップS54に進める。一方、すべてのレーンの診断結果が正常の場合、動作制御部209abは、各レーンに対応する結果管理テーブル280の使用フラグの項目にtrueを登録する。また、動作制御部209abは、第2の正常範囲の情報を受信した場合、それらの情報を各レーンに対応する結果管理テーブル280の時間L3,L4の項目に登録する。そして、動作制御部209abは、診断結果処理を終了する。
なお、動作制御部209abは、例えばステップS51またはステップS52の後に、診断結果を外部機器(例えば、ホスト装置400またはストレージ装置100の管理端末)に通知するようにCPU201aに指示してもよい。この場合、指示を受けたCPU201aは、例えば、診断内容を示す表示情報を外部機器に表示させる。これにより、表示情報を視認したユーザは、異常または異常予兆が検出されたことや、それらがどのデバイスのどのレーンで検出されたかを認識することができる。
(ST100)FPGA209aの診断制御部209aaは、診断対象経路テーブル270を参照して、診断対象レーンを決定する。以下、インタフェース回路21aとインタフェース回路21bとの間の伝送路に含まれる1つのレーンが診断対象レーンに決定されたとする。
(ST106)インタフェース回路21bは、診断開始承諾通知をインタフェース回路21aに送信する。
(ST110)インタフェース回路21bは、省電力状態への遷移完了通知をインタフェース回路21aに送信する。
(ST112)インタフェース回路21bは、診断対象レーンについての異常予兆の診断を実行する。
(ST121)インタフェース回路21aは、診断対象レーンの診断が完了すると、診断完了通知をインタフェース回路21bに送信する。
(ST123)インタフェース回路21aは、ステップST121の送信処理とステップST122で送信された情報の受信処理とが完了すると、省電力状態を解除し、通常状態(L0状態)に遷移する。
(ST125)インタフェース回路21bは、ステップST121で送信された情報の受信処理と、ステップST122の送信処理とが完了すると、省電力状態を解除し、通常状態(L0状態)に遷移する。
(ST128)CPU201aは、ステップST127で送信された診断結果をFPGA209aに送信する。FPGA209aの診断制御部209aaは、インタフェース回路21aからインタフェース回路21bへの伝送路に対応する結果管理テーブル280を特定する。診断制御部209aaは、特定した結果管理テーブル280において診断対象レーンに対応付けられた診断結果を、CPU201aから受信した診断結果によって更新する。
(ST130)CPU201aは、ステップST129で送信された診断結果をFPGA209aに送信する。FPGA209aの診断制御部209aaは、インタフェース回路21bからインタフェース回路21aへの伝送路に対応する結果管理テーブル280を特定する。診断制御部209aaは、特定した結果管理テーブル280において診断対象レーンに対応付けられた診断結果を、CPU201aから受信した診断結果によって更新する。
(S65)制御回路220aは、診断対象レーンを正常と判定する。
次に、異常対応処理について説明する。
(S72)動作制御部209abは、診断対象レーンの診断結果が異常であるか否かを判定する。診断結果が異常である場合、処理をステップS73に進める。診断結果が異常でない場合(すなわち異常予兆が検出された場合)、処理をステップS77に進める。
(S81)動作制御部209abは、診断対象レーンを使用禁止に設定する。すなわち、動作制御部209abは、診断対象レーンに対応する結果管理テーブル280の使用フラグの項目にFalseを登録する。この場合、同じポートにおいて使用されている他のレーンが存在しているので、このレーンを用いて運用が継続される。
(ST100a)FPGA209aの診断制御部209aaは、ステップST100と同様に、診断対象経路テーブル270を参照して、診断対象レーンを決定する。これに加えて、診断制御部209aaは、診断対象経路テーブル270、または、診断対象レーンが含まれる伝送路に対応する結果管理テーブル280を参照して、診断対象レーンと同じポート内のレーンの数を特定する。このとき、診断制御部209aaは、レーン数が少ないと判定したとする。例えば、ポート内のレーン数が4以下の場合、レーン数が少ないと判定される。
(ST100e)FPGA209aの診断制御部209aaは、診断対象の伝送路の他方に接続されたインタフェース回路21bを宛先とするタイムアウト時間の延長指示を、CPU201aに送信する。
(ST100h)FPGA209aの診断制御部209aaは、診断対象の伝送路の上流側に接続されたインタフェース回路21aを備えるデバイス、すなわちIOC205aを宛先としたIO(Input Output)負荷調整指示を、CPU201aに送信する。また、IO負荷調整指示では、IOC205aがSASエクスパンダ206aに送信データを振り分ける割合を低くし、IOC205aがSASエクスパンダ206bに送信データを振り分ける割合を高くすることが指示される。
FPGA209aの診断制御部209aaは、調整完了指示を受信すると、図20のステップST101,ST102の処理を実行する。以後、図20と同様の処理が実行される。
次に、PCIeバス、PCIeケーブル、SASケーブルに予備レーンが追加される場合を説明する。
(付記1) 第1の通信装置と、
複数の伝送路を介して前記第1の通信装置と接続された第2の通信装置と、を備え、
前記第1の通信装置は、
前記複数の伝送路を用いた前記第2の通信装置とのデータ通信が可能な状態で、前記複数の伝送路の中から診断を行う対象伝送路が指定されると、前記複数の伝送路のうち前記対象伝送路以外の残りの伝送路を用いて前記第2の通信装置とのデータ通信が可能な状態を継続しながら、前記対象伝送路にテスト信号を送信する送信部と、
前記対象伝送路における前記テスト信号の検出結果に基づいて、前記対象伝送路における異常の予兆の有無を診断し、診断結果を出力する制御部と、
を有する、
情報処理装置。
前記第2の通信装置との通信開始時に、前記送信部に、前記複数の伝送路のそれぞれに前記テスト信号を送信させ、前記複数の伝送路のそれぞれにおける前記テスト信号の波形の立ち上がりにかかる第1の立ち上がり時間を検出し、
前記対象伝送路が指定され、前記対象伝送路に前記テスト信号が送信されると、前記対象伝送路における前記テスト信号の波形の立ち上がりにかかる第2の立ち上がり時間が、前記対象伝送路における前記第1の立ち上がり時間を基準として決定される判定範囲に含まれるかを判定し、その判定結果に基づいて前記対象伝送路における異常の予兆の有無を診断する、
付記1記載の情報処理装置。
複数の入力端子のうちの第1の入力端子に前記テスト信号を供給するテスト信号出力部と、
前記第2の通信装置へ送信するデータを、前記複数の入力端子のうち前記第1の入力端子を除く残りの複数の第2の入力端子に対して振り分けて供給し、前記複数の第2の入力端子の数は前記複数の伝送路の数と同じである、データ出力部と、
前記複数の入力端子のそれぞれと、前記複数の伝送路のそれぞれとの間の接続経路を切り替えるスイッチと、
を有し、
前記制御部は、
前記第2の通信装置に対するデータ送信を前記複数の伝送路を用いて実行させる場合、前記複数の第2の入力端子と前記複数の伝送路とが一対一で接続されるように前記スイッチを制御し、
前記第2の通信装置に対するデータ送信を前記残りの伝送路を用いて実行させる場合、前記複数の伝送路のうち前記対象伝送路の接続先を前記第1の入力端子に切り替えるように前記スイッチを制御する、
付記1または2記載の情報処理装置。
付記3記載の情報処理装置。
付記1乃至4のいずれか1つに記載の情報処理装置。
付記5記載の情報処理装置。
前記第1の通信装置と前記第2の通信装置とをそれぞれ含む第1の通信装置群と第2の通信装置群と、
送信するデータを前記第1の通信装置群に含まれる前記第1の通信装置と前記第2の通信装置群に含まれる前記第1の通信装置とに振り分ける第3の通信装置と、
を有し、
前記診断制御装置は、前記第1の通信装置群に含まれる前記第1の通信装置に前記対象伝送路を指定して前記対象伝送路における診断を実行させる際に、前記第1の通信装置群に含まれる前記第1の通信装置に対して振り分けるデータ量の比率を低下させるように前記第3の通信装置に指示する、
付記5または6記載の情報処理装置。
前記診断制御装置は、診断順情報に基づいて、前記複数の通信装置群のうちのどの通信装置群に含まれるどの伝送路を前記対象伝送路に指定するかを決定し、
前記診断順情報には、第1の通信経路上に前記複数の通信装置群のうちの第1の通信装置群が存在し、前記第1の通信経路から分岐して同一装置に接続する複数の第2の通信経路のそれぞれに前記複数の通信装置群のうち第2の通信装置群が存在する場合、前記第1の通信装置群に含まれる前記複数の伝送路の数と、前記第2の通信装置群のそれぞれに含まれる前記複数の伝送路の数の合計数との差または比率に基づいて、前記複数の通信装置群に含まれる前記複数の伝送路のそれぞれと、前記第2の通信装置群のそれぞれに含まれる前記複数の伝送路のそれぞれとの間で、同時に前記対象伝送路として指定する伝送路の組み合わせが登録される、
付記5または6記載の情報処理装置。
前記送信部は、前記複数の伝送路を用いた前記第2の通信装置に対するデータ通信中に前記対象伝送路が指定されると、前記残りの伝送路と前記予備の伝送路とを用いて前記第2の通信装置に対するデータ通信を継続しながら、前記対象伝送路にテスト信号を送信する、
付記1乃至8のいずれか1つに記載の情報処理装置。
前記対象伝送路における前記テスト信号の検出結果に基づく、前記対象伝送路における異常の予兆の有無の診断結果を、前記第1の通信装置から受信する受信部と、
を有する診断制御装置。
付記10記載の診断制御装置。
付記10または11記載の診断制御装置。
前記複数の伝送路を用いた前記他の通信装置とのデータ通信が可能な状態で、前記複数の伝送路の中から診断を行う対象伝送路が指定されると、前記複数の伝送路のうち前記対象伝送路以外の残りの伝送路を用いて前記他の通信装置とのデータ通信が可能な状態を継続しながら、前記対象伝送路にテスト信号を送信する送信部と、
前記対象伝送路における前記テスト信号の検出結果に基づいて、前記対象伝送路における異常の予兆の有無を診断し、診断結果を出力する制御部と、
を有する通信装置。
前記他の通信装置との通信開始時に、前記送信部に、前記複数の伝送路のそれぞれに前記テスト信号を送信させ、前記複数の伝送路のそれぞれにおける前記テスト信号の波形の立ち上がりにかかる第1の立ち上がり時間を検出し、
前記対象伝送路が指定され、前記対象伝送路に前記テスト信号が送信されると、前記対象伝送路における前記テスト信号の波形の立ち上がりにかかる第2の立ち上がり時間が、前記対象伝送路における前記第1の立ち上がり時間を基準として決定される判定範囲に含まれるかを判定し、その判定結果に基づいて前記対象伝送路における異常の予兆の有無を診断する、
付記13記載の通信装置。
複数の入力端子のうちの第1の入力端子に前記テスト信号を供給するテスト信号出力部と、
前記他の通信装置へ送信するデータを、前記複数の入力端子のうち前記第1の入力端子を除く残りの複数の第2の入力端子に対して振り分けて供給し、前記複数の第2の入力端子の数は前記複数の伝送路の数と同じである、データ出力部と、
前記複数の入力端子のそれぞれと、前記複数の伝送路のそれぞれとの間の接続経路を切り替えるスイッチと、
を有し、
前記制御部は、
前記他の通信装置に対するデータ送信を前記複数の伝送路を用いて実行させる場合、前記複数の第2の入力端子と前記複数の伝送路とが一対一で接続されるように前記スイッチを制御し、
前記他の通信装置に対するデータ通信を前記残りの伝送路を用いて実行させる場合、前記複数の伝送路のうち前記対象伝送路の接続先を前記第1の入力端子に切り替えるように前記スイッチを制御する、
付記13または14記載の通信装置。
10 情報処理装置
11,12 通信装置
11a 送信部
11a1 テスト信号出力部
11a2 データ出力部
11a3 スイッチ
11b 制御部
13 診断制御装置
Claims (11)
- 第1の通信装置と、
複数の伝送路を介して前記第1の通信装置と接続された第2の通信装置と、を備え、
前記第1の通信装置は、
前記複数の伝送路を用いた前記第2の通信装置とのデータ通信が可能な状態で、前記複数の伝送路の中から診断を行う対象伝送路が指定されると、前記複数の伝送路のうち前記対象伝送路以外の残りの伝送路を用いて前記第2の通信装置とのデータ通信が可能な状態を継続しながら、前記対象伝送路にテスト信号を送信する送信部と、
前記対象伝送路における前記テスト信号の検出結果に基づいて、前記対象伝送路における異常の予兆の有無を診断し、診断結果を出力する制御部と、
を有する、
情報処理装置。 - 前記制御部は、
前記第2の通信装置との通信開始時に、前記送信部に、前記複数の伝送路のそれぞれに前記テスト信号を送信させ、前記複数の伝送路のそれぞれにおける前記テスト信号の波形の立ち上がりにかかる第1の立ち上がり時間を検出し、
前記対象伝送路が指定され、前記対象伝送路に前記テスト信号が送信されると、前記対象伝送路における前記テスト信号の波形の立ち上がりにかかる第2の立ち上がり時間が、前記対象伝送路における前記第1の立ち上がり時間を基準として決定される判定範囲に含まれるかを判定し、その判定結果に基づいて前記対象伝送路における異常の予兆の有無を診断する、
請求項1記載の情報処理装置。 - 前記送信部は、
複数の入力端子のうちの第1の入力端子に前記テスト信号を供給するテスト信号出力部と、
前記第2の通信装置へ送信するデータを、前記複数の入力端子のうち前記第1の入力端子を除く残りの複数の第2の入力端子に対して振り分けて供給し、前記複数の第2の入力端子の数は前記複数の伝送路の数と同じである、データ出力部と、
前記複数の入力端子のそれぞれと、前記複数の伝送路のそれぞれとの間の接続経路を切り替えるスイッチと、
を有し、
前記制御部は、
前記第2の通信装置に対するデータ送信を前記複数の伝送路を用いて実行させる場合、前記複数の第2の入力端子と前記複数の伝送路とが一対一で接続されるように前記スイッチを制御し、
前記第2の通信装置に対するデータ通信を前記残りの伝送路を用いて実行させる場合、前記複数の伝送路のうち前記対象伝送路の接続先を前記第1の入力端子に切り替えるように前記スイッチを制御する、
請求項1または2記載の情報処理装置。 - 前記制御部は、前記複数の伝送路のうち、通信プロトコルで規定された代表伝送路として使用されていた第1の伝送路が前記対象伝送路として指定された場合、前記第1の伝送路の接続先を前記第1の入力端子に切り替えるとともに、前記複数の第2の入力端子のうち前記第1の伝送路に接続されていた第3の入力端子の接続先を、前記複数の伝送路のうち前記第1の伝送路以外の第2の伝送路に切り替えるように前記スイッチを制御し、前記第2の伝送路を前記代表伝送路として使用可能状態に維持させる、
請求項3記載の情報処理装置。 - 前記複数の伝送路の中から前記対象伝送路を順次選択し、選択された前記対象伝送路を前記第1の通信装置に指定する診断制御装置をさらに有する、
請求項1乃至4のいずれか1項に記載の情報処理装置。 - 前記診断制御装置は、前記対象伝送路を指定して前記対象伝送路における診断を実行させる際に、前記複数の伝送路の数が所定の閾値以下の場合、前記第1の通信装置から前記第2の通信装置へのデータ通信に対する前記第2の通信装置からの応答のタイムアウト時間を長くするように、前記第1の通信装置に設定する、
請求項5記載の情報処理装置。 - 前記情報処理装置は、
前記第1の通信装置と前記第2の通信装置とをそれぞれ含む第1の通信装置群と第2の通信装置群と、
送信するデータを前記第1の通信装置群に含まれる前記第1の通信装置と前記第2の通信装置群に含まれる前記第1の通信装置とに振り分ける第3の通信装置と、
を有し、
前記診断制御装置は、前記第1の通信装置群に含まれる前記第1の通信装置に前記対象伝送路を指定して前記対象伝送路における診断を実行させる際に、前記第1の通信装置群に含まれる前記第1の通信装置に対して振り分けるデータ量の比率を低下させるように前記第3の通信装置に指示する、
請求項5または6記載の情報処理装置。 - 前記情報処理装置は、前記第1の通信装置と前記第2の通信装置とをそれぞれ含む複数の通信装置群を有し、
前記診断制御装置は、診断順情報に基づいて、前記複数の通信装置群のうちのどの通信装置群に含まれるどの伝送路を前記対象伝送路に指定するかを決定し、
前記診断順情報には、第1の通信経路上に前記複数の通信装置群のうちの第1の通信装置群が存在し、前記第1の通信経路から分岐して同一装置に接続する複数の第2の通信経路のそれぞれに前記複数の通信装置群のうち第2の通信装置群が存在する場合、前記第1の通信装置群に含まれる前記複数の伝送路の数と、前記第2の通信装置群のそれぞれに含まれる前記複数の伝送路の数の合計数との差または比率に基づいて、前記複数の通信装置群に含まれる前記複数の伝送路のそれぞれと、前記第2の通信装置群のそれぞれに含まれる前記複数の伝送路のそれぞれとの間で、同時に前記対象伝送路として指定する伝送路の組み合わせが登録される、
請求項5または6記載の情報処理装置。 - 前記第1の通信装置は、前記複数の伝送路に加えて予備の伝送路を介して前記第2の通信装置と接続され、
前記送信部は、前記複数の伝送路を用いた前記第2の通信装置に対するデータ通信中に前記対象伝送路が指定されると、前記残りの伝送路と前記予備の伝送路とを用いて前記第2の通信装置に対するデータ通信を継続しながら、前記対象伝送路にテスト信号を送信する、
請求項1乃至8のいずれか1項に記載の情報処理装置。 - 第1の通信装置が複数の伝送路を用いて第2の通信装置とのデータ通信が可能な状態で、前記複数の伝送路の中から診断を行う対象伝送路を前記第1の通信装置に指定することで、前記複数の伝送路のうち前記対象伝送路以外の残りの伝送路を用いて前記第2の通信装置とのデータ通信が可能な状態を継続しながら、前記対象伝送路にテスト信号を送信する診断動作を前記第1の通信装置に実行させる制御部と、
前記対象伝送路における前記テスト信号の検出結果に基づく、前記対象伝送路における異常の予兆の有無の診断結果を、前記第1の通信装置から受信する受信部と、
を有する診断制御装置。 - 複数の伝送路を介して他の通信装置と接続された通信装置であって、
前記複数の伝送路を用いた前記他の通信装置とのデータ通信が可能な状態で、前記複数の伝送路の中から診断を行う対象伝送路が指定されると、前記複数の伝送路のうち前記対象伝送路以外の残りの伝送路を用いて前記他の通信装置とのデータ通信が可能な状態を継続しながら、前記対象伝送路にテスト信号を送信する送信部と、
前記対象伝送路における前記テスト信号の検出結果に基づいて、前記対象伝送路における異常の予兆の有無を診断し、診断結果を出力する制御部と、
を有する通信装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016191805A JP6741947B2 (ja) | 2016-09-29 | 2016-09-29 | 情報処理装置、診断制御装置および通信装置 |
US15/678,173 US10348551B2 (en) | 2016-09-29 | 2017-08-16 | Information processing apparatus, diagnosis control apparatus, and communication apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016191805A JP6741947B2 (ja) | 2016-09-29 | 2016-09-29 | 情報処理装置、診断制御装置および通信装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018056841A true JP2018056841A (ja) | 2018-04-05 |
JP6741947B2 JP6741947B2 (ja) | 2020-08-19 |
Family
ID=61686779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016191805A Active JP6741947B2 (ja) | 2016-09-29 | 2016-09-29 | 情報処理装置、診断制御装置および通信装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US10348551B2 (ja) |
JP (1) | JP6741947B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10418121B2 (en) * | 2017-03-27 | 2019-09-17 | Sk Hynix Memory Solutions Inc. | Memory system with diagnose command and operating method thereof |
US10638601B2 (en) * | 2017-08-11 | 2020-04-28 | Seagate Technology Llc | Apparatus comprising conductive traces configured to transmit differential signals in printed circuit boards |
US10735340B2 (en) * | 2018-04-18 | 2020-08-04 | Avago Technologies International Sales Pte. Limited | System and method for maximizing port bandwidth with multi-channel data paths |
US10969455B2 (en) * | 2018-10-16 | 2021-04-06 | Rohde & Schwarz Gmbh & Co. Kg | Test system and method for testing a device under test having several communication lanes |
DE112020000640T5 (de) | 2019-01-31 | 2021-11-25 | Tektronix, Inc. | Systeme, Verfahren und Vorrichtungen für Hochgeschwindigkeits-Eingangs-/Ausgangs-Margin-Tests |
US11940483B2 (en) * | 2019-01-31 | 2024-03-26 | Tektronix, Inc. | Systems, methods and devices for high-speed input/output margin testing |
JP7298329B2 (ja) | 2019-06-24 | 2023-06-27 | オムロン株式会社 | マスタモジュールおよび機器制御装置の制御プログラム |
US11593240B2 (en) | 2020-02-12 | 2023-02-28 | Samsung Electronics Co., Ltd. | Device and method for verifying a component of a storage device |
US12061232B2 (en) | 2020-09-21 | 2024-08-13 | Tektronix, Inc. | Margin test data tagging and predictive expected margins |
JP2023550645A (ja) | 2020-11-24 | 2023-12-04 | テクトロニクス・インコーポレイテッド | 高速入力/出力マージン試験のためのシステム、方法及び装置 |
KR102712015B1 (ko) * | 2024-01-03 | 2024-09-30 | 주식회사 메타씨앤아이 | 디스플레이 장치에 사용되는 직렬 인터페이스 회로 장치 및 이를 제어하는 방법 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020163881A1 (en) * | 2001-05-03 | 2002-11-07 | Dhong Sang Hoo | Communications bus with redundant signal paths and method for compensating for signal path errors in a communications bus |
JP2005114497A (ja) * | 2003-10-07 | 2005-04-28 | Yazaki Corp | 状態検出方法及び絶縁抵抗低下検出器 |
JP2006245993A (ja) * | 2005-03-03 | 2006-09-14 | Mitsubishi Electric Corp | ネットワーク診断装置 |
CN101566665A (zh) * | 2009-06-09 | 2009-10-28 | 中国民航大学 | 基于时域反射的飞机电缆故障定位仪 |
JP2014183482A (ja) * | 2013-03-19 | 2014-09-29 | Fujitsu Ltd | 送受信システム、送信装置、受信装置、及び送受信システムの制御方法 |
US20150074466A1 (en) * | 2013-09-11 | 2015-03-12 | International Business Machines Corporation | Coordination of spare lane usage between link partners |
JP2016040710A (ja) * | 2014-08-11 | 2016-03-24 | 富士通株式会社 | 情報処理装置、ストレージシステムおよび通信制御プログラム |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7124334B2 (en) * | 2002-01-30 | 2006-10-17 | Kawasaki Microelectronics, Inc. | Test circuit and test method for communication system |
JP5272704B2 (ja) | 2008-12-17 | 2013-08-28 | 富士ゼロックス株式会社 | 情報伝送システム、情報送信装置及び情報受信装置 |
-
2016
- 2016-09-29 JP JP2016191805A patent/JP6741947B2/ja active Active
-
2017
- 2017-08-16 US US15/678,173 patent/US10348551B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020163881A1 (en) * | 2001-05-03 | 2002-11-07 | Dhong Sang Hoo | Communications bus with redundant signal paths and method for compensating for signal path errors in a communications bus |
JP2005114497A (ja) * | 2003-10-07 | 2005-04-28 | Yazaki Corp | 状態検出方法及び絶縁抵抗低下検出器 |
JP2006245993A (ja) * | 2005-03-03 | 2006-09-14 | Mitsubishi Electric Corp | ネットワーク診断装置 |
CN101566665A (zh) * | 2009-06-09 | 2009-10-28 | 中国民航大学 | 基于时域反射的飞机电缆故障定位仪 |
JP2014183482A (ja) * | 2013-03-19 | 2014-09-29 | Fujitsu Ltd | 送受信システム、送信装置、受信装置、及び送受信システムの制御方法 |
US20150074466A1 (en) * | 2013-09-11 | 2015-03-12 | International Business Machines Corporation | Coordination of spare lane usage between link partners |
JP2016040710A (ja) * | 2014-08-11 | 2016-03-24 | 富士通株式会社 | 情報処理装置、ストレージシステムおよび通信制御プログラム |
Also Published As
Publication number | Publication date |
---|---|
JP6741947B2 (ja) | 2020-08-19 |
US20180091358A1 (en) | 2018-03-29 |
US10348551B2 (en) | 2019-07-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6741947B2 (ja) | 情報処理装置、診断制御装置および通信装置 | |
US8032793B2 (en) | Method of controlling information processing system, information processing system, direct memory access control device and program | |
CN102882704B (zh) | 一种issu的软重启升级过程中的链路保护方法和设备 | |
US10348616B2 (en) | Packet transmission method and apparatus, and interconnect interface | |
WO2015169199A1 (zh) | 分布式环境下虚拟机异常恢复方法 | |
EP0889410A2 (en) | Method and apparatus for high availability and caching data storage devices | |
CN110213065B (zh) | 一种路径切换的方法及装置 | |
KR20190091931A (ko) | Plc 백플레인의 핫 스왑 장치 | |
US20190012246A1 (en) | Method for locating and isolating failed node of electromechanical management bus in communication device | |
CN111698105B (zh) | 菊花链通信故障诊断方法和装置、电池管理系统 | |
CN112436885B (zh) | 基于kvm坐席的光纤链路互备方法及系统 | |
US9830293B2 (en) | Information processing apparatus, storage system, and computer-readable non-transitory storage medium storing communication control program | |
JP3196843B2 (ja) | ファイバ・チャネル仲裁型ループにおける障害ポートの検出/排除システム及びその検出/排除方法 | |
CN109933491A (zh) | 一种硬盘背板信号来源侦测装置、方法、系统及服务器 | |
TWI768992B (zh) | 高速傳輸系統、訊號中繼器以及訊號中繼器的控制方法 | |
CN105591794B (zh) | 管理网络设备的方法和装置 | |
EP2775678B1 (en) | Diagnostic port for inter-switch and node link testing in electrical, optical and remote loopback modes | |
CN108664361A (zh) | Pcie非透明通道修复方法及装置 | |
CN106789634A (zh) | 基于链路负载双主环境的静态路由管理方法及系统 | |
WO2016000351A1 (zh) | 光功率降低保护方法及装置、计算机存储介质 | |
JP2007249389A (ja) | クラスタシステムおよびその障害検出方法 | |
JP2008250929A (ja) | リンク障害診断方法、ディスクアレイ・システム、及びリンク障害診断プログラム | |
CN110543390B (zh) | 中断重连快速响应方法、装置和通信设备 | |
US20240195679A1 (en) | Smart online link repair and job scheduling in machine learning supercomputers | |
CN104022909B (zh) | 基于XAUI link的倒换的业务处理方法、装置和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190611 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20190613 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20190613 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200310 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200508 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200623 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200706 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6741947 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |