JP2018038073A - 撮像素子および撮像装置 - Google Patents
撮像素子および撮像装置 Download PDFInfo
- Publication number
- JP2018038073A JP2018038073A JP2017212273A JP2017212273A JP2018038073A JP 2018038073 A JP2018038073 A JP 2018038073A JP 2017212273 A JP2017212273 A JP 2017212273A JP 2017212273 A JP2017212273 A JP 2017212273A JP 2018038073 A JP2018038073 A JP 2018038073A
- Authority
- JP
- Japan
- Prior art keywords
- image data
- digital image
- output
- unit
- imaging
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N1/00—Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
- H04N1/21—Intermediate information storage
- H04N1/2104—Intermediate information storage for one or a few pictures
- H04N1/2112—Intermediate information storage for one or a few pictures using still video cameras
- H04N1/212—Motion video recording combined with still video recording
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/40—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
- H04N25/42—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by switching between different modes of operation using different resolutions or aspect ratios, e.g. switching between interlaced and non-interlaced mode
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/40—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
- H04N25/44—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
- H04N25/445—Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by skipping some contiguous pixels within the read portion of the array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/767—Horizontal readout lines, multiplexers or registers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/79—Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/77—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
- H04N5/772—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/78—Television signal recording using magnetic recording
- H04N5/782—Television signal recording using magnetic recording on tape
- H04N5/783—Adaptations for reproducing at a rate different from the recording rate
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N2201/00—Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
- H04N2201/0077—Types of the still picture apparatus
- H04N2201/0084—Digital still camera
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Studio Devices (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
【解決手段】撮像素子506内に少なくとも1フレームのデジタル画像データを記憶可能なメモリ部117と演算処理部118を持つことで、解像度、サイズ、フレームレートの異なる画像を生成し、一方をメモリ部に保存し、他方を優先して撮像素子の外部に出力する。
【選択図】図1
Description
を有し、前記撮像素子は、前記複数のAD変換手段から前記記憶手段までの間で前記デジタル画像データがパラレルに伝送されるように構成されているとともに、前記処理手段により第1のデジタル画像データから前記第1のデジタル画像データとサイズの小さい第2の画像データを生成し、前記出力手段により前記第1の画像データおよび前記第2の画像データを前記撮像素子の外部に出力する場合に、前記第1の画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第2のデジタル画像データを前記第1のデジタル画像データよりも優先して前記撮像素子の外部に出力することが可能なように構成したことを特徴とするものである。
以下に、本発明の好ましい実施の形態を、添付の図面を用いて詳細に説明する。実施例1では、動画撮影中に静止画を撮影することが可能な撮影モードを有する撮像システムについて説明する。なお、本実施例では、撮像素子は常に全画素読み出しモードにて撮影動作を行い、動画、静止画ともにこの全画素読み出しモードにて駆動して出力された画像信号から作成する方法を例に示す。
R‘=(R+R+R)/3 ・・・(式1)
Gr‘=(Gr+Gr+Gr)/3 ・・・(式2)
Gb‘=(Gb+Gb+Gb)/3 ・・・(式3)
B‘=(B+B+B)/3 ・・・(式4)
以下、図11と図12を参照して、本発明の実施例2について説明する。実施例2では、通常の動画撮影中に高解像度な動画を撮影することが可能な撮影モードを有する撮像システムを例に示す。
以下、図11と図13を参照して、本発明の実施例3について説明する。実施例2では、通常の動画撮影中に高解像度な動画を撮影する方法について説明したが、本実施例3では、通常の動画撮影中に通常よりも高い(ここでは8倍)のフレームレートの高速動画を撮影する方法について説明する。
本発明は、上述の実施形態の1以上の機能を実現するプログラムを、ネットワーク又は記憶媒体を介してシステム又は装置に供給し、そのシステム又は装置のコンピュータにおける1つ以上のプロセッサーがプログラムを読出し実行する処理でも実現可能である。また、1以上の機能を実現する回路(例えば、ASIC)によっても実現可能である。
10 第1のチップ
11 第2のチップ
117 フレームメモリ
118 素子内演算部
Claims (26)
- 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データのサイズを変更する演算手段と、
前記デジタル画像データを外部に出力する出力手段と、を有し、
前記複数のAD変換手段から前記記憶手段までの間で前記デジタル画像データがパラレルに伝送されるように構成されているとともに、
前記処理手段により第1のデジタル画像データから前記第1のデジタル画像データとサイズの小さい第2の画像データを生成し、前記出力手段により前記第1の画像データおよび前記第2の画像データを外部に出力する場合に、前記第1の画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第2のデジタル画像データを前記第1のデジタル画像データよりも優先して外部に出力することが可能なように構成したことを特徴とする撮像素子。 - 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データの解像度を変更する処理手段と、
前記デジタル画像データを外部に出力する出力手段と、を有し、
前記複数のAD変換手段から前記記憶手段までの間で前記デジタル画像データがパラレルに伝送されるように構成されているとともに、
前記処理手段により第1のデジタル画像データから前記第1の画像データよりも解像度の低い第2のデジタル画像データを生成し、前記出力手段により前記第1のデジタル画像データおよび前記第2のデジタル画像データを外部に出力する場合に、前記第1のデジタル画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第2のデジタル画像データを前記第1のデジタル画像データよりも優先して外部に出力することが可能なように構成したことを特徴とする撮像素子。 - 前記出力手段の転送容量以下となるように前記デジタル画像データのサイズが設定されることを特徴とする請求項1に記載の撮像素子。
- 前記第2のデジタル画像データを前記記憶手段に記憶しないで前記出力手段により出力可能に構成したことを特徴とする請求項1乃至3のいずれか1項に記載の撮像素子。
- 前記出力手段により前記第2のデジタル画像データを外部に出力した後で前記第1のデジタル画像データを外部に出力可能に構成したことを特徴とする請求項1乃至4のいずれか1項に記載の撮像素子。
- 前記第1のデジタル画像データは静止画用の画像データであり、前記第2のデジタル画像データは動画用の画像データであることを特徴とする請求項1乃至5のいずれか1項に記載の撮像素子。
- 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データを外部に出力する出力手段と、を有し、
前記複数のAD変換手段から前記記憶手段までの間で前記画像データがパラレルに伝送されるように構成されているとともに、
前記撮像手段により第1の動画と前記第1の動画よりもフレームレートの高い第2の動画を撮影し、前記出力手段により前記第1の動画に対応する第1のデジタル画像データおよび前記第2の動画に対応する第2のデジタル画像データを外部に出力する場合に、前記第2のデジタル画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第1のデジタル画像データを前記第2のデジタル画像データよりも優先して外部に出力することが可能なように構成したことを特徴とする撮像素子。 - 前記第1のデジタル画像データを前記記憶手段に記憶しないで前記出力手段により出力可能なように構成したことを特徴とする請求項7に記載の撮像素子。
- 前記出力手段により前記第1のデジタル画像データを外部に出力した後で前記第2のデジタル画像データを外部に出力可能に構成したことを特徴とする請求項1または2に記載の撮像素子。
- 前記出力手段の転送容量以下となるように前記デジタル画像データのフレームレートが設定されることを特徴とする請求項1乃至9のいずれか1項に記載の撮像素子。
- 前記出力手段は、前記画像データをシリアル信号に変換して外部に出力することを特徴とする請求項1乃至10のいずれか1項に記載の撮像素子。
- 互いに積層されている複数の半導体基板を備え、
前記記憶手段および前記処理手段の少なくとも一方が前記撮像手段とは異なる半導体基板に設けられることを特徴とする請求項1乃至11のいずれか1項に記載の撮像素子。 - 前記記憶手段および前記処理手段がそれぞれ前記撮像手段とは異なる前記半導体基板に設けられることを特徴とする請求項12に記載の撮像素子。
- 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データのサイズを変更する演算手段と、
前記デジタル画像データを外部に出力する出力手段と、を有する撮像素子と、
前記撮像素子から出力される画像データに所定の信号処理を施す信号処理部と、
前記画像を表示する表示部と、
前記撮像素子、前記信号処理部、前記表示部の各々を制御する制御部と、
を有し、
前記撮像素子は、前記複数のAD変換手段から前記記憶手段までの間で前記デジタル画像データがパラレルに伝送されるように構成されているとともに、
前記処理手段により第1のデジタル画像データから前記第1のデジタル画像データとサイズの小さい第2の画像データを生成し、前記出力手段により前記第1の画像データおよび前記第2の画像データを前記撮像素子の外部に出力する場合に、前記第1の画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第2のデジタル画像データを前記第1のデジタル画像データよりも優先して前記撮像素子の外部に出力することが可能なように構成したことを特徴とする撮像装置。 - 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データの解像度を変更する処理手段と、
前記デジタル画像データを外部に出力する出力手段と、を有する撮像素子と、
前記撮像素子から出力される画像データに所定の信号処理を施す信号処理部と、
前記画像を表示する表示部と、
前記撮像素子、前記信号処理部、前記表示部の各々を制御する制御部と、
を有し、
前記撮像素子は、前記複数のAD変換手段から前記記憶手段までの間で前記デジタル画像データがパラレルに伝送されるように構成されているとともに、
前記処理手段により第1のデジタル画像データから前記第1の画像データよりも解像度の低い第2のデジタル画像データを生成し、前記出力手段により前記第1のデジタル画像データおよび前記第2のデジタル画像データを前記撮像素子の外部に出力する場合に、前記第1のデジタル画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第2のデジタル画像データを前記第1のデジタル画像データよりも優先して前記撮像素子の外部に出力することが可能なように構成したことを特徴とする撮像装置。 - 前記出力手段の転送容量以下となるように前記デジタル画像データのサイズが設定されることを特徴とする請求項14に記載の撮像装置。
- 前記第2のデジタル画像データを前記記憶手段に記憶しないで前記出力手段により出力可能に構成したことを特徴とする請求項14乃至16のいずれか1項に記載の撮像装置。
- 前記出力手段により前記第2のデジタル画像データを外部に出力した後で前記第1のデジタル画像データを前記撮像素子の外部に出力可能に構成したことを特徴とする請求項14乃至17のいずれか1項に記載の撮像装置。
- 前記第1のデジタル画像データは静止画用の画像データであり、前記第2のデジタル画像データは動画用の画像データであることを特徴とする請求項14乃至18のいずれか1項に記載の撮像装置。
- 入射光を受光して光電変換する撮像手段と、
前記撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、
前記複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、
前記複数のAD変換手段により変換された前記デジタル画像データを外部に出力する出力手段と、を有する撮像素子と、
前記撮像素子から出力される画像データに所定の信号処理を施す信号処理部と、
前記画像を表示する表示部と、
前記撮像素子、前記信号処理部、前記表示部の各々を制御する制御部と、
を有し、
前記撮像素子は、前記複数のAD変換手段から前記記憶手段までの間で前記画像データがパラレルに伝送されるように構成されているとともに、
前記撮像手段により第1の動画と前記第1の動画よりもフレームレートの高い第2の動画を撮影し、前記出力手段により前記第1の動画に対応する第1のデジタル画像データおよび前記第2の動画に対応する第2のデジタル画像データを前記撮像素子の外部に出力する場合に、前記第2のデジタル画像データを前記記憶手段に記憶するとともに、前記出力手段により前記第1のデジタル画像データを前記第2のデジタル画像データよりも優先して前記撮像素子の外部に出力することが可能なように構成したことを特徴とする撮像装置。 - 前記第1のデジタル画像データを前記記憶手段に記憶しないで前記出力手段により出力可能なように構成したことを特徴とする請求項20に記載の撮像装置。
- 前記出力手段により前記第1のデジタル画像データを外部に出力した後で前記第2のデジタル画像データを外部に出力可能に構成したことを特徴とする請求項14または15に記載の撮像装置。
- 前記出力手段の転送容量以下となるように前記デジタル画像データのフレームレートが設定されることを特徴とする請求項14乃至22のいずれか1項に記載の撮像装置。
- 前記出力手段は、前記画像データをシリアル信号に変換して前記撮像素子の外部に出力することを特徴とする請求項14乃至23のいずれか1項に記載の撮像装置。
- 前記撮像素子は、互いに積層されている複数の半導体基板を備え、
前記記憶手段および前記処理手段の少なくとも一方が前記撮像手段とは異なる半導体基板に設けられることを特徴とする請求項14乃至24のいずれか1項に記載の撮像装置。 - 前記記憶手段および前記処理手段がそれぞれ前記撮像手段とは異なる前記半導体基板に設けられることを特徴とする請求項25に記載の撮像装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015109428 | 2015-05-29 | ||
JP2015109428 | 2015-05-29 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016086546A Division JP6239026B2 (ja) | 2015-05-29 | 2016-04-22 | 撮像素子および撮像装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018038073A true JP2018038073A (ja) | 2018-03-08 |
JP6513164B2 JP6513164B2 (ja) | 2019-05-15 |
Family
ID=57746044
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016086546A Active JP6239026B2 (ja) | 2015-05-29 | 2016-04-22 | 撮像素子および撮像装置 |
JP2017212273A Active JP6513164B2 (ja) | 2015-05-29 | 2017-11-01 | 撮像素子および撮像装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016086546A Active JP6239026B2 (ja) | 2015-05-29 | 2016-04-22 | 撮像素子および撮像装置 |
Country Status (2)
Country | Link |
---|---|
JP (2) | JP6239026B2 (ja) |
GB (3) | GB2576261B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11463646B2 (en) | 2018-09-27 | 2022-10-04 | Fujifilm Corporation | Imaging element comprising output circuit that includes first and second output lines, imaging apparatus, image data output method, and program |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6815926B2 (ja) * | 2017-04-27 | 2021-01-20 | キヤノン株式会社 | 撮像装置、撮像システム、移動体、チップ |
JP2019220790A (ja) * | 2018-06-18 | 2019-12-26 | キヤノン株式会社 | 撮像装置およびその制御方法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001111934A (ja) * | 1999-10-04 | 2001-04-20 | Olympus Optical Co Ltd | 電子カメラ装置 |
JP2005328213A (ja) * | 2004-05-13 | 2005-11-24 | Sony Corp | 固体撮像装置および固体撮像装置の駆動方法 |
JP2006311347A (ja) * | 2005-04-28 | 2006-11-09 | Canon Inc | 撮像装置、撮像方法、記憶媒体及びコンピュータプログラム |
WO2009031302A1 (ja) * | 2007-09-05 | 2009-03-12 | Tohoku University | 固体撮像素子及びその駆動方法 |
JP2009111666A (ja) * | 2007-10-30 | 2009-05-21 | Sony Corp | 固体撮像装置およびその駆動方法、並びにカメラシステム |
JP2015041792A (ja) * | 2013-08-20 | 2015-03-02 | 株式会社ニコン | 画像処理装置および撮像装置 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5196938A (en) * | 1989-11-20 | 1993-03-23 | Eastman Kodak Company | Solid state fast frame recorder having independently selectable frame rate and exposure |
US7110025B1 (en) * | 1997-05-28 | 2006-09-19 | Eastman Kodak Company | Digital camera for capturing a sequence of full and reduced resolution digital images and storing motion and still digital image data |
JP4191869B2 (ja) * | 1999-12-20 | 2008-12-03 | 富士フイルム株式会社 | ディジタルカメラを用いたコンピュータシステム |
JP4541610B2 (ja) * | 2001-09-17 | 2010-09-08 | キヤノン株式会社 | 画像処理装置、画像処理方法、プログラム、記憶媒体 |
US20040051793A1 (en) * | 2002-09-18 | 2004-03-18 | Tecu Kirk S. | Imaging device |
US7817193B2 (en) * | 2004-11-25 | 2010-10-19 | Sony Corporation | Image pickup apparatus and image pickup method to display or record images picked up at high rate in real time |
TWI366148B (en) * | 2007-12-21 | 2012-06-11 | Asia Optical Co Inc | A method of image data processing |
KR20090124319A (ko) * | 2008-05-29 | 2009-12-03 | 삼성디지털이미징 주식회사 | 디지털 촬영장치, 그 제어방법 및 제어방법을 실행시키기위한 프로그램을 저장한 기록매체 |
JP5224925B2 (ja) * | 2008-06-18 | 2013-07-03 | キヤノン株式会社 | 撮像装置 |
JP4742324B2 (ja) * | 2009-02-17 | 2011-08-10 | カシオ計算機株式会社 | 動画像を記録する記録装置、記録方法及びプログラム |
US9185307B2 (en) * | 2012-02-21 | 2015-11-10 | Semiconductor Components Industries, Llc | Detecting transient signals using stacked-chip imaging systems |
JP2014082731A (ja) * | 2012-09-26 | 2014-05-08 | Jvc Kenwood Corp | 動画像データ処理装置及び動画像データ処理方法 |
US9854216B2 (en) * | 2013-12-10 | 2017-12-26 | Canon Kabushiki Kaisha | Image pickup apparatus that displays image based on signal output from image pickup device, method of controlling the same, and storage medium |
US10129477B2 (en) * | 2015-08-19 | 2018-11-13 | Google Llc | Smart image sensor having integrated memory and processor |
-
2016
- 2016-04-22 JP JP2016086546A patent/JP6239026B2/ja active Active
- 2016-05-26 GB GB1911972.6A patent/GB2576261B/en active Active
- 2016-05-26 GB GB1911973.4A patent/GB2575188B/en active Active
- 2016-05-26 GB GB1911970.0A patent/GB2575187B/en active Active
-
2017
- 2017-11-01 JP JP2017212273A patent/JP6513164B2/ja active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001111934A (ja) * | 1999-10-04 | 2001-04-20 | Olympus Optical Co Ltd | 電子カメラ装置 |
JP2005328213A (ja) * | 2004-05-13 | 2005-11-24 | Sony Corp | 固体撮像装置および固体撮像装置の駆動方法 |
JP2006311347A (ja) * | 2005-04-28 | 2006-11-09 | Canon Inc | 撮像装置、撮像方法、記憶媒体及びコンピュータプログラム |
WO2009031302A1 (ja) * | 2007-09-05 | 2009-03-12 | Tohoku University | 固体撮像素子及びその駆動方法 |
JP2009111666A (ja) * | 2007-10-30 | 2009-05-21 | Sony Corp | 固体撮像装置およびその駆動方法、並びにカメラシステム |
JP2015041792A (ja) * | 2013-08-20 | 2015-03-02 | 株式会社ニコン | 画像処理装置および撮像装置 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11463646B2 (en) | 2018-09-27 | 2022-10-04 | Fujifilm Corporation | Imaging element comprising output circuit that includes first and second output lines, imaging apparatus, image data output method, and program |
US11785362B2 (en) | 2018-09-27 | 2023-10-10 | Fujifilm Corporation | Imaging element with output circuit that outputs to first and second circuits, imaging apparatus, image data output method, and program |
Also Published As
Publication number | Publication date |
---|---|
GB2575187A (en) | 2020-01-01 |
GB2575188B (en) | 2020-04-15 |
GB2575187B (en) | 2020-04-15 |
GB2576261B (en) | 2020-04-15 |
GB201911972D0 (en) | 2019-10-02 |
JP6239026B2 (ja) | 2017-11-29 |
GB2575188A (en) | 2020-01-01 |
GB201911970D0 (en) | 2019-10-02 |
JP2016225972A (ja) | 2016-12-28 |
GB2576261A (en) | 2020-02-12 |
JP6513164B2 (ja) | 2019-05-15 |
GB201911973D0 (en) | 2019-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6372488B2 (ja) | 電子機器 | |
US10003715B2 (en) | Image pickup device and imaging apparatus | |
JP6272387B2 (ja) | 撮像素子および撮像装置 | |
JP6282303B2 (ja) | 撮像素子および撮像装置 | |
JP6457738B2 (ja) | 固体撮像装置および撮像装置 | |
US10277853B2 (en) | Image capturing apparatus and control method of the same | |
JP6513164B2 (ja) | 撮像素子および撮像装置 | |
US11089217B2 (en) | Image-pickup apparatus and control method thereof | |
JP7224930B2 (ja) | 撮像装置及び撮像装置の制御方法 | |
JP6757199B2 (ja) | 撮像素子およびその駆動方法、ならびに電子機器 | |
JP2023067988A (ja) | 撮像素子 | |
JP2018148590A (ja) | 電子機器、及び撮像素子 | |
JP2016076886A (ja) | 撮像装置及びその形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180921 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181009 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181120 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181204 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190312 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190409 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6513164 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |