JP2018023199A - 電圧変換装置 - Google Patents

電圧変換装置 Download PDF

Info

Publication number
JP2018023199A
JP2018023199A JP2016151805A JP2016151805A JP2018023199A JP 2018023199 A JP2018023199 A JP 2018023199A JP 2016151805 A JP2016151805 A JP 2016151805A JP 2016151805 A JP2016151805 A JP 2016151805A JP 2018023199 A JP2018023199 A JP 2018023199A
Authority
JP
Japan
Prior art keywords
voltage
switching element
failure
capacitor
conversion circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016151805A
Other languages
English (en)
Other versions
JP6547709B2 (ja
JP2018023199A5 (ja
Inventor
エムレ ドゥマン
Duman Emre
エムレ ドゥマン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nidec Mobility Corp
Original Assignee
Omron Automotive Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Automotive Electronics Co Ltd filed Critical Omron Automotive Electronics Co Ltd
Priority to JP2016151805A priority Critical patent/JP6547709B2/ja
Priority to US15/665,861 priority patent/US9966876B2/en
Priority to DE102017213418.6A priority patent/DE102017213418A1/de
Priority to CN201710650593.XA priority patent/CN107681893B/zh
Publication of JP2018023199A publication Critical patent/JP2018023199A/ja
Publication of JP2018023199A5 publication Critical patent/JP2018023199A5/ja
Application granted granted Critical
Publication of JP6547709B2 publication Critical patent/JP6547709B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R19/00Arrangements for measuring currents or voltages or for indicating presence or sign thereof
    • G01R19/25Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
    • G01R19/257Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques using analogue/digital converters of the type with comparison of different reference values with the value of voltage or current, e.g. using step-by-step method
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H7/00Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions
    • H02H7/10Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers
    • H02H7/12Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers
    • H02H7/1213Emergency protective circuit arrangements specially adapted for specific types of electric machines or apparatus or for sectionalised protection of cable or line systems, and effecting automatic switching in the event of an undesired change from normal working conditions for converters; for rectifiers for static converters or rectifiers for DC-DC converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/01Resonant DC/DC converters
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/22Conversion of dc power input into dc power output with intermediate conversion into ac
    • H02M3/24Conversion of dc power input into dc power output with intermediate conversion into ac by static converters
    • H02M3/28Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac
    • H02M3/325Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal
    • H02M3/335Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only
    • H02M3/33569Conversion of dc power input into dc power output with intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode to produce the intermediate ac using devices of a triode or a transistor type requiring continuous application of a control signal using semiconductor devices only having several active switching elements
    • H02M3/33571Half-bridge at primary side of an isolation transformer
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
    • H02M7/42Conversion of dc power input into ac power output without possibility of reversal
    • H02M7/44Conversion of dc power input into ac power output without possibility of reversal by static converters
    • H02M7/48Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • H02M7/5387Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration

Abstract

【課題】簡単な回路構成により、動作中のスイッチング素子に発生したさまざまな故障パターンを検出する。【解決手段】電圧変換装置100は、直流電源1の直流電圧をスイッチングして交流電圧に変換する第1変換回路11と、第1変換回路11で変換された交流電圧を整流して直流電圧に変換する第2変換回路12と、補助スイッチング素子S1と第1コンデンサC1との接続点Pの電圧を検出する電圧検出回路20と、電圧検出回路20で検出された接続点Pの電圧の所定期間における変化を監視し、当該電圧の変化に基づいて、動作中の主スイッチング素子S2および補助スイッチング素子S1の一方または両方に発生した故障を検出するCPU30(故障検出部)とを備えている。【選択図】図1

Description

本発明は、DC−DCコンバータなどの電圧変換装置に関し、特に、入力側のスイッチング素子が動作中に故障した場合の故障検出技術に関する。
たとえば、入力側と出力側が絶縁された絶縁型DC−DCコンバータでは、入力側に、直流電源の直流電圧をスイッチングして交流電圧に変換する第1変換回路が設けられ、出力側に、第1変換回路で変換された交流電圧を整流して直流電圧に変換する第2変換回路が設けられる。そして、第1変換回路と第2変換回路とは、トランスによって絶縁されている。
このような絶縁型DC−DCコンバータには、昇圧チョッパ(ブーストコンバータ)とハーフブリッジ型のDC−DCコンバータとを複合化したブーストハーフブリッジ方式(以下「BHB方式」と表記)と呼ばれるものがある。特許文献1〜10および非特許文献1〜4には、このようなBHB方式の絶縁型DC−DCコンバータが記載されている。
BHB方式の絶縁型DC−DCコンバータにおいては、入力側の第1変換回路に、主スイッチング素子と、補助スイッチング素子と、インダクタと、トランスの一次巻線と、2つのコンデンサとが設けられる。直流電源に対してインダクタと主スイッチング素子は直列に接続され、トランスの一次巻線と一方のコンデンサとの直列回路が、主スイッチングに対して並列に接続される。また、他方のコンデンサと補助スイッチング素子との直列回路が、トランスの一次巻線に対して並列に接続される。
出力側の第2変換回路には、たとえば特許文献1の図11に示されているような、2つの整流素子と、2つのコンデンサと、トランスの二次巻線とを備えた回路、あるいは、特許文献2の図1に示されているような、2つの整流素子と、1つのコンデンサと、1つのインダクタと、中間タップを有するトランスの二次巻線とを備えた回路が設けられる。
第1変換回路の主スイッチング素子と補助スイッチング素子は、所定のデューティで片方づつONする。主スイッチング素子がONの期間では補助スイッチング素子はOFFとなり、補助スイッチング素子がONの期間では主スイッチング素子はOFFとなる。主スイッチング素子がONすると、トランスの一次巻線に一方のコンデンサの電圧が印加されて、トランスの二次巻線に電力が伝達される。このときの一次巻線の電圧は、入力電圧に等しくなる。一方、補助スイッチング素子がONすると、トランスの一次巻線に他方のコンデンサの電圧が印加されて、トランスの二次巻線に電力が伝達される。このときの一次巻線の電圧は、入力電圧とデューティに依存する。
ところで、スイッチング素子の動作中に、何らかの原因によってスイッチング素子に故障が発生する場合がある。この故障には、スイッチング素子へ印加する駆動電圧を停止しても、素子がOFFせずON(導通状態)のままとなるON故障と、スイッチング素子へ駆動電圧を印加しても、素子がONせずにOFF(遮断状態)のままとなるOFF故障とがある。
動作中のスイッチング素子に発生した故障を検出するために、スイッチング素子の両端電圧を監視することが従来から行われている。たとえば特許文献11においては、スイッチング素子の両端の電圧値を検出し、検出した電圧値を時系列的に複数回サンプリングし、サンプリングしたデータをウェーブレット変換する。そして、ウェーブレット変換の演算結果のピーク値を基準値と比較し、その比較結果に基づいてスイッチング素子に流れる電流の異常を検出する。
特許文献11では、1つのスイッチング素子の両端電圧のみに基づいて異常を検出しているので、2つのスイッチング素子に発生するさまざまな故障パターンを検出することは困難である。一方、さまざまな故障パターンを検出するために、2つのスイッチング素子のそれぞれに対して電圧検出回路を設けると、回路構成が複雑となる。
米国特許公開2004/0268908 特開2002−315324号公報 特開2003−92876号公報 特開2003−92877号公報 特開2003−92881号公報 特開2007−189835号公報 特開2007−236155号公報 特開2007−236156号公報 特開2008−79454号公報 特開2010−226931号公報 特開2009−112123号公報
Shuai Jiang, Dong Cao, Fang Z. Peng and Yuan Li "Grid-Connected Boost-Half-Bridge Photovoltaic Micro Inverter System Using Repetitive Current Control and Maximum Power Point Tracking", 5-9 Feb. 2012, 2012 Twenty-Seventh Annual IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 590−597 Dong Cao, Shuai Jiang, Fang Z. Peng and Yuan Li "Low Cost Transformer Isolated Boost Half-bridge Micro-inverter for Single-phase Grid-connected Photovoltaic System", 5-9 Feb. 2012 , 2012 Twenty-Seventh Annual IEEE Applied Power Electronics Conference and Exposition (APEC), pp. 71−78 Hossein Tahmasebi, "Boost Integrated High Frequency Isolated Half-Bridge DC−DC Converter: Analysis, Design, Simulation and Experimental Results", 2015 A project Report Submitted in Partial Fulfillment of the Requirements for the Degree of MASTER OF ENGINEERING, University of Victoria (https://dspace.library.uvic.ca/bitstream/handle/1828/6427/Tahmasebi_Hossein_MEng_2015.pdf) York Jr, John Benson, "An Isolated Micro-Converter for Next-Generation Photovoltaic Infrastructure" 2013-04-19 Dissertation submitted to the Faculty of the Virginia Polytechnic Institute and State University (https://vtechworks.lib.vt.edu/bitstream/handle/10919/19326/York_JB_D_2013.pdf)
本発明の課題は、簡単な回路構成により、動作中のスイッチング素子に発生したさまざまな故障パターンを検出することが可能な電圧変換装置を提供することにある。
本発明に係る電圧変換装置は、直流電源の直流電圧をスイッチングして交流電圧に変換する第1変換回路と、この第1変換回路で変換された交流電圧を整流して直流電圧に変換する第2変換回路とを備えている。第1変換回路と第2変換回路とは、トランスによって絶縁されている。第1変換回路は、主スイッチング素子と、補助スイッチング素子と、入力インダクタと、トランスの一次巻線と、第1コンデンサと、第2コンデンサとを有している。直流電源に対して、入力インダクタと主スイッチング素子とは直列に接続されており、一次巻線と第2コンデンサとの直列回路が、主スイッチングに対して並列に接続されている。また、第1コンデンサと補助スイッチング素子との直列回路が、一次巻線に対して並列に接続されている。第2変換回路は、トランスの二次巻線と、二次巻線に発生した交流電圧を整流する整流素子とを有している。本発明では、さらに、補助スイッチング素子と第1コンデンサとの接続点の電圧を検出する電圧検出回路と、この電圧検出回路で検出された上記接続点の電圧の所定期間における変化を監視し、当該電圧の変化に基づいて、動作中の主スイッチング素子および補助スイッチング素子の一方または両方に発生した故障を検出する故障検出部とが設けられる。
補助スイッチング素子と第1コンデンサとの接続点の電圧は、動作中の各スイッチング素子に発生した故障の態様に応じて、異なる変化を示す。したがって、この接続点の電圧の所定期間における変化を監視することにより、さまざまな故障パターンを検出することが可能となる。また、1箇所の電圧のみを監視すればよく、主スイッチング素子と補助スイッチング素子のそれぞれに対して電圧検出回路を設ける必要がないので、回路構成が簡単となる。
前記の所定期間は、たとえば、各スイッチング素子の駆動信号の周期を基準とする短周期および長周期である。故障検出部は、短周期の期間において、各スイッチング素子の一方に、当該スイッチング素子が導通したままの状態となるON故障が発生したことを検出する。また、故障検出部は、長周期の期間において、各スイッチング素子の一方または両方に、当該スイッチング素子が遮断したままの状態となるOFF故障が発生したことを検出する。
具体的には、故障検出部は、たとえば以下のようにして各スイッチング素子の動作中の故障を検出する。
直流電源の直流電圧をVinとしたとき、短周期の期間において、前記接続点の電圧が所定値Vx(0<Vx<Vin)まで低下した場合、故障検出部は、補助スイッチング素子がON故障したと判定する。
長周期の期間において、前記接続点の電圧が上昇を継続している場合、故障検出部は、補助スイッチング素子がOFF故障したと判定する。
短周期の期間において、前記接続点の電圧がゼロまたはゼロ近傍まで低下した場合、故障検出部は、主スイッチング素子がON故障したと判定する。
長周期の期間において、前記接続点の電圧が所定の勾配αで低下を継続している場合、故障検出部は、主スイッチング素子がOFF故障したと判定する。
直流電源の直流電圧をVinとしたとき、短周期の期間において、前記接続点の電圧がVinまで低下した場合、故障検出部は、補助スイッチング素子がON故障し、かつ主スイッチング素子がOFF故障したと判定する。
直流電源の直流電圧をVin、主スイッチング素子のデューティをDとしたとき、短周期の期間において、前記接続点の電圧が[D/(1−D)]・Vinまで低下した場合、故障検出部は、補助スイッチング素子がOFF故障し、かつ主スイッチング素子がON故障したと判定する。
長周期の期間において、前記接続点の電圧が所定の勾配β(β≪α)で低下を継続している場合、故障検出部は、主スイッチング素子と補助スイッチング素子が共にOFF故障したと判定する。
本発明では、第2変換回路で変換された直流電圧をスイッチングして交流電圧に変換する第3変換回路を設けてもよい。
本発明によれば、簡単な回路構成により、動作中のスイッチング素子に発生したさまざまな故障パターンを検出することが可能な電圧変換装置を提供することができる。
本発明の第1実施形態に係る電圧変換装置の回路図である。 主スイッチング素子S2と補助スイッチング素子S1のゲート信号を示した図である。 電圧変換装置の各部の電圧および電流を示した図である。 電圧変換装置の各部の電圧および電流の波形図である。 正常状態における区間Aの電流経路を示した回路図である。 正常状態における区間Bの電流経路を示した回路図である。 正常状態における区間Cの電流経路を示した回路図である。 正常状態における区間Dの電流経路を示した回路図である。 正常状態における区間Eの電流経路を示した回路図である。 正常状態における区間Fの電流経路を示した回路図である。 動作中にS1がON故障した場合の動作を説明する図である。 動作中にS1がOFF故障した場合の動作を説明する図である。 動作中にS2がON故障した場合の動作を説明する図である。 動作中にS2がOFF故障した場合の動作を説明する図である。 動作中にS1とS2がON故障した場合の動作を説明する図である。 動作中にS1がON故障し、S2がOFF故障した場合の動作を説明する図である。 動作中にS1がOFF故障し、S2がON故障した場合の動作を説明する図である。 動作中にS1とS2がOFF故障した場合の動作を説明する図である。 故障判定テーブルを示した図である。 本発明の第2実施形態に係る電圧変換装置の回路図である。
本発明に係る電圧変換装置の実施形態につき、図面を参照しながら説明する。各図において、同一の部分または対応する部分には、同一の符号を付してある。
最初に、図1を参照して、第1実施形態に係る電圧変換装置の構成を説明する。図1において、電圧変換装置100は、前述のBHB(ブーストハーフブリッジ)方式の絶縁型DC−DCコンバータであって、リレー10、第1変換回路11、第2変換回路12、CPU30、およびゲートドライバ40を備えている。第1変換回路11と第2変換回路12は、トランスTrによって絶縁されている。この電圧変換装置100は、たとえば車両に搭載され、バッテリ電圧を昇圧して車載機器などの負荷に供給するDC−DCコンバータとして利用される。
リレー10は、直流電源1の正極と第1変換回路11との間に接続されている。直流電源1の負極は、グランドGに接地されている。リレー10の動作は、CPU30からの信号によって制御される。
第1変換回路11は、直流電源1の直流電圧をスイッチングし、かつ昇圧して交流電圧に変換する回路であり、補助スイッチング素子S1と、主スイッチング素子S2と、入力インダクタLinと、トランスTrの一次巻線W1と、コンデンサC1およびC2とを有している。スイッチング素子S1およびS2は、それぞれFET(電界効果トランジスタ)からなる。コンデンサC1は本発明における「第1コンデンサ」に相当し、コンデンサC2は本発明における「第2コンデンサ」に相当する。第1変換回路11の回路構成は、非特許文献3の図2.1に示されている回路構成と同じである。
補助スイッチング素子S1のソースは、主スイッチング素子S2のドレインに接続されており、これらの接続点とリレー10との間に、入力インダクタLinが接続されている。
補助スイッチング素子S1のドレイン・ソース間には、等価的に寄生容量Cs1と寄生ダイオードD1の並列回路が接続されている。同様に、主スイッチング素子S2のドレイン・ソース間には、等価的に寄生容量Cs2と寄生ダイオードD2の並列回路が接続されている。また、トランスTrの一次巻線W1には、等価的に漏れインダクタンスLkが直列に接続されている。
補助スイッチング素子S1のドレインは、コンデンサC1の一端に接続されており、コンデンサC1の他端は、コンデンサC2の一端に接続されている。コンデンサC2の他端は、グランドGに接地されている。コンデンサC1、C2の接続点と、スイッチング素子S1、S2の接続点との間に、トランスTrの一次巻線W1と漏れインダクタンスLkとの直列回路が接続されている。
以上の結果、第1変換回路11においては、直流電源1に対して、入力インダクタLinと主スイッチング素子S2とが直列に接続され、一次巻線W1とコンデンサC2との直列回路が、主スイッチングS2に対して並列に接続され、コンデンサC1と補助スイッチング素子S1との直列回路が、一次巻線W1に対して並列に接続されている。
第2変換回路12は、第1変換回路11により昇圧された交流電圧を整流して、直流電圧に変換する回路であり、トランスTrの二次巻線W2と、この二次巻線W2に発生した交流電圧を整流するダイオードD3、D4と、整流された電圧を平滑化するコンデンサC3、C4とを有している。ダイオードD3、D4は、本発明における「整流素子」の一例である。この第2変換回路12の回路構成も、非特許文献3の図2.1に示されている回路構成と同じである。
ダイオードD3のカソードは、コンデンサC3の一端に接続されており、ダイオードD3のアノードは、ダイオードD4のカソードに接続されている。ダイオードD4のアノードは、グランドGに接地されている。コンデンサC3の他端は、コンデンサC4の一端に接続されており、コンデンサC4の他端は、グランドGに接地されている。トランスTrの二次巻線W2は、ダイオードD3およびD4の接続点と、コンデンサC3およびC4の接続点との間に接続されている。ダイオードD3とコンデンサC3との接続点と、グランドGとの間には、負荷Roが接続されている。
第1変換回路11における補助スイッチング素子S1とコンデンサC1との接続点Pと、グランドGとの間には、分圧抵抗R1、R2からなる電圧検出回路20が接続されている。分圧抵抗R1、R2の接続点とグランドGとの間には、ノイズ除去用のコンデンサCfが接続されている。さらに、抵抗R2およびコンデンサCfの両端は、CPU30の所定の入力ポート(図示省略)に接続されている。
CPU30は、電圧検出回路20の出力、すなわち抵抗R2の両端の電圧を取り込んで、接続点PとグランドGとの間の電圧(コンデンサC1の電圧とコンデンサC2の電圧との和)を監視する。そして、この電圧に基づいて、スイッチング素子S1、S2の動作中の故障を検出する。故障検出の具体的な方法については、後で詳しく説明する。また、CPU30は、スイッチング素子S1、S2のON・OFFを制御するための制御信号をゲートドライバ40に与え、リレー10のON・OFFを制御するための制御信号をリレー10に与える。さらに、CPU30は、スイッチング素子S1、S2の故障を検出した場合に、これを報知するための故障報知信号を外部へ出力する。CPU30は、本発明における「故障検出部」の一例である。
ゲートドライバ40は、CPU30からの制御信号に基づいて、スイッチング素子S1、S2をON・OFFさせるための駆動信号を生成する。この駆動信号は、たとえば所定のデューティを持ったPWM(Pulse Width Modulation)信号であり、スイッチング素子S1、S2の各ゲートへ与えられる。図2は、駆動信号(ゲート信号)の一例を示しており、(a)は主スイッチング素子S2のゲートに印加されるゲート信号、(b)は補助スイッチング素子S1のゲートに印加されるゲート信号である。Tはゲート信号の周期を表しており、Dはデューティを表している。スイッチング素子S1、S2は、それぞれのゲート信号がH(High)レベルの区間でONとなり、L(Low)レベルの区間でOFFとなる。前述したように、スイッチング素子S1、S2は交互にONし、一方がONのときは他方はOFFとなる。(実際には、スイッチング素子S1、S2が同時にON状態とならないようデッドタイム区間が設けられるが、図2ではこれを省略してある。)
上述した電圧変換装置100の動作は、概略以下のとおりである。電圧変換装置100は、リレー10がONとなり、スイッチング素子S1、S2の各ゲートに、ゲートドライバ40からゲート信号が印加されることによって、動作を開始する。補助スイッチング素子S1がOFFで、主スイッチング素子S2がONのときは、直流電源1により入力インダクタLinにエネルギーが蓄積される。この蓄積エネルギーは、主スイッチング素子S2のデューティDによって決まる。また、コンデンサC2の電圧がトランスTrの一次巻線W1に印加されて、二次巻線W2へ伝達され、負荷Roに電力が供給される。このときのコンデンサC2の電圧は、直流電源1の電圧とほぼ等しくなる。
次に、主スイッチング素子S2がOFFになると、昇圧動作が開始され、入力インダクタLinに蓄積されたエネルギーが、寄生ダイオードD1を介してコンデンサC1、C2を充電する。そして、続く補助スイッチング素子S1のONによって、コンデンサC1の電圧がトランスTrの一次巻線W1に印加されて、昇圧された電圧が二次巻線W2へ伝達され、負荷Roに電力が供給される。このときのコンデンサC1の電圧は、直流電源1の電圧とデューティDとによって決まる。
図3は、電圧変換装置100の各部の電圧および電流を示している。なお、図3においては、図1のP点より後段の部分の図示を省略してある。図3は、非特許文献3の図2.1と基本的に同じであり、図中の各符号の定義は、以下のとおりである。
Vin:入力電圧(直流電源1の電圧)
Vo:出力電圧
Vs1:補助スイッチング素子S1の両端電圧
Vs2:主スイッチング素子S2の両端電圧
Vc1:コンデンサC1の両端電圧
Vc2:コンデンサC2の両端電圧
Vc3:コンデンサC3の両端電圧
Vc4:コンデンサC4の両端電圧
Vm:監視電圧(P点の電圧)
Vp:トランスTrの一次巻線W1の両端電圧
Vs:トランスTrの二次巻線W2の両端電圧
Lin:入力インダクタLinの両端電圧
LK:漏れインダクタンスLkの両端電圧
in:入力電流
:出力電流
SW1:補助スイッチング素子S1に流れる電流
SW2:主スイッチング素子S2に流れる電流
LK:漏れインダクタンスLkに流れる電流
図3において、リレー10がONして回路が動作している定常状態では、図中にも示されているように、Vc1、Vc2、Vm、Vc3、Vc4、およびVoは、それぞれ以下の式から算出することができる。なお、Dは図2に示したデューティ、NはトランスTrの巻数比である。
Vc1=[D/(1−D)]・Vin
Vc2=Vin
Vm=Vc1+Vc2=[1/(1−D)]・Vin
Vc3=Vc1・N=[D/(1−D)]・Vin・N
Vc4=Vc2・N=Vin・N
Vo=Vc3+Vc4=[1/(1−D)]・Vin・N
上式より、コンデンサC2の電圧Vc2は入力電圧Vinに等しく、コンデンサC1の電圧Vc1は、入力電圧VinとデューティDによって決まることがわかる。後述するように、本発明では、Vc1とVc2の和である監視電圧Vmの変化に基づいて、スイッチング素子S1、S2の故障を検出する。
図4は、図3の各部の電圧および電流の1周期分の波形を示している。本図は、非特許文献3の図2.2を引用したものである。横軸のt0〜t6は、それぞれ以下のタイミングを表している。t0は、補助スイッチング素子S1がOFFした直後のタイミングである。t1は、主スイッチング素子S2のゲート信号Vgs2が立ち上がる(LからHになる)タイミングである。t2は、ゲート信号Vgs2によって主スイッチング素子S2がONするタイミングである。t3は、主スイッチング素子S2のゲート信号Vgs2が立ち下がる(HからLになる)タイミングである。t4は、補助スイッチング素子S1のゲート信号Vgs1が立ち上がる(LからHになる)タイミングである。t5は、ゲート信号Vgs1によって補助スイッチング素子S1がONするタイミングである。t6は、補助スイッチング素子S1のゲート信号Vgs1が立ち下がる(HからLになる)タイミングである。
図5A〜図5Fは、1周期内の所定区間における第1変換回路11と第2変換回路12の電流経路を示している。各図の下の波形図は、区間A〜Fを表示するために、図4の波形図の一部を抜粋したものである。
図5Aは、区間A(t0〜t1)における電流経路を示している。区間Aでは、スイッチング素子S1、S2はいずれもOFF状態にある。第1変換回路11においては、補助スイッチング素子S1のOFFと同時に、寄生コンデンサCs1の充電が開始され、電圧Vs1はVc1+Vc2まで上昇する。一方、主スイッチング素子S2の寄生コンデンサCs2は放電し、電圧Vs2はゼロまで低下する。入力電流iinは最小値となり、漏れインダクタンス電流iLKは正のピーク値となる。第2変換回路12においては、ダイオードD3に流れていた電流iD3はそのまま流れ続ける。
図5Bは、区間B(t1〜t2)における電流経路を示している。区間Bでは、補助スイッチング素子S1はOFFを継続し、主スイッチング素子S2はONに切り替わる直前の状態にある。第1変換回路11においては、t1のタイミングでダイオードD2が導通する。このダイオードD2に流れる電流がゼロになるまでは、スイッチング素子S2はONしない。入力電流iinは最小値から増加し始め、漏れインダクタンス電流iLKはゼロまで減少する。第2変換回路12においては、ダイオードD3に流れていた電流iD3は、ゼロまで減少する。
図5Cは、区間C(t2〜t3)における電流経路を示している。区間Cでは、主スイッチング素子S2がONとなり、補助スイッチング素子S1はOFFを維持する。第1変換回路11においては、コンデンサC2の電圧Vc2が、一次巻線W1と漏れインダクタンスLkとの直列回路の両端に印加されて、一次巻線W1の電圧Vpの極性が正から負へ反転する(図4参照)。入力電流iinは増加を続け、漏れインダクタンス電流iLKはゼロから負方向へ増加し始める。第2変換回路12においては、ダイオードD4が導通し、このダイオードD4に電流iD4が流れ始める。また、二次巻線W2の電圧Vsの極性が正から負へ反転する(図4参照)。
図5Dは、区間D(t3〜t4)における電流経路を示している。区間Dでは、スイッチング素子S1はOFF状態を維持し、スイッチング素子S2もONからOFFに切り替わる。第1変換回路11においては、寄生コンデンサCs2がVs2=Vc1+Vc2となるまで充電されるとともに、寄生コンデンサCs1がVs1=0となるまで放電する。入力電流iinは最大となり、漏れインダクタンス電流iLKは負のピーク値となる。第2変換回路12においては、ダイオードD4に電流iD4が流れ続ける。
図5Eは、区間E(t4〜t5)における電流経路を示している。区間Eでは、主スイッチング素子S2はOFFを維持し、補助スイッチング素子S1はONに切り替わる直前の状態にある。第1変換回路11においては、寄生コンデンサCs1の放電終了と同時に、寄生ダイオードD1に電流が流れ始める。このダイオードD1の電流がゼロになるまで、補助スイッチング素子S1はONしない。入力電流iinは最大値から減少し始め、漏れインダクタンス電流iLKは負のピーク値からゼロまで減少する。第2変換回路12においては、ダイオードD4に流れていた電流iD4は、ゼロまで減少する。
図5Fは、区間F(t5〜t6)における電流経路を示している。区間Fでは、補助スイッチング素子S1がONとなり、主スイッチング素子S2はOFFを維持する。第1変換回路11においては、入力電流iinは最小値まで減少し、漏れインダクタンス電流iLKはゼロから正のピーク値まで増加する。第2変換回路12においては、ダイオードD3が導通して、このダイオードD3に電流iD3が流れる。タイミングt6で補助スイッチング素子S1がOFFになると、図5Aに戻って次の周期へ移行する。
次に、スイッチング素子S1、S2の一方または両方が動作中に故障した場合の故障検出方法について、図6〜図13を参照しながら説明する。なお、故障が発生する前(正常状態)のコンデンサC1、C2の電圧Vc1、Vc2は、それぞれ、Vc1=[D/(1−D)]・Vin、Vc2=Vinとする。
<S1がON故障した場合>
図6は、補助スイッチング素子S1が、動作中にON故障した状態を示している。ここでは、各スイッチング素子S1、S2を簡略化した回路記号で示してある(図7以下も同様)。この場合、(a)、(b)のように、ON故障した補助スイッチング素子S1は導通したままの状態となり、主スイッチング素子S2は、正常にON・OFF動作を行える状態にある。(c)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
補助スイッチング素子S1にON故障が発生すると、主スイッチング素子S2が図6(a)のようにONしている区間では、コンデンサC1がグランドGに接続されるため、Vc1は急速にゼロまたはゼロ近傍(以下、両者を含めて「ほぼゼロ」という)まで低下する(Vc1=0、Vc1≒0)。そして、図6(b)のように主スイッチング素子S2がOFFになると、コンデンサC1がグランドGから切り離されて、Vc1は急速に初期値まで戻る(Vc1=[D/(1−D)]・Vin)。以後、主スイッチング素子S2のON・OFFに応じて、Vc1は上記の変化を繰り返す。この様子が図6(c)のVc1に示されている。
一方、主スイッチング素子S2がONの区間では、コンデンサC2は、一次巻線W1および漏れインダクタンスLkを介してグランドGに接続されるため、Vc2はVinから緩やかに減少する。そして、主スイッチング素子S2がOFFになると、コンデンサC2がグランドGから切り離されて、Vc2は再びVinまで上昇する(Vc2=Vin)。この様子が図6(c)のVc2に示されている。
Vc1とVc2が上記のように変化する結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図6(c)のVmに示されるように、最初の1周期Tにおいて急速に低下する。但し、Vc2がゼロになることはないので、監視電圧Vmもゼロまでは低下せず、0<Vx<Vinの範囲にある所定値Vxまで低下する。その後も、監視電圧Vmは平均でVxを維持する(図6(c)では便宜上、Vxを平均値で表してある)。
なお、ここでは、Vmの変化を監視する所定期間として1周期Tが設定されている。この1周期Tは、本発明における「短周期」の一例である。短周期と、これより長い後述の長周期とは、スイッチング素子S1、S2の駆動信号(図2のゲート信号)の周期Tを基準としている。短周期は、1周期Tに限らず、たとえば2周期(2T)であってもよい。
このように、補助スイッチング素子S1がON故障した場合は、監視電圧Vmが所定値Vx(0<Vx<Vin)まで急速に低下するので、分圧抵抗R2(図1)の両端電圧、すなわち電圧検出回路20の出力も急速に低下する。CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが1周期T内で所定値Vxまで低下しておれば、補助スイッチング素子S1がON故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、補助スイッチング素子S1がON故障したことを報知するための、故障報知信号を外部へ出力する。
<S1がOFF故障した場合>
図7は、補助スイッチング素子S1が、動作中にOFF故障した状態を示している。この場合、(a)、(b)のように、OFF故障した補助スイッチング素子S1は遮断したままの状態となり、主スイッチング素子S2は、正常にON・OFF動作を行える状態にある。(c)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
補助スイッチング素子S1にOFF故障が発生すると、コンデンサC1は、放電経路が断たれる一方、主スイッチング素子S2のON・OFFによる昇圧電圧が寄生ダイオードD1を通して印加され、充電が継続される。このため、コンデンサC1の電圧Vc1は、図7(c)のように上昇を続ける。一方、コンデンサC2の電圧Vc2は、Vinのままである。
この結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図7(c)に示されるように、複数周期T’にわたって、Vc1とともに上昇を続ける。そして、主スイッチング素子S2のデューティDを小さくしても、監視電圧Vmが上昇を続けることに変わりはない。複数周期T’は、本発明における「長周期」の一例である。
このように、補助スイッチング素子S1がOFF故障した場合は、監視電圧Vmが上昇し続ける。CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが複数周期T’にわたって上昇を続けておれば、補助スイッチング素子S1がOFF故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、補助スイッチング素子S1がOFF故障したことを報知するための、故障報知信号を外部へ出力する。
<S2がON故障した場合>
図8は、主スイッチング素子S2が、動作中にON故障した状態を示している。この場合、(a)、(b)のように、ON故障した主スイッチング素子S2は導通したままの状態となり、補助スイッチング素子S1は、正常にON・OFF動作を行える状態にある。(c)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
主スイッチング素子S2にON故障が発生すると、補助スイッチング素子S1のON区間(図8(a))において、コンデンサC1、C2が共にグランドGに接続される。このため、図8(c)のように、各コンデンサの電圧Vc1、Vc2は、急速にほぼゼロまで低下する。
この結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図8(c)のように、最初の1周期Tにおいて急速にほぼゼロまで低下する(Vm=0、Vm≒0)。
CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが1周期T内でほぼゼロまで低下しておれば、主スイッチング素子S2がON故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、主スイッチング素子S2がON故障したことを報知するための、故障報知信号を外部へ出力する。
<S2がOFF故障した場合>
図9は、主スイッチング素子S2が、動作中にOFF故障した状態を示している。この場合、(a)、(b)のように、OFF故障した主スイッチング素子S2は遮断したままの状態となり、補助スイッチング素子S1は、正常にON・OFF動作を行える状態にある。(c)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
主スイッチング素子S2にOFF故障が発生すると、補助スイッチング素子S1のON区間(図9(a))とOFF区間(図9(b))のいずれにおいても、コンデンサC2の電圧Vc2は、図9(c)のように、Vinのままである。一方、主スイッチング素子S2による昇圧動作が行われないため、コンデンサC1の電圧Vc1は、図9(c)のように、コンデンサC1の放電によって徐々に低下してゆき、最終的にゼロとなる。
この結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図9(c)のように、複数周期T’にわたって勾配αで徐々に低下してゆき、最終的にはVinとなる。
このように、主スイッチング素子S2がOFF故障した場合は、監視電圧Vmが低下し続ける。CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが複数周期T’にわたって低下を続けておれば、主スイッチング素子S2がOFF故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、主スイッチング素子S2がOFF故障したことを報知するための、故障報知信号を外部へ出力する。
<S1、S2がON故障した場合>
図10は、補助スイッチング素子S1と主スイッチング素子S2の双方が動作中にON故障した状態を示している。この場合、(a)のように、スイッチング素子S1、S2は共に導通したままの状態となる。(b)はスイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
双方のスイッチング素子S1、S2にON故障が発生すると、コンデンサC1、C2が共にグランドGに接続されるため、図10(b)のように、各コンデンサの電圧Vc1、Vc2は、急速にほぼゼロまで低下する。この結果、監視電圧Vm(=Vc1+Vc2)は、図10(b)のように、最初の1周期Tにおいて急速にほぼゼロまで低下する(Vm=0、Vm≒0)。
このように、双方のスイッチング素子S1、S2がON故障した場合は、1周期内で監視電圧Vmが急速にほぼゼロまで低下する。しかしながら、この現象は、図8に示した、主スイッチング素子S2のON故障の場合と同じ現象である。したがって、少なくとも主スイッチング素子S2がON故障したことは判定可能である。しかるに、これに加えて、補助スイッチング素子S1もON故障したかどうかを判定することは不可能である。結局、図10の場合は、図8の場合と区別がつかないことから、スイッチング素子S1、S2の同時ON故障は検出できないことになる。
<S1がON故障、S2がOFF故障した場合>
図11は、補助スイッチング素子S1が動作中にON故障し、主スイッチング素子S2が動作中にOFF故障した状態を示している。この場合、(a)のように、ON故障した補助スイッチング素子S1は導通したままの状態となり、OFF故障した主スイッチング素子S2は遮断したままの状態となる。(b)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
補助スイッチング素子S1がON故障し、主スイッチング素子S2がOFF故障すると、図11(b)のように、コンデンサC2の電圧Vc2は、Vinのままとなり、コンデンサC1の電圧Vc1は、コンデンサC1の放電によってほぼゼロとなる。この結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図11(b)に示されるように、1周期T内でVinまで低下する。
CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが1周期T内でVinまで低下しておれば、補助スイッチング素子S1がON故障し、主スイッチング素子S2がOFF故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、補助スイッチング素子S1がON故障し、主スイッチング素子S2がOFF故障したことを報知するための、故障報知信号を外部へ出力する。
<S1がOFF故障、S2がON故障した場合>
図12は、補助スイッチング素子S1が動作中にOFF故障し、主スイッチング素子S2が動作中にON故障した状態を示している。この場合、(a)のように、OFF故障した補助スイッチング素子S1は遮断したままの状態となり、ON故障した主スイッチング素子S2は導通したままの状態となる。(b)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
補助スイッチング素子S1がOFF故障し、主スイッチング素子S2がON故障すると、コンデンサC2がグランドGに接続されるので、コンデンサC2の電圧Vc2は、図12(b)のように、1周期T内でほぼゼロとなる。一方、コンデンサC1の電圧Vc1は、そのままに維持される(Vc1=[D/(1−D)]・Vin)。デューティDを変えても、電圧Vc1は変化しない。この結果、P点の電圧、すなわち監視電圧Vm(=Vc1+Vc2)は、図12(b)のように、1周期T内で[D/(1−D)]・Vinまで低下する。
CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが1周期T内で[D/(1−D)]・Vinまで低下しておれば、補助スイッチング素子S1がOFF故障し、主スイッチング素子S2がON故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、補助スイッチング素子S1がOFF故障し、主スイッチング素子S2がON故障したことを報知するための、故障報知信号を外部へ出力する。
<S1、S2がOFF故障した場合>
図13は、補助スイッチング素子S1と主スイッチング素子S2の双方が、動作中にOFF故障した状態を示している。この場合、(a)のように、スイッチング素子S1、S2は共に遮断したままの状態となる。(b)は、スイッチング素子S1、S2のON・OFF動作と、各電圧Vin、Vc1、Vc2、Vmの変化の様子を示したタイムチャートである。
双方のスイッチング素子S1、S2にOFF故障が発生すると、図13(b)のように、コンデンサC2の電圧Vc2はVinのままである。一方、コンデンサC1の電圧Vc1は、コンデンサC1の放電によってゆっくりと低下してゆく。デューティDを変えても、電圧Vc1は影響を受けない。
この結果、監視電圧Vm(=Vc1+Vc2)は、図13(b)のように、複数周期T’にわたってVc1とともに徐々に低下してゆく。このときのVmの勾配βは、図9のVmの勾配αに比較して十分小さいので(β≪α)、図13の故障は、図9の故障と区別することが可能である。
CPU30は、電圧検出回路20の出力を取り込んで、監視電圧Vmの変化を分析し、Vmが複数周期T’にわたってゆっくりと低下しておれば、双方のスイッチング素子S1、S2がOFF故障したと判定する。この判定に基づき、CPU30はゲートドライバ40に対して、ゲート信号の停止を指令するとともに、リレー10をOFFに切り替える。これにより、電圧変換装置100の動作が停止する。また、CPU30は、スイッチング素子S1、S2が共にOFF故障したことを報知するための、故障報知信号を外部へ出力する。
図14は、以上説明した各種の故障パターンを判定基準とともに示した故障判定テーブルである。なお、前述のように、図10の故障パターンは、図8の故障パターンと区別がつかないので、本テーブルには挙げていない。
このように、本実施形態においては、補助スイッチング素子S1とコンデンサC1との接続点Pの電圧(監視電圧Vm)を検出し、当該電圧の所定期間内での変化に基づいて、スイッチング素子S1、S2の故障を検出している。このため、1箇所の電圧を監視するだけで、動作中のスイッチング素子S1、S2に発生する、ON故障やOFF故障のさまざまな故障パターンを検出することができる。
また、スイッチング素子S1、S2のそれぞれに対して電圧検出回路を設ける必要がないので、回路構成が簡単となる。特に、上側の補助スイッチング素子S1の両端電圧を検出しようとすると、当該素子S1がグランドGに接続されていないことから、電圧検出回路に工夫が必要となるが、本実施形態によれば、補助スイッチング素子S1の両端電圧を検出しなくても、当該素子S1の故障を検出することができる。
図15は、第2実施形態に係る電圧変換装置200を示している。第1実施形態の電圧変換装置100(図1)は、DC−DCコンバータであったが、第2実施形態の電圧変換装置200は、DC−ACコンバータである。なお、図15では、P点より後段の部分の図示を省略してある。P点より後段には、図1の電圧検出回路20、コンデンサCf、CPU30、およびゲートドライバ40が、図1と同じ回路構成で設けられる。
図15において、電圧変換装置200は、直流電源1、リレー10、第1変換回路11、第2変換回路22、および第3変換回路23を備えている。直流電源1、リレー10、および第1変換回路11については、図1と同じであるので説明を省略する。
第2変換回路22は、第1変換回路11により昇圧された交流電圧を整流して、直流電圧に変換する回路であり、整流用のダイオードD3およびD4と、平滑用のコンデンサC3〜C5と、トランスTrの二次巻線W2とを有している。
第3変換回路23は、第2変換回路22で得られた直流電圧をスイッチングして交流電圧に変換する回路であり、スイッチング素子S3〜S6と、インダクタL1およびL2と、コンデンサC6とを有している。スイッチング素子S3〜S6は、スイッチング素子S1、S2と同様にFETからなる。
このような3つの変換回路11、22、23を備えた電圧変換装置(DC−ACコンバータ)は、たとえば非特許文献1に記載されている。
上述した電圧変換装置200においても、P点の電圧(監視電圧)の変化に基づいて、動作中のスイッチング素子S1、S2に発生するさまざまな故障パターンを検出することができる。また、初期状態でリレー10をONして、P点の電圧の変化を監視することで、初期診断を行うことができる。それらの手法は、第1実施形態の電圧変換装置100の場合と同じであるので、重複説明を省略する。
本発明では、以上述べた実施形態以外にも、以下のような種々の実施形態を採用することができる。
電圧変換装置100の第2変換回路12において、図1の構成に代えて、トランスTrの二次巻線W2に中間タップを設け、特許文献2〜10に示されている二次側回路のような構成としてもよい。電圧変換装置200の第2変換回路22についても同様である。
前記の各実施形態においては、第2変換回路12、22の整流素子としてダイオードD3、D4を用いたが、ダイオードの替わりにFETを用いてもよい。
前記の各実施形態においては、スイッチング素子S1、S2にFETを用いたが、FETの替わりにトランジスタやIGBTなどを用いてもよい。電圧変換装置200のスイッチング素子S3〜S6についても同様である。
前記の各実施形態においては、直流電源1と第1変換回路11との間に設けられる開閉器として、リレー10を例に挙げたが、リレー10の替わりにスイッチ、FET、トランジスタなどを用いてもよい。
前記の各実施形態においては、CPU30は、スイッチング素子S1、S2の故障を検出したときに、ゲートドライバ40に対してゲート信号の停止を指令し、かつ、リレー10をOFFに切り替えたが、これらのいずれか一方のみを実行してもよい。
前記の各実施形態においては、スイッチング素子S1、S2をPWM信号により駆動したが、PWM信号以外の信号によりスイッチング素子S1、S2を駆動してもよい。
前記の各実施形態においては、車両に搭載される電圧変換装置を例に挙げたが、本発明は、車両用以外の電圧変換装置にも適用することができる。
1 直流電源
10 リレー
11 第1変換回路
12、22 第2変換回路
20 電圧検出回路
23 第3変換回路
30 CPU(故障検出部)
40 ゲートドライバ
100、200 電圧変換装置
C1 コンデンサ(第1コンデンサ)
C2 コンデンサ(第2コンデンサ)
Lin 入力インダクタ
P 接続点
S1 補助スイッチング素子
S2 主スイッチング素子
Tr トランス
W1 一次巻線
W2 二次巻線

Claims (10)

  1. 直流電源の直流電圧をスイッチングして交流電圧に変換する第1変換回路と、
    前記第1変換回路で変換された交流電圧を整流して直流電圧に変換する第2変換回路と、を備え、
    前記第1変換回路と前記第2変換回路とは、トランスによって絶縁されており、
    前記第1変換回路は、主スイッチング素子と、補助スイッチング素子と、入力インダクタと、前記トランスの一次巻線と、第1コンデンサと、第2コンデンサとを有し、
    前記直流電源に対して、前記入力インダクタと前記主スイッチング素子とは直列に接続されており、
    前記一次巻線と前記第2コンデンサとの直列回路が、前記主スイッチングに対して並列に接続されており、
    前記第1コンデンサと前記補助スイッチング素子との直列回路が、前記一次巻線に対して並列に接続されており、
    前記第2変換回路は、前記トランスの二次巻線と、前記二次巻線に発生した交流電圧を整流する整流素子と、を有している電圧変換装置において、
    前記補助スイッチング素子と前記第1コンデンサとの接続点の電圧を検出する電圧検出回路と、
    前記電圧検出回路で検出された前記接続点の電圧の所定期間における変化を監視し、当該電圧の変化に基づいて、動作中の前記主スイッチング素子および前記補助スイッチング素子の一方または両方に発生した故障を検出する故障検出部と、をさらに備えたことを特徴とする電圧変換装置。
  2. 請求項1に記載の電圧変換装置において、
    前記所定期間は、前記各スイッチング素子の駆動信号の周期を基準とする短周期および長周期であり、
    前記故障検出部は、
    前記短周期の期間において、前記各スイッチング素子の一方に、当該スイッチング素子が導通したままの状態となるON故障が発生したことを検出し、
    前記長周期の期間において、前記各スイッチング素子の一方または両方に、当該スイッチング素子が遮断したままの状態となるOFF故障が発生したことを検出する、ことを特徴とする電圧変換装置。
  3. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記直流電源の直流電圧をVinとしたとき、
    前記短周期の期間において、前記接続点の電圧が所定値Vx(0<Vx<Vin)まで低下した場合に、前記補助スイッチング素子がON故障したと判定する、ことを特徴とする電圧変換装置。
  4. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記長周期の期間において、前記接続点の電圧が上昇を継続している場合に、前記補助スイッチング素子がOFF故障したと判定する、ことを特徴とする電圧変換装置。
  5. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記短周期の期間において、前記接続点の電圧がゼロまたはゼロ近傍まで低下した場合に、前記主スイッチング素子がON故障したと判定する、ことを特徴とする電圧変換装置。
  6. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記長周期の期間において、前記接続点の電圧が所定の勾配αで低下を継続している場合に、前記主スイッチング素子がOFF故障したと判定する、ことを特徴とする電圧変換装置。
  7. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記直流電源の直流電圧をVinとしたとき、
    前記短周期の期間において、前記接続点の電圧がVinまで低下した場合に、前記補助スイッチング素子がON故障し、かつ前記主スイッチング素子がOFF故障したと判定する、ことを特徴とする電圧変換装置。
  8. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記直流電源の直流電圧をVin、前記主スイッチング素子のデューティをDとしたとき、
    前記短周期の期間において、前記接続点の電圧が[D/(1−D)]・Vinまで低下した場合に、前記補助スイッチング素子がOFF故障し、かつ前記主スイッチング素子がON故障したと判定する、ことを特徴とする電圧変換装置。
  9. 請求項2に記載の電圧変換装置において、
    前記故障検出部は、
    前記長周期の期間において、前記接続点の電圧が所定の勾配β(β≪α)で低下を継続している場合に、前記主スイッチング素子と前記補助スイッチング素子が共にOFF故障したと判定する、ことを特徴とする電圧変換装置。
  10. 請求項1ないし請求項9のいずれかに記載の電圧変換装置において、
    前記第2変換回路で変換された直流電圧をスイッチングして交流電圧に変換する第3変換回路を設けた、ことを特徴とする電圧変換装置。
JP2016151805A 2016-08-02 2016-08-02 電圧変換装置 Expired - Fee Related JP6547709B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2016151805A JP6547709B2 (ja) 2016-08-02 2016-08-02 電圧変換装置
US15/665,861 US9966876B2 (en) 2016-08-02 2017-08-01 Voltage conversion device
DE102017213418.6A DE102017213418A1 (de) 2016-08-02 2017-08-02 Spannungsumsetzungsvorrichtung
CN201710650593.XA CN107681893B (zh) 2016-08-02 2017-08-02 电压转换装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016151805A JP6547709B2 (ja) 2016-08-02 2016-08-02 電圧変換装置

Publications (3)

Publication Number Publication Date
JP2018023199A true JP2018023199A (ja) 2018-02-08
JP2018023199A5 JP2018023199A5 (ja) 2018-09-20
JP6547709B2 JP6547709B2 (ja) 2019-07-24

Family

ID=60996259

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016151805A Expired - Fee Related JP6547709B2 (ja) 2016-08-02 2016-08-02 電圧変換装置

Country Status (4)

Country Link
US (1) US9966876B2 (ja)
JP (1) JP6547709B2 (ja)
CN (1) CN107681893B (ja)
DE (1) DE102017213418A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10243353B2 (en) * 2015-08-19 2019-03-26 Fuji Electroc Co., Ltd. DC-DC converter
CN113794184B (zh) * 2021-09-17 2023-11-21 四川科陆新能电气有限公司 一种直流变换器防短路电路

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1141835A (ja) * 1997-07-11 1999-02-12 Nissin Electric Co Ltd 無停電工事用電源装置
US6188586B1 (en) * 2000-04-21 2001-02-13 Lucent Technologies Inc. Asymmetrical half-bridge power converter having reduced input ripple and method of manufacturing the same
JP4338334B2 (ja) 2001-04-11 2009-10-07 新電元工業株式会社 スイッチング電源の駆動方法
US6545883B2 (en) * 2001-05-07 2003-04-08 Artesyn Technologies, Inc. Integrated boost-asymmetrical half-bridge converter
JP2003092881A (ja) 2001-09-19 2003-03-28 Shindengen Electric Mfg Co Ltd 電源装置の制御回路用電源
JP2003092877A (ja) 2001-09-19 2003-03-28 Shindengen Electric Mfg Co Ltd スイッチング電源装置
JP2003092876A (ja) 2001-09-19 2003-03-28 Shindengen Electric Mfg Co Ltd スイッチング電源装置
JP4812433B2 (ja) 2006-01-13 2011-11-09 新電元工業株式会社 スイッチング電源装置
JP4785561B2 (ja) 2006-03-03 2011-10-05 新電元工業株式会社 スイッチング電源装置
JP4785562B2 (ja) 2006-03-03 2011-10-05 新電元工業株式会社 スイッチング電源装置
JP2008079454A (ja) 2006-09-22 2008-04-03 Toyota Industries Corp 双方向dc−dcコンバータの制御方法
US20090003018A1 (en) * 2007-06-29 2009-01-01 Blair Barry O Dc to dc conversion control system and method
JP4669502B2 (ja) 2007-10-30 2011-04-13 株式会社ナナオ 共振型スイッチング電源装置の異常検出方法及び共振型スイッチング電源装置
JP5157987B2 (ja) 2009-03-25 2013-03-06 株式会社豊田自動織機 絶縁形dc−dcコンバータ
CN202076953U (zh) * 2011-05-23 2011-12-14 盈威力新能源科技(上海)有限公司 H桥光伏并网逆变器
JP5699969B2 (ja) * 2012-03-12 2015-04-15 トヨタ自動車株式会社 コンバータ故障検出装置及びコンバータ故障検出方法
US9066406B1 (en) * 2012-05-04 2015-06-23 Universal Lighting Technologies, Inc. LED driver and protection circuit for output short conditions
CN202737762U (zh) * 2012-08-28 2013-02-13 华南理工大学 基于dsp的电动汽车直流充电电源系统
US9584044B2 (en) 2013-03-15 2017-02-28 Sunpower Corporation Technologies for converter topologies
US9263948B1 (en) * 2014-09-25 2016-02-16 Bae Systems Controls Inc. Input output balanced bidirectional buck-boost converters and associated systems and methods
JP2016151805A (ja) 2015-02-16 2016-08-22 大日本印刷株式会社 オブジェクト検出装置、オブジェクト検出方法、及びプログラム

Also Published As

Publication number Publication date
JP6547709B2 (ja) 2019-07-24
DE102017213418A1 (de) 2018-02-08
US20180041106A1 (en) 2018-02-08
US9966876B2 (en) 2018-05-08
CN107681893B (zh) 2020-12-22
CN107681893A (zh) 2018-02-09

Similar Documents

Publication Publication Date Title
US9667153B2 (en) Switching power supply apparatus for generating control signal for lowering switching frequency of switching devices
JP5065188B2 (ja) 直列共振型コンバータ
US20140369090A1 (en) Inverter apparatus
JPWO2011161729A1 (ja) Dc−dcコンバータ
JP6335889B2 (ja) 共振型dc−dcコンバータのための制御モード
JP5585408B2 (ja) スイッチング電源装置
JP6551340B2 (ja) 電圧変換装置
JP2008199808A (ja) 系統連系インバータ装置
US11539299B2 (en) Switching power supply unit and electric power supply system
US20170025969A1 (en) Synchronous rectifier phase control to improve load efficiency
JP2013090432A (ja) フォワード形直流−直流変換装置
JP6547709B2 (ja) 電圧変換装置
KR20150041523A (ko) 태양전지 제어장치 및 제어 방법
JP2005229783A (ja) 燃料電池発電システム用パワーコンディショナおよびこれを用いた燃料電池発電システム
JP6575462B2 (ja) 電圧変換装置
JP2009183093A (ja) Dc/dc電力変換装置
US20170250618A1 (en) Extremely-Sparse Parallel AC-Link Power Converter
JP6575461B2 (ja) 電圧変換装置
Naayagi et al. Performance verification of dual active bridge DC-DC converter
JP2019149867A (ja) 電力変換装置及び電力変換システム
JP2015228760A (ja) スイッチング電源装置
JP2018057181A (ja) 電圧変換装置
JP2006158137A (ja) スイッチング電源装置
JP6593705B2 (ja) 電圧変換装置
Asgari et al. Soft-switching isolated dual active bridge bidirectional dc-dc converter with simple structure

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180808

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180808

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20190311

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20190319

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190528

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190531

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190610

R150 Certificate of patent or registration of utility model

Ref document number: 6547709

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees