JP2017519434A5 - - Google Patents

Download PDF

Info

Publication number
JP2017519434A5
JP2017519434A5 JP2016569784A JP2016569784A JP2017519434A5 JP 2017519434 A5 JP2017519434 A5 JP 2017519434A5 JP 2016569784 A JP2016569784 A JP 2016569784A JP 2016569784 A JP2016569784 A JP 2016569784A JP 2017519434 A5 JP2017519434 A5 JP 2017519434A5
Authority
JP
Japan
Prior art keywords
network device
physical layer
processing unit
signal
crosspoint switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016569784A
Other languages
English (en)
Other versions
JP6591453B2 (ja
JP2017519434A (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/AU2015/000311 external-priority patent/WO2015179895A1/en
Publication of JP2017519434A publication Critical patent/JP2017519434A/ja
Publication of JP2017519434A5 publication Critical patent/JP2017519434A5/ja
Application granted granted Critical
Publication of JP6591453B2 publication Critical patent/JP6591453B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (20)

  1. 外部のコンピューティングシステムとインターフェースして物理層信号をチャネリングする複数の通信ポート;
    ネットワーク装置内の物理層シグナルを伝送する各通信ポートに接続され、動的に相互接続してデータコンジットを形成できる多数の個別シグナルチャネルを含むクロスポイントスイッチ;
    外部のコンピューティングシステムのコマンドに応答する物理層シグナルのルーティングをコントロールし、クロスポイントスイッチとインターフェースしてシグナルチャネル間を接続または切断することによりデータコンジットを操作処理する管理モジュール;及び
    内部ルーティングループ内でクロスポイントスイッチに接続され、クロスポイントスイッチからの内部伝番物理層シグナルをデコードし、クロスポイントスイッチを経由して宛先通信ポートに復帰する前に物理層シグナルから抽出されたデータを処理するプロセッシングユニットであって、前記内部ルーティングループがプロセッシングユニットを多数のクロスポイントスイッチシグナルチャネルに接続するプロセッシングユニット;を含むネットワーク装置。
  2. 前記プロセッシングユニットを着脱自在に支持するマウンティングソケットを含み、前記マウンティングソケットがプロセッシングユニットを内部ルーティングループとインターフェースで接続する請求項1に記載のネットワーク装置。
  3. 前記プロセッシングユニットと一体化されたプログラマブルロジックデバイスを含む請求項1または2に記載のネットワーク装置。
  4. 着脱自在のソケットを受け、かつクロスポイントスイッチのシグナルチャネルを有するソケットモジュールの内部で個々のポートソケットとインターフェースする、通信インターフェーススロットを含む請求項1〜3のいずれかに記載のネットワーク装置。
  5. 前記管理モジュールと一体化されたルーティングコントローラーを含み、コントローラーが定義された送信元ポートのセットをプロセッシングユニット内の多重ステージを最小にする多重操作用のクロスポイントスイッチを構成する請求項1〜4のいずれかに記載のネットワーク装置。
  6. ロジックブロックの最小セットを多重操作及び指定された通信ポートからのチャネル物理層シグナル用のプロセッシングユニット内で決定して、ロジックブロックの利用を最適化する最小セット内でロジックブロックに相当するプロセッシングユニットにインターフェースをインプットするルーティングコントローラーを含む請求項1〜4のいずれかに記載のネットワーク装置。
  7. 管理インターフェースを経由する個別の通信ポートの構成を促進するスイッチングモジュールを含み、管理モジュールがクロスポイントスイッチ内でシグナルチャネルと相互に接続して、スイッチングモジュールを経由して受信されるコンフィギュレーションコマンドに応答する通信ポートにリンクする請求項1〜6のいずれかに記載のネットワーク装置。
  8. 管理インターフェースを経由するスイッチングモジュールによりサポートされるコンフィギュレーションコマンドが、更新日時の記録、リンク品質監視、イングレスフィルタリング、サービス律速の特性、パケットカウンティング及びポート間通過ルーティングを含む請求項7に記載のネットワーク装置。
  9. プロセッシングユニットを経由して伝送される個別通信ポートのプロトコル分類を促進するスイッチングモジュールを備え、管理モジュールがプロセッシングユニットを初期化する通信ポートの分類を用いて、対応する通信ポートを経由して受信されるシグナルをデコードし、かつ/または対応する通信ポートを指定するシグナルをエンコードする請求項1〜6のいずれかに記載のネットワーク装置。
  10. クロスポイントスイッチの個別シグナルチャネルを有するプロセッシングユニットとインターフェースして内部ルーティングループを形成する多数の物理層コンジットを備え、各物理層コンジットがプロセッシングユニットとクロスポイントスイッチの対応するシグナルチャネルとの間の物理層シグナル送信用の専用一方向通路を規定する請求項1〜9のいずれかに記載のネットワーク装置。
  11. クロスポイントスイッチの個別シグナルチャネルを有するプロセッシングユニットとインターフェースして内部ルーティングループを形成する多数の物理層コンジットを備え、内部ルーティングループが各通信ポートの発信通路及びリターン通路を有する請求項1〜8のいずれかに記載のネットワーク装置。
  12. クロスポイントスイッチの個別シグナルチャネルを有する通信ポートとインターフェースする多数の物理層コンジットを備え、各通信ポートが通信ポートとクロスポイントスイッチとの間のループを規定する2つの物理層ユニットを有する請求項1〜10のいずれかに記載のネットワーク装置。
  13. プロセッシングユニット及びクロスポイントスイッチの専用シグナルチャネルを有する通信ポートとインターフェースする多数の物理層コンジットを備え、管理モジュールがクロスポイントチャネル内のチャネルと相互接続して各物理層コンジット間の通信通路を確立する請求項1〜8のいずれかに記載のネットワーク装置。
  14. 管理モジュールとインターフェースする独立した管理ポートを含み、管理ポートが管理ネットワークを経由する外部コンピューティングシステムからのコンフィギュレーションコマンドの受信を促進する請求項1〜13のいずれかに記載のネットワーク装置。
  15. サンプルポイントから規定されたオフセット(相対位置)で指定された通信ポートを経由して受信される物理層シグナルをサンプリングしてシグナルの特性を評価し、物理層シグナルがサンプルポイントで回復できるか否かを判定するシグナル監視ユニットを含む請求項1〜14のいずれかに記載のネットワーク装置。
  16. ネットワーク装置がクロスポイントスイッチのチャネルを相互接続して外部コンピューティングシステムからのコンフィギュレーションコマンドの受信に応答する再構成可能なデータコンジットを構成し、前記データコンジットがプロセッシングユニットを含む内部ルーティングループ内で送信元通信ポートと宛先通信ポートを相互接続する工程;
    ネットワーク装置が送信元通信ポートで物理層シグナルを受信し、送信元通信ポートからの受信された物理層シグナルをクロスポイントスイッチにルーティングし、プロセッシングユニットがルーティングループ内部でクロスポイントスイッチに接続する工程;
    ネットワーク装置の前記プロセッシングユニットが、物理層シグナルをデコードし、クロスポイントスイッチからプロセッシングユニットにルーティングされた前記物理層シグナルから抽出されたデータを処理し、抽出されたデータを所定の宛先通信ポートと互換性のある通信プロトコルを用いて再エンコードする工程;及び
    ネットワーク装置が、前記プロセッシングユニットから再エンコードされた物理層シグナルをクロスポイントスイッチ経由で所定の宛先通信ポートにルーティングする工程を含むネットワーク方法。
  17. ネットワーク装置が、多数の送信元通信ポートからの物理層シグナルを別個の発信データコンジットを経由するプロセッシングユニットにルーティングする工程;
    前記プロセッシングユニットが、前記物理層シグナルからデータを抽出し、前記別個の各発信データコンジットを経由して受信された抽出データを多重シグナルストリームに多重化する工程;及び
    ネットワーク装置が、前記多重化されたシグナルストリームをリターンデータコンジット経由で宛先通信ポートにルーティングする工程を含む、請求項16に記載のネットワーク方法。
  18. 前記プロセッシングユニットが、多数の送信元通信ポートを経由して受信される物理層シグナルをデコードし、デコードされたシグナルからデータフレームを抽出し、前記の各通信ポートを経由して受信されるフレームを多重データストリームにインタリーブし、かつ前記多重データストリームを宛先通信ポートと互換性のある通信プロトコルを用いてエンコードする工程を含む請求項16または17に記載の方法。
  19. ネットワーク装置が規定された送信元通信ポートセットのプロセッシングユニット内で、多重ステージを最小化するクロスポイントスイッチのルーティングコンフィギュレーションを決定する工程、及びネットワーク装置が決定されたルーティングコンフィギュレーションに一致する発送データコンジットを形成する工程を含む請求項17または18に記載の方法。
  20. 通信ポートと、内部ルーティングループ内でプロセッシング用のクロスポイントスイッチからの物理層シグナルを受信しクロスポイントスイッチを経由してプロセッシングされたシグナルをルーティングするクロスポイントスイッチに接続されたプロセッシングユニットとの間に物理層シグナルを伝送するクロスポイントスイッチを含むネットワーク装置。
JP2016569784A 2014-05-26 2015-05-26 取引システム Active JP6591453B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
AU2014202865 2014-05-26
AU2014202865 2014-05-26
PCT/AU2015/000311 WO2015179895A1 (en) 2014-05-26 2015-05-26 A trading system

Publications (3)

Publication Number Publication Date
JP2017519434A JP2017519434A (ja) 2017-07-13
JP2017519434A5 true JP2017519434A5 (ja) 2018-07-05
JP6591453B2 JP6591453B2 (ja) 2019-10-16

Family

ID=54697709

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016569784A Active JP6591453B2 (ja) 2014-05-26 2015-05-26 取引システム

Country Status (12)

Country Link
US (1) US10178047B2 (ja)
EP (1) EP3149905B1 (ja)
JP (1) JP6591453B2 (ja)
CN (1) CN106797350B (ja)
AU (1) AU2015268078B2 (ja)
BR (1) BR112016027464A8 (ja)
CA (1) CA2948036A1 (ja)
IL (1) IL248770B (ja)
MX (1) MX370291B (ja)
RU (1) RU2702263C2 (ja)
SG (1) SG11201609085UA (ja)
WO (1) WO2015179895A1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11271870B2 (en) 2016-01-27 2022-03-08 Oracle International Corporation System and method for supporting scalable bit map based P_Key table in a high performance computing environment
US10200308B2 (en) 2016-01-27 2019-02-05 Oracle International Corporation System and method for supporting a scalable representation of link stability and availability in a high performance computing environment
US10708127B1 (en) 2017-12-29 2020-07-07 Arista Networks, Inc. Low-latency network switching device with latency identification and diagnostics
JP7047894B2 (ja) * 2018-03-02 2022-04-05 住友電気工業株式会社 スイッチ装置、監視方法および監視プログラム
WO2020201950A1 (en) 2019-04-01 2020-10-08 Zomojo Pty Ltd A method and apparatus for network time syncing
US20220239608A1 (en) 2019-05-22 2022-07-28 Cisco Technology, Inc. A networking apparatus and a method for networking
AU2020302325A1 (en) 2019-06-25 2022-01-20 Zomojo Pty Ltd A method and apparatus for high precision time stamping
US11108737B2 (en) 2019-07-12 2021-08-31 Schweitzer Engineering Laboratories, Inc. Secure electric power delivery system protection during cyber threats
US11050234B2 (en) 2019-08-21 2021-06-29 Schweitzer Engineering Laboratories, Inc. Integration of primary protection relays for electric power delivery systems
US11119128B2 (en) 2019-10-10 2021-09-14 Schweitzer Engineering Laboratories, Inc. Loopback testing of electric power protection systems
US11114892B2 (en) 2019-10-12 2021-09-07 Schweitzer Engineering Laboratories, Inc. Electric power system transducer failure monitor and measurement recovery
US11258249B2 (en) 2019-10-12 2022-02-22 Schweitzer Engineering Laboratories, Inc. Primary and system protection for an electric power delivery system
US11079436B2 (en) 2019-10-12 2021-08-03 Schweitzer Engineering Laboratories, Inc. Multiple merging unit testing system
US11125821B2 (en) 2019-10-12 2021-09-21 Schweitzer Engineering Laboratories, Inc. Testing device for protective relays in electric power delivery systems
US11165238B2 (en) 2019-10-13 2021-11-02 Schweitzer Engineering Laboratories, Inc. Electrical arc event detection in an electric power system
US11121536B2 (en) 2019-10-13 2021-09-14 Schweitzer Engineering Laboratories, Inc. Digital input electric power system panel meter
US11112466B2 (en) 2019-10-13 2021-09-07 Schweitzer Engineering Laboratories, Inc. Equipment failure detection in an electric power system
US10951057B1 (en) 2019-10-13 2021-03-16 Schweitzer Engineering Laboratories, Inc. Reliable power module for improved substation device availability
US10896658B1 (en) 2020-04-02 2021-01-19 Schweitzer Engineering Laboratories, Inc. Virtual display
US11115311B1 (en) 2020-05-18 2021-09-07 Schweitzer Engineering Laboratories, Inc. Data tunneling for testing equipment in electric power system
US11056082B1 (en) 2020-09-29 2021-07-06 Schweitzer Engineering Laboratories, Inc. Waterfall display for high-speed streaming measurements
US11621927B2 (en) * 2020-11-23 2023-04-04 Mellanox Technologies, Ltd. Authentication and data lane control
US11722435B2 (en) * 2021-11-18 2023-08-08 United States Of America As Represented By The Secretary Of The Navy System with layer-one switch for flexible communication interconnections
CN117978759B (zh) * 2024-03-29 2024-05-28 苏州元脑智能科技有限公司 一种互联装置、高性能交换装置及大模型一体机

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5175824A (en) * 1989-05-08 1992-12-29 Trw Inc. Crossbar switch connected modular multiprocessor system with processor timing relationship selected and synchronized to be appropriate for function being performed
US6185222B1 (en) * 1995-09-28 2001-02-06 Cisco Technology, Inc. Asymmetric switch architecture for use in a network switch node
US7120139B1 (en) * 1999-12-30 2006-10-10 At&T Corp. Broadband cable telephony network architecture IP ITN network architecture reference model
US7388843B2 (en) * 2003-07-16 2008-06-17 Qlogic, Corporation Method and apparatus for testing loop pathway integrity in a fibre channel arbitrated loop
US7237181B2 (en) 2003-12-22 2007-06-26 Qualcomm Incorporated Methods and apparatus for reducing error floors in message passing decoders
US7961157B2 (en) * 2007-05-14 2011-06-14 Christie Digital Systems Usa, Inc. Configurable imaging system
US8233477B1 (en) * 2008-03-24 2012-07-31 Force10 Networks, Inc. Dynamic crosstalk reduction for backplane serial channels
WO2010058693A1 (ja) * 2008-11-21 2010-05-27 日本電気株式会社 パケット転送装置、プロセッサ間通信システム、並列プロセッサシステムおよびパケット転送方法
US20140098810A1 (en) * 2011-08-08 2014-04-10 Michael G. Frey Fabric chip having a port resolution module
US8891963B2 (en) * 2011-09-09 2014-11-18 Evertz Microsystems Ltd. Hybrid signal router
US9819611B2 (en) * 2012-03-12 2017-11-14 Boobera Lagoon Technology, Llc Network device and a method for networking
IN2014MN02332A (ja) * 2012-04-18 2015-08-14 Zomojo Pty Ltd
AU2013101670B4 (en) * 2012-04-18 2014-08-21 Zomojo Pty Ltd A networking apparatus and a method for networking
US20130347103A1 (en) * 2012-06-21 2013-12-26 Mark Veteikis Packet capture for error tracking
CN103580890B (zh) * 2012-07-26 2018-08-28 深圳市中兴微电子技术有限公司 一种可重配置片上网络结构及其配置方法

Similar Documents

Publication Publication Date Title
JP2017519434A5 (ja)
RU2016145611A (ru) Торговая система
DE602006000515D1 (de) Global asynchrone Kommunikationsarchitektur für ein System auf einem integrierten Schaltkreis
JP2010514347A5 (ja)
US10594588B2 (en) Built in alternate links within a switch
JP2010528526A5 (ja)
EP2779567A3 (en) Generating a plurality of media data streams
JP2017503453A5 (ja)
ATE378753T1 (de) Kapselung von e1-rahmen in ethernet
TW201807983A (zh) 通信裝置及帶域控制方法
TW200741597A (en) Disaster prevention system
JP2002185518A (ja) 交換装置
JP4899782B2 (ja) リング伝送装置
ATE521163T1 (de) Schaltungsstruktur zur realisierung eines knotens in einem netzwerk zur übertragung hochbitratiger, ip basierter zeitmultiplexsignale, insbesondere einem multi-gigabit-ethernet
JP2020530959A (ja) サービス多重化方法、サービス多重分離方法、及び関連デバイス
KR100547639B1 (ko) 링 토폴로지를 지원하는 이더넷 전송 시스템 및 방법
KR20150002867A (ko) 2층 어댑터 선택 시스템 및 방법
JP2009094938A (ja) ゲートウェイ装置、トラフィック制御方法、信号処理装置および信号処理用プログラム
JP2005080037A (ja) オーバーヘッド透過伝送方法及び装置
CN101741639A (zh) 实现信令监测的方法、装置和信令网关
JP6080705B2 (ja) 通信装置
JP2015154428A (ja) データ多重装置およびデータ分離装置並びにfpu受信支援情報伝送装置
EA201791860A1 (ru) Мультиплексор
KR20110040658A (ko) 패킷 전달 장치 및 그 방법
JP2016116150A (ja) 時刻同期装置及び通信ネットワーク装置