JP2017506328A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2017506328A5 JP2017506328A5 JP2016546845A JP2016546845A JP2017506328A5 JP 2017506328 A5 JP2017506328 A5 JP 2017506328A5 JP 2016546845 A JP2016546845 A JP 2016546845A JP 2016546845 A JP2016546845 A JP 2016546845A JP 2017506328 A5 JP2017506328 A5 JP 2017506328A5
- Authority
- JP
- Japan
- Prior art keywords
- time interval
- switches
- speed
- power switch
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Claims (15)
- 回路と、前記回路の電源レイルと電力供給源の間に結合された電力スイッチとを備えるシステムにおけるパワーゲーティングのための方法であって、
前記回路が不活性状態から起動されるべきときに前記電力スイッチをオンにすることを備え、ここにおいて、前記電力スイッチをオンにすることは、
第1の時間間隔のあいだに第1の速度で前記電力スイッチの抵抗を減少させることと、
前記第1の時間間隔のすぐ後に続く第2の時間間隔のあいだに第2の速度で前記電力スイッチの前記抵抗を減少させること、ここにおいて、前記第1の速度は前記第2の速度よりも大きく、前記第1の時間間隔と前記第2の時間間隔との間の境界は、前記回路の前記電源レイルの電圧が前記回路内のトランジスタのしきい値電圧にほぼ達する時刻と一致する、と、
を備える、方法。 - 前記第1の速度は前記第2の速度より少なくとも2倍大きい、請求項1に記載の方法。
- 前記第2の時間間隔の後に続く第3の時間間隔のあいだに第3の速度で前記電力スイッチの前記抵抗を減少させること、ここにおいて、前記第3の速度は前記第1および第2の速度よりも大きい、
をさらに備える、請求項1に記載の方法。 - 前記第2の時間間隔と前記第3の時間間隔との間の境界は、前記回路の電圧が前記電力供給源の基準の供給電圧の90パーセント以上になる時刻と一致する、請求項3に記載の方法。
- 前記電力スイッチは第1の複数のスイッチと、第2の複数のスイッチとを備え、前記方法はさらに、
前記第1の時間間隔のあいだに前記第1の複数のスイッチをオンにすることと、
前記第2の時間間隔のあいだに前記第2の複数のスイッチをオンにすることと、
を備える、請求項1に記載の方法。 - 前記第1の複数のスイッチは前記第2の複数のスイッチよりも速い速度でオンにされる、請求項5に記載の方法。
- 前記第1の複数のスイッチ中の少なくとも2つのスイッチは並行してオンにされる、請求項5に記載の方法。
- 前記第1の複数のスイッチのそれぞれは、前記第2の複数のスイッチのそれぞれよりも低い抵抗を有する、請求項5に記載の方法。
- 回路と、前記回路の電源レイルと電力供給源の間に結合された電力スイッチとを備えるシステムにおけるパワーゲーティングのための装置であって、前記装置は、
前記回路が不活性状態から起動されるべきときに前記電力スイッチをオンにするための手段を備え、ここにおいて、前記電力スイッチをオンにするための前記手段は、
第1の時間間隔のあいだに第1の速度で前記電力スイッチの抵抗を減少させるための手段と、
前記第1の時間間隔のすぐ後に続く第2の時間間隔のあいだに第2の速度で前記電力スイッチの前記抵抗を減少させるための手段、ここにおいて、前記第1の速度は前記第2の速度よりも大きく、前記第1の時間間隔と前記第2の時間間隔との間の境界は、前記回路の前記電源レイルの電圧が前記回路内のトランジスタのしきい値電圧にほぼ達する時刻と一致する、と、
を備える、装置。 - 前記第1の速度は前記第2の速度より少なくとも2倍大きい、請求項9に記載の装置。
- 前記第2の時間間隔の後に続く第3の時間間隔のあいだに第3の速度で前記電力スイッチの前記抵抗を減少させるための手段、ここにおいて、前記第3の速度は前記第1および第2の速度よりも大きい、
をさらに備える、請求項9に記載の装置。 - 前記第2の時間間隔と前記第3の時間間隔との間の境界は、前記回路の電圧が前記電力供給源の基準の供給電圧の90パーセント以上になる時刻と一致する、請求項11に記載の装置。
- 前記電力スイッチは第1の複数のスイッチと、第2の複数のスイッチとを備え、前記装置はさらに、
前記第1の時間間隔のあいだに前記第1の複数のスイッチをオンにするための手段と、
前記第2の時間間隔のあいだに前記第2の複数のスイッチをオンにするための手段と、
を備える、請求項9に記載の装置。 - 前記第1の複数のスイッチは前記第2の複数のスイッチよりも速い速度でオンにされる、または、
前記第1の複数のスイッチ中の少なくとも2つのスイッチは並行してオンにされる、請求項13に記載の装置。 - 前記第1の複数のスイッチのそれぞれは、前記第2の複数のスイッチのそれぞれよりも低い抵抗を有する、請求項13に記載の装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/157,451 US9429610B2 (en) | 2014-01-16 | 2014-01-16 | Voltage dependent die RC modeling for system level power distribution networks |
US14/157,451 | 2014-01-16 | ||
PCT/US2015/011658 WO2015109125A1 (en) | 2014-01-16 | 2015-01-15 | Voltage dependent die rc modeling for system level power distribution networks |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2017506328A JP2017506328A (ja) | 2017-03-02 |
JP2017506328A5 true JP2017506328A5 (ja) | 2018-02-08 |
JP6553057B2 JP6553057B2 (ja) | 2019-07-31 |
Family
ID=52440885
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016546845A Active JP6553057B2 (ja) | 2014-01-16 | 2015-01-15 | システムレベルの電力分配ネットワークに関する電圧依存ダイrcモデリング |
Country Status (7)
Country | Link |
---|---|
US (1) | US9429610B2 (ja) |
EP (1) | EP3095053B1 (ja) |
JP (1) | JP6553057B2 (ja) |
KR (1) | KR102120754B1 (ja) |
CN (1) | CN105917338B (ja) |
BR (1) | BR112016016463A2 (ja) |
WO (1) | WO2015109125A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6623696B2 (ja) * | 2015-11-09 | 2019-12-25 | 株式会社ソシオネクスト | 電源装置及び半導体装置 |
KR102236526B1 (ko) * | 2017-11-28 | 2021-04-05 | 에스케이하이닉스 주식회사 | 시간-도메인 반사 측정 신호를 이용한 고주파대역 정전용량 추출 방법, 장치 및 이를 구현하는 컴퓨터로 읽을 수 있는 기록 매체 |
KR102039556B1 (ko) | 2018-08-08 | 2019-11-01 | (주)휴윈 | 전력분배망 임피던스 분석 방법 및 이를 기록한 컴퓨터 판독 가능한 기록매체, 전력분배망 임피던스 분석 장치 |
CN113761793B (zh) * | 2021-08-16 | 2024-02-27 | 固德威技术股份有限公司 | 逆变器输出阻抗检测装置及方法、逆变器运行控制方法 |
TWI828550B (zh) * | 2023-03-01 | 2024-01-01 | 智原科技股份有限公司 | 佈線方法、電腦程式產品及與其相關之積體電路 |
Family Cites Families (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2940074B2 (ja) | 1990-05-28 | 1999-08-25 | 日本電気株式会社 | セラミックグリーンシート間の接着性評価方法 |
US5461338A (en) | 1992-04-17 | 1995-10-24 | Nec Corporation | Semiconductor integrated circuit incorporated with substrate bias control circuit |
JP3561012B2 (ja) | 1994-11-07 | 2004-09-02 | 株式会社ルネサステクノロジ | 半導体集積回路装置 |
JP3708168B2 (ja) | 1995-06-13 | 2005-10-19 | 富士通株式会社 | 遅延装置 |
JP2931776B2 (ja) | 1995-08-21 | 1999-08-09 | 三菱電機株式会社 | 半導体集積回路 |
US5646543A (en) | 1995-10-12 | 1997-07-08 | Lucent Technologies Inc. | Integrated circuit having reduced inductive noise |
KR100466457B1 (ko) | 1995-11-08 | 2005-06-16 | 마츠시타 덴끼 산교 가부시키가이샤 | 신호전송회로,신호수신회로및신호송수신회로,신호전송방법,신호수신방법및신호송수신방법과반도체집적회로및그제어방법 |
US5694949A (en) | 1996-08-06 | 1997-12-09 | Pacesetter, Inc. | Variable capacitance emulation circuit for electrophysiology diagnostic device |
JP3732914B2 (ja) | 1997-02-28 | 2006-01-11 | 株式会社ルネサステクノロジ | 半導体装置 |
US5949253A (en) | 1997-04-18 | 1999-09-07 | Adaptec, Inc. | Low voltage differential driver with multiple drive strengths |
US6233693B1 (en) | 1998-05-06 | 2001-05-15 | International Business Machines Corporation | Smart DASD spin-up |
US6064223A (en) | 1998-07-08 | 2000-05-16 | Intel Corporation | Low leakage circuit configuration for MOSFET circuits |
US20020000872A1 (en) | 1998-09-11 | 2002-01-03 | Yibin Ye | Method and apparatus for reducing standby leakage current using a leakage control transistor that receives boosted gate drive during an active mode |
US6184729B1 (en) | 1998-10-08 | 2001-02-06 | National Semiconductor Corporation | Low ground bounce and low power supply bounce output driver |
US6225852B1 (en) | 1999-10-01 | 2001-05-01 | Advanced Micro Devices, Inc. | Use of biased high threshold voltage transistor to eliminate standby current in low voltage integrated circuits |
JP3912960B2 (ja) | 2000-06-20 | 2007-05-09 | 株式会社東芝 | 半導体集積回路、論理演算回路およびフリップフロップ |
US6744301B1 (en) | 2000-11-07 | 2004-06-01 | Intel Corporation | System using body-biased sleep transistors to reduce leakage power while minimizing performance penalties and noise |
US6959404B2 (en) | 2001-08-23 | 2005-10-25 | Texas Instruments Incorporated | Extended dynamic range watchdog timer |
CN1286269C (zh) | 2002-01-23 | 2006-11-22 | 皇家飞利浦电子股份有限公司 | 集成电路和电池供电的电子设备 |
JP3951773B2 (ja) | 2002-03-28 | 2007-08-01 | 富士通株式会社 | リーク電流遮断回路を有する半導体集積回路 |
JP4052923B2 (ja) | 2002-10-25 | 2008-02-27 | 株式会社ルネサステクノロジ | 半導体装置 |
JP4549026B2 (ja) | 2003-01-14 | 2010-09-22 | 富士通セミコンダクター株式会社 | 半導体集積回路 |
US6977519B2 (en) | 2003-05-14 | 2005-12-20 | International Business Machines Corporation | Digital logic with reduced leakage |
US6876252B2 (en) | 2003-06-28 | 2005-04-05 | International Business Machines Corporation | Non-abrupt switching of sleep transistor of power gate structure |
DE102004036956B3 (de) | 2004-07-30 | 2006-03-23 | Infineon Technologies Ag | Logik-Aktivierungsschaltung |
US7276932B2 (en) | 2004-08-26 | 2007-10-02 | International Business Machines Corporation | Power-gating cell for virtual power rail control |
US7659746B2 (en) | 2005-02-14 | 2010-02-09 | Qualcomm, Incorporated | Distributed supply current switch circuits for enabling individual power domains |
JP2008034667A (ja) * | 2006-07-31 | 2008-02-14 | Renesas Technology Corp | 半導体集積回路装置 |
JP2008065732A (ja) * | 2006-09-11 | 2008-03-21 | Nec Electronics Corp | 半導体集積回路の設計方法及び設計システム |
TW200910373A (en) * | 2007-06-08 | 2009-03-01 | Mosaid Technologies Inc | Dynamic impedance control for input/output buffers |
JP2009105221A (ja) * | 2007-10-23 | 2009-05-14 | Nec Electronics Corp | 半導体集積回路装置 |
WO2009066274A1 (en) | 2007-11-20 | 2009-05-28 | Ferfics Limited | Power delivery circuit monitoring |
JP4535134B2 (ja) * | 2008-01-16 | 2010-09-01 | ソニー株式会社 | 半導体集積回路およびその電源制御方法 |
JP5211889B2 (ja) * | 2008-06-25 | 2013-06-12 | 富士通株式会社 | 半導体集積回路 |
WO2010149234A1 (en) | 2009-06-25 | 2010-12-29 | Telefonaktiebolaget Lm Ericsson (Publ) | Capacitance determination in a switched mode power supply |
US8063622B2 (en) * | 2009-10-02 | 2011-11-22 | Power Integrations, Inc. | Method and apparatus for implementing slew rate control using bypass capacitor |
JP5541143B2 (ja) * | 2010-12-21 | 2014-07-09 | 富士通株式会社 | 半導体装置 |
US8537593B2 (en) | 2011-04-28 | 2013-09-17 | Sandisk Technologies Inc. | Variable resistance switch suitable for supplying high voltage to drive load |
US8427886B2 (en) | 2011-07-11 | 2013-04-23 | Lsi Corporation | Memory device with trimmable power gating capabilities |
CN102592021B (zh) * | 2012-01-06 | 2013-08-14 | 北京航空航天大学 | 一种航空参数处理设备电源模块的fmis方法 |
-
2014
- 2014-01-16 US US14/157,451 patent/US9429610B2/en active Active
-
2015
- 2015-01-15 CN CN201580004761.7A patent/CN105917338B/zh active Active
- 2015-01-15 BR BR112016016463A patent/BR112016016463A2/pt not_active IP Right Cessation
- 2015-01-15 KR KR1020167021730A patent/KR102120754B1/ko active IP Right Grant
- 2015-01-15 EP EP15702071.0A patent/EP3095053B1/en active Active
- 2015-01-15 JP JP2016546845A patent/JP6553057B2/ja active Active
- 2015-01-15 WO PCT/US2015/011658 patent/WO2015109125A1/en active Application Filing
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2017506328A5 (ja) | ||
EP3550317A4 (en) | METHOD AND DEVICE FOR DETECTING MICRO SHORT-CIRCUIT OF BATTERY | |
EP3539323C0 (en) | ACCESS CONTROL IN CONNECTED MODE, SLEEP MODE AND INACTIVE STATE | |
BR112016024951A2 (pt) | barramento global de sensores | |
EP2991227A4 (en) | CONTROL DEVICE AND METHOD FOR CONTROLLING A SWITCHING CIRCUIT | |
JP2016533157A5 (ja) | ソリッドステート故障電流限流デバイス、故障電流を制限する方法及びシステム | |
EP3300434A4 (en) | Drx implementation method, configuration method and relevant device | |
IL244270B (en) | Method and device for managing direct connectivity switch wiring and growth in computer networks | |
BR112015016187A2 (pt) | método e dispositivo para processar sessão baseada em operação de gesto | |
JP2017507594A5 (ja) | ||
JP2017070051A5 (ja) | ||
EP3007221A4 (en) | WIRING BOARD WITH THROUGH ELECTRODE, PRODUCTION METHOD THEREOF, AND SEMICONDUCTOR DEVICE | |
WO2015188010A3 (en) | Power source switching apparatus and methods for dual-powered electronic devices | |
AR108830A1 (es) | Sistema de control de acceso de área y método | |
EP3038300A4 (en) | METHOD FOR SWITCHING TUNNELS, DEVICE AND SWITCH | |
MX2016010158A (es) | Conjunto de motor, circuito integrado y aplicacion de dispositivo. | |
EP3419769A4 (en) | CORRESPONDING ELECTRIC MODULAR WASHER SYSTEM, METHOD, CONTROL CIRCUIT AND KIT | |
EP2857929A3 (en) | Information processing apparatus, information processing system, and power control method | |
EP3157214A4 (en) | Method, device and system for switching switch modes | |
EP3565118A4 (en) | VOLTAGE EQUALIZATION METHOD FOR USE WITH A HIGH FREQUENCY SWITCH WITH SEVERAL TRANSISTORS AND HIGH FREQUENCY SWITCHES CONNECTED IN SERIES | |
ZA201908111B (en) | Multi-connection recovery method in non-activated state and device therefor | |
WO2015156940A3 (en) | Die with resistor switch having an adjustable resistance | |
WO2016061594A3 (en) | Electrical transmission line repair device | |
EP3163745A4 (en) | Motor control device and electric power steering system using said motor drive circuit | |
EP2703943A3 (en) | Apparatus and method for power switching in electronic device |