JP2017063224A - Wiring board - Google Patents

Wiring board Download PDF

Info

Publication number
JP2017063224A
JP2017063224A JP2016246070A JP2016246070A JP2017063224A JP 2017063224 A JP2017063224 A JP 2017063224A JP 2016246070 A JP2016246070 A JP 2016246070A JP 2016246070 A JP2016246070 A JP 2016246070A JP 2017063224 A JP2017063224 A JP 2017063224A
Authority
JP
Japan
Prior art keywords
insulating layer
insulating
resin
layer
electronic component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016246070A
Other languages
Japanese (ja)
Other versions
JP6367902B2 (en
Inventor
安田 正治
Masaharu Yasuda
正治 安田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2016246070A priority Critical patent/JP6367902B2/en
Publication of JP2017063224A publication Critical patent/JP2017063224A/en
Application granted granted Critical
Publication of JP6367902B2 publication Critical patent/JP6367902B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Abstract

PROBLEM TO BE SOLVED: To provide a wiring board equipped with a wiring conductor having stable adhesion force.SOLUTION: A first insulation layer 2 comprises: a first resin layer 2a which is deposited so that a part of a space in a cavity 6 is filled while being adhered to an electronic component D; and a third resin layer 2b laminated on the first resin layer 2a. A second insulation layer 3 is composed of a second resin layer 3a deposited so that the balance of the space in the cavity 6 is filled. The curing degree of the first resin layer 2a advances more than that of second and third resin layers 3a, 2b, and the curing degree and roughened state of the second and third resin layers 3a, 2b are substantially the same.SELECTED DRAWING: Figure 1

Description

本発明は、絶縁層に設けられたキャビティ内に電子部品が収容されて成る電子部品内蔵型の配線基板に関するものである。   The present invention relates to a wiring board with a built-in electronic component in which an electronic component is accommodated in a cavity provided in an insulating layer.

まず、図4を基に、従来の製造方法により製造される配線基板Bの一例を説明する。
配線基板Bは、絶縁板21と、第1絶縁層22と、第2絶縁層23と、配線導体24と、ソルダーレジスト層25と、電子部品Dとを具備する。
First, an example of a wiring board B manufactured by a conventional manufacturing method will be described with reference to FIG.
The wiring board B includes an insulating plate 21, a first insulating layer 22, a second insulating layer 23, a wiring conductor 24, a solder resist layer 25, and an electronic component D.

絶縁板21には、電子部品Dを収容するキャビティ26が形成されている。そして、キャビティ26内に、電子部品Dが第1絶縁層22および第2絶縁層23により固着された状態で収容されている。
さらに絶縁板21には、複数のスルーホール27が形成されている。そして、絶縁板21の表面およびスルーホール27内には、配線導体24が被着されている。絶縁板21上下の配線導体24同士は、スルーホール27を介して電気的に接続される。
The insulating plate 21 is formed with a cavity 26 for accommodating the electronic component D. The electronic component D is accommodated in the cavity 26 in a state of being fixed by the first insulating layer 22 and the second insulating layer 23.
Furthermore, a plurality of through holes 27 are formed in the insulating plate 21. A wiring conductor 24 is deposited on the surface of the insulating plate 21 and in the through hole 27. The wiring conductors 24 above and below the insulating plate 21 are electrically connected through a through hole 27.

第1絶縁層22は、絶縁板21の上面に被着されている。第2絶縁層23は、絶縁板21の下面に被着されている。第1および第2絶縁層22,23には、複数のビアホール28が形成されている。そして、第1および第2絶縁層22,23の表面およびビアホール28内には、配線導体4が被着されている。第1絶縁層22上面の配線導体24の一部は、絶縁板21上面の配線導体24にビアホール28を介して電気的に接続されている。また、第1絶縁層22表面の配線導体24の別の一部は、電子部品Dの電極Tにビアホール28を介して電気的に接続されている。
さらに第1絶縁層22の表面に形成された配線導体24の一部は、ソルダーレジスト層25に形成された第1開口部25a内に露出して、半導体素子接続パッド29を形成している。そして、この半導体素子接続パッド29に、半導体素子Sの電極を半田バンプを介して接続することにより、配線基板Bの上面に半導体素子Sが搭載される。
The first insulating layer 22 is attached to the upper surface of the insulating plate 21. The second insulating layer 23 is attached to the lower surface of the insulating plate 21. A plurality of via holes 28 are formed in the first and second insulating layers 22 and 23. A wiring conductor 4 is deposited on the surfaces of the first and second insulating layers 22 and 23 and the via hole 28. A part of the wiring conductor 24 on the upper surface of the first insulating layer 22 is electrically connected to the wiring conductor 24 on the upper surface of the insulating plate 21 through a via hole 28. In addition, another part of the wiring conductor 24 on the surface of the first insulating layer 22 is electrically connected to the electrode T of the electronic component D through the via hole 28.
Further, a part of the wiring conductor 24 formed on the surface of the first insulating layer 22 is exposed in the first opening 25 a formed in the solder resist layer 25 to form a semiconductor element connection pad 29. The semiconductor element S is mounted on the upper surface of the wiring board B by connecting the electrodes of the semiconductor element S to the semiconductor element connection pads 29 via solder bumps.

第2絶縁層23下面の配線導体24の一部は、絶縁板21下面の配線導体24にビアホール28を介して電気的に接続されている。また、第2絶縁層23下面の配線導体24の別の一部は、電子部品Dの電極Tにビアホール28を介して電気的に接続されている。
第2絶縁層23の下面に形成された配線導体24の一部は、ソルダーレジスト層25に形成された第2開口部25b内に露出して、外部の電気回路基板と接続するための外部接続パッド30を形成している。そして、外部接続パッド30と電気回路基板の電極とを接続することにより、半導体素子Sが外部の電気回路基板に電気的に接続され、半導体素子Sと外部の電気回路基板との間で配線導体24および電子部品Dを介して信号を伝送することにより半導体素子Sが作動する。
電子部品Dとしては、例えば半導体素子Sへの電力の供給を安定化させるチップコンデンサー等が挙げられる。
A part of the wiring conductor 24 on the lower surface of the second insulating layer 23 is electrically connected to the wiring conductor 24 on the lower surface of the insulating plate 21 through a via hole 28. Further, another part of the wiring conductor 24 on the lower surface of the second insulating layer 23 is electrically connected to the electrode T of the electronic component D through the via hole 28.
A part of the wiring conductor 24 formed on the lower surface of the second insulating layer 23 is exposed in the second opening 25b formed in the solder resist layer 25 and is connected to an external electric circuit board. A pad 30 is formed. Then, by connecting the external connection pad 30 and the electrode of the electric circuit board, the semiconductor element S is electrically connected to the external electric circuit board, and the wiring conductor is connected between the semiconductor element S and the external electric circuit board. The semiconductor element S is activated by transmitting a signal via the electronic component 24 and the electronic component D.
Examples of the electronic component D include a chip capacitor that stabilizes the supply of power to the semiconductor element S.

次に、図5〜図6を基に、従来の配線基板Bの製造方法の一例を説明する。なお、図5〜図6においては、製造工程毎の要部を概略断面図で示す。なお、図4と同一の個所については同じ符号を付して詳細な説明は省略する。   Next, an example of a conventional method for manufacturing the wiring board B will be described with reference to FIGS. In addition, in FIGS. 5-6, the principal part for every manufacturing process is shown with a schematic sectional drawing. The same parts as those in FIG. 4 are denoted by the same reference numerals, and detailed description thereof is omitted.

まず、図5(a)に示すように、スルーホール27内および上下面に配線導体24が形成された絶縁板21を準備する。   First, as shown in FIG. 5A, an insulating plate 21 having a wiring conductor 24 formed in the through hole 27 and on the upper and lower surfaces is prepared.

次に、図5(b)に示すように、絶縁板21にキャビティ26を形成する。   Next, as shown in FIG. 5B, the cavity 26 is formed in the insulating plate 21.

次に、図5(c)に示すように、絶縁板21を粘着シートN上に載置する。   Next, as shown in FIG. 5C, the insulating plate 21 is placed on the adhesive sheet N.

次に、図5(d)に示すように、キャビティ26内に電子部品Dを挿入して、キャビティ26内に露出する粘着シートN上に電子部品Dを載置する。   Next, as shown in FIG. 5D, the electronic component D is inserted into the cavity 26, and the electronic component D is placed on the adhesive sheet N exposed in the cavity 26.

次に、図5(e)に示すように、絶縁板21の上側に未硬化の第1樹脂層22aを積層するとともに加熱処理して硬化することにより第1絶縁層22を形成する。これにより電子部品Dがキャビティ26内の所定の位置に固定される。   Next, as shown in FIG.5 (e), the 1st insulating layer 22 is formed by laminating | stacking uncured 1st resin layer 22a on the upper side of the insulating board 21, and heat-processing and hardening | curing it. As a result, the electronic component D is fixed at a predetermined position in the cavity 26.

次に、図6(f)に示すように、粘着シートNを剥離する。   Next, as shown in FIG. 6F, the adhesive sheet N is peeled off.

次に、図6(g)に示すように、絶縁板21の下側に未硬化の第2樹脂層23aを積層するとともに加熱処理して硬化することにより、第2絶縁層23を形成する。   Next, as shown in FIG. 6G, the second insulating layer 23 is formed by laminating an uncured second resin layer 23a on the lower side of the insulating plate 21 and curing it by heat treatment.

次に、図6(h)に示すように、第1および第2絶縁層22、23に複数のビアホール28を形成する。一部のビアホール28は、電子部品Dの電極Tを底面としている。また、別のビアホール28は、絶縁板21上の配線導体24を底面としている。ビアホール28を形成した後は、第1および第2絶縁層22、23の表面を粗化処理する。   Next, as shown in FIG. 6H, a plurality of via holes 28 are formed in the first and second insulating layers 22 and 23. Some of the via holes 28 have the electrode T of the electronic component D as a bottom surface. Another via hole 28 has the wiring conductor 24 on the insulating plate 21 as a bottom surface. After the via hole 28 is formed, the surfaces of the first and second insulating layers 22 and 23 are roughened.

次に、図6(i)に示すように、第1および第2絶縁層22、23の表面およびビアホール28内に配線導体24を被着させる。
なお、上述の粗化処理により、配線導体24と第1および第2絶縁層22、23の表面との密着力が向上する。
Next, as shown in FIG. 6I, the wiring conductor 24 is deposited on the surfaces of the first and second insulating layers 22 and 23 and the via hole 28.
Note that the above-described roughening treatment improves the adhesion between the wiring conductor 24 and the surfaces of the first and second insulating layers 22 and 23.

最後に、図6(j)に示すように、第1および第2絶縁層22、23の表面に形成された配線導体24の一部を露出させる第1開口部25aおよび第2開口部25bを有するソルダーレジスト層25を、第1絶縁層22の上面および第2絶縁層23の下面に被着することで配線基板Bが形成される。   Finally, as shown in FIG. 6 (j), the first opening 25a and the second opening 25b that expose a part of the wiring conductor 24 formed on the surfaces of the first and second insulating layers 22 and 23 are formed. The wiring board B is formed by depositing the solder resist layer 25 having the upper surface of the first insulating layer 22 and the lower surface of the second insulating layer 23.

ところで、このような方法で配線基板Bを形成する場合には、第1樹脂層22aを硬化する1回目の加熱工程と、第2樹脂層23aを硬化する2回目の加熱工程とがある。
このため、第1絶縁層22は、第2絶縁層23よりも多くの加熱履歴を受けており、第2絶縁層23よりも硬化度合が進んでいる。第1および第2絶縁層は、その硬化度合いが進むにしたがって粗化がされにくくなる。
したがって、第1絶縁層22と、第2絶縁層23との硬化度合が異なると、図6(h)で説明した粗化処理において、第1絶縁層22表面の粗化状態と、第2絶縁層23表面の粗化状態とが異なってしまう。具体的には、第1絶縁層22表面の粗化が小さいのに対して、第2絶縁層23表面の粗化が大きくなる。そのため、第1絶縁層22表面に形成される配線導体24の密着力と、第2絶縁層23表面に形成される配線導体24の密着力とにバラツキが生じてしまい、安定した密着力を有する配線導体24を形成できないという問題がある。
なお、第1および第2絶縁層の硬化度合の差を小さくするために、第2樹脂層23aを積層する時点では先に積層された第1樹脂層22aを半硬化状態にとどめておき、第2樹脂層23aの硬化時に第1樹脂層22aもあわせて完全に硬化することも考えられる。
しかし、電子部品Dが第1樹脂層22aにより完全に固定されていないため、第2樹脂層23a硬化時に、第1および第2樹脂層22a、23aの熱伸縮により電子部品Dの位置が変動して所定の位置に内蔵できない場合がある。
By the way, when the wiring board B is formed by such a method, there are a first heating process for curing the first resin layer 22a and a second heating process for curing the second resin layer 23a.
For this reason, the first insulating layer 22 has received a larger heating history than the second insulating layer 23, and the degree of cure is higher than that of the second insulating layer 23. The first and second insulating layers are less likely to be roughened as the degree of curing progresses.
Therefore, if the first insulating layer 22 and the second insulating layer 23 have different degrees of curing, the roughening state of the surface of the first insulating layer 22 and the second insulation in the roughening process described with reference to FIG. The roughened state on the surface of the layer 23 is different. Specifically, the surface of the first insulating layer 22 is less rough, whereas the surface of the second insulating layer 23 is roughened. For this reason, the adhesion force of the wiring conductor 24 formed on the surface of the first insulating layer 22 and the adhesion force of the wiring conductor 24 formed on the surface of the second insulating layer 23 vary, and the adhesion force is stable. There is a problem that the wiring conductor 24 cannot be formed.
In order to reduce the difference in the degree of cure between the first and second insulating layers, the first resin layer 22a previously laminated is kept in a semi-cured state when the second resin layer 23a is laminated. It is also conceivable that the first resin layer 22a is cured completely when the two resin layers 23a are cured.
However, since the electronic component D is not completely fixed by the first resin layer 22a, the position of the electronic component D fluctuates due to thermal expansion and contraction of the first and second resin layers 22a and 23a when the second resin layer 23a is cured. May not be built in place.

特許第4054216号公報Japanese Patent No. 4054216

本発明は、第1絶縁層表面に形成される配線導体の密着力と、第2絶縁層表面に形成される配線導体の密着力とのバラツキが小さい安定した密着力を有する配線導体を備えた配線基板を提供することを課題とする。   The present invention includes a wiring conductor having a stable adhesion force in which variation between the adhesion force of the wiring conductor formed on the surface of the first insulating layer and the adhesion force of the wiring conductor formed on the surface of the second insulating layer is small. It is an object to provide a wiring board.

本発明の配線基板は、一方の主面側から他方の主面側に貫通するキャビティを有する絶縁板と、前記キャビティ内に収容された電子部品と、前記一方の主面に被着されており、表面が粗化された熱硬化性樹脂から成る第1絶縁層と、前記他方の主面に被着された熱硬化性樹脂から成り、表面が粗化された第2絶縁層と、前記第1および第2絶縁層のそれぞれに形成された複数のビアホールと、前記第1および第2絶縁層の表面および前記ビアホール内に被着された配線導体と、を具備して成る配線基板であって、前記第1絶縁層は、前記電子部品に密着して前記キャビティ内の隙間の一部を充填するように被着された第1樹脂層と、該第1樹脂層上に積層された第3樹脂層とから成り、前記第2絶縁層は、前記キャビティの隙間の残部を充填するように被着された第2樹脂層から成り、前記第1樹脂層の硬化度合が前記第2および第3樹脂層の硬化度合よりも進んでおり、該第2および第3樹脂層の硬化度合および粗化状態が略同一であることを特徴とするものである。   The wiring board of the present invention is attached to an insulating plate having a cavity penetrating from one main surface side to the other main surface side, an electronic component accommodated in the cavity, and the one main surface. A first insulating layer made of a thermosetting resin having a roughened surface, a second insulating layer made of a thermosetting resin deposited on the other main surface and having a roughened surface, and the first insulating layer A wiring board comprising a plurality of via holes formed in each of the first and second insulating layers, and wiring conductors deposited on the surfaces of the first and second insulating layers and in the via holes. The first insulating layer is attached to the electronic component so as to fill a part of the gap in the cavity, and a third resin layer is laminated on the first resin layer. And the second insulating layer fills the remaining gap of the cavity. A second resin layer deposited in such a manner that the degree of cure of the first resin layer is higher than the degree of cure of the second and third resin layers, and the second and third resin layers are cured. The degree and the roughened state are substantially the same.

本発明の配線基板によれば、第1絶縁層は、電子部品に密着してキャビティ内の隙間の一部を充填するように被着された第1樹脂層と、第1樹脂層上に積層された第3樹脂層とから成り、第2絶縁層は、キャビティの隙間の残部を充填するように被着された第2樹脂層から成り、第1樹脂層の硬化度合が第2および第3樹脂層の硬化度合よりも進んでおり、第2および第3樹脂層の硬化度合および粗化状態が略同一であることから、電子部品が所定の位置に内蔵されるとともに、第1絶縁層表面に形成される配線導体の密着力と、第2絶縁層表面に形成される配線導体の密着力とのバラツキが小さい安定した密着力を有する配線導体を備えた配線基板を提供することができる。   According to the wiring board of the present invention, the first insulating layer is laminated on the first resin layer and the first resin layer adhered to the electronic component so as to fill a part of the gap in the cavity. The second insulating layer is composed of a second resin layer deposited so as to fill the remainder of the cavity gap, and the degree of cure of the first resin layer is second and third. Since the degree of cure of the second and third resin layers and the roughened state are substantially the same, the electronic component is built in a predetermined position, and the surface of the first insulating layer It is possible to provide a wiring board including a wiring conductor having a stable adhesion force with little variation between the adhesion force of the wiring conductor formed on the surface and the adhesion force of the wiring conductor formed on the surface of the second insulating layer.

図1は、本発明の配線基板の実施形態の一例を示す概略断面図である。FIG. 1 is a schematic cross-sectional view showing an example of an embodiment of a wiring board according to the present invention. 図2(a)〜(e)は、本発明の配線基板を製造する方法を説明するための工程毎の要部概略断面図である。2 (a) to 2 (e) are schematic cross-sectional views of main parts for each process for explaining a method of manufacturing a wiring board of the present invention. 図3(f)〜(j)は、本発明の配線基板を製造する方法を説明するための工程毎の要部概略断面図である。FIGS. 3F to 3J are schematic cross-sectional views of relevant parts for each process for explaining the method of manufacturing the wiring board of the present invention. 図4は、従来の製造方法により製造される配線基板の実施形態の一例を示す概略断面図である。FIG. 4 is a schematic cross-sectional view showing an example of an embodiment of a wiring board manufactured by a conventional manufacturing method. 図5(a)〜(e)は、従来の製造方法における実施形態の一例を説明するための工程毎の要部概略断面図である。5 (a) to 5 (e) are schematic cross-sectional views of main parts for each step for explaining an example of an embodiment in a conventional manufacturing method. 図6(f)〜(j)は、従来の製造方法における実施形態の一例を説明するための工程毎の要部概略断面図である。FIGS. 6F to 6J are schematic cross-sectional views of main parts for each process for explaining an example of the embodiment in the conventional manufacturing method.

まず、図1を基に、本発明の配線基板Aの一例を説明する。
配線基板Aは、絶縁板1と、第1絶縁層2と、第2絶縁層3と、配線導体4と、ソルダーレジスト層5と、電子部品Dとを具備する。
First, an example of the wiring board A of the present invention will be described with reference to FIG.
The wiring board A includes an insulating plate 1, a first insulating layer 2, a second insulating layer 3, a wiring conductor 4, a solder resist layer 5, and an electronic component D.

絶縁板1には、電子部品Dを収容するキャビティ6が形成されている。そして、キャビティ6内に、電子部品Dが第1絶縁層2および第2絶縁層3により固着された状態で収容されている。
また、絶縁板1には、複数のスルーホール7が形成されている。そして、絶縁板1の表面およびスルーホール7内に配線導体4が被着されており、絶縁板1上下の配線導体4同士がスルーホール7を介して電気的に接続される。
The insulating plate 1 is formed with a cavity 6 for accommodating the electronic component D. In the cavity 6, the electronic component D is accommodated in a state of being fixed by the first insulating layer 2 and the second insulating layer 3.
A plurality of through holes 7 are formed in the insulating plate 1. The wiring conductor 4 is attached to the surface of the insulating plate 1 and in the through hole 7, and the wiring conductors 4 above and below the insulating plate 1 are electrically connected to each other through the through hole 7.

第1絶縁層2は、絶縁板1の上面に被着されている。第2絶縁層3は、絶縁板1の下面に被着されている。これらの第1および第2絶縁層2、3には、複数のビアホール8が形成されている。そして、第1および第2の絶縁層2、3の表面およびビアホール8内には、配線導体4が被着されている。なお、この配線基板Aにおいては、第1絶縁層2は、電子部品Dをキャビティ内に固定する第1樹脂層2aと、この第1樹脂層2a上に積層された第3樹脂層2bとから成る。第1樹脂層2aは単独で硬化され、第3樹脂層2bは第2絶縁層3と同時に硬化されている。
第1絶縁層2上面の配線導体4の一部は、絶縁板1上面の配線導体4にビアホール8を介して電気的に接続されている。また、第1絶縁層2表面の配線導体4の別の一部は、電子部品Dの電極Tにビアホール8を介して電気的に接続されている。
さらに第1絶縁層2の表面に形成された配線導体4の一部は、ソルダーレジスト層5に形成された第1開口部5a内に露出して、半導体素子接続パッド9を形成している。そして、この半導体素子接続パッド9に、半導体素子Sの電極を半田バンプを介して接続することにより、配線基板Aの上面に半導体素子Sが搭載される。
The first insulating layer 2 is attached to the upper surface of the insulating plate 1. The second insulating layer 3 is attached to the lower surface of the insulating plate 1. A plurality of via holes 8 are formed in the first and second insulating layers 2 and 3. A wiring conductor 4 is deposited on the surfaces of the first and second insulating layers 2 and 3 and the via hole 8. In the wiring board A, the first insulating layer 2 includes a first resin layer 2a that fixes the electronic component D in the cavity, and a third resin layer 2b that is laminated on the first resin layer 2a. Become. The first resin layer 2 a is cured alone, and the third resin layer 2 b is cured simultaneously with the second insulating layer 3.
A part of the wiring conductor 4 on the upper surface of the first insulating layer 2 is electrically connected to the wiring conductor 4 on the upper surface of the insulating plate 1 through a via hole 8. Further, another part of the wiring conductor 4 on the surface of the first insulating layer 2 is electrically connected to the electrode T of the electronic component D through the via hole 8.
Further, a part of the wiring conductor 4 formed on the surface of the first insulating layer 2 is exposed in the first opening 5 a formed in the solder resist layer 5 to form a semiconductor element connection pad 9. Then, the semiconductor element S is mounted on the upper surface of the wiring board A by connecting the electrodes of the semiconductor element S to the semiconductor element connection pads 9 via solder bumps.

第2絶縁層3下面の配線導体4の一部は、絶縁板1下面の配線導体4にビアホール8を介して電気的に接続されている。また、第2絶縁層3下面の配線導体4の別の一部は、電子部品Dの電極Tにビアホール8を介して電気的に接続されている。
また、第2絶縁層3の下面に形成された配線導体4の一部は、ソルダーレジスト層5に形成された第2開口部5b内に露出して、外部の電気回路基板と接続するための外部接続パッド10を形成している。そして、外部接続パッド10と電気回路基板の電極とを接続することにより、半導体素子Sが外部の電気回路基板に電気的に接続され、半導体素子Sと外部の電気回路基板との間で配線導体4および電子部品Dを介して信号を伝送することにより半導体素子Sが作動する。
電子部品Dとしては、例えば半導体素子Sへの電力の供給を安定化させるチップコンデンサー等が挙げられる。
A part of the wiring conductor 4 on the lower surface of the second insulating layer 3 is electrically connected to the wiring conductor 4 on the lower surface of the insulating plate 1 through a via hole 8. Further, another part of the wiring conductor 4 on the lower surface of the second insulating layer 3 is electrically connected to the electrode T of the electronic component D through the via hole 8.
In addition, a part of the wiring conductor 4 formed on the lower surface of the second insulating layer 3 is exposed in the second opening 5b formed in the solder resist layer 5, and is connected to an external electric circuit board. External connection pads 10 are formed. Then, by connecting the external connection pad 10 and the electrode of the electric circuit board, the semiconductor element S is electrically connected to the external electric circuit board, and the wiring conductor is connected between the semiconductor element S and the external electric circuit board. The semiconductor element S is activated by transmitting a signal via 4 and the electronic component D.
Examples of the electronic component D include a chip capacitor that stabilizes the supply of power to the semiconductor element S.

次に、図2〜図3を基に、本発明の配線基板の製造方法を説明する。なお、図2〜図3においては、製造工程毎の要部を概略断面図で示し、図1を基に説明した配線基板Aと同一の箇所には同一の符号を付し、その詳細な説明は省略する。   Next, a method for manufacturing a wiring board according to the present invention will be described with reference to FIGS. 2 to 3, the main part for each manufacturing process is shown in a schematic cross-sectional view, and the same parts as those of the wiring board A described based on FIG. Is omitted.

まず、図2(a)に示すように、スルーホール7および上下面に配線導体4が形成された絶縁板1を準備する。
絶縁板1は、例えばガラスクロスにエポキシ樹脂やビスマレイミドトリアジン樹脂等の熱硬化性樹脂を含浸させた電気絶縁材料から成る。絶縁板1の厚みは、およそ40〜600μm程度である。
配線導体4は、例えば周知のセミアディティブ法やサブトラクティブ法により、銅等の良導電性金属で形成される。
スルーホール7の直径は、例えば50〜300μm程度であり、例えばドリル加工やレーザー加工、あるいはブラスト加工により形成される。
First, as shown in FIG. 2A, an insulating plate 1 having through-holes 7 and wiring conductors 4 formed on upper and lower surfaces is prepared.
The insulating plate 1 is made of an electrically insulating material in which a glass cloth is impregnated with a thermosetting resin such as an epoxy resin or a bismaleimide triazine resin. The thickness of the insulating plate 1 is about 40 to 600 μm.
The wiring conductor 4 is formed of a highly conductive metal such as copper by a known semi-additive method or subtractive method, for example.
The diameter of the through hole 7 is, for example, about 50 to 300 μm, and is formed by, for example, drilling, laser processing, or blasting.

次に、図2(b)に示すように、絶縁板1にキャビティ6を形成する。キャビティ6は、例えばブラスト加工やレーザー加工により形成される。   Next, as shown in FIG. 2B, the cavity 6 is formed in the insulating plate 1. The cavity 6 is formed by, for example, blasting or laser processing.

次に、図2(c)に示すように、絶縁板1を粘着シートN上に載置する。   Next, the insulating plate 1 is placed on the adhesive sheet N as shown in FIG.

次に、図2(d)に示すように、キャビティ6内に電子部品Dを挿入して、キャビティ6内に露出する粘着シートN上に電子部品Dを載置する。   Next, as shown in FIG. 2D, the electronic component D is inserted into the cavity 6, and the electronic component D is placed on the adhesive sheet N exposed in the cavity 6.

次に、図2(e)に示すように、絶縁板1の上側に未硬化の第1樹脂層2aを積層する。そして、未硬化の第1樹脂層2aを加熱処理して硬化することで、電子部品Dをキャビティ6内の所定の位置に固定するとともにキャビティ6内の隙間の一部を充填する。このとき、電子部品Dが後工程の処理の際に動かないように未硬化の第1樹脂層2aを完全に硬化しておくことが重要である。
第1樹脂層2aは、例えばエポキシ樹脂やポリイミド樹脂等の熱硬化性樹脂を含有する電気絶縁材料から成り、厚みはおよそ5〜15μm程度である。
Next, as illustrated in FIG. 2E, an uncured first resin layer 2 a is laminated on the upper side of the insulating plate 1. Then, the uncured first resin layer 2 a is cured by heat treatment, thereby fixing the electronic component D at a predetermined position in the cavity 6 and filling a part of the gap in the cavity 6. At this time, it is important to completely cure the uncured first resin layer 2a so that the electronic component D does not move during the subsequent process.
The first resin layer 2a is made of an electrically insulating material containing a thermosetting resin such as an epoxy resin or a polyimide resin, and has a thickness of about 5 to 15 μm.

次に、図3(f)に示すように、粘着シートNを剥離する。   Next, as shown in FIG. 3F, the adhesive sheet N is peeled off.

次に、図3(g)に示すように、絶縁板1の下側に未硬化の第2樹脂層3aを積層するとともに、硬化された第1樹脂層2aの上側に未硬化の第3樹脂層2bを積層する。そして、未硬化の第2樹脂層3aおよび未硬化の第3樹脂層2bを加熱処理して硬化する。これにより、絶縁板1の上側に第1および第3樹脂層2a、2bから成る第1絶縁層2と、絶縁板1の下側に第2樹脂層3aから成る第2絶縁層3とが形成される。また、キャビティ6内の隙間の残部は第2絶縁層3により充填される。
このとき、第1および第2絶縁層2、3表面の硬化履歴は同じであるため、第1絶縁層2表面の硬化度合と、第2絶縁層3表面の硬化度合とは実質的に同じとなる。
第2樹脂層3aは、例えばエポキシ樹脂やポリイミド樹脂等の熱硬化性樹脂を含有する電気絶縁材料から成り、厚みはおよそ30〜40μm程度である。また、第3樹脂層2bは、例えばエポキシ樹脂やポリイミド樹脂等の熱硬化性樹脂を含有する電気絶縁材料から成り、厚みはおよそ15〜35μm程度である。
Next, as shown in FIG. 3G, an uncured second resin layer 3a is laminated on the lower side of the insulating plate 1, and an uncured third resin is disposed on the upper side of the cured first resin layer 2a. Layer 2b is laminated. Then, the uncured second resin layer 3a and the uncured third resin layer 2b are heated and cured. Thus, the first insulating layer 2 composed of the first and third resin layers 2a and 2b is formed on the upper side of the insulating plate 1, and the second insulating layer 3 composed of the second resin layer 3a is formed on the lower side of the insulating plate 1. Is done. Further, the remainder of the gap in the cavity 6 is filled with the second insulating layer 3.
At this time, since the curing history of the surfaces of the first and second insulating layers 2 and 3 is the same, the curing degree of the surface of the first insulating layer 2 and the curing degree of the surface of the second insulating layer 3 are substantially the same. Become.
The 2nd resin layer 3a consists of an electrically insulating material containing thermosetting resins, such as an epoxy resin and a polyimide resin, for example, and thickness is about 30-40 micrometers. Moreover, the 3rd resin layer 2b consists of an electrically insulating material containing thermosetting resins, such as an epoxy resin and a polyimide resin, for example, and thickness is about 15-35 micrometers.

次に、図3(h)に示すように、第1絶縁層2および第2絶縁層3に複数のビアホール8を形成する。一部のビアホール8は、電子部品Dの電極Tを底面としている。また、別のビアホール8は、絶縁板1表面の配線導体4を底面としている。ビアホール8を形成した後は、第1絶縁層2および第2絶縁層3表面を、例えば過マンガン酸カリウム溶液により粗化処理する。
このとき、第1絶縁層2表面の硬化度合と、第2絶縁層3表面の硬化度合とは実質的に同じであることから、第1絶縁層2表面の粗化状態と、第2絶縁層3表面の粗化状態とが実質的に同じとなる。
なお、ビアホール8の直径は、20〜100μm程度であり、例えばレーザー加工により形成される。
Next, as shown in FIG. 3 (h), a plurality of via holes 8 are formed in the first insulating layer 2 and the second insulating layer 3. Some via holes 8 have the electrode T of the electronic component D as a bottom surface. Another via hole 8 has the wiring conductor 4 on the surface of the insulating plate 1 as a bottom surface. After the via hole 8 is formed, the surfaces of the first insulating layer 2 and the second insulating layer 3 are roughened with, for example, a potassium permanganate solution.
At this time, since the degree of cure of the surface of the first insulating layer 2 and the degree of cure of the surface of the second insulating layer 3 are substantially the same, the roughened state of the surface of the first insulating layer 2 and the second insulating layer The roughened state of the three surfaces is substantially the same.
The diameter of the via hole 8 is about 20 to 100 μm and is formed by laser processing, for example.

次に、図3(i)に示すように、第1絶縁層2および第2絶縁層3の表面およびビアホール8内に配線導体4を被着させる。配線導体4は、例えば周知のセミアディティブ法により、銅等の良導電性金属で形成される。
なお、上述のように、第1絶縁層2表面の粗化状態と、第2絶縁層3表面の粗化状態とが実質的に同じであることから、第1絶縁層2表面の配線導体4の密着力と、第2絶縁層3表面の配線導体4の密着力とのバラツキを抑えることができる。
Next, as shown in FIG. 3 (i), the wiring conductor 4 is deposited on the surfaces of the first insulating layer 2 and the second insulating layer 3 and in the via holes 8. The wiring conductor 4 is formed of a highly conductive metal such as copper by, for example, a known semi-additive method.
As described above, since the roughened state of the surface of the first insulating layer 2 and the roughened state of the surface of the second insulating layer 3 are substantially the same, the wiring conductor 4 on the surface of the first insulating layer 2 is used. And the adhesion between the wiring conductor 4 on the surface of the second insulating layer 3 can be suppressed.

最後に、図3(j)に示すように、第1および第2絶縁層2、3表面に形成された配線導体4の一部を露出させる第1開口部5aおよび第2開口部5bを有するソルダーレジスト層5を、第1絶縁層2の上面および第2絶縁層3の下面に被着することで配線基板Aが形成される。
ソルダーレジスト層5は、例えばエポキシ樹脂やポリイミド樹脂等の熱硬化性樹脂を含有する電気絶縁材料から成る樹脂ペーストまたはフィルムを、第1および第2絶縁層2、3および配線導体4の上に塗布または貼着して熱硬化させることにより形成される。
Finally, as shown in FIG. 3 (j), the first and second insulating layers 2 and 3 have a first opening 5a and a second opening 5b that expose a part of the wiring conductor 4 formed on the surface. The wiring board A is formed by depositing the solder resist layer 5 on the upper surface of the first insulating layer 2 and the lower surface of the second insulating layer 3.
For the solder resist layer 5, for example, a resin paste or film made of an electrically insulating material containing a thermosetting resin such as an epoxy resin or a polyimide resin is applied on the first and second insulating layers 2 and 3 and the wiring conductor 4. Alternatively, it is formed by sticking and thermosetting.

ところで、本発明の配線基板の製造方法によると、絶縁板1に形成されたキャビティ6内の電子部品Dを、電子部品Dに密着して絶縁板1の一方の主面に被着された未硬化の第1樹脂層2aを完全に硬化させることによりキャビティ6内に固定する。そして、絶縁板1の他方の主面に未硬化の第2樹脂層3aを被着するとともに、第1樹脂層2aの外側主面に未硬化の第3樹脂層2bを被着する。その後に、第2および第3樹脂層3a、2bを硬化させて一方の主面上に第1および第3樹脂層2a、2bから成る第1絶縁層2と、他方の主面上に第2樹脂層3aから成る第2絶縁層3とを形成する。このようにすることで、第1および第2絶縁層2、3表面における硬化履歴が同じになる。したがって、第1及び第2絶縁層2、3表面の硬化度合は略同一となる。これにより、第1絶縁層2表面および第2絶縁層3表面を粗化処理する際に、両表面の粗化状態は略同一となる。その結果、第1絶縁層2表面に形成される配線導体4の密着力と、第2絶縁層3表面に形成される配線導体4の密着力とのバラツキが小さい安定した密着力を有する配線導体4を備えた配線基板Aを提供することができる。
なお、本発明においては、未硬化の第1樹脂層2aを完全に硬化して電子部品Dを固定した後に、第2および第3樹脂層3a、2bを被着して硬化する。このため、電子部品Dが両樹脂3a、2bの熱伸縮により変動することなく所定の位置に内蔵することもできる。
By the way, according to the method for manufacturing a wiring board of the present invention, the electronic component D in the cavity 6 formed in the insulating plate 1 is not adhered to the electronic component D and adhered to one main surface of the insulating plate 1. The cured first resin layer 2a is completely cured to be fixed in the cavity 6. Then, the uncured second resin layer 3a is applied to the other main surface of the insulating plate 1, and the uncured third resin layer 2b is applied to the outer main surface of the first resin layer 2a. Thereafter, the second and third resin layers 3a and 2b are cured to form a first insulating layer 2 composed of the first and third resin layers 2a and 2b on one main surface, and a second on the other main surface. The second insulating layer 3 made of the resin layer 3a is formed. By doing in this way, the hardening history in the 1st and 2nd insulating layers 2 and 3 surface becomes the same. Therefore, the degree of curing of the surfaces of the first and second insulating layers 2 and 3 is substantially the same. Thereby, when roughening the surface of the 1st insulating layer 2 and the 2nd insulating layer 3, the roughening state of both surfaces becomes substantially the same. As a result, the wiring conductor having a stable adhesion force with little variation between the adhesion force of the wiring conductor 4 formed on the surface of the first insulating layer 2 and the adhesion force of the wiring conductor 4 formed on the surface of the second insulating layer 3. 4 can be provided.
In the present invention, after the uncured first resin layer 2a is completely cured and the electronic component D is fixed, the second and third resin layers 3a and 2b are applied and cured. For this reason, the electronic component D can also be incorporated in a predetermined position without fluctuating due to the thermal expansion and contraction of both resins 3a and 2b.

1 絶縁板
2 第1絶縁層
2a 第1樹脂層
2b 第3樹脂層
3 第2絶縁層
3a 第2樹脂層
4 配線導体
6 キャビティ
A 配線基板
DESCRIPTION OF SYMBOLS 1 Insulation board 2 1st insulating layer 2a 1st resin layer 2b 3rd resin layer 3 2nd insulating layer 3a 2nd resin layer 4 Wiring conductor 6 Cavity A Wiring board

Claims (1)

一方の主面側から他方の主面側に貫通するキャビティを有する絶縁板と、前記キャビティ内に収容された電子部品と、前記一方の主面に被着されており、表面が粗化された熱硬化性樹脂から成る第1絶縁層と、前記他方の主面に被着された熱硬化性樹脂から成り、表面が粗化された第2絶縁層と、前記第1および第2絶縁層のそれぞれに形成された複数のビアホールと、前記第1および第2絶縁層の表面および前記ビアホール内に被着された配線導体と、を具備して成る配線基板であって、前記第1絶縁層は、前記電子部品に密着して前記キャビティ内の隙間の一部を充填するように被着された第1樹脂層と、該第1樹脂層上に積層された第3樹脂層とから成り、前記第2絶縁層は、前記キャビティの隙間の残部を充填するように被着された第2樹脂層から成り、前記第1樹脂層の硬化度合が前記第2および第3樹脂層の硬化度合よりも進んでおり、該第2および第3樹脂層の硬化度合および粗化状態が略同一であることを特徴とする配線基板。   An insulating plate having a cavity penetrating from one main surface side to the other main surface side, an electronic component housed in the cavity, and being attached to the one main surface, the surface is roughened A first insulating layer made of a thermosetting resin, a second insulating layer made of a thermosetting resin deposited on the other main surface, the surface of which is roughened, and the first and second insulating layers A wiring board comprising a plurality of via holes formed in each, and wiring conductors deposited on the surfaces of the first and second insulating layers and in the via holes, wherein the first insulating layer comprises: The first resin layer adhered to the electronic component so as to fill a part of the gap in the cavity, and the third resin layer laminated on the first resin layer, The second insulating layer was deposited to fill the remainder of the cavity gap. It is composed of two resin layers, the degree of cure of the first resin layer is higher than the degree of cure of the second and third resin layers, and the degree of cure and the roughened state of the second and third resin layers are substantially the same. A wiring board characterized by the above.
JP2016246070A 2016-12-20 2016-12-20 Wiring board Active JP6367902B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016246070A JP6367902B2 (en) 2016-12-20 2016-12-20 Wiring board

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016246070A JP6367902B2 (en) 2016-12-20 2016-12-20 Wiring board

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2014016269A Division JP6075789B2 (en) 2014-01-31 2014-01-31 Wiring board manufacturing method

Publications (2)

Publication Number Publication Date
JP2017063224A true JP2017063224A (en) 2017-03-30
JP6367902B2 JP6367902B2 (en) 2018-08-01

Family

ID=58429214

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016246070A Active JP6367902B2 (en) 2016-12-20 2016-12-20 Wiring board

Country Status (1)

Country Link
JP (1) JP6367902B2 (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010157709A (en) * 2008-12-29 2010-07-15 Ibiden Co Ltd Printed wiring board and method for manufacturing the same
JP2013247333A (en) * 2012-05-29 2013-12-09 Kyocer Slc Technologies Corp Wiring board and manufacturing method of the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010157709A (en) * 2008-12-29 2010-07-15 Ibiden Co Ltd Printed wiring board and method for manufacturing the same
JP2013247333A (en) * 2012-05-29 2013-12-09 Kyocer Slc Technologies Corp Wiring board and manufacturing method of the same

Also Published As

Publication number Publication date
JP6367902B2 (en) 2018-08-01

Similar Documents

Publication Publication Date Title
US10745819B2 (en) Printed wiring board, semiconductor package and method for manufacturing printed wiring board
JP5093353B2 (en) Manufacturing method of component built-in module and component built-in module
JP2020145462A (en) Element embedded printed circuit board
JP2002290022A (en) Wiring board, its manufacturing method, and electronic device
JP5027193B2 (en) Wiring board and manufacturing method thereof
JPWO2010103695A1 (en) Manufacturing method of component built-in module and component built-in module
JP6669330B2 (en) Printed circuit board with built-in electronic components and method of manufacturing the same
US20140209361A1 (en) Wiring board and method for manufacturing the same
JPWO2010016522A1 (en) Printed wiring board, printed wiring board manufacturing method, and electronic device
JP6367902B2 (en) Wiring board
JP2002151853A (en) Multilayer printed wiring board and manufacturing method thereof
JP4899409B2 (en) Multilayer printed wiring board and manufacturing method thereof
JP6075789B2 (en) Wiring board manufacturing method
JP6068167B2 (en) Wiring board and manufacturing method thereof
JP2007115952A (en) Interposer substrate and manufacturing method thereof
JP4529594B2 (en) Wiring board manufacturing method
JP4892924B2 (en) Multilayer printed wiring board and manufacturing method thereof
JP2016207763A (en) Component build-in wiring board and manufacturing method therefor
JP2004200501A (en) Wiring board
JP2016025096A (en) Printed wiring board and method of manufacturing the same
JP6199818B2 (en) Wiring board manufacturing method
JP2004119544A (en) Wiring board and its manufacturing method
JP2012099586A (en) Wiring board and method for manufacturing the same
JP2017201674A (en) Printed wiring board and method of manufacturing the same
JP2004172304A (en) Wiring board and its manufacturing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170113

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20171016

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171228

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180605

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180705

R150 Certificate of patent or registration of utility model

Ref document number: 6367902

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150