JP2016506159A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2016506159A5 JP2016506159A5 JP2015549461A JP2015549461A JP2016506159A5 JP 2016506159 A5 JP2016506159 A5 JP 2016506159A5 JP 2015549461 A JP2015549461 A JP 2015549461A JP 2015549461 A JP2015549461 A JP 2015549461A JP 2016506159 A5 JP2016506159 A5 JP 2016506159A5
- Authority
- JP
- Japan
- Prior art keywords
- picture
- dpb
- sub
- dpb output
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 241000238876 Acari Species 0.000 claims 18
- 230000011664 signaling Effects 0.000 claims 18
- 230000000875 corresponding Effects 0.000 claims 16
- 230000004044 response Effects 0.000 claims 3
- 230000000153 supplemental Effects 0.000 claims 3
- 238000011084 recovery Methods 0.000 claims 2
- 230000006399 behavior Effects 0.000 claims 1
Claims (24)
- ビデオを復号する方法であって、
第1の復号ピクチャバッファ(DPB)出力遅延および第2のDPB出力遅延を受信すること、
仮想参照デコーダ(HRD)がアクセス単位レベルで動作するか、サブピクチャレベルで動作するかを決定すること、および
前記HRDが前記アクセス単位レベルで動作するという決定に基づいて、ビデオ復号デバイスが、復号されたピクチャに関して、前記第1のDPB出力遅延およびピクチャクロックチックに基づいて、第1のDPB出力時間を決定すること、または、
前記HRDが前記サブピクチャレベルで動作するという決定に基づいて、
前記ピクチャクロックチックおよびチック除数値に基づいて、サブピクチャクロックチックを導出すること、および
前記ビデオ復号デバイスが、前記復号されたピクチャに関して、前記第2のDPB出力遅延および前記サブピクチャクロックチックに基づいて、第2のDPB出力時間を決定すること、
を備える、方法。 - 前記HRDが前記アクセス単位レベルで動作するか、または前記サブピクチャレベルで動作するかを示すサブピクチャコード化ピクチャバッファ(CPB)フラグを処理することと、
前記第1のDPB出力時間または前記第2のDPB出力時間に基づいて、DPBから前記復号されたピクチャを出力することと、ここにおいて、前記HRDが前記アクセス単位レベルで動作することを前記サブピクチャCPBフラグが示すことに基づき、前記第1のDPB出力時間に基づいて、前記復号されたピクチャが出力されるか、または前記HRDが前記サブピクチャレベルで動作することを前記サブピクチャCPBフラグが示すことに基づき、前記第2のDPB出力時間に基づいて、前記復号されたピクチャが出力される、
をさらに備える、請求項1に記載の方法。 - 前記第2のDPB出力時間を決定することは、積を取得するために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることを備える、請求項1に記載の方法。
- 前記第1のDPB出力時間を決定することは、積を取得するために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることを備える、請求項1に記載の方法。
- ビデオを符号化する方法であって、
アクセス単位に関連付けられたピクチャタイミング補足強化情報(SEI)メッセージで、第1の復号ピクチャバッファ(DPB)出力遅延を信号伝達することと、前記第1のDPB出力遅延は、復号されたピクチャがDPBから出力される前に、コード化ピクチャバッファ(CPB)からの前記アクセス単位における最後の復号単位の除去の後に待機すべきピクチャクロックチックの数を示す、
ビットストリームにおけるサブピクチャレベルのパラメータの存在を信号伝達することと、
チック除数値を信号伝達することと、
前記サブピクチャレベルのパラメータの存在を信号伝達することに応答して、前記アクセス単位に関連付けられた前記ピクチャタイミングSEIメッセージで、第2のDPB出力遅延を信号伝達することと、前記第2のDPB出力遅延は、復号されたピクチャが前記DPBから出力される前に、前記CPBからの前記アクセス単位における前記最後の復号単位の除去の後に待機すべきサブピクチャクロックチックの数を示し、サブピクチャクロックチックは、ピクチャクロックチックに基づいて導出される、
を備える、方法。 - 第1のDPB出力時間を決定することと、ここにおいて、前記第1のDPB出力時間を決定することは、積を取得するために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることを備え、
第2のDPB出力時間を決定することと、ここにおいて、前記第2のDPB出力時間を決定することは、積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることを備える、
をさらに備える、請求項5に記載の方法。 - ビデオデータを復号するように構成された装置であって、
前記ビデオデータを記憶するように構成されたメモリと、
前記メモリと通信しているビデオデコーダと、を備え、前記ビデオデコーダは、
第1の復号ピクチャバッファ(DPB)出力遅延および第2のDPB出力遅延を受信すること、
仮想参照デコーダ(HRD)がアクセス単位レベルで動作するか、サブピクチャレベルで動作するかを決定すること、および
前記HRDが前記アクセス単位レベルで動作するという決定に基づいて、復号されたピクチャに関して、前記第1のDPB出力遅延およびピクチャクロックチックに基づいて、第1のDPB出力時間を決定すること、および
前記HRDが前記サブピクチャレベルで動作するという決定に基づいて、
前記ピクチャクロックチックおよびチック除数値に基づいて、サブピクチャクロックチックを導出すること、および
前記復号されたピクチャに関して、前記第2のDPB出力遅延および前記サブピクチャクロックチックに基づいて、第2のDPB出力時間を決定すること、
を行うように構成される、装置。 - 前記ビデオデコーダは、
前記HRDが前記アクセス単位レベルで動作するか、または前記サブピクチャレベルで動作するかを示すサブピクチャコード化ピクチャバッファ(CPB)フラグを処理することと、
前記第1のDPB出力時間または前記第2のDPB出力時間に基づいて、DPBから前記復号されたピクチャを出力することと、ここにおいて、前記HRDが前記アクセス単位レベルで動作することを前記サブピクチャCPBフラグが示すことに基づき、前記第1のDPB出力時間に基づいて前記復号されたピクチャが出力されるか、または前記HRDが前記サブピクチャレベルで動作することを前記サブピクチャCPBフラグが示すことに基づき、前記第2のDPB出力時間に基づいて、前記復号されたピクチャが出力される、
を行うようにさらに構成される、請求項7に記載の装置。 - 前記ビデオデコーダは、積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることによって前記第2のDPB出力時間を決定するように構成される、請求項7に記載の装置。
- 前記ビデオデコーダは、積を求めるために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記積を加えることによって前記第1のDPB出力時間を決定するように構成される、請求項7に記載の装置。
- ビデオデータを符号化するように構成された装置であって、
前記ビデオデータを記憶するように構成されたメモリと、
前記メモリと通信しているビデオエンコーダと、を備え、前記ビデオエンコーダは、
アクセス単位に関連付けられたピクチャタイミング補足強化情報(SEI)メッセージで、第1の復号ピクチャバッファ(DPB)出力時間遅延を信号伝達することと、前記第1のDPB出力遅延は、復号されたピクチャがDPBから出力される前に、コード化ピクチャバッファ(CPB)からの前記アクセス単位における最後の復号単位の除去の後に待機すべきピクチャクロックチックの数を示す、
ビットストリームにおけるサブピクチャレベルのパラメータの存在を信号伝達することと、
チック除数値を信号伝達することと、
前記サブピクチャレベルのパラメータの存在を信号伝達することに応答して、前記アクセス単位に関連付けられた前記ピクチャタイミングSEIメッセージで、第2のDPB出力遅延を信号伝達することと、前記第2のDPB出力遅延は、前記復号されたピクチャが前記DPBから出力される前に、前記CPBからの前記アクセス単位における前記最後の復号単位の除去の後に待機すべきサブピクチャクロックチックの数を示し、サブピクチャクロックチックは、ピクチャクロックチックに基づいて導出される、
ように構成される、装置。 - 前記ビデオエンコーダは、
第1のDPB出力積を取得するために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記第1のDPB出力積を加えることによって前記第1のDPB出力時間を決定することと、
第2のDPB出力積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記第2のDPB出力積を加えることよって、前記第2のDPB出力時間を決定することと、
を行うようにさらに構成される、請求項11に記載の装置。 - ビデオデータを復号するように構成された装置であって、
第1の復号ピクチャバッファ(DPB)出力遅延および第2のDPB出力遅延を受信するための手段と、
仮想参照デコーダ(HRD)がアクセス単位レベルで動作するか、サブピクチャレベルで動作するかを決定するための指示手段、および
前記指示手段が前記アクセス単位レベルでの前記HRDの動作を決定するときに動作可能であり、復号されたピクチャに関して、前記第1のDPB出力遅延およびピクチャクロックチックに基づいて、第1のDPB出力時間を決定するための手段と、
前記ピクチャクロックチックおよびチック除数値に基づいて、サブピクチャクロックチックを導出するための手段と、
前記指示手段が前記サブピクチャレベルでの前記HRDの動作を決定するときに動作可能であり、前記復号されたピクチャに関して、前記第2のDPB出力遅延および前記サブピクチャクロックチックに基づいて、第2のDPB出力時間を決定するための手段と、
を備える、装置。 - 前記HRDが前記アクセス単位レベルで動作するか、または前記サブピクチャレベルで動作するかを示すサブピクチャコード化ピクチャバッファ(CPB)フラグを処理するための手段と、
前記第1のDPB出力時間または前記第2のDPB出力時間に基づいて、DPBから前記復号されたピクチャを出力するための手段と、ここにおいて、前記HRDが前記アクセス単位レベルで動作することを示す前記サブピクチャCPBフラグに基づく前記第1のDPB出力時間に基づいて前記復号されたピクチャが出力されるか、または前記HRDが前記サブピクチャレベルで動作することを示す前記サブピクチャCPBフラグに基づく前記第2のDPB出力時間に基づいて、前記復号されたピクチャが出力される、
をさらに備える、請求項13に記載の装置。 - 前記第2のDPB出力時間を決定するための手段は、積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記積を加えるための手段を備える、請求項13に記載の装置。
- 前記第1のDPB出力時間を決定するための手段は、積を求めるために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記積を加えるための手段を備える、請求項13に記載の装置。
- ビデオデータを符号化するように構成された装置であって、
アクセス単位に関連付けられたピクチャタイミング補足強化情報(SEI)メッセージで、第1の復号ピクチャバッファ(DPB)出力遅延を信号伝達するための手段と、前記第1のDPB出力遅延は、復号されたピクチャがDPBから出力される前に、コード化ピクチャバッファ(CPB)からの前記アクセス単位における最後の復号単位の除去の後に待機すべきピクチャクロックチックの数を示す、
ビットストリームにおけるサブピクチャレベルのパラメータの存在を信号伝達するための手段と、
チック除数値を信号伝達するための手段と、
前記サブピクチャレベルのパラメータの存在を信号伝達することに応答して動作可能であり、前記アクセス単位に関連付けられた前記ピクチャタイミングSEIメッセージで、第2のDPB出力遅延を信号伝達するための手段と、前記第2のDPB出力遅延は、前記復号されたピクチャが前記DPBから出力される前に、前記CPBからの前記アクセス単位における前記最後の復号単位の除去の後に待機すべきサブピクチャクロックチックの数を示し、サブピクチャクロックチックは、ピクチャクロックチックに基づいて導出される、
を備える、装置。 - 前記第1のDPB出力時間を決定するための手段は、第1のDPB出力積を求めるために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記第1のDPB出力積を加えるための手段を備え、
第2のDPB出力時間を決定するための手段は、第2のDPB出力積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記第2のDPB出力積を加えるための手段を備える、
請求項17に記載の装置。 - 命令を記憶するコンピュータ可読記憶媒体であって、前記命令は実行されるとき、ビデオデータを復号するように構成されたデバイスの1つまたは複数のプロセッサに、
第1の復号ピクチャバッファ(DPB)出力遅延および第2のDPB出力遅延を受信すること、
仮想参照デコーダ(HRD)がアクセス単位レベルで動作するか、サブピクチャレベルで動作するかを決定すること、および
前記HRDが前記アクセス単位レベルで動作するという決定に基づいて、復号されたピクチャに関して、前記第1のDPB出力遅延およびピクチャクロックチックに基づいて、第1のDPB出力時間を決定すること、および
前記HRDが前記サブピクチャレベルで動作するという決定に基づいて、
前記ピクチャクロックチックおよびチック除数値に基づいて、サブピクチャクロックチックを導出すること、および
前記復号されたピクチャに関して、前記第2のDPB出力遅延および前記サブピクチャクロックチックに基づいて、第2のDPB出力時間を決定すること、
を行わせる、コンピュータ可読記憶媒体。 - 前記命令は前記1つまたは複数のプロセッサに、
前記HRDが前記アクセス単位レベルで動作するか、または前記サブピクチャレベルで動作するかを示すサブピクチャコード化ピクチャバッファ(CPB)フラグを処理することと、
前記第1のDPB出力時間または前記第2のDPB出力時間に基づいて、DPBから前記復号されたピクチャを出力することと、ここにおいて、前記HRDが前記アクセス単位レベルで動作することを示す前記サブピクチャCPBフラグに基づく前記第1のDPB出力時間に基づいて前記復号されたピクチャが出力されるか、または前記HRDが前記サブピクチャレベルで動作することを示す前記サブピクチャCPBフラグに基づく前記第2のDPB出力時間に基づいて、前記復号されたピクチャが出力される、
をさらに行わせる、請求項19に記載のコンピュータ可読記憶媒体。 - 前記命令は前記1つまたは複数のプロセッサに、積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記積を加えること、をさらに行わせる、請求項19に記載のコンピュータ可読記憶媒体。
- 前記命令は前記1つまたは複数のプロセッサに、積を求めるために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記積を加えること、をさらに行わせる、請求項19に記載のコンピュータ可読記憶媒体。
- 命令を記憶するコンピュータ可読記憶媒体であって、前記命令は実行されるとき、ビデオデータを符号化するように構成されたデバイスの1つまたは複数のプロセッサに、
アクセス単位に関連付けられたピクチャタイミング補足強化情報(SEI)メッセージで、第1の復号ピクチャバッファ(DPB)出力時間遅延を信号伝達することと、前記第1のDPB出力遅延は、復号されたピクチャがDPBから出力される前に、コード化ピクチャバッファ(CPB)からの前記アクセス単位における最後の復号単位の除去の後に待機すべきピクチャクロックチックの数を示す、
ビットストリームにおけるサブピクチャレベルのパラメータの存在を信号伝達することと、
チック除数値を信号伝達することと、
前記サブピクチャレベルのパラメータの存在を信号伝達することに応答して、前記アクセス単位に関連付けられた前記ピクチャタイミングSEIメッセージで、第2のDPB出力遅延を信号伝達することと、前記第2のDPB出力遅延は、前記復号されたピクチャが前記DPBから出力される前に、前記CPBからの前記アクセス単位における前記最後の復号単位の除去の後、待機すべきサブピクチャクロックチックの数を示し、サブピクチャクロックチックは、ピクチャクロックチックに基づいて導出される、
を行わせる、コンピュータ可読記憶媒体。 - 前記命令は、実行されるとき、前記1つまたは複数のプロセッサに、第1のDPB出力積を取得するために前記ピクチャクロックチックに対応する値を前記第1のDPB出力遅延に乗算し、CPB除去時間に前記第1のDPB出力積を加えることによって前記第1のDPB出力時間を決定することを行わせる命令をさらに含み、
前記命令は、実行されるとき、前記1つまたは複数のプロセッサに、第2のDPB出力積を求めるために前記サブピクチャクロックチックに対応する値を前記第2のDPB出力遅延に乗算し、CPB除去時間に前記第2のDPB出力積を加えるによって前記第2のDPB出力時間を決定することを行わせる命令をさらに含む、
請求項23に記載のコンピュータ可読記憶媒体。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201261739632P | 2012-12-19 | 2012-12-19 | |
US61/739,632 | 2012-12-19 | ||
US201261745423P | 2012-12-21 | 2012-12-21 | |
US61/745,423 | 2012-12-21 | ||
US14/036,615 US9374585B2 (en) | 2012-12-19 | 2013-09-25 | Low-delay buffering model in video coding |
US14/036,615 | 2013-09-25 | ||
PCT/US2013/074104 WO2014099489A1 (en) | 2012-12-19 | 2013-12-10 | Low-delay buffering model in video coding |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018023196A Division JP2018110425A (ja) | 2012-12-19 | 2018-02-13 | ビデオコード化における低遅延バッファリングモデル |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016506159A JP2016506159A (ja) | 2016-02-25 |
JP2016506159A5 true JP2016506159A5 (ja) | 2016-09-29 |
JP6545623B2 JP6545623B2 (ja) | 2019-07-17 |
Family
ID=50930858
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015549461A Active JP6545623B2 (ja) | 2012-12-19 | 2013-12-10 | ビデオコード化における低遅延バッファリングモデル |
JP2018023196A Pending JP2018110425A (ja) | 2012-12-19 | 2018-02-13 | ビデオコード化における低遅延バッファリングモデル |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018023196A Pending JP2018110425A (ja) | 2012-12-19 | 2018-02-13 | ビデオコード化における低遅延バッファリングモデル |
Country Status (11)
Country | Link |
---|---|
US (1) | US9374585B2 (ja) |
EP (1) | EP2936818B1 (ja) |
JP (2) | JP6545623B2 (ja) |
KR (1) | KR101732294B1 (ja) |
CN (1) | CN104854870B (ja) |
BR (1) | BR112015014649B1 (ja) |
DK (1) | DK2936818T3 (ja) |
ES (1) | ES2765038T3 (ja) |
HU (1) | HUE047101T2 (ja) |
TW (1) | TWI530168B (ja) |
WO (1) | WO2014099489A1 (ja) |
Families Citing this family (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104185992A (zh) * | 2012-02-08 | 2014-12-03 | 汤姆逊许可公司 | 用于使用假设参考解码器的超低延迟模式的方法和装置 |
KR101865014B1 (ko) * | 2012-06-25 | 2018-06-05 | 닛본 덴끼 가부시끼가이샤 | 비디오 디코딩 장치, 방법 및 프로그램 |
US9374585B2 (en) * | 2012-12-19 | 2016-06-21 | Qualcomm Incorporated | Low-delay buffering model in video coding |
US9591321B2 (en) | 2013-04-07 | 2017-03-07 | Dolby International Ab | Signaling change in output layer sets |
IL287526B (en) | 2013-04-07 | 2022-07-01 | Dolby Int Ab | Signal change in systems layer output |
CN106921862A (zh) * | 2014-04-22 | 2017-07-04 | 联发科技股份有限公司 | 多核解码器系统和视频解码方法 |
US10063867B2 (en) * | 2014-06-18 | 2018-08-28 | Qualcomm Incorporated | Signaling HRD parameters for bitstream partitions |
US20160234522A1 (en) * | 2015-02-05 | 2016-08-11 | Microsoft Technology Licensing, Llc | Video Decoding |
KR101897959B1 (ko) * | 2015-02-27 | 2018-09-12 | 쏘닉 아이피, 아이엔씨. | 라이브 비디오 인코딩 및 스트리밍에서의 프레임 복제 및 프레임 확장을 위한 시스템 및 방법 |
CN107770565A (zh) * | 2016-08-15 | 2018-03-06 | 联发科技股份有限公司 | 低延迟视频编码的装置与方法 |
BR112021017426A2 (pt) * | 2019-03-01 | 2022-01-18 | Fraunhofer Ges Forschung | Decodificador de referência hipotético |
MX2021011016A (es) * | 2019-03-11 | 2021-11-12 | Huawei Tech Co Ltd | Un codificador, un decodificador y métodos correspondientes. |
WO2021060801A1 (ko) * | 2019-09-23 | 2021-04-01 | 한국전자통신연구원 | 영상 부호화/복호화 방법, 장치 및 비트스트림을 저장한 기록 매체 |
WO2021134018A1 (en) | 2019-12-26 | 2021-07-01 | Bytedance Inc. | Signaling of decoded picture buffer parameters in layered video |
EP4062635A4 (en) | 2019-12-26 | 2022-12-28 | ByteDance Inc. | CONSTRAINTS ON SIGNALING VIDEO LAYERS IN ENCODED BITSTREAMS |
KR20220113404A (ko) | 2019-12-27 | 2022-08-12 | 바이트댄스 아이엔씨 | 비디오 서브픽처들을 시그널링하기 위한 신택스 |
WO2021137598A1 (ko) * | 2019-12-30 | 2021-07-08 | 엘지전자 주식회사 | Dpb 관리 프로세스를 포함하는 영상 디코딩 방법 및 그 장치 |
WO2021142369A1 (en) | 2020-01-09 | 2021-07-15 | Bytedance Inc. | Signalling of the wavefront parallel processing |
CN115668918A (zh) * | 2020-03-31 | 2023-01-31 | Lg电子株式会社 | 基于画面划分信息和子画面信息的图像编码/解码方法和设备及存储比特流的记录介质 |
US12022101B2 (en) | 2020-03-31 | 2024-06-25 | Lg Electronics Inc. | Image encoding/decoding method and apparatus based on subpicture information aligned between layers, and recording medium storing bitstream |
EP3972278A1 (en) | 2020-09-17 | 2022-03-23 | Lemon Inc. | Subpicture tracks in coded video |
US11695965B1 (en) * | 2022-10-13 | 2023-07-04 | Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. | Video coding using a coded picture buffer |
Family Cites Families (53)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2840589B2 (ja) * | 1996-02-09 | 1998-12-24 | 富士通株式会社 | データ圧縮装置及びデータ復元装置 |
US5668599A (en) * | 1996-03-19 | 1997-09-16 | International Business Machines Corporation | Memory management for an MPEG2 compliant decoder |
US6539058B1 (en) * | 1998-04-13 | 2003-03-25 | Hitachi America, Ltd. | Methods and apparatus for reducing drift due to averaging in reduced resolution video decoders |
US6604158B1 (en) * | 1999-03-11 | 2003-08-05 | Realtime Data, Llc | System and methods for accelerated data storage and retrieval |
US7417568B2 (en) * | 2000-10-03 | 2008-08-26 | Realtime Data Llc | System and method for data feed acceleration and encryption |
US8692695B2 (en) * | 2000-10-03 | 2014-04-08 | Realtime Data, Llc | Methods for encoding and decoding data |
US7296931B2 (en) * | 2002-11-13 | 2007-11-20 | Ntn Corporation | Fluid lubricated bearing device |
US7532670B2 (en) * | 2002-07-02 | 2009-05-12 | Conexant Systems, Inc. | Hypothetical reference decoder with low start-up delays for compressed image and video |
US7257162B2 (en) * | 2002-07-02 | 2007-08-14 | Conexant Systems, Inc. | Hypothetical reference decoder for compressed image and video |
CA2499212C (en) * | 2002-09-17 | 2013-11-19 | Vladimir Ceperkovic | Fast codec with high compression ratio and minimum required resources |
JP2004173069A (ja) * | 2002-11-21 | 2004-06-17 | Canon Inc | 画像データ記録装置及び記録方法 |
US7403660B2 (en) * | 2003-04-30 | 2008-07-22 | Nokia Corporation | Encoding picture arrangement parameter in picture bitstream |
US20050254575A1 (en) * | 2004-05-12 | 2005-11-17 | Nokia Corporation | Multiple interoperability points for scalable media coding and transmission |
US8615038B2 (en) * | 2004-12-06 | 2013-12-24 | Nokia Corporation | Video coding, decoding and hypothetical reference decoder |
US8908577B2 (en) * | 2005-12-02 | 2014-12-09 | Qualcomm Incorporated | Solving IP buffering delays in mobile multimedia applications with translayer optimization |
JP2008167061A (ja) * | 2006-12-27 | 2008-07-17 | Toshiba Corp | 符号化装置及び符号化方法 |
AU2007342468B2 (en) * | 2007-01-05 | 2011-11-24 | Interdigital Vc Holdings, Inc. | Hypothetical reference decoder for scalable video coding |
WO2009045683A1 (en) * | 2007-09-28 | 2009-04-09 | Athanasios Leontaris | Video compression and tranmission techniques |
EP2198620A2 (en) * | 2007-10-05 | 2010-06-23 | Thomson Licensing | Methods and apparatus for incorporating video usability information (vui) within a multi-view video (mvc) coding system |
US20090109988A1 (en) | 2007-10-26 | 2009-04-30 | Chowdhary Musunuri | Video Decoder with an Adjustable Video Clock |
US8897359B2 (en) * | 2008-06-03 | 2014-11-25 | Microsoft Corporation | Adaptive quantization for enhancement layer video coding |
US8259794B2 (en) * | 2008-08-27 | 2012-09-04 | Alexander Bronstein | Method and system for encoding order and frame type selection optimization |
US20100150230A1 (en) * | 2008-12-17 | 2010-06-17 | Apple Inc. | Video coding system using sub-channels and constrained prediction references to protect against data transmission errors |
JP5072893B2 (ja) * | 2009-03-25 | 2012-11-14 | 株式会社東芝 | 画像符号化方法および画像復号化方法 |
US20120106634A1 (en) * | 2009-04-21 | 2012-05-03 | Lg Electronics Inc. | Method and apparatus for processing multi-view video signal |
CN102986212B (zh) * | 2010-05-07 | 2015-11-25 | 日本电信电话株式会社 | 活动图像编码控制方法、活动图像编码装置 |
JP5286581B2 (ja) * | 2010-05-12 | 2013-09-11 | 日本電信電話株式会社 | 動画像符号化制御方法,動画像符号化装置および動画像符号化プログラム |
US8873627B2 (en) * | 2010-12-07 | 2014-10-28 | Mediatek Inc | Method and apparatus of video coding using picture structure with low-delay hierarchical B group |
US10070126B2 (en) * | 2011-06-28 | 2018-09-04 | Hfi Innovation Inc. | Method and apparatus of intra mode coding |
HUE063498T2 (hu) | 2011-06-30 | 2024-01-28 | Microsoft Technology Licensing Llc | Késleltetés csökkentése video kódolásnál és dekódolásnál |
US20130170561A1 (en) * | 2011-07-05 | 2013-07-04 | Nokia Corporation | Method and apparatus for video coding and decoding |
US10244257B2 (en) * | 2011-08-31 | 2019-03-26 | Nokia Technologies Oy | Video coding and decoding |
US9892188B2 (en) * | 2011-11-08 | 2018-02-13 | Microsoft Technology Licensing, Llc | Category-prefixed data batching of coded media data in multiple categories |
US9565431B2 (en) * | 2012-04-04 | 2017-02-07 | Qualcomm Incorporated | Low-delay video buffering in video coding |
EP2868103B1 (en) * | 2012-06-29 | 2016-12-07 | GE Video Compression, LLC | Video data stream concept |
US20140003534A1 (en) * | 2012-07-02 | 2014-01-02 | Sony Corporation | Video coding system with temporal scalability and method of operation thereof |
US9967583B2 (en) * | 2012-07-10 | 2018-05-08 | Qualcomm Incorporated | Coding timing information for video coding |
US9380289B2 (en) * | 2012-07-20 | 2016-06-28 | Qualcomm Incorporated | Parameter sets in video coding |
US9451256B2 (en) * | 2012-07-20 | 2016-09-20 | Qualcomm Incorporated | Reusing parameter sets for video coding |
US9374583B2 (en) * | 2012-09-20 | 2016-06-21 | Qualcomm Incorporated | Video coding with improved random access point picture behaviors |
US9554146B2 (en) * | 2012-09-21 | 2017-01-24 | Qualcomm Incorporated | Indication and activation of parameter sets for video coding |
US9351005B2 (en) * | 2012-09-24 | 2016-05-24 | Qualcomm Incorporated | Bitstream conformance test in video coding |
US9479774B2 (en) * | 2012-09-24 | 2016-10-25 | Qualcomm Incorporated | Buffering period and recovery point supplemental enhancement information messages |
US9565452B2 (en) * | 2012-09-28 | 2017-02-07 | Qualcomm Incorporated | Error resilient decoding unit association |
US9380317B2 (en) * | 2012-10-08 | 2016-06-28 | Qualcomm Incorporated | Identification of operation points applicable to nested SEI message in video coding |
US9374585B2 (en) * | 2012-12-19 | 2016-06-21 | Qualcomm Incorporated | Low-delay buffering model in video coding |
US20140192895A1 (en) * | 2013-01-04 | 2014-07-10 | Qualcomm Incorporated | Multi-resolution decoded picture buffer management for multi-layer video coding |
US9374581B2 (en) * | 2013-01-07 | 2016-06-21 | Qualcomm Incorporated | Signaling of picture order count to timing information relations for video timing in video coding |
US9521393B2 (en) * | 2013-01-07 | 2016-12-13 | Qualcomm Incorporated | Non-nested SEI messages in video coding |
US9402076B2 (en) * | 2013-01-07 | 2016-07-26 | Qualcomm Incorporated | Video buffering operations for random access in video coding |
US10003815B2 (en) * | 2013-06-03 | 2018-06-19 | Qualcomm Incorporated | Hypothetical reference decoder model and conformance for cross-layer random access skipped pictures |
EP3058735B1 (en) * | 2013-10-14 | 2019-05-08 | Nokia Technologies Oy | Multi-layer hypothetical reference decoder |
US10284858B2 (en) * | 2013-10-15 | 2019-05-07 | Qualcomm Incorporated | Support of multi-mode extraction for multi-layer video codecs |
-
2013
- 2013-09-25 US US14/036,615 patent/US9374585B2/en active Active
- 2013-12-10 JP JP2015549461A patent/JP6545623B2/ja active Active
- 2013-12-10 EP EP13818050.0A patent/EP2936818B1/en active Active
- 2013-12-10 KR KR1020157019378A patent/KR101732294B1/ko active IP Right Grant
- 2013-12-10 CN CN201380065800.5A patent/CN104854870B/zh active Active
- 2013-12-10 HU HUE13818050A patent/HUE047101T2/hu unknown
- 2013-12-10 DK DK13818050.0T patent/DK2936818T3/da active
- 2013-12-10 BR BR112015014649-0A patent/BR112015014649B1/pt active IP Right Grant
- 2013-12-10 ES ES13818050T patent/ES2765038T3/es active Active
- 2013-12-10 WO PCT/US2013/074104 patent/WO2014099489A1/en active Application Filing
- 2013-12-19 TW TW102147297A patent/TWI530168B/zh active
-
2018
- 2018-02-13 JP JP2018023196A patent/JP2018110425A/ja active Pending