JP2016504865A - 並列ハイブリッド整合ネットワーク - Google Patents

並列ハイブリッド整合ネットワーク Download PDF

Info

Publication number
JP2016504865A
JP2016504865A JP2015548058A JP2015548058A JP2016504865A JP 2016504865 A JP2016504865 A JP 2016504865A JP 2015548058 A JP2015548058 A JP 2015548058A JP 2015548058 A JP2015548058 A JP 2015548058A JP 2016504865 A JP2016504865 A JP 2016504865A
Authority
JP
Japan
Prior art keywords
signal path
terminal
antenna
ground
switch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015548058A
Other languages
English (en)
Other versions
JP5922315B2 (ja
Inventor
リン、サイファ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2016504865A publication Critical patent/JP2016504865A/ja
Application granted granted Critical
Publication of JP5922315B2 publication Critical patent/JP5922315B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits
    • H04B1/44Transmit/receive switching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/02Transmitters
    • H04B1/04Circuits
    • H04B1/0458Arrangements for matching and coupling between power amplifier and antenna or between amplifying stages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/18Input circuits, e.g. for coupling to an antenna or a transmission line

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Transceivers (AREA)
  • Transmitters (AREA)

Abstract

並列ハイブリッド整合ネットワークが開示される。例示的な実施形態では、装置は、アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を有する、位相シフトカプラを含む。装置はまた、アンテナと通信するために、受信信号経路および送信信号経路のうちの1つをイネーブルにするように構成された少なくとも1つのスイッチを含む。

Description

[0001] 本願は、一般にアナログフロントエンド(analog front ends)の動作および設計に関し、より具体的には、アナログフロントエンドを使用するための並列整合ネットワーク(concurrent matching networks)の動作および設計に関する。
[0002] ワイヤレスデバイスは、より小さなチップおよび回路基板に組み込まれるより多くの回路構成の結果として、さらに複雑さを増している。送信信号経路と受信信号経路との間でアンテナを共有することは、システムオンチップの環境においてピンの総数を減らすための一般的な方法である。しかしながら、ミリメートル(MM)波周波数では、これは、信号経路間のアンテナを共有するために使用されるいずれかのスイッチから生じる付加損失(additional loss)が結果として起こり得る。この問題を解決するための1つの方法は、受信動作のために1つのチップ、および、送信動作のために1つのチップという、2つのチップを使用することである。しかしながら、2つのチップの解決法は、デバイスの空間制約の理由から、可能ではないだろう。また、アンテナを共有するために従来の電力コンバイナ/スプリッタを使用することも可能である。しかしながら、コンバイナ/スプリッタは通常、約3dBの損失を挿入し(insert about 3dB of loss)、それは容認できないものである。
[0003] 従って、必要とされるものは、空間要求を軽減するために、スイッチ損失を取り除き、且つ2つのチップの解決法を使用することを避ける、アンテナを共有するメカニズムである。
[0004] 本明細書で説明される前述の態様は、添付図面と併せて考慮されるとき、以下の説明を参照することによって、より容易に明らかになるだろう。
[0005] 図1は、Tx/Rxアンテナ共有のための並列整合ネットワークの例示的な実施形態を備えるトランシーバ部を示す。 [0006] 図2は、図1に示される並列整合ネットワークの例示的な詳細な実施形態を示す。 [0007] 図3は、並列整合ネットワークの例示的な代替の実施形態を示す。 [0008] 図4は、並列整合ネットワークの例示的な代替の実施形態を示す。 [0009] 図5は、並列整合ネットワーク装置の例示的な実施形態を示す。
詳細な説明
[0010] 添付図面に関連して下記で説明される詳細な説明は、本発明の例示的な実施形態の説明として意図され、本発明が実施され得る唯一の実施形態を表すことを意図されるものではない。本明細書の全体にわたって用いられる「例示的な(exemplary)」という用語は、「例、実例、または例示としての役割を果たすこと」を意味し、他の例示的な実施形態に対して、必ずしも好ましいまたは有利であると解釈されるべきではない。詳細な説明は、本発明の例示的な実施形態の完全な理解を提供することを目的とした特定の詳細を含む。本発明の例示的な実施形態は、これらの特定の詳細を用いなくとも実現され得ることが当業者に明らかになるだろう。いくつかの実例では、周知の構造およびデバイスが、本明細書に示される例示的な実施形態の新規性を曖昧にすることを避けるために、ブロック図形式で示される。
[0011] 図1は、ワイヤレスデバイスにおけるTx/Rxアンテナ共有のための並列整合ネットワーク104の例示的な実施形態を備えるトランシーバ部100を示す。例えば、並列整合ネットワーク104は、ミリメータ(MM)波長周波数(すなわち、60GHz)で動作するのに適している。整合ネットワーク104は、Tx経路106およびRx経路108をアンテナ102に接続するように動作する。Rx整合回路110は、Rx経路108上の信号を受信し、受信機回路の一部分である低雑音増幅器(LNA)112にこれらの信号を入力するために、並列整合ネットワーク104で見られるような適切な入力インピーダンスを提供するように構成される。送信機の一部分である電力増幅器(PA)114は、Tx整合回路116に送信信号を出力するように構成され、Tx整合回路116は、送信信号経路106上の整合ネットワーク104にこれらの送信信号を入力するために、PA114で見られるような適切な入力インピーダンスを提供する。下記で開示される様々な例示的な実施形態では、並列整合ネットワーク104は、一連のスイッチを使用することなく、アンテナ102に低損失並列整合を提供する(provide low loss concurrent matching to)ように動作する。
[0012] 図2は、並列整合ネットワーク104の例示的な詳細な実施形態を示す。並列整合ネットワーク104は、4つの端子(A−D)を有する位相シフトカプラ(a phase shifting coupler)202を備える。例示的な実施形態では、位相シフトカプラ202は、90度ハイブリッドカプラ(a 90-degrees hybrid coupler)を備える。端子(C)は、アンテナ102に接続される。端子(B)は、Rx整合回路110に接続される。端子(D)は、端子(D)に関連付けられた信号損失が存在しない(there is no signal loss)ように、ハイブリッドカプラ202へ電力を反射して戻す(reflect power back into)ために接地に接続される(connected to ground)。端子(A)は、Tx整合回路116に接続される。90度ハイブリッドカプラ202は、銅またはアルミニウムなどの任意の材料により実装され(implemented in)、且つ送信ラインベースまたは変圧器ベースなどの任意のトポロジで実装されることができ、また90度位相シフト(a 90-degree phase shift)を提供するように構成されることに留意されたい。
[0013] Rxイネーブルスイッチ(an Rx enable switch)206は、端子Aに接続され、Txイネーブルスイッチ(a Tx enable switch)208は、端子Bに接続される。イネーブルスイッチがアクティベートされるとき、これらは、関連付けられた端子を接地に結合し、それによって、それらの関連付けられた信号経路をディセーブルにする。例示的な実施形態では、スイッチは、並列整合回路104が送信動作のために構成されるか、受信動作のために構成されるかを制御するために、ベースバンドプロセッサからの、またはデバイスにおける他のエンティティからの出力である、Txイネーブル信号216およびRxイネーブル信号214によって制御される。
[0014] 送信モード動作中、電力増幅器114は、整合回路116に送信信号を出力する。整合回路116は、90度ハイブリッドカプラ202の端子Aに送信信号を入力するために、PA114で見られるような最適入力インピーダンス(すなわち、動作電力レベルに基づいて約10オーム)を提供する。Txイネーブルスイッチ208は、端子Bを接地に結合するためにTxイネーブル(Tx_en)信号216によってアクティベートされ、それによって、Rx整合回路110への信号パスをディセーブルにする。Rxイネーブル(Rx_en)信号214は、端子Aが接地から切り離される(decoupled from ground)ように、Rxイネーブルスイッチ206をデアクティベートするように設定される。
[0015] 90度ハイブリッドカプラ202の端子Aで受信された送信信号は、送信信号経路218で示されるように端子Cへと方向付けられる。端子Cに接続されたアンテナ102は、送信信号を送信するように動作する。端子DおよびBが効率的に接地に結合されるため、これらの端子における信号電力は、ハイブリッドデバイス202へと反射して戻り(reflected back into)、これらの端子を通る信号損失は存在しない。そのため、ハイブリッドデバイス202は、スイッチまたは電力損失なしでアンテナ102へと送信信号を方向付ける。
[0016] 受信モード動作中、Rxイネーブルスイッチ206は、端子Aを接地に結合するためにRxイネーブル信号214によってアクティベートされ、それによって、Tx整合回路116からの信号経路をディセーブルにする。Tx_en信号216は、端子Bが接地から分離される(uncoupled from ground)ように、Txイネーブルスイッチ208をデアクティベートするように設定される。アンテナ102によって受信された信号は、ハイブリッドカプラ202の端子Cに入力され、受信信号経路220で示されるように端子Bへと方向付けられる。端子DおよびAが効率的に接地される(grounded)ため、これらの端子における信号電力は、ハイブリッドカプラ202へと反射して戻り、これらの端子を通る信号損失は存在しない。
[0017] 90度ハイブリッドカプラ202の端子Bは、Rx整合回路110に結合され、それは、低雑音増幅器(LNA)112にこれらの受信された信号を入力するために、ハイブリッドカプラ202で見られるような適切な入力インピーダンス(すなわち50オーム)を提供する。そのため、90度ハイブリッドカプラ202は、スイッチまたは電力損失なしでLNA112へと受信信号を方向付ける。
[0018] 例示的な実施形態では、90度ハイブリッドカプラ202の端子Dは、実装に応じて、接地に短絡される(shorted to ground)か、フローティングされる(floated)か、または50オームよりももっと大きいインピーダンスで接続される。例示的な実施形態では、スイッチ206はまた、Tx整合回路116に統合されることができ、PA側で並列整合ネットワーク104を完全にスイッチレスにする。これはまた、損失をさらに軽減するように動作する。
[0019] 本明細書内の様々な例示的な実施形態は、90度ハイブリッドカプラ202を使用することによって、Tx/Rx信号経路が同じアンテナを共有することを可能にするための並列整合ネットワーク104を開示する。例示的な実施形態では、受信信号経路および送信信号経路は、ミリメートル波長周波数(millimeter wavelength frequencies)(すなわち、60GHz)で動作するように構成される。受動的な(passive)90度ハイブリッドカプラ202は、従来の回路の信号経路と直列に使用される単極双投接点(a single pole double throw)(SPDT)スイッチと比較すると、より低い損失を有する(すなわち、SPDTスイッチは通常、オフチップコンポーネントに関して60GHzにおいて2dBの損失を有する)。送信および受信信号経路の両方から直列SPDTスイッチを取り除くことによって、より低い損失が得られる。例示的な実施形態は、広い用途を有しており、オンチップおよびオフチップの実装の両方に適している。従って、例示的な実施形態では、並列整合ネットワーク104は、アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を有する90度ハイブリッドカプラを備える。並列整合ネットワーク104はまた、アンテナと通信するために、受信信号経路および送信信号経路のうちの1つをイネーブルにするように構成された少なくとも1つのスイッチを備える。
[代替の例示的な実施形態]
[0020] 様々な例示的な実施形態では、多様な低損失並列整合ネットワークは、90度ハイブリッドカプラを利用するように構成されることができる。これら代替の例示的な実施形態のうちの2つが下記に説明される。
[0021] 図3は、並列整合ネットワーク302の代替の例示的な実施形態を示す。並列整合ネットワーク302は、4つの端子(A−D)を有する90度ハイブリッドカプラ304を備える。端子Cは、アンテナ102に接続される。端子Bは、トランジスタ306に接続される。端子Dは、Tx整合回路116に接続され、端子Aは、Rx整合回路110に接続される。
[0022] この例示的な実施形態では、ベースバンドプロセッサまたはデバイスにおける他のエンティティから生成されるRxイネーブル信号214は、端子BおよびDを接地に選択的に結合するためにトランジスタ206、306を制御するように構成される。Tx_en信号216は、端子Aを接地に選択的に結合するためにトランジスタ208を制御するように構成される。
[0023] 受信モード動作中、トランジスタ206、306は、端子BおよびDがデバイス304へ電力を反射して戻すために接地に結合されるように、Rxイネーブル信号214によってアクティベートされ、その結果、これらの端子に関連付けられた信号損失は存在しない。Tx_en信号216は、端子Aが接地から切り離されるように、トランジスタ208をデアクティベートするように設定される。この構成では、アンテナ102によって受信された信号は、ハイブリッドカプラ304の端子Aを通してRx整合回路110に流れ、その後、LNA112に流れる。
[0024] 送信モード動作中、トランジスタ206、306は、端子BおよびDが接地から切り離されるように、Rxイネーブル信号214によってデアクティベートされる。Tx_en信号216は、端子Aが接地に結合されるように、トランジスタ208をアクティベートするように設定される。この構成では、PA114からの送信信号は、Tx整合回路116を通って流れ、その後、アンテナ102による送信のためにハイブリッドカプラ304の端子Dを通って流れる。例示的な実施形態では、トランジスタ306は、ハイブリッドカプラ304へと電力を反射して戻すために、送信モード中、端子Bがフロートする(float)ように、Rx_en信号214によってデアクティベートされる。別の実施形態では、端子Bは、端子Bへの50オームよりもずっと高いインピーダンスに結合される。
[0025] 図4は、並列整合ネットワーク402の例示的な代替の実施形態を示す。並列整合回路402は、4つの端子(A−D)を有する90度ハイブリッドカプラ404を備える。端子Cは、アンテナ102に接続される。端子Bは、トランジスタ406に接続される。端子Dは、Tx整合回路116に接続され、端子Aは、接地に接続される。
[0026] 例示的な実施形態では、Rx_en信号214は、受信機動作モードか、送信動作モードかのいずれかをイネーブルにする役割を果たす。例えば、Rx_en信号214は、トランジスタ206とトランジスタ406の両方を制御するように結合される。動作の受信モードは、Rx_en信号214がトランジスタ206、406をアクティベートするように設定されるときにアクティベートされる。この構成は、トランジスタ206を通して端子Dを接地に結合し、端子BをRx整合回路110に結合する。この構成は、受信信号がアンテナ102からLNA112へ流れることを可能にする。
[0027] 動作の送信モードは、Rx_en信号214がトランジスタ206、406をデアクティベートするように設定されるときにアクティベートされる。この構成は、接地から端子Dを切り離し、Rx整合回路110から端子Bを切り離す。この構成は、送信信号がPA114からアンテナ102へ流れることを可能にする。そのため、整合回路402は、Rx_en信号214のみを使用して送信モードと受信モードとの間を切り替えるように構成される。
[0028] 図5は、並列整合ネットワーク装置500の例示的な実施形態を示す。例えば、装置500は、図2で示される整合ネットワーク104に適している。一態様では、装置500は、本明細書で説明されるような機能を提供するように構成される1つまたは複数のモジュールで実装される。例えば、一態様では、各モジュールは、ハードウェアおよび/またはハードウェア実行ソフトウェアを備える。
[0029] 装置500は、アンテナに並列整合を提供するために位相シフトするための手段(502)を備える第1のモジュールを備え、位相シフトするための手段は、アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、送信信号経路に接続された第3の端子、および接地に接続された第4の端子を備える。一態様では、位相シフトするための手段は、90度ハイブリッドカプラ202を備える。
[0030] 装置500は、アンテナと通信するために受信信号経路および送信信号経路のうちの少なくとも1つをイネーブルにするための手段(504)を備える第2のモジュールを備え、それは、一態様では、トランジスタ206および208を備える。
[0031] 当業者は、情報および信号が様々な異なる技術および技法のうちのいずれかを使用して表さるかまたは処理され得ることを理解するだろう。例えば、上記説明の全体にわたって参照され得るデータ、命令、コマンド、情報、信号、ビット、シンボル、およびチップは、電圧、電流、電磁波、磁場または磁性粒子、光場または光粒子、あるいはこれらの任意の組み合わせによって表され得る。トランジスタのタイプおよび技術は、同じ結果を達成するために、置き換えられるか、再配置されるか、または他の方法で修正され得ることに、さらに留意されたい。例えば、PMOSトランジスタを利用して示される回路は、NMOSトランジスタを使用するように修正されることができ、逆もまた同様である。そのため、本明細書に開示される増幅器は、様々なトランジスタのタイプおよび技術を使用して実現されることができ、図面に例示されるこれらトランジスタのタイプおよび技術に限定されない。例えば、BJT、GaAs、MOSFETのようなトランジスタのタイプ、または任意の他のトランジスタ技術が使用され得る。
[0032] 当業者は、本明細書で開示された実施形態に関連して説明された様々な例示的な論理ブロック、モジュール、回路、およびアルゴリズムステップは、電子ハードウェア、コンピュータソフトウェア、または両方の組み合わせとして実装され得ることをさらに理解するだろう。ハードウェアおよびソフトウェアのこの互換性を明確に例示するために、様々な例示的なコンポーネント、ブロック、モジュール、回路、およびステップが、一般にそれらの機能の観点から上記で説明されている。このような機能が、ハードウェアとして実装されるか、あるいはソフトウェアとして実装されるかは、特定のアプリケーションおよびシステム全体に課せられている設計制約に依存する。当業者は、各特定のアプリケーションに関して、多様な方法で、説明された機能を実装することができるが、このような実装の決定は、本発明の例示的な実施形態の範囲から逸脱を引き起こしていると解釈されるべきではない。
[0033] 本明細書に開示された実施形態に関連して説明された様々な例示的な論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)または他のプログラマブル論理デバイス、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェアコンポーネント、あるいは本明細書で説明される機能を実行するように設計されるこれらの任意の組み合わせで、実装または実行され得る。汎用プロセッサはマイクロプロセッサであり得るが、代替では、プロセッサは任意の従来のプロセッサ、コントローラ、マイクロコントローラ、またはステートマシンであり得る。プロセッサはまた、コンピューティングデバイスの組み合わせ、例えば、DSPとマイクロプロセッサの組み合わせ、複数のマイクロプロセッサ、DSPコアと連携した1つまたは複数のマイクロプロセッサ、あるいは任意の他のこのような構成として実装され得る。
[0034] 本明細書で開示される態様に関連して説明された方法またはアルゴリズムのステップは、直接ハードウェアにおいて、プロセッサによって実行されるソフトウェアモジュールにおいて、またはこれら2つの組み合わせにおいて、具現化され得る。ソフトウェアモジュールは、ランダムアクセスメモリ(RAM)、フラッシュメモリ、読み出し専用メモリ(ROM)、電気的プログラマブルROM(EPROM)、電気的消去可能プログラマブルROM(EEPROM(登録商標))、レジスタ、ハードディスク、リムーバルディスク、CD−ROM、または当該技術分野において周知である任意の他の形式の記憶媒体において存在し得る。例示的な記憶媒体は、プロセッサが記憶媒体から情報を読み取り、また記憶媒体に情報を書き込むことができるように、プロセッサに結合される。代替では、記憶媒体はプロセッサに統合され得る。プロセッサおよび記憶媒体はASICに存在し得る。ASICは、ユーザ端末内に存在し得る。代替では、プロセッサおよび記憶媒体は、ユーザ端末内に個別構成要素として存在し得る。
[0035] 1つまたは複数の例示的な実施形態では、説明された機能は、ハードウェア、ソフトウェア、ファームウェア、またはこれらの任意の組み合わせで実装され得る。ソフトウェアで実装される場合、機能は、コンピュータ読取可能媒体上で、1つまたは複数の命令またはコードとして送信または記憶され得る。コンピュータ読取可能媒体は、1つの場所から別の場所へのコンピュータプログラムの転送を容易にする任意の媒体を含む通信媒体と非一時的なコンピュータ記憶媒体との両方を含む。非一時的な記憶媒体は、コンピュータによってアクセスさることができる任意の利用可能な媒体であり得る。限定ではなく例として、このようなコンピュータ読取可能媒体は、RAM、ROM、EEPROM、CD−ROMまたは他の光ディスク記憶装置、磁気ディスク記憶装置またはその他の磁気記憶デバイス、あるいは、データ構造または命令の形式で所望のプログラムコードを記憶または搬送するために使用されることができ、かつコンピュータによってアクセスされることができる他の任意の媒体を備え得る。また、任意の接続は、厳密にはコンピュータ読取可能媒体と呼ばれる。例えば、ソフトウェアがウェブサイト、サーバ、あるいは、同軸ケーブル、光ファイバーケーブル、ツイストペア、デジタル加入者ライン(DSL)、あるいは赤外線、無線、およびマイクロ波のようなワイヤレス技術を使用している他の遠隔ソースから送信される場合には、同軸ケーブル、光ファイバーケーブル、ツイストペア、DSL、あるいは赤外線、無線、およびマイクロ波のようなワイヤレス技術は、媒体の定義に含まれる。本明細書で使用されるとき、ディスク(disk)およびディスク(disc)は、コンパクトディスク(CD)、レーザディスク(登録商標)、光ディスク、デジタル多目的ディスク(DVD)、フロッピー(登録商標)ディスク、およびblu−ray(登録商標)ディスクを含み、ここで、ディスク(disks)が通常磁気的にデータを再生する一方、ディスク(discs)は、レーザを用いて光学的にデータを再生する。上記の組み合わせもまた、コンピュータ読取可能媒体の範囲内に含まれるべきである。
[0036] 開示された例示的な実施形態の説明は、いずれの当業者も、本発明の製造または使用を可能にするように提供される。これらの例示的な実施形態への様々な修正は、当業者に対して容易に明らかであり、本明細書に定義された一般的な原理は、本発明の精神または範囲から逸脱することなく、他の実施形態にも適用され得る。従って、本発明は、本明細書に示される例示的な実施形態に限定されることを意図されるものではなく、本明細書に開示される原理および新規な特徴と一致する最も広い範囲を与えられるべきものである。
[0036] 開示された例示的な実施形態の説明は、いずれの当業者も、本発明の製造または使用を可能にするように提供される。これらの例示的な実施形態への様々な修正は、当業者に対して容易に明らかであり、本明細書に定義された一般的な原理は、本発明の精神または範囲から逸脱することなく、他の実施形態にも適用され得る。従って、本発明は、本明細書に示される例示的な実施形態に限定されることを意図されるものではなく、本明細書に開示される原理および新規な特徴と一致する最も広い範囲を与えられるべきものである。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1]
装置であって、
アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を有する位相シフトカプラと、
前記アンテナと通信するために、前記受信信号経路と前記送信信号経路のうちの1つをイネーブルにするように構成された少なくとも1つのスイッチと
を備える、装置。
[C2]
前記位相シフトカプラは、90度ハイブリッドカプラを備える、C1に記載の装置。
[C3]
前記90度ハイブリッドカプラはさらに、接地に接続された第4の端子を備える、C2に記載の装置。
[C4]
前記少なくとも1つのスイッチは、前記送信信号経路をイネーブルにするために、前記受信信号経路を接地に接続するように構成された第1のスイッチを備える、C1に記載の装置。
[C5]
前記少なくとも1つのスイッチは、前記受信信号経路をイネーブルにするために、前記送信信号経路を接地に接続するように構成された第2のスイッチを備える、C3に記載の装置。
[C6]
第1および第2のスイッチは、第1および第2のスイッチ制御信号に基づいて動作するように構成される、C4に記載の装置。
[C7]
前記第2の端子は、前記受信信号経路上の増幅器に結合される、C1に記載の装置。
[C8]
増幅器と前記第2の端子との間で接続された受信経路整合回路をさらに備える、C6に記載の装置。
[C9]
前記第3の端子は、前記送信信号経路上の増幅器に結合される、C1に記載の装置。
[C10]
前記増幅器と前記第3の端子との間で接続された送信経路整合回路をさらに備える、C8に記載の装置。
[C11]
前記受信信号経路および前記送信信号経路は、ミリメートル波長周波数で動作するように構成される、C1に記載の装置。
[C12]
装置であって、
アンテナに並列整合を提供するように位相シフトするための手段と、ここで、前記位相シフトするための手段は、前記アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を備える、
前記アンテナと通信するために、前記受信信号経路と送信信号経路のうちの1つをイネーブルにするための手段と
を備える、装置。
[C13]
前記位相シフトするための手段は、90度ハイブリッドカプラを備える、C12に記載の装置。
[C14]
前記位相シフトするための手段はさらに、接地に接続された第4の端子を備える、C12に記載の装置。
[C15]
前記イネーブルにするための手段は、送信動作をイネーブルにするために、前記受信信号経路を接地に結合するように構成された第1のスイッチを備える、C12に記載の装置。
[C16]
前記イネーブルにするための手段は、受信動作をイネーブルにするために、前記送信信号経路を接地に結合するように構成された第2のスイッチを備える、C15に記載の装置。
[C17]
前記第1および第2のスイッチは、第1および第2のスイッチ制御信号に基づいて動作するように構成される、C16に記載の装置。
[C18]
前記受信信号経路に結合された増幅するための手段をさらに備える、C12に記載の装置。
[C19]
前記送信信号経路に結合された増幅するための手段をさらに備える、C12に記載の装置。
[C20]
前記受信信号経路および前記送信信号経路は、ミリメートル波長周波数で動作するように構成される、C12に記載の装置。

Claims (20)

  1. 装置であって、
    アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を有する位相シフトカプラと、
    前記アンテナと通信するために、前記受信信号経路と前記送信信号経路のうちの1つをイネーブルにするように構成された少なくとも1つのスイッチと
    を備える、装置。
  2. 前記位相シフトカプラは、90度ハイブリッドカプラを備える、請求項1に記載の装置。
  3. 前記90度ハイブリッドカプラはさらに、接地に接続された第4の端子を備える、請求項2に記載の装置。
  4. 前記少なくとも1つのスイッチは、前記送信信号経路をイネーブルにするために、前記受信信号経路を接地に接続するように構成された第1のスイッチを備える、請求項1に記載の装置。
  5. 前記少なくとも1つのスイッチは、前記受信信号経路をイネーブルにするために、前記送信信号経路を接地に接続するように構成された第2のスイッチを備える、請求項3に記載の装置。
  6. 第1および第2のスイッチは、第1および第2のスイッチ制御信号に基づいて動作するように構成される、請求項4に記載の装置。
  7. 前記第2の端子は、前記受信信号経路上の増幅器に結合される、請求項1に記載の装置。
  8. 増幅器と前記第2の端子との間で接続された受信経路整合回路をさらに備える、請求項6に記載の装置。
  9. 前記第3の端子は、前記送信信号経路上の増幅器に結合される、請求項1に記載の装置。
  10. 前記増幅器と前記第3の端子との間で接続された送信経路整合回路をさらに備える、請求項8に記載の装置。
  11. 前記受信信号経路および前記送信信号経路は、ミリメートル波長周波数で動作するように構成される、請求項1に記載の装置。
  12. 装置であって、
    アンテナに並列整合を提供するように位相シフトするための手段と、ここで、前記位相シフトするための手段は、前記アンテナに接続された第1の端子、受信信号経路に接続された第2の端子、および送信信号経路に接続された第3の端子を備える、
    前記アンテナと通信するために、前記受信信号経路と送信信号経路のうちの1つをイネーブルにするための手段と
    を備える、装置。
  13. 前記位相シフトするための手段は、90度ハイブリッドカプラを備える、請求項12に記載の装置。
  14. 前記位相シフトするための手段はさらに、接地に接続された第4の端子を備える、請求項12に記載の装置。
  15. 前記イネーブルにするための手段は、送信動作をイネーブルにするために、前記受信信号経路を接地に結合するように構成された第1のスイッチを備える、請求項12に記載の装置。
  16. 前記イネーブルにするための手段は、受信動作をイネーブルにするために、前記送信信号経路を接地に結合するように構成された第2のスイッチを備える、請求項15に記載の装置。
  17. 前記第1および第2のスイッチは、第1および第2のスイッチ制御信号に基づいて動作するように構成される、請求項16に記載の装置。
  18. 前記受信信号経路に結合された増幅するための手段をさらに備える、請求項12に記載の装置。
  19. 前記送信信号経路に結合された増幅するための手段をさらに備える、請求項12に記載の装置。
  20. 前記受信信号経路および前記送信信号経路は、ミリメートル波長周波数で動作するように構成される、請求項12に記載の装置。
JP2015548058A 2012-12-17 2013-12-17 並列ハイブリッド整合ネットワーク Active JP5922315B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/717,277 2012-12-17
US13/717,277 US9031518B2 (en) 2012-12-17 2012-12-17 Concurrent hybrid matching network
PCT/US2013/075878 WO2014100044A1 (en) 2012-12-17 2013-12-17 Concurrent hybrid matching network

Publications (2)

Publication Number Publication Date
JP2016504865A true JP2016504865A (ja) 2016-02-12
JP5922315B2 JP5922315B2 (ja) 2016-05-24

Family

ID=49950039

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015548058A Active JP5922315B2 (ja) 2012-12-17 2013-12-17 並列ハイブリッド整合ネットワーク

Country Status (5)

Country Link
US (1) US9031518B2 (ja)
EP (1) EP2932611B1 (ja)
JP (1) JP5922315B2 (ja)
CN (1) CN104885372B (ja)
WO (1) WO2014100044A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9306502B2 (en) 2011-05-09 2016-04-05 Qualcomm Incorporated System providing switchable impedance transformer matching for power amplifiers
US8970297B2 (en) 2012-03-19 2015-03-03 Qualcomm Incorporated Reconfigurable input power distribution doherty amplifier with improved efficiency
GB2512586B (en) * 2013-04-02 2015-08-12 Broadcom Corp Switch arrangement
US20140306111A1 (en) * 2013-04-10 2014-10-16 Telekom Malaysia Berhad Low Temperature Co-Fired Ceramic System on Package for Millimeter Wave Optical Receiver and Method of Fabrication
US9852998B2 (en) 2014-05-30 2017-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Ring structures in device die
US9571153B2 (en) * 2014-12-12 2017-02-14 Lg Electronics Inc. Method of cancelling SI signal at RF-front end and UE for the same
CN109997311B (zh) * 2016-11-30 2021-10-01 株式会社村田制作所 布线基板、耦合器模块以及通信装置
CN107017913B (zh) * 2017-04-14 2019-05-17 上海晶曦微电子科技有限公司 一种射频收发电路
US10819384B2 (en) * 2018-09-28 2020-10-27 Apple Inc. Bi-directional amplifier with electrostatic discharge protection
US10917132B1 (en) * 2019-07-10 2021-02-09 Rockwell Collins, Inc. Switchless transceiver integrated programmable differential topology
KR102702991B1 (ko) 2019-07-24 2024-09-04 삼성전자주식회사 능동 소자 어레이를 사용하는 송수신기 및 이를 포함하는 안테나 모듈
US12052049B2 (en) 2021-07-08 2024-07-30 Macom Technology Solutions Holdings, Inc. TR switch with high RX power protection

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177956A (ja) * 2007-01-19 2008-07-31 Hitachi Cable Ltd 通信基地局及びそれを用いた通信システム
WO2009078095A1 (ja) * 2007-12-18 2009-06-25 Fujitsu Limited デュプレクサ、およびデュプレクサを含むモジュール、通信機器
JP2010511353A (ja) * 2006-12-01 2010-04-08 ハリス コーポレイション 無損失伝送経路アンテナスイッチ切換回路

Family Cites Families (64)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4490684A (en) 1983-01-03 1984-12-25 Motorola, Inc. Adaptive quadrature combining apparatus
US5287069A (en) 1990-02-07 1994-02-15 Fujitsu Limited Constant-amplitude wave combination type amplifier
US5375257A (en) * 1993-12-06 1994-12-20 Raytheon Company Microwave switch
JP3215292B2 (ja) 1995-06-05 2001-10-02 松下電器産業株式会社 半導体装置
JP3288227B2 (ja) 1996-09-11 2002-06-04 アルプス電気株式会社 アンテナ共用回路
US5822429A (en) * 1996-09-17 1998-10-13 Electro-Radiation Incorporated System for preventing global positioning satellite signal reception to unauthorized personnel
JP2001203540A (ja) 2000-01-19 2001-07-27 Hitachi Ltd 高周波電力増幅器
SE520760C2 (sv) 2000-06-06 2003-08-19 Ericsson Telefon Ab L M Doherty-förstärkare av flerstegstyp
US6384679B1 (en) 2000-11-15 2002-05-07 National Semiconductor Corporation Rail-to-rail amplifier with reduced GM and compensating cap
JP3809777B2 (ja) 2001-05-30 2006-08-16 ソニー株式会社 電力増幅器
US6522160B1 (en) 2001-06-13 2003-02-18 Micron Technology, Inc. Input buffer with automatic switching point adjustment circuitry, and synchronous DRAM device including same
JP3947373B2 (ja) 2001-07-31 2007-07-18 株式会社ルネサステクノロジ 高周波電力増幅器
US6806767B2 (en) 2002-07-09 2004-10-19 Anadigics, Inc. Power amplifier with load switching circuit
KR100450744B1 (ko) 2002-08-29 2004-10-01 학교법인 포항공과대학교 도허티 증폭기
US6794935B2 (en) 2002-10-17 2004-09-21 Motorola Inc. Power amplification circuit and method for supplying power at a plurality of desired power output levels
JP2004221646A (ja) 2003-01-09 2004-08-05 Nec Corp ドハ−ティ増幅器
DE10308848A1 (de) 2003-02-27 2004-09-09 Marconi Communications Gmbh Integrierte Verstärkeranordnung
JP3907052B2 (ja) 2003-03-07 2007-04-18 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 通信端末装置及び増幅回路
US7444124B1 (en) 2003-05-14 2008-10-28 Marvell International Ltd. Adjustable segmented power amplifier
TW200518345A (en) 2003-08-08 2005-06-01 Renesas Tech Corp Semiconductor device
US6944437B2 (en) * 2003-11-10 2005-09-13 Northrop Grumman Corporation Electronically programmable multimode circuit
US20050134377A1 (en) 2003-12-23 2005-06-23 Dent Paul W. Doherty amplifier
US7157965B1 (en) 2004-06-21 2007-01-02 Qualcomm Incorporated Summing power amplifier
US7884668B2 (en) 2004-06-29 2011-02-08 Nxp B.V. Integrated doherty type amplifier arrangement with high power efficiency
JP4715994B2 (ja) 2004-08-26 2011-07-06 日本電気株式会社 ドハティ増幅器並列運転回路
US20060087385A1 (en) * 2004-10-22 2006-04-27 Time Domain Corporation System and method for duplex operation using a hybrid element
US20060105733A1 (en) 2004-11-16 2006-05-18 Singh Donald R System and method for developing ultra-sensitive microwave and millimeter wave phase discriminators
US7295065B2 (en) 2004-11-18 2007-11-13 Beecem Communications Inc. High efficiency doherty amplifier with a segmented main amplifier
WO2006066461A1 (en) 2004-12-24 2006-06-29 Huawei Technologies Co., Ltd. Butler doherty power amplifier
KR100656335B1 (ko) 2005-04-14 2006-12-13 한국과학기술원 전송선 변압기
US20100001802A1 (en) 2005-05-20 2010-01-07 Nxp B.V. Integrated doherty type amplifier arrangement with high power efficiency
US7183843B1 (en) 2005-06-27 2007-02-27 Rockwell Collins, Inc. Electronically tuned power amplifier
US7280068B2 (en) * 2005-07-14 2007-10-09 Agilent Technologies, Inc. System and method for microwave imaging with suppressed sidelobes using a sparse antenna array
KR100752280B1 (ko) 2005-12-14 2007-08-28 삼성전자주식회사 휴대단말기의 안테나주파수 자동매칭 장치
DE102006008790A1 (de) 2006-02-24 2007-09-06 Infineon Technologies Ag Modulationseinrichtung für einen Sendepfad, Verfahren zur Signalverarbeitung in einem Sendepfad und Sendepfad mit der Modulationseinrichtung
US7719141B2 (en) 2006-11-16 2010-05-18 Star Rf, Inc. Electronic switch network
US8245179B2 (en) 2006-11-21 2012-08-14 Nec Corporation RF circuit, circuit evaluation method, algorithm and recording medium
KR100814415B1 (ko) 2007-02-14 2008-03-18 포항공과대학교 산학협력단 하모닉 제어 회로를 이용한 고효율 도허티 전력 증폭기
US20080207256A1 (en) 2007-02-22 2008-08-28 Texas Instruments Incorporated Concurrent impedance matching of a wireless transceiver
CN101803181A (zh) 2007-09-03 2010-08-11 Nxp股份有限公司 多路多赫尔蒂放大器
US7609115B2 (en) 2007-09-07 2009-10-27 Raytheon Company Input circuitry for transistor power amplifier and method for designing such circuitry
KR20090071834A (ko) 2007-12-28 2009-07-02 성균관대학교산학협력단 고조파 동조를 이용한 도허티 증폭기
KR101547818B1 (ko) 2008-01-29 2015-08-27 삼성전자주식회사 시분할복신 무선통신시스템에서 송수신 안테나 스위칭 장치
US20090219908A1 (en) * 2008-02-29 2009-09-03 Ahmadreza Rofougaran Method and system for processing signals via diplexers embedded in an integrated circuit package
US8103221B2 (en) 2008-05-30 2012-01-24 National Ict Australia Limited High-isolation transmit/receive switch on CMOS for millimeter-wave applications
JP2009303040A (ja) 2008-06-16 2009-12-24 Toshiba Corp 高周波電力増幅器、および増幅方法
US9300508B2 (en) 2008-08-07 2016-03-29 Trex Enterprises Corp. High data rate milllimeter wave radio on a chip
US7952433B2 (en) 2008-11-25 2011-05-31 Samsung Electro-Mechanics Company Power amplifiers with discrete power control
US7863979B2 (en) 2009-01-26 2011-01-04 Skyworks Solutions, Inc. High efficiency power amplifier having embedded switching
US8666340B2 (en) 2009-03-03 2014-03-04 Broadcom Corporation Method and system for on-chip impedance control to impedance match a configurable front end
JP5163577B2 (ja) 2009-03-27 2013-03-13 富士通株式会社 増幅回路及び送受信機
US8432237B2 (en) 2009-05-21 2013-04-30 Qualcomm, Incorporated Output circuit with integrated impedance matching, power combining and filtering for power amplifiers and other circuits
KR101573719B1 (ko) 2009-07-31 2015-12-02 삼성전자주식회사 시분할 복신 방식의 무선통신시스템에서 수신회로 보호 장치 및 방법
US8295212B2 (en) * 2009-08-05 2012-10-23 Alcatel Lucent System and method for TDD/TMA with hybrid bypass switch of receiving amplifier
EP2489048B1 (en) 2009-10-12 2014-12-31 ST-Ericsson (France) SAS Integrated transformer with multiple transformation ratios
JP5705122B2 (ja) 2009-10-23 2015-04-22 日本碍子株式会社 ドハティ増幅器用合成器
EP2339745A1 (en) 2009-12-15 2011-06-29 Nxp B.V. Doherty amplifier
US9048787B2 (en) 2010-04-20 2015-06-02 Rf Micro Devices, Inc. Combined RF detector and RF attenuator with concurrent outputs
US8626084B2 (en) 2010-05-13 2014-01-07 Qualcomm, Incorporated Area efficient concurrent matching transceiver
US8760240B2 (en) 2010-09-15 2014-06-24 Wilocity, Ltd. Method for designing coupling-function based millimeter wave electrical elements
US8611834B2 (en) 2010-11-01 2013-12-17 Cree, Inc. Matching network for transmission circuitry
US9306502B2 (en) 2011-05-09 2016-04-05 Qualcomm Incorporated System providing switchable impedance transformer matching for power amplifiers
US8970297B2 (en) 2012-03-19 2015-03-03 Qualcomm Incorporated Reconfigurable input power distribution doherty amplifier with improved efficiency
US9196945B2 (en) * 2012-05-29 2015-11-24 Rf Micro Devices, Inc. VSWR tolerant tunable hybrid duplexer

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010511353A (ja) * 2006-12-01 2010-04-08 ハリス コーポレイション 無損失伝送経路アンテナスイッチ切換回路
JP2008177956A (ja) * 2007-01-19 2008-07-31 Hitachi Cable Ltd 通信基地局及びそれを用いた通信システム
WO2009078095A1 (ja) * 2007-12-18 2009-06-25 Fujitsu Limited デュプレクサ、およびデュプレクサを含むモジュール、通信機器

Also Published As

Publication number Publication date
WO2014100044A1 (en) 2014-06-26
JP5922315B2 (ja) 2016-05-24
EP2932611A1 (en) 2015-10-21
US9031518B2 (en) 2015-05-12
EP2932611B1 (en) 2018-04-18
CN104885372B (zh) 2018-07-10
US20140170995A1 (en) 2014-06-19
CN104885372A (zh) 2015-09-02

Similar Documents

Publication Publication Date Title
JP5922315B2 (ja) 並列ハイブリッド整合ネットワーク
US10887847B2 (en) Active antenna system, mobile terminal, and configuration method of antenna system
JP2015529067A (ja) フロントエンド並列共振スイッチ
JP6316836B2 (ja) フレキシブルに出力間隔をあけるコンパクトなパワー分配器/結合器
US20130147664A1 (en) Reconfigurable millimeter wave multibeam antenna array
US10498298B1 (en) Time-division duplexing using dynamic transceiver isolation
US20140179241A1 (en) Concurrent matching network using transmission lines for low loss
US9917659B2 (en) Efficient transmit and receive switches
KR20110132023A (ko) 휴대용 단말기의 전력 증폭 장치 및 방법
CN101662295B (zh) 无线射频通信装置及方法
JP2017063315A (ja) モジュール
TWI487184B (zh) 效能平衡-非平衡轉換器
CN106452471B (zh) 一种gsm射频电路及包括该电路的终端
KR20120013138A (ko) 복수 방식을 지원하는 증폭기 및 그 증폭 방법
US9026060B2 (en) Bidirectional matching network
TW201301778A (zh) 收發器及其收發方法
JP6208367B2 (ja) 調整可能な負荷線
JP6419714B2 (ja) アンテナトレース損失の低減のためのrfic構成
JP6109849B2 (ja) ミリメートル波電力増幅器
CN114448462A (zh) 用于信号发射/接收的模块以及相应的通信设备
CN221448396U (zh) 一种射频前端电路、天线装置及移动终端
JP2013236145A (ja) 送信ダイバーシティ高周波回路及びダ送信方法
CN103490834A (zh) 抑制互调干扰的系统和通信装置
JP2017028652A (ja) 通信装置、基地局装置及び通信方法
KR20130051617A (ko) 무선 시스템의 프런트 엔드 모듈

Legal Events

Date Code Title Description
A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20151110

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151117

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160315

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160413

R150 Certificate of patent or registration of utility model

Ref document number: 5922315

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250