JP2016133877A - シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム - Google Patents

シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム Download PDF

Info

Publication number
JP2016133877A
JP2016133877A JP2015006695A JP2015006695A JP2016133877A JP 2016133877 A JP2016133877 A JP 2016133877A JP 2015006695 A JP2015006695 A JP 2015006695A JP 2015006695 A JP2015006695 A JP 2015006695A JP 2016133877 A JP2016133877 A JP 2016133877A
Authority
JP
Japan
Prior art keywords
unit
signal
numerical control
control device
serial communication
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015006695A
Other languages
English (en)
Other versions
JP5987069B2 (ja
Inventor
貴弘 馬場
Takahiro Baba
貴弘 馬場
浩二 羽田
Koji Haneda
浩二 羽田
義人 宮▲崎▼
Yoshito Miyazaki
義人 宮▲崎▼
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fanuc Corp
Original Assignee
Fanuc Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fanuc Corp filed Critical Fanuc Corp
Priority to JP2015006695A priority Critical patent/JP5987069B2/ja
Priority to DE102016000215.8A priority patent/DE102016000215B4/de
Priority to US14/992,288 priority patent/US10012975B2/en
Priority to CN201610028166.3A priority patent/CN105807722B/zh
Publication of JP2016133877A publication Critical patent/JP2016133877A/ja
Application granted granted Critical
Publication of JP5987069B2 publication Critical patent/JP5987069B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/402Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form characterised by control arrangements for positioning, e.g. centring a tool relative to a hole in the workpiece, additional detection means to correct position
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/18Numerical control [NC], i.e. automatically operating machines, in particular machine tools, e.g. in a manufacturing environment, so as to execute positioning, movement or co-ordinated operations by means of programme data in numerical form
    • G05B19/414Structure of the control system, e.g. common controller or multiprocessor systems, interface to servo, programmable interface controller
    • G05B19/4148Structure of the control system, e.g. common controller or multiprocessor systems, interface to servo, programmable interface controller characterised by using several processors for different functions, distributed (real-time) systems
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/33Director till display
    • G05B2219/33093Real time clock interface between serial I-O and processor
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/30Nc systems
    • G05B2219/34Director, elements to supervisory
    • G05B2219/34286Intelligent positioning I-O

Landscapes

  • Engineering & Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Automation & Control Theory (AREA)
  • Numerical Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

【課題】I/Oユニットの電源OFF/ON無しで、I/Oユニットの内部レジスタをリセットすることが可能な、シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システムを提供する。【解決手段】I/Oユニット内部にシリアル通信信号監視回路を持ち、データ及びアイドル信号、つまりシリアル通信信号を監視する。所定時間以上のシリアル通信信号がハイまたはローの状態を検出すると、シリアル通信信号の断線と見なして、リセットパルス信号を生成してI/Oユニットの内部レジスタをリセットする。そのため、数値制御装置を電源OFF/ONするときにI/Oユニットの電源OFF/ONは不要になる。【選択図】図7

Description

本発明は、数値制御装置と工作機械との間で、入力信号/出力信号(DI/DO信号)の入出力を行う為に、外部信号入出力用ユニット(I/Oユニット)を複数接続する数値制御システムに関する。
数値制御装置と工作機械との間で、入力信号/出力信号(DI/DO信号)の入出力を行う為に、外部信号入出力用ユニット(I/Oユニット)を複数接続する構成(デイジーチェーン接続)においては、数値制御装置とやり取りされるDI/DO信号はシステムの構成によって変化するものであり、DI/DO信号を取り込む時には、該DI/DO信号に数値制御装置内部のアドレスが自由に割り付けられることが必要であるため、下記方法を用いる。
<外部信号(DI/DO信号)を数値制御装置内部のアドレスに自由に割り付ける方法>
図1は数値制御装置と該数値制御装置に接続される複数個のI/Oユニットとからなるシステムにおいて、外部信号(DI/DO信号)を数値制御装置内部のアドレスに自由に割り付ける方法を説明する図である。
数値制御装置と、工作機械(図示せず)との間で入力信号/出力信号(DI/DO信号)の入出力を行うために、外部信号入出力用ユニット(I/Oユニット)を複数接続する構成においては、数値制御装置とやり取りされるDI/DO信号はシステムの構成によって変化するものであり、DI/DO信号を取り込むときには該DI/DO信号に数値制御装置内部のアドレスが自由に割り付けられることが必要であるため、下記方法を用いる。
以降の説明の中の各図で使用されている1,2,3… はグループIDを表す。グループIDは、各I/Oユニットに、数値制御装置から近い順番で割り振られる番号である。
またA,B,C…は、例えば、「Aは入力32点/出力24点のユニット、Bはアナログ入力ユニット」というように、信号の点数や機能で分類されるユニットの種類を表す情報を示している。また、I,II,III,…は実際に使われないが、各ユニットを固有に識別するための記号として、本案を説明する上で便宜的に割り付けた数字である。
図1においては、数値制御装置6に対してI/Oユニット1,2,3,4,5が信号線7を介してデイジーチェーン式に接続されている。DI/DO信号に数値制御装置6内部のアドレスを自由に割り付けるため、電源オン時に数値制御装置6が各I/Oユニット1,2,3,4,5にグループIDを割り振る手段を説明する。数値制御装置6の電源をONした時に、まず数値制御装置6がグループIDを含んだ設定用の信号を送信する。受け取った各ユニットは自分がグループIDを取得していない場合は、送られてきたグループIDを取得し数値制御装置6にI/Oユニットの種類をあらわす情報(A,B,C…)を返信する。既に取得している場合は下位に繋がっているI/Oユニットに対して信号を渡す。図1では、I/OユニットIII(1〜3)までのグループIDが設定され、次にIVのグループIDを設定する時を例にしている。
上記の手順が全て終了し、数値制御装置は接続されているI/Oユニットの構成を認識する。これは電源オン時に毎回行なわれる。これにより、DI/DO信号に数値制御装置内部のアドレスが自由に割り付けることが出来る。(特許文献1参照)
なお、前段のI/Oユニットまたは数値制御装置が、後段のI/Oユニットの断線を検出する方法が特許文献2に開示されている。
特許第4185142号公報 特許第4291384号公報
数値制御装置がI/Oユニットに対して、グループIDを毎回割り振るためには、グループID等の情報を保存しているI/Oユニットの内部レジスタも毎回リセットする必要がある。従来の方法では、I/Oユニットの内部レジスタをリセットする信号は、電源ON時に入力されるため、数値制御装置を電源OFF/ONするとき、I/Oユニットも電源OFF/ONする必要があった。I/Oユニットを電源OFF/ONせず内部レジスタがリセットされないと、正しくグループIDが割り振られず、数値制御システムが正常に動作しない(図2参照)。
<I/Oユニットの内部レジスタをリセットしない場合の動作>
上記の方法のように、数値制御装置がI/Oユニットに対して、グループIDを毎回割り振るためには、グループID等の情報を保存しているI/Oユニットの内部レジスタも毎回リセットする必要がある。
ここで、数値制御装置のみを電源OFF/ONさせたとき、I/Oユニットの内部レジスタがリセットされず、数値制御システムが正常に動作しない場合の動作について説明する。図3は数値制御装置と該数値制御装置に接続される複数個のI/Oユニットとからなるシステムにおいて、I/Oユニットの内部レジスタをリセットしない場合の動作を説明する図である。
DI/DO信号を数値制御装置内部のアドレスに自由に割り付ける上記の方法(背景技術の説明)において、グループID設定用の信号が送信されて来たとき、I/Oユニットは自分のグループIDを取得してから、後段のI/Oユニットに信号を渡す。ここで、内部レジスタがリセットされずに、リセット前のグループIDを持っているI/Oユニットでは、自分のグループIDを取得することなく、後段のI/OユニットにグループID設定用の信号を送信する。そのため、数値制御装置とI/OユニットでグループIDの設定がずれ、以下2つのことが起きる。(1)割り当ての誤ったグループIDを持つI/Oユニットが誤動作を起こす(図4参照)。(2)同じグループIDを持つ複数のI/Oユニットから、数値制御装置に信号が送信され、システムが正常に動作しない(図5参照)。
上記(1)、(2)の問題が発生するのを回避するために、I/Oユニットの内部レジスタは必ずリセットする必要がある。従来方法では、I/Oユニットの内部レジスタをリセットする信号は、電源オン時に入力されるため、数値制御装置を電源OFF/ONする場合には、I/Oユニットも電源OFF/ONする必要があった。さらに、数値制御装置とI/Oユニットが互いに離れており、電源を別々にしなければならない場合、リレーなどを用いて、電源ONのタイミングを合わせる必要が有り、手間がかかっていた(図6)。
I/Oユニットの内部レジスタをリセットする他の方法として、リセットコマンドを一斉に送信する方法が考えられるが、その方法にも欠点があった。まず、FA環境下ではノイズが多く発生しているため、信号にノイズが加わり、正しく伝わらない可能性がある。リセットコマンドを一斉送信する方法において、リセットコマンドにノイズが加わった場合、内部レジスタが正しくリセットされず、システムが正常に動作しない問題があった。
そこで本発明の目的は、上記従来技術の問題点に鑑み、I/Oユニットの電源OFF/ON無しで、I/Oユニットの内部レジスタをリセットすることが可能な、シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システムを提供することである。
本願の請求項1に係る発明は、数値制御装置と、該数値制御装置に接続された一つまたは複数のI/Oユニットを有し、前記数値制御装置と前記I/Oユニットとの間で、シリアル通信により入出力信号の授受を行う数値制御システムにおいて、前記I/Oユニットは、前記数値制御装置から送信されるシリアル通信信号を監視する監視手段を備え、前記監視手段は、前記シリアル信号が所定時間以上停止したことで前記数値制御装置の電源が停止されたと判定する判定手段と、前記判定手段により、数値制御装置の電源が停止されたと判定された場合、前記I/Oユニット内部のレジスタへリセット信号を出力するリセット信号出力手段と、を備えたことを特徴とする数値制御システムである。
請求項2に係る発明は、前記判定手段において、前記所定時間を設定可能であることを特徴とする請求項1記載の数値制御システムである。
請求項3に係る発明は、前記リセット信号出力手段は、前記リセット信号の出力時間の長さを設定可能であることを特徴とする請求項1に記載の数値制御システムである。
請求項4に係る発明は、前記I/Oユニットは、前記数値制御装置もしくは前段のI/Oユニットから前記シリアル信号を受信し、後段のI/Oユニットへ前記シリアル信号を送信する送受信手段と、前記判定手段により、数値制御装置の電源が停止されたと判定された場合、後段のI/Oユニットへ送信する前記シリアル信号を停止する停止手段と、を備えたことを特徴とする請求項1記載の数値制御システムである。
請求項5に係る発明は、数値制御装置とシリアル通信によって接続されるI/Oユニットであって、前記I/Oユニットは、前記数値制御装置から送信されるシリアル通信信号を監視する監視手段を備え、前記監視手段は、前記シリアル信号が所定時間以上停止したことで前記数値制御装置の電源が停止されたと判定する判定手段と、前記判定手段により、数値制御装置の電源が停止されたと判定された場合、前記I/Oユニット内部のレジスタへリセット信号を出力するリセット信号出力手段と、を備えたことを特徴とするI/Oユニットである。
本発明により、I/Oユニットの電源OFF/ON無しで、I/Oユニットの内部レジスタをリセットすることが可能な、シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システムを提供できる。
数値制御装置と該数値制御装置に接続される複数個のI/Oユニットとからなるシステムにおいて、外部信号(DI/DO信号)を数値制御装置内部のアドレスに自由に割り付ける方法を説明する図である。 従来の内部レジスタのリセットの方法のフローを示す図である。 数値制御装置と該数値制御装置に接続される複数個のI/Oユニットとからなるシステムにおいて、I/Oユニットの内部レジスタをリセットしない場合の動作を説明する図である。 I/Oユニットの内部レジスタをリセットしない場合に発生する問題を説明する図である。 I/Oユニットの内部レジスタをリセットしない場合に発生する他の問題を説明する図である。 従来のリセットの方法を説明する図である。
本発明に係るシリアル通信信号監視回路においてシリアル通信信号を監視し、リセット信号を生成する方法を説明する図である。 本発明に係るシリアル通信信号監視回路においてシリアル通信信号を監視し、リセット信号を生成する方法を説明する図である。 本発明に係るシリアル通信信号監視回路においてシリアル通信信号を監視し、リセット信号を生成する方法を説明する図である。
数値制御装置に複数段のI/Oユニットが接続されている場合、数値制御装置から複数段のI/Oユニットへの信号の流れを説明する図である。 数値制御装置の電源が停止された場合、後段のI/Oユニットへ送信するシリアル信号を停止することを説明する図である。 本発明に係る内部レジスタのリセットの方法のフローを示す図である。
以下、本発明の実施形態を図面と共に説明する。なお、従来技術と類似する構成あるいは同じ構成については同じ符号を用いて説明する。本発明は、あるパターンの出力を監視するのではなく、シリアル通信信号の所定時間以上の停止を監視しているため、数値制御装置がオフされたときには内部レジスタが必ずリセットされる。また、ノイズが加わったことで、ハイまたはローに固定されてしまうということは考えにくい為、勝手に内部レジスタをリセットしてしまうことも無い。本発明は、このアイドル信号を利用して、後段のI/Oユニットが、前段のI/Oユニットまたは数値制御装置の断線(シリアル通信信号の一定時間以上の停止)を検出する方法である。
1.シリアル通信信号監視回路においてシリアル通信信号を監視し、リセット信号を生成する方法
本発明に係るシステムは、発明が解決しようとする課題を解決する方法として、シリアル通信信号監視回路においてシリアル通信信号を監視し、リセット信号を生成する方法について説明する。本発明のシステムにおいても図1に示されるのと同様に、数値制御装置6に複数のI/Oユニットがデイジーチェーン式に信号線7を介して接続されている。
数値制御装置6とI/Oユニット1,2,3,4,5,はある一定周期毎にDI/DO信号の送受信を行っている。DI/DO信号の送受信を行っていない時は、ある周期で変調/復調を繰り返す信号(アイドル信号)が入出力されている。そのため、データとして送信される所定時間以上、DI/DO信号がハイまたはローに固定されることは無い。
本発明のシステムに用いられるI/Oユニットは図7に示されるように、電源11、LSI12を備えている。各I/Oユニット1,2,3,4,5の内部にシリアル通信信号監視回路15を持ち、データ及びアイドル信号、つまりシリアル通信信号を監視する(図7参照)。
シリアル通信信号監視回路15は、判定手段16により所定時間以上のシリアル通信信号がハイまたはローの状態を検出すると、シリアル通信信号の断線と見なして、リセット信号出力手段17がリセットパルス信号を生成してI/Oユニットの内部レジスタ14をリセットする。そのため、数値制御装置6を電源OFF/ONするときにI/Oユニットの電源OFF/ONは不要になる。
そして、シリアル通信信号監視回路15のリセット信号出力手段17は、出力リセット信号の出力時間の長さを設定することができる(図8参照)。
なお、I/Oユニット1の電源11からのリセット信号、またはシリアル通信信号監視回路15からのリセット信号が内部レジスタ14にリセット信号として入力するようなAND回路13が備わっている。
これにより、数値制御装置システムの数値制御装置6の電源OFF/ON時において、電源OFF時に内部レジスタ14がリセットされ、電源ON時に再度内部レジスタ14が設定されるまでに必要な時間に合わせて、出力リセット信号の出力時間の長さを変更できる。
数値制御装置システムの数値制御装置6の電源OFFからONまでを短時間に行う場合では、出力リセット信号の出力時間の長さを短くすることで対応できる。また、例えば外部からのノイズの流入等により、リセット信号が伝わらないことも可能性として考えられるが、ノイズは短時間に加わる物であるので、出力リセット信号の出力時間を長くすることで、確実に内部レジスタにリセットをかけることが出来る。
また、シリアル通信信号監視回路15において、シリアル通信信号の断線とみなす所定時間を設定することが出来る(図9参照)。これにより、数値制御装置6から送信されるデータの、所定時間以上のハイまたはローの固定の時間が変更された場合でも対応することができる。
背景技術で説明したように、従来手法では、I/Oユニット1の電源オン時にリセットが入力され、内部レジスタ14がリセットされて、その後解除される方法であったため、数値制御装置6を電源OFF/ONするときに、I/Oユニット1を電源OFF/ONさせる必要があった。その為、数値制御装置6とI/Oユニット1が互いに離れており、電源を別々にしなければならない場合、リレーなどを用いて、電源ONのタイミングを合わせる必要が有った(図6参照)。これに対して、本発明に係るシステムを用いると、数値制御装置6を電源OFF/ONする場合、I/Oユニット1の電源OFF/ONは不要な為、電源ONのタイミングを合わせる為のリレー等は不要である。
2.I/Oユニットが、前段のI/Oユニットから後段のI/Oユニットへシリアル信号を送信する方法、及び前段のI/Oユニットからのシリアル信号の停止を監視し、I/Oユニット内部のレジスタへリセット信号を出力する方法
図10は数値制御装置に複数段のI/Oユニットが接続されている場合、数値制御装置から複数段のI/Oユニットへのシリアル信号の流れを説明する図である。図11は数値制御装置の電源が停止された場合、後段のI/Oユニットへ送信するシリアル信号を停止することを説明する図である。
図10に示されるように、数値制御装置6に複数段のI/Oユニット1,2,3,4,5が信号線7を介して接続されている場合、数値制御装置6からI/Oユニット1へ送信されたシリアル信号は、さらにそのI/Oユニット1の後段に接続されたI/Oユニット2へ送信される。
I/Oユニット1は、数値制御装置6もしくは前段のI/Oユニットからシリアル信号を受信し、後段のI/Oユニット2へ前記シリアル信号を送信する手段と、判定手段は、数値制御装置6の電源が停止されたと判断された場合、後段のI/Oユニットに前記シリアル信号の送信を停止する手段を備えている。
各I/Oユニットは、数値制御装置6から送信されるシリアル信号を監視する監視手段(シリアル通信信号監視回路15)に備わったシリアル信号が所定時間以上停止したことで数値制御装置6の電源が停止されたと判定する判定手段16により、数値制御装置6の電源が停止されたと判定された場合、後段のI/Oユニットへ送信するシリアル信号を停止する。前段のI/Oユニットからのシリアル信号停止により、後段のI/Oユニットは、I/Oユニット内部のレジスタへリセット信号を出力する。
従来方法では、数値制御装置とI/Oユニットが互いに離れており、電源を別々にしなければならない場合、リレーなどを用いて、電源ONのタイミングを合わせる必要が有った。さらに上記のように、I/Oユニットを複数用いている場合などは、特にリレーが多くなる。リレーは、一般に消耗部品であるので、信頼性の観点から多用は望ましくない。また、リレーの個数増加は、設置スペースの増大や設置工数の増大にもなるので、やはり望ましくない。本発明によれば、リレーをなくすことができ、先述の問題点を全て解決できる。
図12は本発明に係る内部レジスタのリセットの方法のフローを示す図である。本発明では、I/Oユニットへのシリアル通信信号の断線を、シリアル通信信号監視回路が検出し、リセット信号が出力され、内部レジスタがリセットされるため、I/Oユニットを電源OFF/ONする必要が無い。従来手法では、I/Oユニットの電源オン時にリセットが入力され、内部レジスタがリセットされて、その後解除される方法のため、I/Oユニットを電源OFF/ONする必要があった。
ここで、ウォッチドッグ機能と本発明の相違を説明する。ウォッチドッグ機能(特開2011−107845号公報)を用いると、数値制御装置から定期的に決まった信号を出力し、I/Oユニット側ではその信号をチェックする。その信号をチェックできない場合には、正常に動作していないと判断する。つまり、ウォッチドッグ機能は、ある信号を定期的に出力する必要がある。しかし、シリアル通信信号を監視する本発明は、シリアル通信信号が変化しているかを監視するため、監視用の信号を新たに出力する必要は無い。所定時間以上ウォッチドッグデータの受信がない場合、スレーブはこれを通信異常と見做なす。この時スレーブは、自身にリセットをかけることで、電源投入時の状態に戻る。
これに対し、本発明は、所定時間以上DOデータの受信がない場合、スレーブはこれを通信異常と見做す。この時スレーブは、ウォッチドッグアラーム検出状態となるが、自身にリセットをかけることはない。一方、一定時間以上アイドル信号の受信がない場合、スレーブはこれをマスタの電源停止と見做す。この時スレーブは、自身にリセットをかけることで、電源投入時の状態に戻る。
要するに、:先行技術では「ウォッチドッグデータの停止」=「通信異常またはマスタの電源停止」であるのに対し、本発明は:「ウォッチドッグデータの停止」=「通信異常」、「アイドル信号の停止」=「マスタの電源停止」という差異があり、本発明は通信異常とマスタの電源停止を区別していることになる。この差異により、先行技術にはない以下の効果が得られる。
・ウォッチドッグアラーム発生状態をスレーブで保持しLED等で使用者に通知できる。先行技術では、自身をリセットしてしまうので、アラーム状態をLED等で表示することができない。
・ウォッチドッグアラーム発生後も必要に応じてアラーム探索などの通信を行いスレーブやDIの状態を調べることができる。先行技術では、自身をリセットしてしまうので、アラーム探索通信のために必要なスレーブの内部レジスタまでクリアされてしまい、アラーム探索通信ができない。
1,2,3,4,5 I/Oユニット
6 数値制御装置
7 信号線

11 電源
12 LSI
13 AND回路
14 内部レジスタ
15 シリアル通信信号監視回路
16 判定手段
17 リセット信号出力手段

21 電源
22 LSI
23 AND回路
24 内部レジスタ
25 シリアル通信信号監視回路

Claims (5)

  1. 数値制御装置と、該数値制御装置に接続された一つまたは複数のI/Oユニットを有し、前記数値制御装置と前記I/Oユニットとの間で、シリアル通信により入出力信号の授受を行う数値制御システムにおいて、
    前記I/Oユニットは、前記数値制御装置から送信されるシリアル通信信号を監視する監視手段を備え、
    前記監視手段は、
    前記シリアル信号が所定時間以上停止したことで前記数値制御装置の電源が停止されたと判定する判定手段と、
    前記判定手段により、数値制御装置の電源が停止されたと判定された場合、前記I/Oユニット内部のレジスタへリセット信号を出力するリセット信号出力手段と、
    を備えたことを特徴とする数値制御システム。
  2. 前記判定手段において、前記所定時間を設定可能であることを特徴とする請求項1記載の数値制御システム。
  3. 前記リセット信号出力手段は、前記リセット信号の出力時間の長さを設定可能であることを特徴とする請求項1に記載の数値制御システム。
  4. 前記I/Oユニットは、
    前記数値制御装置もしくは前段のI/Oユニットから前記シリアル信号を受信し、後段のI/Oユニットへ前記シリアル信号を送信する送受信手段と、
    前記判定手段により、数値制御装置の電源が停止されたと判定された場合、後段のI/Oユニットへ送信する前記シリアル信号を停止する停止手段と、
    を備えたことを特徴とする請求項1記載の数値制御システム。
  5. 数値制御装置とシリアル通信によって接続されるI/Oユニットであって、
    前記I/Oユニットは、前記数値制御装置から送信されるシリアル通信信号を監視する監視手段を備え、
    前記監視手段は、
    前記シリアル信号が所定時間以上停止したことで前記数値制御装置の電源が停止されたと判定する判定手段と、
    前記判定手段により、数値制御装置の電源が停止されたと判定された場合、前記I/Oユニット内部のレジスタへリセット信号を出力するリセット信号出力手段と、
    を備えたことを特徴とするI/Oユニット。
JP2015006695A 2015-01-16 2015-01-16 シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム Active JP5987069B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2015006695A JP5987069B2 (ja) 2015-01-16 2015-01-16 シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム
DE102016000215.8A DE102016000215B4 (de) 2015-01-16 2016-01-08 Numerisches Steuersystem mit Selbstrücksetzfunktion für ein internes Register mit serieller Kommunikationssignalüberwachung
US14/992,288 US10012975B2 (en) 2015-01-16 2016-01-11 Numerical control system including internal register self-reset function with serial communication signal monitoring
CN201610028166.3A CN105807722B (zh) 2015-01-16 2016-01-15 具备内部寄存器自复位功能的数值控制系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015006695A JP5987069B2 (ja) 2015-01-16 2015-01-16 シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム

Publications (2)

Publication Number Publication Date
JP2016133877A true JP2016133877A (ja) 2016-07-25
JP5987069B2 JP5987069B2 (ja) 2016-09-06

Family

ID=56293831

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015006695A Active JP5987069B2 (ja) 2015-01-16 2015-01-16 シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム

Country Status (4)

Country Link
US (1) US10012975B2 (ja)
JP (1) JP5987069B2 (ja)
CN (1) CN105807722B (ja)
DE (1) DE102016000215B4 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018029285A (ja) * 2016-08-18 2018-02-22 ラピスセミコンダクタ株式会社 通信装置、半導体装置、通信システムおよび初期化方法
CN111026239A (zh) * 2019-10-31 2020-04-17 苏州浪潮智能科技有限公司 服务器和用于控制cpu的方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5815660B2 (ja) * 2013-12-25 2015-11-17 ファナック株式会社 数値制御システム
CN106843434B (zh) * 2016-12-16 2019-12-03 蚌埠电子信息产业技术研究院 一种利用串口通信控制cpu复位的电路
NL2019777B1 (nl) 2017-10-20 2019-04-29 J M De Jong Duke Automatenfabriek B V Zetinrichting en extractie-inrichting.
JP6708677B2 (ja) * 2018-03-01 2020-06-10 ファナック株式会社 数値制御装置
EP3958136A1 (en) 2020-08-17 2022-02-23 Nokia Technologies Oy Dynamically reprogrammable topologically unique integrated circuit identification
CN115335785B (zh) * 2020-10-14 2024-06-18 三菱电机株式会社 外部信号输入输出单元、控制系统、机器学习装置及推断装置

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04311123A (ja) * 1991-04-09 1992-11-02 Fanuc Ltd 識別番号割り付け装置
JPH0530119A (ja) * 1991-07-25 1993-02-05 Nec Corp 通信装置
JPH08328636A (ja) * 1995-05-26 1996-12-13 Mitsubishi Electric Corp 分散型リモートi/o式制御システムの制御方法
JPH09198119A (ja) * 1996-01-23 1997-07-31 Mitsubishi Electric Corp 操作ボード、リモートi/o通信制御方式
JP2002014877A (ja) * 2000-06-29 2002-01-18 Yaskawa Electric Corp リセットシステムおよび方法
JP4185142B2 (ja) * 2007-02-06 2008-11-26 ファナック株式会社 数値制御装置
JP4291384B2 (ja) * 2007-08-23 2009-07-08 ファナック株式会社 数値制御装置に接続されたioユニットの断線と電源断の検出方法
JP2011107845A (ja) * 2009-11-13 2011-06-02 Canon Inc 電子機器の通信システム

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4200936A (en) * 1976-08-17 1980-04-29 Cincinnati Milacron Inc. Asynchronous bidirectional direct serial interface linking a programmable machine function controller and a numerical control
US4639889A (en) * 1980-02-19 1987-01-27 Omron Tateisi Electronics Company System for controlling communication between a main control assembly and programmable terminal units
JP4205138B2 (ja) 2007-05-25 2009-01-07 ファナック株式会社 Ioユニットのステータス情報の取得方法
JP5570556B2 (ja) 2012-07-23 2014-08-13 ファナック株式会社 Ioユニットと通信を行う数値制御装置
JP2014191724A (ja) 2013-03-28 2014-10-06 Mitsubishi Electric Corp 入出力制御装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04311123A (ja) * 1991-04-09 1992-11-02 Fanuc Ltd 識別番号割り付け装置
JPH0530119A (ja) * 1991-07-25 1993-02-05 Nec Corp 通信装置
JPH08328636A (ja) * 1995-05-26 1996-12-13 Mitsubishi Electric Corp 分散型リモートi/o式制御システムの制御方法
JPH09198119A (ja) * 1996-01-23 1997-07-31 Mitsubishi Electric Corp 操作ボード、リモートi/o通信制御方式
JP2002014877A (ja) * 2000-06-29 2002-01-18 Yaskawa Electric Corp リセットシステムおよび方法
JP4185142B2 (ja) * 2007-02-06 2008-11-26 ファナック株式会社 数値制御装置
JP4291384B2 (ja) * 2007-08-23 2009-07-08 ファナック株式会社 数値制御装置に接続されたioユニットの断線と電源断の検出方法
JP2011107845A (ja) * 2009-11-13 2011-06-02 Canon Inc 電子機器の通信システム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018029285A (ja) * 2016-08-18 2018-02-22 ラピスセミコンダクタ株式会社 通信装置、半導体装置、通信システムおよび初期化方法
CN111026239A (zh) * 2019-10-31 2020-04-17 苏州浪潮智能科技有限公司 服务器和用于控制cpu的方法
CN111026239B (zh) * 2019-10-31 2021-07-02 苏州浪潮智能科技有限公司 服务器和用于控制cpu的方法

Also Published As

Publication number Publication date
CN105807722B (zh) 2018-01-09
DE102016000215A1 (de) 2016-07-21
JP5987069B2 (ja) 2016-09-06
US20160209827A1 (en) 2016-07-21
DE102016000215B4 (de) 2019-10-31
US10012975B2 (en) 2018-07-03
CN105807722A (zh) 2016-07-27

Similar Documents

Publication Publication Date Title
JP5987069B2 (ja) シリアル通信信号監視による内部レジスタ自己リセット機能を備えた数値制御システム
JP4542733B2 (ja) フィールドバスに接続されたステーションのコンフィギュレーション実施方法およびステーション
US9934111B2 (en) Control and data transmission system, process device, and method for redundant process control with decentralized redundancy
CN107193252B (zh) 从机装置、从机装置的控制方法以及记录介质
US9170569B2 (en) Method for electing an active master device from two redundant master devices
EP3092574B1 (en) Multi-master bus
CN106610712B (zh) 基板管理控制器复位系统及方法
CN107918590B (zh) 运算装置以及控制装置
JP2006244416A (ja) マスターノード及びスレーブノードを有する電子装置システム
EP3376316B1 (en) Slave device, control method of slave device, information processing program and computer readable recording medium
CN106573626B (zh) 用于处理用于车辆的行驶功能的数据的方法
JP2013041501A (ja) 車両制御装置、車両制御システム
CN106444355B (zh) 安全开关
JP2005277978A (ja) 識別番号自動設定方法及び識別番号自動設定装置
JP2018163498A (ja) 監視回路
CN111522757A (zh) 一种基于i2c总线的中断读取与清除的控制方法
JP2007018026A (ja) コントローラ
JP5299443B2 (ja) I2cバス通信制御システム、及びi2cバス通信制御方法
US10291582B2 (en) System and method of supporting more than 256 sensors by intelligent platform management interface (IPMI) based server management controller
JP7247793B2 (ja) 信号処理装置
JP2014063257A (ja) 着脱可能なフィルタ回路を有する数値制御システム
KR20130009452A (ko) 설비 관제 시스템 및 이의 운전 방법
JP6024604B2 (ja) 通信装置
JP5407382B2 (ja) 出力モジュールの誤出力防止方式
JP2015176349A (ja) 情報処理装置、故障検出方法及びプログラム

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160426

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160616

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160726

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160808

R150 Certificate of patent or registration of utility model

Ref document number: 5987069

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150