JP2016062352A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2016062352A5 JP2016062352A5 JP2014190384A JP2014190384A JP2016062352A5 JP 2016062352 A5 JP2016062352 A5 JP 2016062352A5 JP 2014190384 A JP2014190384 A JP 2014190384A JP 2014190384 A JP2014190384 A JP 2014190384A JP 2016062352 A5 JP2016062352 A5 JP 2016062352A5
- Authority
- JP
- Japan
- Prior art keywords
- frequency
- clock signal
- circuit
- semiconductor integrated
- signal output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims description 19
- 238000000034 method Methods 0.000 claims 4
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014190384A JP6429549B2 (ja) | 2014-09-18 | 2014-09-18 | 半導体集積回路、半導体集積回路を備えた装置、半導体集積回路におけるクロックの制御方法、並びにプログラム。 |
| US14/856,253 US9432011B2 (en) | 2014-09-18 | 2015-09-16 | Semiconductor integrated circuit, apparatus with semiconductor integrated circuit, and clock control method in semiconductor integrated circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014190384A JP6429549B2 (ja) | 2014-09-18 | 2014-09-18 | 半導体集積回路、半導体集積回路を備えた装置、半導体集積回路におけるクロックの制御方法、並びにプログラム。 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2016062352A JP2016062352A (ja) | 2016-04-25 |
| JP2016062352A5 true JP2016062352A5 (enExample) | 2017-11-02 |
| JP6429549B2 JP6429549B2 (ja) | 2018-11-28 |
Family
ID=55526720
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014190384A Expired - Fee Related JP6429549B2 (ja) | 2014-09-18 | 2014-09-18 | 半導体集積回路、半導体集積回路を備えた装置、半導体集積回路におけるクロックの制御方法、並びにプログラム。 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9432011B2 (enExample) |
| JP (1) | JP6429549B2 (enExample) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6410538B2 (ja) * | 2014-09-18 | 2018-10-24 | キヤノン株式会社 | 半導体集積回路、半導体集積回路を備えた装置、半導体集積回路におけるクロックの制御方法、並びにプログラム。 |
| JP6681244B2 (ja) * | 2016-03-30 | 2020-04-15 | キヤノン株式会社 | 画像処理装置、その制御方法、及びプログラム |
| JP6808414B2 (ja) * | 2016-09-21 | 2021-01-06 | キヤノン株式会社 | 情報処理装置、その制御方法、及びプログラム |
| KR102406669B1 (ko) * | 2017-11-08 | 2022-06-08 | 삼성전자주식회사 | 메모리 컨트롤러 및 이를 포함하는 스토리지 장치 |
| US10747470B2 (en) * | 2018-05-10 | 2020-08-18 | Micron Technology, Inc. | Semiconductor device with pseudo flow through scheme for power savings |
| JP7243172B2 (ja) * | 2018-12-18 | 2023-03-22 | 富士フイルムビジネスイノベーション株式会社 | 画像処理装置 |
| US12135668B2 (en) * | 2022-11-16 | 2024-11-05 | Stmicroelectronics S.R.L. | Asynchronous controller for processing unit |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3468592B2 (ja) * | 1994-08-10 | 2003-11-17 | 富士通株式会社 | クロック信号発生回路 |
| JPH11306074A (ja) * | 1998-04-23 | 1999-11-05 | Sharp Corp | 情報処理装置 |
| JP3800164B2 (ja) * | 2002-10-18 | 2006-07-26 | ソニー株式会社 | 情報処理装置、情報記憶装置、情報処理方法、及び情報処理プログラム |
| US20100005214A1 (en) * | 2008-07-01 | 2010-01-07 | International Business Machines Corporation | Enhancing bus efficiency in a memory system |
| JP5431290B2 (ja) | 2010-10-29 | 2014-03-05 | インターナショナル・ビジネス・マシーンズ・コーポレーション | クロック・ドメイン・クロッシングのデータ転送回路および方法 |
| WO2012166829A2 (en) * | 2011-05-31 | 2012-12-06 | Lightlab Imaging, Inc. | Multimodal imaging system, apparatus, and methods |
-
2014
- 2014-09-18 JP JP2014190384A patent/JP6429549B2/ja not_active Expired - Fee Related
-
2015
- 2015-09-16 US US14/856,253 patent/US9432011B2/en not_active Expired - Fee Related