JP2015197477A - 信号処理方法、表示装置、及び電子機器 - Google Patents

信号処理方法、表示装置、及び電子機器 Download PDF

Info

Publication number
JP2015197477A
JP2015197477A JP2014073802A JP2014073802A JP2015197477A JP 2015197477 A JP2015197477 A JP 2015197477A JP 2014073802 A JP2014073802 A JP 2014073802A JP 2014073802 A JP2014073802 A JP 2014073802A JP 2015197477 A JP2015197477 A JP 2015197477A
Authority
JP
Japan
Prior art keywords
gradation
signal
voltage
processing method
pixel circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2014073802A
Other languages
English (en)
Inventor
祐治 中畑
Yuji Nakahata
祐治 中畑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2014073802A priority Critical patent/JP2015197477A/ja
Priority to US14/662,367 priority patent/US9792852B2/en
Publication of JP2015197477A publication Critical patent/JP2015197477A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

【課題】高画質な画像を表示可能とする信号処理方法、表示装置、及び電子機器を提供すること。
【解決手段】本技術の一形態に係る信号処理方法は、表示対象となる画像の各画素の階調を含む画像信号を入力することを含む。各々が発光素子を有する複数の画素回路のうちの、前記発光素子の発光輝度を定める信号電圧が、共通して接続された信号線に順次連続して出力される所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調が選択される。前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさが補正される。
【選択図】図9

Description

本技術は、画像を表示するための信号処理方法、表示装置、及び電子機器に関する。
従来、表示装置の1つとして、印加される電流値に応じて発光輝度が変化する、所謂、電流駆動型の電気光学素子を画素の発光部(発光素子)として用いた表示装置がある。電流駆動型の電気光学素子としては、有機材料のエレクトロルミネッセンス(EL;Electroluminescence)を利用し、有機薄膜に電界をかけると発光する現象を用いた有機EL素子が知られている。
画素の発光部として有機EL素子を用いた有機EL表示装置は、次のような特長を持っている。すなわち、有機EL素子は、10V以下の印加電圧で駆動できるために低消費電力である。また有機EL素子は自発光素子であるために、液晶表示装置に比べて、画像の視認性が高く、しかも、バックライト等の照明部材を必要としないために軽量化及び薄型化が容易である。更に、有機EL素子は、応答速度が数μsec程度と非常に高速であるために動画表示時の残像が発生しない。
特許文献1に記載の有機EL表示装置では、その図10等に示すように、アノード電極211と同じレイヤーに金属配線90が形成される。金属配線90は、有機層(電荷注入層214や接続層216、217)に電気的に接続され、非発光時のアノード電極211の電位よりも低い電位に設定される。これにより有機層内を流れるリーク電流が隣接画素側へ流れ込むことが防止されている。この結果、リーク電流に起因する隣接画素での発光を抑えることが可能となり、良好な色再現性(色純度)が実現されている(特許文献1の明細書段落[0098]−[0105]等)。
また特許文献2に記載の有機EL表示装置では、その図8等に示すように、複数の水平ラインを1ユニットとし、同一ユニット内の各画素回路では、閾値補正動作が同時に行われる。そして閾値補正動作完了後に、各画素回路毎に順次、映像信号電圧が入力され、入力された映像信号電圧に応じた輝度の発光が行われる。この際に、各ユニット毎に、先頭ラインから終了ラインへの順番での映像信号電圧の入力と、終了ラインから先頭ラインへの順番での映像信号電圧の入力とが交互に行われる。これにより各ユニットの境界部分におけるスジが解消されるので、画面品質を向上させることができる(特許文献2の明細書段落[0062]−[0069]等)。
特開2012−155953号公報 特開2011−154237号公報
特許文献1及び2に記載のように、高画質な画像を表示するための種々の技術が求められている。
以上のような事情に鑑み、本技術の目的は、高画質な画像を表示可能とする信号処理方法、表示装置、及び電子機器を提供することにある。
上記目的を達成するため、本技術の一形態に係る信号処理方法は、表示対象となる画像の各画素の階調を含む画像信号を入力することを含む。
各々が発光素子を有する複数の画素回路のうちの、前記発光素子の発光輝度を定める信号電圧が、共通して接続された信号線に順次連続して出力される所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調が選択される。
前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさが補正される。
これにより信号電圧が信号線に順次連続して出力されることによる問題を抑制することが可能となる。この結果、高画質な画像を表示することが可能となる。
前記補正ステップは、前記複数の対応階調の各々の大きさを、前記複数の対応階調内の他の対応階調をもとに補正し、前記補正された対応階調に応じた前記信号電圧を生成してもよい。
このように対応階調を補正することで、信号電圧の各々の大きさが補正されてもよい。
前記補正ステップは、前記複数の対応階調の各々に応じて前記信号電圧を生成し、前記生成された信号電圧の大きさを補正してもよい。
このように対応階調に応じた信号電圧が調整されてもよい。
前記複数の対応階調の各々に応じた前記信号電圧は、前記複数の共通画素回路が並ぶ順で、前記信号線に順次連続して出力されてもよい。この場合、前記補正ステップは、補正対象となる前記対応階調である対象対応階調を、前記対象対応階調に対応する前記共通画素回路に隣接する、隣接共通画素回路に対応する対応階調をもとに補正する。
これにより信号線に隣接して出力される信号電圧による影響を十分に抑制することができる。
前記補正ステップは、前記隣接共通画素回路に対応する前記対応階調を隣接対応階調として、前記対象対応階調と前記隣接対応階調との大小関係をもとに補正を行ってもよい。
これにより隣接対応階調による影響を十分に抑制することができる。
前記補正ステップは、前記隣接対応階調が前記対象対応階調よりも大きい場合は前記対象対応階調を小さくし、前記隣接対応階調が前記対象対応階調よりも小さい場合は、前記対象対応階調を大きくしてもよい。
これにより隣接対応階調による影響を十分に抑制することができる。
前記補正ステップは、前記対象対応階調が0階調であり前記隣接対応階調が前記0階調よりも大きい場合に、前記対象対応階調を、前記発光素子の発光輝度を0とする0信号電圧よりも小さい補正用電圧が生成される補正用階調に補正してもよい。
このように補正用電圧及び補正用階調が定められることで、高精度の補正が可能となる。
前記補正ステップは、前記選択された複数の対応階調の各々に所定の階調を加算することで複数の加算対応階調を生成し、前記生成された複数の加算対応階調の各々の大きさを、前記複数の加算対応階調内の他の加算対応階調をもとに補正してもよい。この場合、前記信号処理方法は、さらに、前記補正された加算対応階調から前記所定の値を減算した階調に応じた前記信号電圧を生成することを含んでもよい。
このように補正の際に所定の値の階調が加算されてもよい。これにより補正用階調を容易に定めることができる。
前記最下階調は、0階調から前記所定の階調までの範囲の階調であってもよい。
このように補正用階調を容易に定めることができる。
前記複数の画素回路はマトリクス状に配置され、各々が、前記信号電圧に応じた駆動電流を前記発光素子に印加する駆動トランジスタを有してもよい。この場合、前記複数の画素回路のうちの、前記信号電圧が書き込まれる画素回路を選択するための選択線が共通して接続された水平方向に並ぶ複数の画素回路を水平画素回路群として、前記選択ステップは、前記駆動トランジスタのゲート−ソース間電圧を前記駆動トランジスタの閾値電圧をもとに補正する閾値補正が同じタイミングで行われる複数の水平画素回路群に含まれる、前記信号線が共通して接続された垂直方向に並ぶ前記複数の共通画素回路の各々に対応する前記対応階調を選択してもよい。
このような所謂STC(Simultaneous Threshold Cancel)駆動方式が用いられる際に、本信号処理方法を用いることで、高画質な画像表示が可能となる。
本技術の他の形態に係る信号処理方法は、所定の信号線に接続される第1の画素回路に対応する第1の入力画像信号と、前記所定の信号線に接続される前記第1の画素回路に隣接する第2の画素回路に対応する第2の入力画像信号とを入力することを含む。
第1の書き込み期間において前記所定の信号線から前記第1の画素回路に供給される第1の信号電圧が、前記入力された第2の入力画像信号に応じて補正される。
第2の書き込み期間において前記所定の信号線から前記第2の画素回路に供給される第2の信号電圧が、前記入力された第1の入力画像信号に応じて補正される。
これにより高画質な画像を表示することが可能となる。
前記第1の画素回路及び前記第2の画素回路は、互いに異なる色を発光してもよい。
本技術の一形態に係る表示装置は、入力部と、複数の画素回路と、第1の出力部と、選択部と、補正部とを具備する。
前記入力部は、表示対象となる画像の各画素の階調を含む画像信号を入力する。
前記複数の画素回路は、各々が発光素子を有する。
前記第1の出力部は、前記複数の画素回路のうちの所定の複数の画素回路に共通して接続された信号線に、前記発光素子の発光輝度を定める信号電圧を順次連続して出力する。
前記選択部は、前記所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調を選択する。
前記補正部は、前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさを補正する。
前記複数の画素回路はマトリクス状に配置され、各々が、前記信号電圧に応じた駆動電流を前記発光素子に印加する駆動トランジスタを有してもよい。この場合、前記表示装置は、さらに、前記複数の画素回路のうちの水平方向に並ぶ複数の水平画素回路に共通して接続された選択線に、前記信号電圧が書き込まれる画素回路を選択する選択信号を出力する第2の出力部を具備してもよい。また前記複数の共通画素回路は、垂直方向に並び、前記選択線が共通して接続された前記複数の水平画素回路を水平画素回路群として、前記駆動トランジスタのゲート−ソース間電圧を前記駆動トランジスタの閾値電圧をもとに補正する閾値補正が同じタイミングで行われる複数の水平画素回路群に含まれてもよい。
本技術の一形態に係る電子機器は、前記表示装置を具備する。
以上のように、本技術によれば、高画質な画像を表示することが可能となる。なお、ここに記載された効果は必ずしも限定されるものではなく、本開示中に記載されたいずれかの効果であってもよい。
本技術の一実施形態に係る表示装置の構成例を示す概略図である。 画素(画素回路)の具体的な回路構成の一例を示す回路図である。 本表示装置の基本的な回路動作例の説明に供するタイミング波形図である。 STC駆動方式を行う場合の回路動作例を示す模式的な図である。 映像信号処理部の構成例を示す概略図である。 STC駆動方式で起こり得る問題点について説明するための模式的な図である。 STC駆動方式で起こり得る問題点について説明するための模式的な図である。 本技術に係る信号処理方法による補正例を示すフローチャートである。 補正ステップで用いられるLUTの一例を示す図である。 本技術に係る信号処理方法による他の補正例を説明するための、階調と信号電圧との対応を模式的に示す図である。 他の補正例において用いられるLUTの一例を示す図である。 本技術に係る信号処理方法による他の調整例を示すフローチャートである。 他の補正例における階調と信号電圧との対応を模式的に示す図である。 本技術に係る信号処理方法による他の補正例を説明するための、階調と信号電圧との対応を模式的に示す図である。 他の補正例において用いられるLUTの一例を示す図である。 本技術に係る信号処理方法を適用可能な駆動回路例を示す概略図である。 図16に示す駆動回路の回路動作例を模式的に示す図である。 カラーSTC駆動方式が用いられる場合の駆動回路例を示す概略図である。 カラーSTC駆動方式が用いられる場合の回路動作例を示す模式図である。 複数の共通画素の数が4つとなる場合の駆動回路を示す概略図である。 複数の共通画素の数が4つとなる場合の回路動作例を示す模式図である。 本技術に係る表示装置の適用例の外観を示す斜視図である。 本技術に係る表示装置の他の適用例の外観を示す斜視図である。
以下、本技術に係る実施形態を、図面を参照しながら説明する。
[表示装置の構成]
図1は、本技術の一実施形態に係る表示装置の構成例を示す概略図である。本実施形態では、表示装置として、アクティブマトリクス型の有機EL表示装置が用いられる。
アクティブマトリクス型の有機EL表示装置は、電流駆動型の発光素子である有機EL素子に流れる電流を、当該有機EL素子と同じ画素内に設けられた能動素子、例えば絶縁ゲート型の電界効果トランジスタにより制御する表示装置である。絶縁ゲート型の電界効果トランジスタとしては、典型的には、TFT(薄膜トランジスタ)が用いられる。
図1に示すように、本実施形態に係る有機EL表示装置10は、有機EL素子を含む複数の画素回路20(以下画素20と記載する)と、当該画素20が行列状(マトリクス状)に2次元配置されてなる画素アレイ部30と、当該画素アレイ部30の周辺に配置される駆動回路部と、映像信号処理部70と、記憶部80とを有する。
駆動回路部は、書込み走査回路40、電源供給走査回路50、及び信号出力回路60等からなり、画素アレイ部30の各画素20を駆動する。映像信号処理部70は、信号出力回路60に、映像信号に応じた信号電圧を供給する。
ここで、有機EL表示装置10がカラー表示対応の場合は、カラー画像を形成する単位となる1つの画素(単位画素)は複数の副画素(サブピクセル)から構成され、この副画素の各々が図1の画素20に相当することになる。例えば1つの画像は、赤色(Red;R)光を発光する副画素、緑色(Green;G)光を発光する副画素、青色(Blue;B)光を発光する副画素の3つの副画素から構成される。
但し、1つの画素としては、RGBの3原色の副画素の組み合わせに限られるものではない。3原色の副画素に更に1色あるいは複数色の副画素を加えて1つの画素が構成されてもよい。例えば、輝度向上のために白色(White;W)光を発光する副画素が加えられてもよいし、色再現範囲を拡大するために補色光を発光する少なくとも1つの副画素が加えられてもよい。
複数の副画素を含む単位画素の具体的な構成例は限定されない。例えばRGB等のそれぞれの色を発光する発光層を有する複数の画素が副画素として配置され単位画素が構成されてもよい。あるいは白色等の同一の色を発光する発光層を有する複数の画素が配置され、カラーフィルタによって発光する色を異ならせる構成が用いられてもよい。本開示中において、発光する色に関する説明は、発光層自体がそれぞれ異なる色を発光する場合も、カラーフィルタによってそれぞれ異なる色に変換される場合も含む。
画素アレイ部30には、m行n列の画素20の配列に対して、走査線311〜31mと、電源供給線321〜32mと、信号線331〜33nとがそれぞれ配線される。走査線311〜31m及び電源供給線321〜32mは、行方向(画素行の画素の配列方向)に沿って、画素行毎にそれぞれ配線される。信号線331〜33nは、列方向(画素列の画素の配列方向)に沿って、画素列毎に配線される。本実施形態において、行方向は水平方向に相当し、列方向は垂直方向に相当する。
走査線311〜31mは、書込み走査回路40の対応する行の出力端にそれぞれ接続される。電源供給線321〜32mは、電源供給走査回路50の対応する行の出力端にそれぞれ接続される。信号線331〜33nは、信号出力回路60の対応する列の出力端にそれぞれ接続される。
画素アレイ部30は、通常、ガラス基板などの透明絶縁基板上に形成されている。これにより、有機EL表示装置10は、平面型(フラット型)のパネル構造となっている。画素アレイ部30の各画素20の駆動回路は、例えばアモルファスシリコンTFTまたは低温ポリシリコンTFTを用いて形成することができる。
書込み走査回路40及び電源供給走査回路50は、クロックパルスckに同期してスタートパルスspを順にシフト(転送)するシフトレジスタ回路等によって構成される。書込み走査回路40は、画素アレイ部30の各画素20への映像信号に応じた信号電圧の書込みに際して、走査線31(311〜31m)に対して書込み走査信号WS(WS1〜WSm)を順次供給する。すなわち画素アレイ部30の各画素20は、行単位で順番に走査(線順次走査)される。
書き込み操作回路40は、本実施形態において、複数の画素回路のうちの水平方向に並ぶ複数の水平画素回路(以下水平画素と記載する)に共通して接続された選択線(走査線31(311〜31m))に、信号電圧が書き込まれる画素回路を選択する選択信号(書込み走査信号WS(WS1〜WSm))を出力する第2の出力部に相当する。
電源供給走査回路50は、書込み走査回路40による線順次走査に同期して、第1電源電位Vccpと当該第1電源電位Vccpよりも低い第2電源電位Viniとで切り替わることが可能な電源電位DS(DS1〜DSm)を電源供給線32(321〜32m)に供給する。後述するように、電源電位DSのVccp/Viniの切替えにより、画素20の発光/非発光の制御が行われる。
信号出力回路60は、映像信号処理部70から供給される映像信号に応じた信号電圧(以下、単に「信号電圧」と記述する場合もある)Vsigと基準電圧Vofsとを選択的に出力する。ここで、基準電圧Vofsは、映像信号の信号電圧Vsigの基準となる電位(例えば、映像信号の黒レベルに相当する電位)であり、後述する閾値補正処理の際に用いられる。
信号出力回路60から出力される信号電圧Vsig/基準電圧Vofsは、信号線33(331〜33n)を介して、書込み走査回路40による走査によって選択された画素行の単位で書き込まれる。すなわち、信号出力回路60は、信号電圧Vsigを行(ライン)単位で書き込む線順次書込みの駆動形態を採っている。
映像信号処理部70は、外部等から入力された映像信号に対して、カンマ補正等の所定の処理を実行可能である。例えばデジタルの映像信号として、連続する複数のフレームにそれぞれ対応する複数の画像信号が入力される。画像信号は、表示される画像(例えばフレーム)の各画素の階調の情報を含む信号である。あるいはアナログの映像信号が入力されてもよい。この場合、映像信号処理部70により映像信号が適宜サンプリングされ、フレームごとの画像信号が生成される。
映像信号処理部70は、各フレームの画像信号をもとに、当該フレームを表示させるための信号電圧Vsigを生成する。信号電圧Vsigは画素20ごとに生成され、フレームを表示させるための所定のタイミングにて、信号出力回路60に供給される。本開示にて、映像信号に応じた信号電圧とは、フレーム毎の画像信号に応じた信号電圧に相当する。
本実施形態では、映像信号処理部70により、本技術に係る信号処理方法が実行される。すなわち各画素20において、画像信号内の階調が適宜補正される。また補正後の階調に応じた信号電圧Vsigが生成される。
記憶部80は、例えばROM(Read Only Memory)やHDD(Hard Disk Drive)等からなり、フレームメモリとして機能する。また記憶部80には、後述する階調の補正に用いられるLUT(ルックアップテーブル)が記憶される。
図2は、画素(画素回路)20の具体的な回路構成の一例を示す回路図である。画素20の発光部は、デバイスに流れる電流値に応じて発光輝度(発光階調)が変化する電流駆動型の発光素子である有機EL素子21から成る。
図2に示すように、画素20は、有機EL素子21と、有機EL素子21に電流を流すことによって当該有機EL素子21を駆動する駆動回路とを有する。有機EL素子21は、典型的には、アノード電極、有機層及びカソード電極が順に積層された構成を有する。
有機EL素子21を駆動する駆動回路は、駆動トランジスタ22、書込みトランジスタ23、保持容量24、及び、補助容量25を有する。駆動トランジスタ22及び書込みトランジスタ23として例えばNチャネル型のTFTを用いることができる。但し、ここで示した、駆動トランジスタ22及び書込みトランジスタ23の導電型の組み合わせ等は一例に過ぎず、これらの組み合わせに限られるものではない。
駆動トランジスタ22は、一方の電極(ソース/ドレイン電極)が有機EL素子21のアノード電極に接続され、他方の電極(ドレイン/ソース電極)が電源供給線32(321〜32m)に接続される。
書込みトランジスタ23は、一方の電極(ソース/ドレイン電極)が信号線33(331〜33n)に接続され、他方の電極(ドレイン/ソース電極)が駆動トランジスタ22のゲート電極に接続されている。また、書込みトランジスタ23のゲート電極は、走査線31(311〜31m)に接続されている。
駆動トランジスタ22及び書込みトランジスタ23において、一方の電極とは、ソース/ドレイン領域に電気的に接続された金属配線を言い、他方の電極とは、ドレイン/ソース領域に電気的に接続された金属配線を言う。また、一方の電極と他方の電極との電位関係によって一方の電極がソース電極ともなればドレイン電極ともなり、他方の電極がドレイン電極ともなればソース電極ともなる。
保持容量24は、一方の電極が駆動トランジスタ22のゲート電極に接続され、他方の電極が駆動トランジスタ22の他方の電極、及び、有機EL素子21のアノード電極に接続されている。
補助容量25は、一方の電極が有機EL素子21のアノード電極に、他方の電極が共通電源供給線34にそれぞれ接続されている。この補助容量25は、有機EL素子21の容量不足分を補い、保持容量24に対する信号電圧の書込みゲインを高めるために、必要に応じて設けられる。なお補助容量25の上記した他方の電極が、共通電源供給線34とは異なる、その他の固定電位のノードに接続されてもよい。
上記構成の画素20において、書込みトランジスタ23は、書込み走査回路40から走査線31を通してゲート電極に印加される、Highアクティブの書込み走査信号WSに応答して導通状態となる。これにより、書込みトランジスタ23は、信号線33を通して信号出力回路60から供給される、映像信号に応じた信号電圧Vsig又は基準電圧Vofsをサンプリングして画素20内に書き込む。書き込まれた信号電圧Vsig又は基準電圧Vofsは、駆動トランジスタ22のゲート電極に印加されるとともに保持容量24に保持される。
駆動トランジスタ22は、電源供給線32(321〜32m)の電源電位DSが第1電源電位Vccpにあるときには、一方の電極がドレイン電極、他方の電極がソース電極となって飽和領域で動作する。これにより駆動トランジスタ22は、電源供給線32から電流の供給を受けて、有機EL素子21に駆動電流を供給する。当該駆動電流の電流値は、保持容量24に保持された信号電圧Vsigに応じた値である。この結果、映像信号に応じた階調(階調)にて有機EL素子21が発光する。
駆動トランジスタ22は更に、電源電位DSが第1電源電位Vccpから第2電源電位Viniに切り替わったときには、一方の電極がソース電極、他方の電極がドレイン電極となってスイッチングトランジスタとして動作する。これにより駆動トランジスタ22は、有機EL素子21への駆動電流の供給を停止し、有機EL素子21を非発光状態にする。すなわち、駆動トランジスタ22は、有機EL素子21の発光/非発光を制御するトランジスタとしての機能をも併せ持っている。
この駆動トランジスタ22のスイッチング動作により、有機EL素子21が非発光状態となる期間(非発光期間)を設け、有機EL素子21の発光期間と非発光期間の割合(デューティ)を制御することができる。このデューティ制御により、1表示フレーム期間に亘って画素が発光することに伴う残像ボケを低減できるために、特に動画の画品位をより優れたものとすることができる。
電源供給走査回路50から電源供給線32を通して選択的に供給される第1及び第2電源電位Vccp及びViniのうち、第1電源電位Vccpは有機EL素子21を発光駆動する駆動電流を駆動トランジスタ22に供給するための電源電位である。また、第2電源電位Viniは、有機EL素子21に対して逆バイアスを掛けるための電源電位である。この第2電源電位Viniは、基準電圧Vofsよりも低い電位に設定される。例えば第2電源電位Viniは、駆動トランジスタ22の閾値電圧をVthとすると、Vofs−Vthよりも十分に低い電位に設定される。
[基本的な回路動作]
上記構成の有機EL表示装置10の基本的な回路動作について、図3のタイミング波形図を用いて説明する。図3のタイミング波形図には、走査線31の電位(書込み走査信号)WS、電源供給線32の電位(電源電位)DS、信号線33の電位(Vsig/Vofs)、駆動トランジスタ22のゲート電位Vg及びソース電位Vsのそれぞれの変化が図示されている。
図3のタイミング波形図において、時刻t11以前は、前の表示フレームにおける有機EL素子21の発光期間となる。この前表示フレームの発光期間では、電源供給線32の電位DSが第1電源電位(以下、「高電位」と記述する)Vccpにあり、また、書込みトランジスタ23が非導通状態にある。
このとき、駆動トランジスタ22は飽和領域で動作するように設計されている。これにより、駆動トランジスタ22のゲート−ソース間電圧Vgs(図2参照)に応じた駆動電流(ドレイン−ソース間電流)が、電源供給線32から駆動トランジスタ22を通して有機EL素子21に供給される。この結果、有機EL素子21が駆動電流の電流値に応じた輝度(階調)で発光する。
時刻t11になると、線順次走査の新しい表示フレーム(現表示フレーム)に入る。そして、電源供給線32の電位DSが高電位Vccpから、Vofs−Vthよりも十分に低い第2電源電位(以下、「低電位」と記述する)Viniに切り替えられる。
ここで、有機EL素子21の閾値電圧をVthel、共通電源供給線34の電位(カソード電位)をVcathとする。このとき、低電位ViniをVini<Vthel+Vcathとすると、駆動トランジスタ22のソース電位Vsが低電位Viniにほぼ等しくなるために、有機EL素子21は逆バイアス状態となって消光する。
次に、時刻t12で走査線31の電位WSが低電位側から高電位側に遷移することで、書込みトランジスタ23が導通状態となる。このとき信号出力回路60から信号線33に対して基準電圧Vofsが供給された状態にあるために、駆動トランジスタ22のゲート電位Vgが基準電圧Vofsになる。また、駆動トランジスタ22のソース電位Vsは、基準電圧Vofsよりも十分に低い電位、すなわち低電位Viniとなる。
このとき、駆動トランジスタ22のゲート−ソース間電圧VgsはVofs−Viniとなる。後述する閾値補正処理を行うためには、Vofs−Viniが、駆動トランジスタ22の閾値電圧Vthよりも大きくなければならない。従ってVofs−Vini>Vthとなるように各電位が設定されている。
このように、駆動トランジスタ22のゲート電位Vgを基準電圧Vofsに固定し、かつ、ソース電位Vsを低電位Viniに固定して(確定させて)初期化する処理が、後述する閾値補正処理(閾値補正動作)を行う前の準備(閾値補正準備)の処理である。従って、基準電圧Vofs及び低電位Viniが、駆動トランジスタ22のゲート電位Vg及びソース電位Vの各初期化電位となる。
次に時刻t13で、電源供給線32の電位DSが低電位Viniから高電位Vccpに切り替えられると、駆動トランジスタ22のゲート電位Vgが基準電圧Vofsに保たれた状態で閾値補正処理が開始される。すなわち、ゲート電位Vgから駆動トランジスタ22の閾値電圧Vthを減じた電位に向けて駆動トランジスタ22のソース電位Vsが上昇を開始する。
ここでは、便宜上、駆動トランジスタ22のゲート電位Vgの初期化電位Vofsを基準として、当該初期化電位Vofsから駆動トランジスタ22の閾値電圧Vthを減じた電位に向けてソース電位Vsを変化させる処理を閾値補正処理と呼んでいる。この閾値補正処理が進むと、やがて、駆動トランジスタ22のゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに収束する。この閾値電圧Vthに相当する電圧は保持容量24に保持される。
なお閾値補正処理を行う期間(閾値補正期間)において有機EL素子21がカットオフ状態となるように、共通電源供給線34の電位Vcathが設定されている。従って駆動トランジスタ22からの電流は保持容量24側に流れ、有機EL素子21側には流れない。
このように時刻t13から時刻t14にかけて閾値補正処理が実行される。これにより駆動トランジスタ22から有機EL素子21に供給されるドレイン−ソース間電流を、駆動トランジスタ22の閾値電圧Vthに依存しない値とすることができる。この結果、駆動トランジスタ22の製造プロセスのばらつきや経時変化等により、駆動トランジスタ22の閾値電圧Vthが画素毎に変動したとしても、ドレイン−ソース間電流が変動しないために、有機EL素子21の発光輝度を一定に保つことができる。
次に、時刻t14で、走査線31の電位WSが低電位側に遷移することで、書込みトランジスタ23が非導通状態となる。このとき、駆動トランジスタ22のゲート電極が信号線33から電気的に切り離されることによってフローティング状態になる。しかし、ゲート−ソース間電圧Vgsが駆動トランジスタ22の閾値電圧Vthに等しいために、当該駆動トランジスタ22はカットオフ状態にある。従って、駆動トランジスタ22にドレイン−ソース間電流は流れない。
次に、時刻t15で、信号線33の電位が基準電圧Vofsから映像信号に応じた信号電圧Vsigに切り替わる。続いて、時刻t16で、走査線31の電位WSが高電位側に遷移することで、書込みトランジスタ23が導通状態になって映像信号に応じた信号電圧Vsigがサンプリングされて画素20内に書き込まれる。
この書込みトランジスタ23による信号電圧Vsigの書込みにより、駆動トランジスタ22のゲート電位Vgが信号電圧Vsigになる。そして、映像信号に応じた信号電圧Vsigによる駆動トランジスタ22の駆動の際に、当該駆動トランジスタ22の閾値電圧Vthが保持容量24に保持された閾値電圧Vthに相当する電圧と相殺される。これによりドレイン−ソース間電流が、閾値電圧Vthに依存しない値となる。
このとき、有機EL素子21は、カットオフ状態(ハイインピーダンス状態)にある。従って、映像信号に応じた信号電圧Vsigに応じて電源供給線32から駆動トランジスタ22に流れる電流(ドレイン−ソース間電流)は、有機EL素子21の等価容量及び補助容量25に流れ込む。これにより、有機EL素子21の等価容量及び補助容量25の充電が開始される。
有機EL素子21の等価容量及び補助容量25が充電されることにより、駆動トランジスタ22のソース電位Vsが時間の経過と共に上昇していく。このとき既に、駆動トランジスタ22の閾値電圧Vthの画素毎のばらつきがキャンセルされており、駆動トランジスタ22のドレイン−ソース間電流は当該駆動トランジスタ22の移動度μに依存したものとなる。尚、駆動トランジスタ22の移動度μは、当該駆動トランジスタ22のチャネルを構成する半導体薄膜の移動度である。
ここで、映像信号に応じた信号電圧Vsigに対する保持容量24の保持電圧Vgsの比率、すなわち書込みゲインGが1(理想値)であると仮定する。すると、駆動トランジスタ22のソース電位VsがVofs−Vth+ΔVの電位まで上昇することで、駆動トランジスタ22のゲート‐ソース間電圧VgsはVsig−Vofs+Vth−ΔVとなる。
すなわち、駆動トランジスタ22のソース電位Vsの上昇分ΔVは、保持容量24に保持された電圧(Vsig−Vofs+Vth)から差し引かれるように、換言すれば、保持容量24の充電電荷を放電するように作用する。換言すれば、ソース電位Vsの上昇分ΔVは、保持容量24に対して負帰還がかけられたことになる。従って、ソース電位Vsの上昇分ΔVは負帰還の帰還量となる。
このように駆動トランジスタ22に流れるドレイン−ソース間電流に応じた帰還量ΔVでゲート‐ソース間電圧Vgsに負帰還をかけることで、駆動トランジスタ22のドレイン−ソース間電流の移動度μに対する依存性を打ち消すことができる。この打ち消す処理が、駆動トランジスタ22の移動度μの画素毎のばらつきを補正する移動度補正処理である。より具体的には、駆動トランジスタ22のゲート電極に書き込まれる信号の信号振幅Vin(=Vsig−Vofs)が高い程ドレイン−ソース間電流が大きくなるため、負帰還の帰還量ΔVの絶対値も大きくなる。従って発光輝度レベルに応じた移動度補正処理が可能となる。
次に時刻t17で、走査線31の電位WSが低電位側に遷移することで、書込みトランジスタ23が非導通状態となる。これにより、駆動トランジスタ22のゲート電極は、信号線33から電気的に切り離されるためにフローティング状態になる。
駆動トランジスタ22のゲート−ソース間に保持容量24が接続されているので、駆動トランジスタ22のゲート電極がフローティング状態にあるときは、駆動トランジスタ22のソース電位Vsの変動に連動してゲート電位Vgも変動する。このように、駆動トランジスタ22のゲート電位Vgがソース電位Vsの変動に連動して変動する動作が、保持容量24によるブートストラップ動作である。
駆動トランジスタ22のゲート電極がフローティング状態になり、それと同時に、駆動トランジスタ22のドレイン−ソース間電流が有機EL素子21に流れ始めることにより、当該電流に応じて有機EL素子21のアノード電位が上昇する。
そして有機EL素子21のアノード電位がVthel+Vcathを越えると、有機EL素子21に駆動電流が流れ始め、有機EL素子21が発光を開始する。また有機EL素子21のアノード電位の上昇は、駆動トランジスタ22のソース電位Vsの上昇に他ならない。そして駆動トランジスタ22のソース電位Vsが上昇すると、保持容量24のブートストラップ動作により、駆動トランジスタ22のゲート電位Vgも連動して上昇する。
このとき、ブートストラップゲインが1(理想値)であると仮定した場合、ゲート電位Vgの上昇量はソース電位Vsの上昇量に等しくなる。故に、発光期間中、駆動トランジスタ22のゲート‐ソース間電圧Vgsは、Vsig−Vofs+Vth−ΔVで一定に保持される。そして、時刻t18で信号線33の電位が映像信号に応じた信号電圧Vsigから基準電圧Vofsに切り替わる。
以上説明した一連の回路動作において、閾値補正準備、閾値補正、信号電圧Vsigの書込み、及び、移動度補正の各処理動作は、1水平走査期間(1H)において実行される。また信号書込み及び移動度補正の各処理動作は、時刻t16−t17の期間において並行して実行される。
[STC駆動]
ここで、より長い閾値補正時間を確保可能なSTC駆動方式について説明する。例えば以下に示すSTC駆動方式が用いられる場合に、本技術に係る信号処理方法により、高画質の画像を表示することが可能となる。もちろんSTC駆動方式への適用に限定されるわけではない。
STC駆動方式は、複数の水平ラインを1ユニットとして、ユニット単位で上記した閾値補正を行い発光駆動を行うものである。従ってSTC駆動方式により、複数の画素20のうちの、信号電圧Vsigが書き込まれる画素を選択するための選択線(走査線31)が共通して接続された、水平方向に並ぶ複数の画素を水平画素群として、複数の水平画素群にて同じタイミングで閾値補正が行われる。STC駆動方式が採用されることで、閾値補正時間を十分に確保することが可能となる。
図4は、STC駆動方式を行う場合の回路動作例を示す模式的な図である。図4に示す動作例では、2つの水平ラインを1ユニットとして、ユニット単位で閾値補正が行われている。1ユニットに含まれる水平ラインの数は限定されない。
図4では、第nラインの画素に対応する書込み走査信号WS(n)と、電源電位DS(n)と、第n+1ラインの画素に対応する書込み走査信号WS(n+1)と、電源電位DS(n+1)とが図示されている。信号線には、2水平期間(2H)に、基準電圧Vofsと、2つの信号電圧Vsig(n)、Vsig(n+1)とが出力される。2Hの期間は、1ユニットに含まれる水平ラインの数に対応している。
図4に示すように、最初の水平走査期間において、2つの水平ラインに対して同じタイミングで閾値補正が行われる。そして次の水平走査期間にて、水平ラインごとの信号電圧Vsigの書込みが順次行われる。
図4に示すように、信号線に、各画素が有する有機EL素子21の発光輝度を定める信号電圧Vsig(n)、Vsig(n+1)が順次連続して出力される。このうち信号電圧Vsig(n)が与えられるタイミングに合わせて、書込み走査信号WS(n)がハイレベルとされる。これにより第nラインの画素20にて、信号電圧Vsig(n)の書込及び移動度補正が行われ、ゲート−ソース間電圧Vgsが確定され、発光状態へと移行する。
またVsig(n+1)が与えられているタイミングに合わせて、書込み走査信号WS(n+1)がハイレベルとされる。これにより第n+1ラインの画素20にて、信号電圧Vsig(n+1)の書込及び移動度補正が行われ、ゲート−ソース間電圧Vgsが確定され、発光状態へと移行する。
STC駆動方式では、このようにユニット単位で閾値補正動作等がまとめて行われる。2ラインまとめて閾値補正を行うということは、信号線電圧が閾値補正基準電圧Vofs/映像信号電圧Vsigとなる1オペレーションに、2H分使用できるということになる。すなわち閾値補正動作のための時間を長く取れることとなり、フレームレートの高速化やパネルサイズ拡大に伴うパルストランジェントの増大に対しても、オペレーションマージン増大に有効な駆動方法である。
STC駆動方式が行われる場合、信号出力回路60は、複数の画素20のうちの所定の複数の画素に共通して接続された信号線33に、有機EL素子21の発光輝度を定める信号電圧Vsigを順次連続して出力する第1の出力部として機能する。
[映像信号処理部及び信号処理方法]
図5は、本実施形態に係る映像信号処理部70の構成例を示す概略図である。映像信号処理部70は、入力部71と、選択部72と、補正部73と、生成部74とを有する。
入力部71は、表示対象となる画像の各画素の階調を含む画像信号を入力する。選択部72は、複数の画素20のうちの、有機EL素子21の発光輝度を定める信号電圧Vsigが、共通して接続された信号線33に順次連続して出力される所定の複数の画素20を複数の共通画素回路(以下共通画素と記載する)として、入力された画像信号内の複数の共通画素の各々に対応する階調である対応階調を選択する。
信号電圧Vsigが共通して接続された信号線33に順次連続して出力される所定の複数の画素20とは、図4に示したように、信号電圧Vsig(n)、Vsig(n+1)がそれぞれ書き込まれる画素20のことである。すなわち本実形態において、複数の共通画素は、閾値補正が同じタイミングで行われる複数の水平画素群に含まれる、共通する信号線に接続された垂直方向に並ぶ複数の画素20である。
図1を参照して説明すると、複数の画素20のうち、共通する信号線33に接続された列方向に並ぶ画素20であって、閾値補正が同時に行われる同じユニットに含まれる画素20が、複数の共通画素となる。選択部72は、これら複数の共通画素の各々に対応する階調を、入力された画像信号内から選択する。
補正部73は、複数の共通画素に対応して選択された複数の対応階調の各々の大きさを、複数の対応階調内の他の対応階調をもとに補正する。生成部74は、補正された対応階調に応じた信号電圧Vsigを生成する。このように本実施形態では、対応階調の各々の大きさが補正されることで、信号線に順次連続して出力される複数の信号電圧Vsigの各々の大きさが補正される。
図5に示す各ブロックの具体的な回路構成等は限定されない。また異なるブロック同士が1つのブロックで実現されてもよい。さらに、各ブロックがソフトウェアブロックとして実現されてもよい。すなわち表示装置10の各ハードウェアと、記憶部80等に記憶されたソフトウェアとが協働することで、本技術に係る信号処理方法が実行されてもよい。
なお階調としては、例えば0階調から255階調までの8ビットの階調や、0階調から1023階調までの10ビットの階調が用いられる。これらに限定される訳ではない。
図6及び図7は、STC駆動方式が用いられる場合に起こり得る問題点について説明するための模式的な図である。図6及び図7に示すように、以下、隣接する2つの共通画素を、共通画素A1及びB1というようにアルファベットを用いて記載する。またこれらの共通画素に入力される信号電圧を、信号電圧VA1及びVB1と記載する。信号電圧VA1及びVB1はこの順番で連続して信号線33に出力される。
さら信号線33を信号線Sigと記載し、水平ラインにそれぞれ接続された走査線31を、走査線WS1及びWS2と記載する。
例えば配線抵抗や寄生容量により駆動波形に遅延が生じる場合がある。すなわち図6及び図7に示すように、信号電圧や走査信号として入力されるパルス波の信号波形に、鈍りが発生してしまう場合がある。そうすると隣接する共通画素に入力される信号電圧が書き込まれクロストーク等が発生してしまう場合がある。
図6に示す例では、信号電圧VA1が低いレベルであり、信号電圧VB1が高いレベルである。この場合、走査線WS1に出力される走査信号の鈍りにより、信号電圧VB1が共通画素A1に書き込まれてしまう(高いレベルの信号電圧VB1に引っ張られた電圧値が書き込まれてしまう)。
また図7に示す例では、信号電圧VA1が高いレベルであり、信号電圧VB1が低いレベルである。この場合、信号電圧VA1から信号電圧VB1に遷移する際の信号波形の鈍りにより、信号電圧VA1が共通画素B1に書き込まれてしまう(高いレベルの信号電圧VA1に引っ張られた電圧値が書き込まれてしまう)。
また図7に示す例において、共通画素A1に、低いレベルの信号電圧VB1に引っ張られた電圧値が書き込まれてしまう。一方、図6には示されていないが、共通画素B1における信号電圧VB1の書き込みの際に、低いレベルの信号電圧VA1に引っ張られた電圧値が書き込まれてしまう場合も起こり得る。
このように共通画素への号電圧の書き込みの際に、隣接する共通画素に入力される信号電圧の影響を受けてしまう場合がある。この結果、共通画素A1及びB1が同一色で発光する場合には、横スジとしてクロストークが発生してしまう。共通画素A1及びB1が異なる色で発光する場合には、色が混ざり合うカラークロストークが発生してしまう。いずれにしても、表示される画像の画質を損なうことになってしまう。
このような問題を防止又は抑制するために、本技術に係る信号処理方法が実行される。以下、当該信号処理方法のいくつかの形態を説明する。
[信号処理方法1]
図8は、信号処理方法1による補正例を示すフローチャートである。選択部72により選択された、複数の共通画素(例えばA1及びB2)の各々に対応する対応階調が入力される(ステップ101)。補正部73により、ルックアップテーブルをもとに、複数の対応階調の各々の大きさが、他の対応階調をもとに補正される(ステップ102)。補正された対応階調が、画像を表示させるための表示階調として出力される(ステップ103)。
ステップ102の補正処理について詳しく説明する。信号線に順次連続して出力される信号電圧は、複数の共通画素が並ぶ順番で出力される。補正対象となる対応階調を対象対応階調とすると、対象対応階調は、対象対応階調に対応する共通画素に隣接する、隣接共通画素に対応する対応階調をもとに補正される。
例えば図6及び図7の例では、共通画素A1に対応する階調を対象対応階調とすると、その階調は、対象対応階調に対応する共通画素A1に隣接する、隣接共通画素B1に対応する対応階調をもとに補正される。
ここで隣接共通画素に対応する対応階調を隣接対応階調とすると、対象対応階調と隣接対応階調との大小関係をもとに補正が行われる。図6及び図7を用いて説明したように、隣接対応階調が対象対応階調よりも大きい場合は、高いレベルの信号電圧に引っ張られた電圧が書き込まれてしまう。従って対象対応階調に対応する共通画素には、所望のレベルよりも高い信号電圧が書き込まれてしまう。従って補正ステップでは、隣接対応階調が対象対応階調よりも大きい場合は、対象対応階調が小さくなるように補正される。
一方、隣接対応階調が対象対応階調よりも小さい場合は、低いレベルの信号電圧に引っ張られた電圧が書き込まれてしまう。従って対象対応階調に対応する共通画素には、所望のレベルよりも低い信号電圧が書き込まれてしまう。従って補正ステップでは、隣接対応階調が対象対応階調よりも小さい場合は、対象対応階調が大きくなるように補正される。これにより、隣接して出力される信号電圧の影響を十分に抑制することができる。
図9は、補正ステップで用いられるLUTの一例を示す図である。このLTUには、対象対応階調と隣接対応階調とを引数として、対象対応階調の補正値が格納されている。各LTUに格納されていない階調については、線形補間等により補正値が算出される。もちろん全階調において補正値が格納されてもよい。
図9に示すように、対象対応階調及び隣接対応階調が同じ値の場合は、入力された対象対応階調がそのまま出力される。上記したように隣接対象階調が低い値の場合は、それに引っ張られないように対象対応階調は大きくなるように補正される。一方、隣接対象階調が高い値の場合は、それに引っ張られないように対象対応階調は小さくなるように補正される。LUT内の矢印は、その矢印の先の値(例えば「64以下の値」等)と同じ条件の値が補正値として出力される。なお典型的には、対象対応階調及び隣接対応階調の差が大きくなるほど、補正量が大きくなるように補正値が設定される。
図9のLUTでは、対象対応階調が0階調(黒)である場合、及び最大の階調である1023階調(白)である場合には、補正が実行されない。これは0階調よりも低い階調、及び1023階調よりも大きい階調が定められていないためである。しかしながらその他の階調において、適宜補正が行われるので、高画質な画像を表示することが可能となる。
対象対応階調が変更されるごとに、異なるLUTが用いられてもよいし、同じLUTが共通して用いられてもよい。例えば信号電圧に信号電圧が出力される順番(共通画素の並ぶ順番)や各共通画素の発光色等に応じて、異なるLUTが適宜用いられてもよい。
LUTは、製造される表示装置の各デバイスや回路構成、具体例として信号線の抵抗、寄生容量値、画素設計、駆動波形、パネル面内の画素の位置、温度等の種々の条件に応じて適宜作成される。LUTは、典型的には、表示装置が設計されて製造される際に、そのシリーズごとに設定及び作成される。これに限定されず、製品の工場出荷時ごとに適宜LUT等が作成されてもよい。
[信号処理方法2]
図10は、信号処理方法2による補正例を説明するための、階調と信号電圧との対応を模式的に示す図である。図11は、本補正例において用いられるLUTの一例を示す図である。
本補正例では、発光素子である有機EL素子21の発光輝度を0とする0信号電圧V0よりも小さい補正用電圧が定められる。例えば発光輝度を0とする0信号電圧を最低電圧Vbottomとして、その電圧から最高電圧Vtopまでの範囲で、各階調に応じた信号電圧が定められる場合がある。
これに対して本補正例では、0信号電圧V0よりも小さい電圧が最低電圧Vbottomとして定められる。そして、最低電圧Vbottomから0信号電圧V0までの範囲の電圧が補正用電圧(最低電圧Vbottomを含む)として用いられる。各階調に応じた信号電圧は、0信号電圧V0から最高電圧Vtopまでの範囲で定められる。なお0信号電圧V0は、典型的には、有機EL素子21の発光が開始される直前の電圧値に設定される。
このような最低電圧Vbottom及び補正用電圧を用いることで、対象対応階調が0階調である場合にも補正が可能となる。具体的には、最低電圧Vbottom及び補正用電圧を生成するための階調値が定められる。図10に示す例では、lowと表示されている階調に応じて最低電圧Vbottomが生成される。またlow階調から0階調までの範囲に、補正用電圧を生成するための補正用階調(lowを含む)が定められる。補正用階調を定める方法は限定されないが、補正用電圧同士の大小関係に応じた順序を有するように、例えばマイナスの符号が付せられた数値等で、補正用階調が適宜定められればよい。
図11のLUTに示すように、対象対応階調が0階調であり隣接対応階調が0階調よりも大きい場合には、対象対応階調が、0信号電圧V0よりも小さい補正用電圧が生成される補正用階調に補正される。この場合も、対象対応階調及び隣接対応階調の差が大きくなるほど、補正量が大きくなってもよい(より小さい階調に補正される)。本信号処理方法により、高精度の補正が可能となる。
[信号処理方法3]
図12は、信号処理方法3による補正例を示すフローチャートである。図13は、階調と信号電圧との対応を模式的に示す図である。
本補正例では、選択された複数の対応階調の各々に所定の階調を加算することで複数の加算対応階調が生成される(ステップ201)。例えば図13に示すように、入力された対応階調に16階調が加算された値が、加算対応階調として生成される。補正部73により、複数の加算対応階調の各々の大きさが、複数の加算対応階調内の他の加算対応階調をもとに補正される(ステップ202)。すなわち加算対応階調に対して、上記で説明したものと同様の、LUTを用いた補正が実行される。
生成部74により、補正された加算対応階調から所定の値を減算した階調に応じた信号電圧が生成される(ステップ203)。本補正例では、所定の値として16階調が減算される。すなわち本補正例では、階調に応じた信号電圧の生成ステップにおいて、入力された階調に応じて、当該入力階調から16階調減算した発光階調で有機EL素子21を発光させるための信号電圧が生成される。この結果、加算ステップで加算された階調分が最終的にはキャンセルされて、入力階調に応じた(補正された場合は補正分も含めて)信号電圧が生成される。
このような処理が行われる場合、図10及び11に示す補正用階調として、0階調から所定の階調(本例では16階調)までの範囲の階調を用いることができる。この結果、補正用階調を新たに定める必要がなく、容易に補正用階調を定めることができる。
[信号処理方法4]
図14は、信号処理方法4による補正例を説明するための、階調と信号電圧との対応を模式的に示す図である。図15は、本補正例において用いられるLUTの一例を示す図である。
図14に示すように、最高電圧Vtopが、有機EL素子21の発光階調を最高階調(本例では1023階調)とする最高信号電圧V1023よりも大きい値に設定されてもよい。そして最高信号電圧V1023から最高電圧Vtopまでの範囲の電圧が補正用電圧(最高電圧Vtopを含む)として用いられてもよい。この場合、これらの補正用電圧に応じた補正用階調が1023階調よりも大きい範囲で適宜定められる。これにより図15のLUTに示すように、対象対応階調が最高階調である場合にも補正が可能となり、高精度の補正が可能となる。
以上、本技術に係る信号処理方法では、信号電圧Vsigが信号線33に順次連続して出力されることによる問題を抑制することが可能となる。この結果、様々な階調においてクロストークの発生を防止又は抑制可能となり、高画質な画像を表示することが可能となる。
特にSTC駆動方式が用いられる場合には、閾値補正等の複雑なパルスを使用することもあり、隣接画素との信号波形の時間的間隔を非常に短くする必要がある。その場合に配線抵抗や寄生容量の影響で波形がなまり、隣接画素とのクロストークが発生する場合があった。このような問題は高解像度や高周波数駆動時に書き込み時間が短くなり、さらに大型化による配線抵抗、寄生容量の悪化により顕著になる可能性が高い。
本信号処理方法として説明したように、画素構造から鑑みた隣接画素との信号レベルの関係による補正値を測定・算出しておき、当該補正値を適用することでクロストークの発生を抑制することができる。その結果、色が混ざり合うようなカラークロストーク等のクロストークを軽減し、鮮やかな画像表示を実現することができる。
以下、本技術に係る信号処理方法を適用可能ないくつかの駆動回路例を説明する。
図16は、駆動回路例を示す概略図であり、図17は、その回路動作例を模式的に示す図である。この駆動回路では、垂直方向に4つの画素A1、B1、C1、D1が配置されている。このうち画素A1及びC1には、信号線Sig1が共通して接続されている。また画素B1及びD1には、信号線Sig2が共通して接続されている。さらに走査線SW1が分岐して画素A1及びB1に接続されており、走査線SW2も分岐して画素C1及びD1に接続されている。
図17に示すように、本例では、4つの水平ラインに対して同じタイミングで閾値補正が行われる。従ってこれら4つの水平ラインにより水平画素群が構成される。このうち、信号線Sig1に接続されている画素A1及びC1が複数の共通画素となる。また信号線Sig1に接続されている画素A1及びC1も複数の共通画素となる。
信号線Sig1には、画素A1及びC1に入力される信号電圧A1及びC1が順次連続して出力される。また信号線Sig2には、画素B1及びD1に入力される信号電圧B1及びD1が順次連続して出力される。各信号線への信号電圧の出力に際して、本技術に係る信号処理方法を適用することができる。
図18及び図19は、カラーSTC駆動方式が用いられる場合の駆動回路例及び回路動作例を示す図である。図18に示す、信号線と各画素との接続関係は以下の通りである。
信号線RG(odd)…画素R1及びG1(複数の共通画素を構成)
信号線RG(even)…画素R2及びG2(複数の共通画素を構成)
信号線WB(odd)…画素W1及びB1(複数の共通画素を構成)
信号線WB(even)…画素W2及びG2(複数の共通画素を構成)
また走査線と各画素との接続関係は以下の通りである。
走査線WS1の分岐1…画素R1及びW1
走査線WS1の分岐2…画素R2及びW2
走査線WS2の分岐1…画素G1及びB1
走査線WS2の分岐2…画素G2及びB2
図19に示すように、4つの水平ラインに対して同じタイミングで閾値補正が行われる。信号線RG(odd)には、画素R1及びG1への信号電圧が順次連続して出力され、信号線RG(even)には、画素R2及びG2への信号電圧が順次連続して出力される。また信号線WB(odd)には、画素W1及びB1への信号電圧が順次連続して出力され、信号線WB(even)には、画素W2及びB2への信号電圧が順次連続して出力される。RGBWの4つの色のうち同じ色同士の画素が、同じタイミングにて書き込み制御されるので、列方向に並ぶ同じ色の画素間でスジが発生してしまうことが抑制されている。
このようなカラーSTC駆動方式が用いられる場合にも、各信号線への信号電圧の出力に際して、本技術に係る信号処理方法を適用することができる。この結果、高画質な画像を表示することが可能となる
図20及び図21は、複数の共通画素の数が4つとなる場合の駆動回路例及び回路動作例を示す図である。図20に示すように、マトリクス状に配置された複数の画素の垂直ラインごとに信号線Sigがそれぞれ接続されている。また水平ラインごとに、走査線WSがそれぞれ接続されている。図20中の(An、Bn、Cn、Dn)(nは同じ番号)がそれぞれ複数の共通画素となる。
図21では、複数の共通画素A1、B1、C1、D1へ入力される信号電圧が代表して図示されている。このように3以上の信号電圧が順次連続して出力される場合にも、本技術に係る信号処理方法を適用することが可能である。すなわち複数の共通画素A1、B1、C1、D1の各々に対応する対応階調を、他の対応階調をもとに補正すればよい。
典型的には、補正の対象となる対象対応階調と、それに隣接する隣接対応階調との2つの値の大小関係をもとに、図9等に示すLUTを用いて、階調の補正が実行されればよい。例えば以下のような補正が行われる。なお共通画素に対応する対応階調を同じ符号を用いて記載する(例えば共通画素A1の対応階調は対応階調A1と記載する)。
対応階調A1及びB1をもとに、対応階調A1を補正
対応階調A1及びB1をもとに、対応階調B1を補正
対応階調B1及びC1をもとに、対応階調C1を補正
対応階調C1及びD1をもとに、対応階調D1を補正
その他、大小関係が比較される2つの共通画素の組み合わせは任意に設定されてよい。あるいは3以上の対応階調をもとに階調補正が実行されてもよい。このように複数の共通画素の数がいずれの数であったとしても、本技術に係る信号処理方法を用いることで、高画質の画像を表示することができる。
[電子機器]
上記表示装置は、例えばモジュールとして、種々の電子機器に組み込むことが可能である。例えば本技術は、図22に示すスマートフォンに適用可能である。このスマートフォン200は、例えば、表示部210及び非表示部220を有しており、この表示部210が上記実施形態に係る表示装置により構成されている。
また本技術は、図23に示すような、テレビジョン装置に適用されてもよい。このテレビジョン装置300は、例えば、フロントパネル310及びフィルターガラス320を含む映像表示画面部300を有しており、この映像表示画面部300が、上記実施形態の表示装置により構成されている。
その他、本技術が適用可能な電子機器として、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置あるいはビデオカメラ等が挙げられる。言い換えると、上記表示装置は、外部から入力された映像信号あるいは内部で生成した映像信号を、画像あるいは映像として表示するあらゆる分野の電子機器に適用することが可能である。
<その他の実施形態>
本技術は、以上説明した実施形態に限定されず、他の種々の実施形態を実現することができる。
上記では、信号線に順次連続して出力される複数の信号電圧の補正が、複数の対応階調の各々の大きさを補正することで行われた。しかしながら複数の対応階調の各々に応じて信号電圧が生成され、当該生成された信号電圧の大きさが補正されてもよい。例えば図9等に示した対応階調の補正値に応じた信号電圧となるように、補正前の対応階調に応じて生成された信号電圧が適宜補正されればよい。
上記では、映像信号処理部により画像信号に応じた信号電圧が生成され、当該信号電圧が信号出力回路に供給された。しかしながら、映像信号処理部から信号出力回路へ、補正された階調を含む画像信号が供給されてもよい。そして信号出力回路により階調に応じた信号電圧が生成されてもよい。すなわち信号出力回路内に出力部が構成されてもよい。この場合、映像信号処理部及び信号出力回路により、本技術に係る信号処理方法が実現される。
本技術に係る信号処理方法として、以下の方法が実行されてもよい。すなわち所定の信号線に接続される第1の画素に対応する第1の入力画像信号と、所定の信号線に接続される第1の画素に隣接する第2の画素に対応する第2の入力画像信号とが入力される。
第1の書き込み期間において所定の信号線から第1の画素に供給される第1の信号電圧が、入力された第2の入力画像信号に応じて補正される。
第2の書き込み期間において所定の信号線から第2の画素に供給される第2の信号電圧が、入力された第1の入力画像信号に応じて補正される。
入力画像信号及び信号電圧について改めて説明すると、入力画像信号とは、画像を構成する複数の画素の夫々について、各色成分を例えば0〜255の256段階の離散値に分級して示す階調値を示した入力値であり、階調値に基づく輝度の画素を表示部に表示させることにより、ユーザは画素の集合体である表示画像を視認することができる。なお、入力画像信号に対する分級数は256段階に限らず、これを下回るものであっても、上回るものであってもよい。また、表示装置外部から入力される入力画像信号に限らず、表示装置内部で画像信号を生成し、生成した画像信号を入力値として用いるようにしてもよい。また、階調値の様なデジタル値に限らず、信号の振幅電圧値のようなアナログ値を入力値として用いるようにしても良い。
信号電圧とは、信号線を介して画素回路に供給される電圧値のことを指し、信号電圧に応じて各画素回路に対応する画素の発光輝度が決定される。信号電圧の違いにより発光輝度が調整されればよく、例えば信号電圧が高くなるほど発光輝度が高くなるようにされていてもよいし、信号電圧が高くなるほど発光輝度が低くなるようにされていてもよい。
また第1の画素回路及び第2の画素回路は、例えば図18等に示すように、異なる色を発光する画素回路であってもよい。本信号処理方法においても、高画質な画像を表示することが可能となる。
上記ではSTC駆動方式やカラーSTC駆動方式が用いられる場合を例に挙げて説明した。これに限定されず、信号線に複数の信号電圧が順次入力された出力される場合には、採用されている駆動方式に関わらず、本技術が適用されてよい。
上記では、LUTを用いて、階調の補正が実行された。これに限定されず、例えば所定の係数を掛け合わせGainをかける方式や所定の値を加減算しOffsetを行う方式が用いられてもよい。
上記では、有機EL素子を用いた表示装置について説明した。しかしながら本技術は、無機EL素子等の他の種類の発光素子を有する表示装置にも適用可能である。
本開示中に記載された効果はあくまで例示であって限定されるものでは無く、また他の効果があってもよい。上記の複数の効果の記載は、それらの効果が必ずしも同時に発揮されるということを意味しているのではない。条件等により、少なくとも上記した効果のいずれかが得られることを意味しており、もちろん本開示中に記載されていない効果が発揮される可能性もある。
以上説明した各形態の特徴部分のうち、少なくとも2つの特徴部分を組み合わせることも可能である。すなわち各信号処理方法の説明において述べた種々の特徴部分は、任意に組み合わされてもよい。
なお、本技術は以下のような構成も採ることができる。
(1)表示対象となる画像の各画素の階調を含む画像信号を入力し、
各々が発光素子を有する複数の画素回路のうちの、前記発光素子の発光輝度を定める信号電圧が、共通して接続された信号線に順次連続して出力される所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調を選択し、
前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさを補正する
信号処理方法。
(2)(1)に記載の信号処理方法であって、
前記補正ステップは、前記複数の対応階調の各々の大きさを、前記複数の対応階調内の他の対応階調をもとに補正し、前記補正された対応階調に応じた前記信号電圧を生成する
信号処理方法。
(3)(1)に記載の信号処理方法であって、
前記補正ステップは、前記複数の対応階調の各々に応じて前記信号電圧を生成し、前記生成された信号電圧の大きさを補正する
信号処理方法。
(4)(2)に記載の信号処理方法であって、
前記複数の対応階調の各々に応じた前記信号電圧は、前記複数の共通画素回路が並ぶ順で、前記信号線に順次連続して出力され、
前記補正ステップは、補正対象となる前記対応階調である対象対応階調を、前記対象対応階調に対応する前記共通画素回路に隣接する、隣接共通画素回路に対応する対応階調をもとに補正する
信号処理方法。
(5)(4)に記載の信号処理方法であって、
前記補正ステップは、前記隣接共通画素回路に対応する前記対応階調を隣接対応階調として、前記対象対応階調と前記隣接対応階調との大小関係をもとに補正を行う
信号処理方法。
(6)(5)に記載の信号処理方法であって、
前記補正ステップは、前記隣接対応階調が前記対象対応階調よりも大きい場合は前記対象対応階調を小さくし、前記隣接対応階調が前記対象対応階調よりも小さい場合は、前記対象対応階調を大きくする
信号処理方法。
(7)(6)に記載の信号処理方法であって、
前記補正ステップは、前記対象対応階調が0階調であり前記隣接対応階調が前記0階調よりも大きい場合に、前記対象対応階調を、前記発光素子の発光輝度を0とする0信号電圧よりも小さい補正用電圧が生成される補正用階調に補正する
信号処理方法。
(8)(7)に記載の信号処理方法であって、
前記補正ステップは、前記選択された複数の対応階調の各々に所定の階調を加算することで複数の加算対応階調を生成し、前記生成された複数の加算対応階調の各々の大きさを、前記複数の加算対応階調内の他の加算対応階調をもとに補正し、
前記信号処理方法は、さらに、前記補正された加算対応階調から前記所定の値を減算した階調に応じた前記信号電圧を生成する
信号処理方法。
(9)(8)に記載の信号処理方法であって、
前記最下階調は、0階調から前記所定の階調までの範囲の階調である
信号処理方法。
(10)(1)から(9)のうちいずれか1つに記載の信号処理方法であって、
前記複数の画素回路はマトリクス状に配置され、各々が、前記信号電圧に応じた駆動電流を前記発光素子に印加する駆動トランジスタを有し、
前記複数の画素回路のうちの、前記信号電圧が書き込まれる画素回路を選択するための選択線が共通して接続された水平方向に並ぶ複数の画素回路を水平画素回路群として、
前記選択ステップは、前記駆動トランジスタのゲート−ソース間電圧を前記駆動トランジスタの閾値電圧をもとに補正する閾値補正が同じタイミングで行われる複数の水平画素回路群に含まれる、前記信号線が共通して接続された垂直方向に並ぶ前記複数の共通画素回路の各々に対応する前記対応階調を選択する
信号処理方法。
10…有機EL表示装置
20…画素
21…有機EL素子
22…駆動トランジスタ
31…走査線
32…電源供給線
33…信号線
40…書込み走査回路
50…電源供給走査回路
60…信号出力回路
70…映像信号処理部
71…入力部
72…選択部
73…補正部
74…生成部
80…記憶部

Claims (15)

  1. 表示対象となる画像の各画素の階調を含む画像信号を入力し、
    各々が発光素子を有する複数の画素回路のうちの、前記発光素子の発光輝度を定める信号電圧が、共通して接続された信号線に順次連続して出力される所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調を選択し、
    前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさを補正する
    信号処理方法。
  2. 請求項1に記載の信号処理方法であって、
    前記補正ステップは、前記複数の対応階調の各々の大きさを、前記複数の対応階調内の他の対応階調をもとに補正し、前記補正された対応階調に応じた前記信号電圧を生成する
    信号処理方法。
  3. 請求項1に記載の信号処理方法であって、
    前記補正ステップは、前記複数の対応階調の各々に応じて前記信号電圧を生成し、前記生成された信号電圧の大きさを補正する
    信号処理方法。
  4. 請求項2に記載の信号処理方法であって、
    前記複数の対応階調の各々に応じた前記信号電圧は、前記複数の共通画素回路が並ぶ順で、前記信号線に順次連続して出力され、
    前記補正ステップは、補正対象となる前記対応階調である対象対応階調を、前記対象対応階調に対応する前記共通画素回路に隣接する、隣接共通画素回路に対応する対応階調をもとに補正する
    信号処理方法。
  5. 請求項4に記載の信号処理方法であって、
    前記補正ステップは、前記隣接共通画素回路に対応する前記対応階調を隣接対応階調として、前記対象対応階調と前記隣接対応階調との大小関係をもとに補正を行う
    信号処理方法。
  6. 請求項5に記載の信号処理方法であって、
    前記補正ステップは、前記隣接対応階調が前記対象対応階調よりも大きい場合は前記対象対応階調を小さくし、前記隣接対応階調が前記対象対応階調よりも小さい場合は、前記対象対応階調を大きくする
    信号処理方法。
  7. 請求項6に記載の信号処理方法であって、
    前記補正ステップは、前記対象対応階調が0階調であり前記隣接対応階調が前記0階調よりも大きい場合に、前記対象対応階調を、前記発光素子の発光輝度を0とする0信号電圧よりも小さい補正用電圧が生成される補正用階調に補正する
    信号処理方法。
  8. 請求項7に記載の信号処理方法であって、
    前記補正ステップは、前記選択された複数の対応階調の各々に所定の階調を加算することで複数の加算対応階調を生成し、前記生成された複数の加算対応階調の各々の大きさを、前記複数の加算対応階調内の他の加算対応階調をもとに補正し、
    前記信号処理方法は、さらに、前記補正された加算対応階調から前記所定の値を減算した階調に応じた前記信号電圧を生成する
    信号処理方法。
  9. 請求項8に記載の信号処理方法であって、
    前記最下階調は、0階調から前記所定の階調までの範囲の階調である
    信号処理方法。
  10. 請求項1に記載の信号処理方法であって、
    前記複数の画素回路はマトリクス状に配置され、各々が、前記信号電圧に応じた駆動電流を前記発光素子に印加する駆動トランジスタを有し、
    前記複数の画素回路のうちの、前記信号電圧が書き込まれる画素回路を選択するための選択線が共通して接続された水平方向に並ぶ複数の画素回路を水平画素回路群として、
    前記選択ステップは、前記駆動トランジスタのゲート−ソース間電圧を前記駆動トランジスタの閾値電圧をもとに補正する閾値補正が同じタイミングで行われる複数の水平画素回路群に含まれる、前記信号線が共通して接続された垂直方向に並ぶ前記複数の共通画素回路の各々に対応する前記対応階調を選択する
    信号処理方法。
  11. 所定の信号線に接続される第1の画素回路に対応する第1の入力画像信号と、前記所定の信号線に接続される前記第1の画素回路に隣接する第2の画素回路に対応する第2の入力画像信号とを入力し、
    第1の書き込み期間において前記所定の信号線から前記第1の画素回路に供給される第1の信号電圧を、前記入力された第2の入力画像信号に応じて補正し、
    第2の書き込み期間において前記所定の信号線から前記第2の画素回路に供給される第2の信号電圧を、前記入力された第1の入力画像信号に応じて補正する
    信号処理方法。
  12. 請求項12に記載の信号処理方法であって、
    前記第1の画素回路及び前記第2の画素回路は、互いに異なる色を発光する
    信号処理方法。
  13. 表示対象となる画像の各画素の階調を含む画像信号を入力する入力部と、
    各々が発光素子を有する複数の画素回路と、
    前記複数の画素回路のうちの所定の複数の画素回路に共通して接続された信号線に、前記発光素子の発光輝度を定める信号電圧を順次連続して出力する第1の出力部と、
    前記所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調を選択する選択部と、
    前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさを補正する補正部と
    を具備する表示装置。
  14. 請求項11に記載の表示装置であって、
    前記複数の画素回路はマトリクス状に配置され、各々が、前記信号電圧に応じた駆動電流を前記発光素子に印加する駆動トランジスタを有し、
    前記表示装置は、さらに、前記複数の画素回路のうちの水平方向に並ぶ複数の水平画素回路に共通して接続された選択線に、前記信号電圧が書き込まれる画素回路を選択する選択信号を出力する第2の出力部を具備し、
    前記複数の共通画素回路は、垂直方向に並び、前記選択線が共通して接続された前記複数の水平画素回路を水平画素回路群として、前記駆動トランジスタのゲート−ソース間電圧を前記駆動トランジスタの閾値電圧をもとに補正する閾値補正が同じタイミングで行われる複数の水平画素回路群に含まれる
    表示装置。
  15. 表示対象となる画像の各画素の階調を含む画像信号を入力する入力部と、
    各々が発光素子を有する複数の画素回路と、
    前記複数の画素回路のうちの所定の複数の画素回路に共通して接続された信号線に、前記発光素子の発光輝度を定める信号電圧を順次連続して出力する第1の出力部と、
    前記所定の複数の画素回路を複数の共通画素回路として、前記入力された画像信号内の前記複数の共通画素回路の各々に対応する階調である対応階調を選択する選択部と、
    前記複数の共通画素回路に対応して選択された複数の対応階調をもとに、前記信号線に順次連続して出力される複数の信号電圧の各々の大きさを補正する補正部と
    を有する表示装置を具備する電子機器。
JP2014073802A 2014-03-31 2014-03-31 信号処理方法、表示装置、及び電子機器 Pending JP2015197477A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014073802A JP2015197477A (ja) 2014-03-31 2014-03-31 信号処理方法、表示装置、及び電子機器
US14/662,367 US9792852B2 (en) 2014-03-31 2015-03-19 Signal processing method, display apparatus, and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014073802A JP2015197477A (ja) 2014-03-31 2014-03-31 信号処理方法、表示装置、及び電子機器

Publications (1)

Publication Number Publication Date
JP2015197477A true JP2015197477A (ja) 2015-11-09

Family

ID=54191243

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014073802A Pending JP2015197477A (ja) 2014-03-31 2014-03-31 信号処理方法、表示装置、及び電子機器

Country Status (2)

Country Link
US (1) US9792852B2 (ja)
JP (1) JP2015197477A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015197473A (ja) * 2014-03-31 2015-11-09 ソニー株式会社 信号処理方法、表示装置、及び電子機器
CN112652262A (zh) * 2019-10-10 2021-04-13 三星显示有限公司 显示装置

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3045284B2 (ja) * 1997-10-16 2000-05-29 日本電気株式会社 動画表示方法および装置
US7872619B2 (en) * 2006-11-01 2011-01-18 Global Oled Technology Llc Electro-luminescent display with power line voltage compensation
KR100833757B1 (ko) * 2007-01-15 2008-05-29 삼성에스디아이 주식회사 유기 전계 발광 표시 장치 및 영상 보정 방법
JP4470955B2 (ja) * 2007-03-26 2010-06-02 カシオ計算機株式会社 表示装置及びその駆動方法
JP2009104055A (ja) * 2007-10-25 2009-05-14 Seiko Epson Corp 駆動装置及び駆動方法、並びに電気光学装置及び電子機器
JP5260230B2 (ja) * 2008-10-16 2013-08-14 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
KR101479992B1 (ko) * 2008-12-12 2015-01-08 삼성디스플레이 주식회사 전압 강하 보상 방법 및 그 시스템과 이를 포함한 표시 장치
JP5350111B2 (ja) * 2009-07-22 2013-11-27 株式会社ジャパンディスプレイ 自発光表示装置
CN102097076A (zh) * 2009-12-10 2011-06-15 索尼公司 显示设备
JP5532964B2 (ja) 2010-01-28 2014-06-25 ソニー株式会社 表示装置、表示駆動方法
JP5560077B2 (ja) * 2010-03-25 2014-07-23 パナソニック株式会社 有機el表示装置及びその製造方法
JP2012155953A (ja) 2011-01-25 2012-08-16 Sony Corp 有機el表示装置及び電子機器
US9801253B2 (en) * 2011-11-08 2017-10-24 Joled Inc. Method for manufacturing emission panel, and display device provided with emission panel obtained by the method
WO2013094422A1 (ja) * 2011-12-21 2013-06-27 シャープ株式会社 画素回路及び表示装置
US8937632B2 (en) * 2012-02-03 2015-01-20 Ignis Innovation Inc. Driving system for active-matrix displays
KR101969830B1 (ko) * 2012-08-31 2019-08-14 삼성디스플레이 주식회사 감마 보정 커브 생성 방법, 감마 보정 유닛 및 이를 구비하는 유기 발광 표시 장치
KR20140055314A (ko) * 2012-10-31 2014-05-09 삼성디스플레이 주식회사 유기전계 발광 표시장치 및 이의 계조전압 생성방법
US9430968B2 (en) * 2013-06-27 2016-08-30 Sharp Kabushiki Kaisha Display device and drive method for same
WO2015037331A1 (ja) * 2013-09-10 2015-03-19 シャープ株式会社 表示装置およびその駆動方法
KR102101361B1 (ko) * 2013-10-08 2020-04-17 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2015092645A (ja) * 2013-11-08 2015-05-14 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 記録装置、表示装置および記録方法
JP6290610B2 (ja) * 2013-11-25 2018-03-07 株式会社ジャパンディスプレイ 表示装置

Also Published As

Publication number Publication date
US20150279280A1 (en) 2015-10-01
US9792852B2 (en) 2017-10-17

Similar Documents

Publication Publication Date Title
US9135887B2 (en) Display device and driving method of the same
JP5304646B2 (ja) 表示装置、映像信号処理方法、およびプログラム
JP5209905B2 (ja) 有機発光ダイオード表示装置の駆動方法
US11380246B2 (en) Electroluminescent display device having pixel driving
CN109983529B (zh) 有机el显示装置和有机el元件的劣化量的估算方法
KR101374443B1 (ko) 유기발광다이오드 표시장치
JP2009180765A (ja) 表示駆動装置、表示装置及びその駆動方法
JP2015225150A (ja) 表示装置及び電子機器
CN113053281A (zh) 像素驱动电路以及包括像素驱动电路的电致发光显示装置
JP2011076025A (ja) 表示装置、表示装置の駆動方法および電子機器
KR102588103B1 (ko) 표시 장치
JP2009258227A (ja) El表示装置
JP5493741B2 (ja) 表示装置およびその駆動方法ならびに電子機器
JP2015197473A (ja) 信号処理方法、表示装置、及び電子機器
KR20190074847A (ko) 표시장치의 화질 보상 장치 및 방법
JP2014048485A (ja) 表示装置及び電子機器
US8681082B2 (en) Display device and drive method therefor, and electronic unit
JP2010054788A (ja) El表示装置
JP2010107763A (ja) El表示装置
JP2010002736A (ja) El表示装置
JP2010008718A (ja) 表示装置、表示装置の駆動方法および電子機器
JP2021067900A (ja) 画素回路、及び、表示装置
JP2015197477A (ja) 信号処理方法、表示装置、及び電子機器
JP2009276669A (ja) El表示装置
JP5305105B2 (ja) 表示装置およびその駆動方法ならびに電子機器