JP2015008452A - 通信装置及び通信システム - Google Patents
通信装置及び通信システム Download PDFInfo
- Publication number
- JP2015008452A JP2015008452A JP2014005405A JP2014005405A JP2015008452A JP 2015008452 A JP2015008452 A JP 2015008452A JP 2014005405 A JP2014005405 A JP 2014005405A JP 2014005405 A JP2014005405 A JP 2014005405A JP 2015008452 A JP2015008452 A JP 2015008452A
- Authority
- JP
- Japan
- Prior art keywords
- waveform
- encoded data
- signal
- input
- state transition
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Dc Digital Transmission (AREA)
Abstract
【解決手段】他の通信装置1−2から送信された第1波形に対応する第1符号化データ、並びに第2波形、第3波形及び第4波形のいずれかに対応する第2符号化データを含む符号化データを受信して復号化する通信装置1−1であって、第2波形における第1状態遷移及び第3波形における第1状態遷移に応じて第2レベルに変化し、第2波形の直後の第1波形における第1状態遷移及び第4波形の直後の第1波形における第1状態遷移に応じて第1レベルに変化する合成信号を発生する信号発生部61と、合成信号を符号化データにおける第1状態遷移タイミングに同期化させた復号化データを出力する出力部62と、を備える。
【選択図】図1
Description
[通信システムSの構成]
図1は、第1の実施形態の通信システムSの構成を示す図である。通信システムSは、複数の通信装置1(通信装置1−1及び通信装置1−2)を備える。通信装置1−1及び通信装置1−2は、無線通信回線2を介して、互いにデータの送受信をする。
以下、通信装置1−1及び通信装置1−2に共通する構成及び動作について、通信装置1−1を例に用いて説明する。
制御部10は、例えばCPUである。記憶部20は、例えばROM又はRAMのようなメモリである。記憶部20は、通信装置1−2との間で送受信するデータを記憶する。記憶部20は、制御部10により実行される通信制御用プログラムを記憶してもよい。
図2は、複数の通信装置1の間で送受信される符号化データの波形の種類を示す図である。複数の通信装置1の間では、第1波形に対応する第1符号化データ、並びに第2波形、第3波形及び第4波形のいずれかに対応する第2符号化データを含む符号化データが送受信される。第1符号化データは、例えば、論理値が「0」の入力データに対応するデータである。第2符号化データは、例えば、論理値が「1」の入力データに対応するデータである。本実施形態において、第1符号化データ及び第2符号化データの1ビットの長さはTであるものとする。複数の通信装置1は、複数の第1符号化データ及び複数の第2符号化データから構成されるデータ列を送受信する。
符号化部30は、例えば、以下の手順により符号化データを生成する。符号化部30は、制御部10から入力されたデータの論理値を判定する。符号化部30は、入力データの論理値が「0」である場合、第1波形を出力する。符号化部30は、論理値「0」の入力データに続いて入力されたデータの論理値が「1」である場合、次に入力されるデータの論理値が「0」であれば、第2波形を出力し、次に入力されるデータの論理値が「1」であれば、第3波形を出力する。符号化部30は、連続する論理値「1」の入力データに続いて入力されたデータの論理値が「0」である場合、最後の論理値「1」の入力データに対して第4波形を出力する。符号化部30は、連続する論理値「1」の入力データに続いて入力された論理値「1」のデータであって、次に入力されるデータの論理値が「1」である入力データに対しては、第1波形を出力する。
符号化部30は、波形生成部31及び選択部32を有する。選択部32は、遅延回路33及び選択回路34を有する。
以上の構成により、波形生成部31は、小さな規模の回路構成により、第1波形信号、第2波形信号、第3波形信号及び第4波形信号を生成することができる。
同様に、Dフリップフロップ回路333は、DCLKの立ち上がりタイミングで、Dフリップフロップ回路332から入力される第2遅延信号Q2をラッチして、第3遅延信号Q3を出力する。
図7は、第1の実施形態に係る復号化部60の構成を示す図である。図8は、図7に示した復号化部60において符号化データから復号化データに変換する手順を示すタイミング図である。以下、図7及び図8を参照しながら、復号化部60の構成及び動作について説明する。
以上の通り、第1の実施形態に係る通信装置1によれば、信号発生部61が、第2波形における第1状態遷移及び第3波形における第1状態遷移に応じて第2レベルに変化し、第2波形の直後の第1波形における第1状態遷移及び第4波形の直後の第1波形における第1状態遷移に応じて第1レベルに変化する合成信号を発生する。このように、通信装置1は、受信した符号化データの第1状態遷移のタイミングにおいて、波形の種類に応じて定められた変換処理を行うことにより、位相ロックループのようなクロック再生回路によってクロックを再生することなく、第1波形、第2波形、第3波形及び第4波形から構成される符号化データから、それぞれの波形の立ち上がり遷移タイミングに同期して変化する復号化データを得ることができる。
[排他的論理和回路を用いて合成部650を構成する]
図9は、第2の実施形態に係る復号化部60の構成を示す図である。図10は、図9に示した復号化部60において符号化データから復号化データに変換する手順を示すタイミング図である。以下、図9及び図10を参照しながら、本実施形態に係る復号化部60の構成及び動作について説明する。本実施形態における復号化部60は、合成部650の構成が、第1の実施形態に係る図7に示した復号化部60における合成部650の構成と異なり、他の点で同じである。
排他的論理和回路654は、第1同期化信号と第2同期化信号との排他的論理和を示す排他的論理和信号(図10におけるNF)を生成し、生成した排他的論理和信号をDフリップフロップ回路655のクロック端子に入力する。
論理和回路656は、Dフリップフロップ回路613が出力する第1同期化信号と、Dフリップフロップ回路655が出力するラッチ信号との論理和を示す論理和信号を合成信号として出力する。論理和回路656が出力した合成信号は、出力部62のデータ入力端子に入力される。
[立ち上がりタイミング間隔が一定でない符号化データを復号化する]
図11は、上記の実施形態に係る復号化部60において符号化データから復号化データに変換する手順を示すタイミング図の他の例である。図11に示したタイミング図における符号化データは、第2波形、第3波形及び第4波形が、それぞれの波形の中央位置と異なる位置において立ち上がる。また、第2波形、第3波形及び第4波形に含まれるパルスの幅は、図8及び図10に示した符号化データと異なる。
図12は、第4の実施形態に係る第1同期化部610の構成を示す図である。本実施形態に係る第1同期化部610においては、反転回路611とDフリップフロップ回路613のデータ入力端子との間に、キャパシタ614及び抵抗615から構成されるハイパスフィルタが設けられている点で、図7及び図9に示した構成と異なる。
本実施形態の構成によれば、遅延回路612が有する反転回路の個数を減らせるので、消費電力を低減することができる。
図13は、第5の実施形態に係る第1同期化部610の構成を示す図である。本実施形態に係る第1同期化部610においては、図12に示した第1同期化部610におけるキャパシタ614及び抵抗615により構成されるハイパスフィルタの前段に、抵抗619が設けられている。また、図12に示した第1同期化部610における、抵抗616及びキャパシタ617により構成されるローパスフィルタの前段にキャパシタ620が設けられており、バンドパスフィルタが構成されている。
図14は、第6の実施形態に係る第1同期化部610の構成を示す図である。本実施形態に係る第1同期化部610は、遅延回路612が、抵抗616及びキャパシタ617から構成されるローパスフィルタと、反転回路621と、反転回路622とを有する点で、図7に示した第1の実施形態及び図9に示した第2の実施形態に係る第1同期化部610と異なる。反転回路622は、入力レベルの変化に対して出力レベルがヒステリシスを伴って変化するシュミットトリガ回路を有する。
図15は、第7の実施形態に係る第1同期化部610の構成を示す図である。本実施形態に係る第1同期化部610は、図14に示した第1同期化部610における抵抗616とキャパシタ617との接続点と電源との間にキャパシタ623が設けられている点で、図14に示した第6の実施形態に係る第1同期化部610の構成と異なり、他の点で同じである。
図16は、第8の実施形態に係る復号化部60の構成を示す図である。図17は、図16に示した復号化部60において符号化データから復号化データに変換する手順を示すタイミング図である。
図18は、図7に示した復号化部60において符号化データから復号化データに変換する手順を示すタイミング図である。図18に示す符号化データは、3個以上の「1」が連続するデータ列における第3波形と第4波形との間の波形として、第2波形が用いられている点で、図8に示した符号化データと異なる。すなわち、図18においては、連続する複数の第2符号化データのうちの最初の第2符号化データと、連続する複数の第2符号化データのうちの最後の第2符号化データとの間に挟まれた第2符号化データに第2波形が割り当てられている。
Claims (16)
- 他の通信装置から送信された第1波形に対応する第1符号化データ、並びに第2波形、第3波形及び第4波形のいずれかに対応する第2符号化データを含む符号化データを受信して復号化する通信装置であって、
前記第2波形における第1状態遷移及び前記第3波形における第1状態遷移に応じて第2レベルに変化するとともに、前記第2波形の直後の前記第1波形における第1状態遷移及び前記第4波形の直後の前記第1波形における第1状態遷移に応じて第1レベルに変化する合成信号を発生する信号発生部と、
前記合成信号を前記符号化データにおける第1状態遷移タイミングに同期化させた復号化データを出力する出力部と、
を備え、
前記第2波形は、複数の前記第1符号化データに挟まれた単一の前記第2符号化データに割り当てられており、
前記第3波形は、連続する複数の前記第2符号化データのうちの最初の第2符号化データに割り当てられており、
前記第4波形は、連続する複数の前記第2符号化データのうちの最後の第2符号化データに割り当てられている、
通信装置。 - 連続する複数の前記第2符号化データのうちの最初の第2符号化データと、連続する複数の前記第2符号化データのうちの最後の第2符号化データとの間に挟まれた前記第2符号化データには、前記第1波形及び前記第2波形のいずれかが割り当てられている、
請求項1に記載の通信装置。 - 前記第2波形は、第1状態遷移の前に第1極性のパルスを含むとともに、当該第1状態遷移の後に前記第1極性と極性が異なる第2極性のパルスを含み、
前記第3波形は、第1状態遷移の前に前記第1極性のパルスを含み、
前記第4波形は、第1状態遷移の後に前記第2極性のパルスを含む、
請求項1又は2に記載の通信装置。 - 前記第3波形の前記第1極性のパルスの幅と、前記第4波形の前記第2極性のパルスの幅とが等しく、
前記第3波形の前記第2符号化データと、前記第4波形の前記第2符号化データとの間の前記第2符号化データは、第1状態遷移の前の第1レベルの期間の長さと、前記第1状態遷移の後の第2レベルの期間の長さとが等しい、
請求項3に記載の通信装置。 - 前記信号発生部は、
前記符号化データを所定の遅延時間だけ遅延した遅延信号の第1状態遷移タイミングに、前記符号化データを反転した反転信号を同期化させた第1同期化信号を発生する第1同期化部と、
前記符号化データの第1状態遷移タイミングに前記遅延信号を同期化させた第2同期化信号を発生する第2同期化部と、
前記第2同期化信号の第1状態遷移に応じて前記第2レベルに変化し、前記第1同期化信号の第2状態遷移に応じて前記第1レベルに変化する前記合成信号を発生する合成部と、
を有する、
請求項1から4のいずれか1項に記載の通信装置。 - 前記第1同期化部は、
前記符号化データを反転した前記反転信号を生成する反転回路と、
前記符号化データを遅延させて前記遅延信号を生成する遅延回路と、
前記反転信号がデータ入力端子に入力され、かつ、前記遅延回路により生成された前記遅延信号がクロック端子に入力される第1フリップフロップ回路と、
を有し、
前記第2同期化部は、
前記遅延信号がデータ入力端子に入力され、かつ、前記符号化データがクロック端子に入力される第2フリップフロップ回路
を有する、
請求項5に記載の通信装置。 - 前記第1同期化部は、
前記符号化データを反転した前記反転信号を生成する反転回路と、
前記反転信号が入力されるハイパスフィルタと、
前記符号化データが入力されるローパスフィルタと、
前記ハイパスフィルタから出力される信号がデータ入力端子に入力され、かつ、前記ローパスフィルタから出力される前記遅延信号がクロック端子に入力される第1フリップフロップ回路と、
を有し、
前記第2同期化部は、
前記遅延信号がデータ入力端子に入力され、かつ、前記符号化データがクロック端子に入力される第2フリップフロップ回路
を有する、
請求項5に記載の通信装置。 - 前記第1同期化部は、
前記符号化データを反転した前記反転信号を生成する反転回路と、
前記反転信号が入力されるハイパスフィルタと、
前記符号化データが入力されるバンドパスフィルタと、
前記ハイパスフィルタから出力される信号がデータ入力端子に入力され、かつ、前記バンドパスフィルタから出力される前記遅延信号がクロック端子に入力される第1フリップフロップ回路と、
を有し、
前記第2同期化部は、
前記遅延信号がデータ入力端子に入力され、かつ、前記符号化データがクロック端子に入力される第2フリップフロップ回路
を有する、
請求項5に記載の通信装置。 - 前記信号発生部は、
前記符号化データを所定の第1遅延時間だけ遅延した第1遅延信号の第1状態遷移タイミングに、前記符号化データを反転した反転信号を同期化させた第1同期化信号を発生する第1同期化部と、
前記符号化データの第1状態遷移タイミングに、前記符号化データを所定の第2遅延時間だけ遅延した第2遅延信号を同期化させた第2同期化信号を発生する第2同期化部と、
前記第2同期化信号の第1状態遷移に応じて前記第2レベルに変化し、前記第1同期化信号の第2状態遷移に応じて前記第1レベルに変化する前記合成信号を発生する合成部と、
を有する、
請求項1から4のいずれか1項に記載の通信装置。 - 前記第1同期化部は、
前記符号化データを反転した前記反転信号を生成する反転回路と、
前記符号化データが入力される第1ローパスフィルタと、
前記第1ローパスフィルタから出力される信号が入力される論理回路と、
前記反転信号がデータ入力端子に入力され、かつ、前記論理回路から出力される前記遅延信号がクロック端子に入力される第1フリップフロップ回路と、
を有し、
前記第2同期化部は、
前記符号化データが入力される第2ローパスフィルタと、
前記第2ローパスフィルタから出力される信号がデータ入力端子に入力され、かつ、前記符号化データがクロック端子に入力される第2フリップフロップ回路
を有する、
請求項9に記載の通信装置。 - 前記信号発生部は、
前記符号化データを反転させるとともに所定の遅延時間だけ遅延した遅延信号の第1状態遷移タイミングに前記符号化データを同期化させた第1同期化信号を発生する第1同期化部と、
前記符号化データを反転した反転信号の第1状態遷移タイミングに前記遅延信号を同期化させた第2同期化信号を発生する第2同期化部と、
前記第2同期化信号の第1状態遷移に応じて前記第2レベルに変化し、前記第1同期化信号の第2状態遷移に応じて前記第1レベルに変化する前記合成信号を発生する合成部と、
を有する、
請求項1から4のいずれか1項に記載の通信装置。 - 前記遅延時間は、前記第1極性のパルスの幅及び前記第2極性のパルスの幅よりも大きい、
請求項5から11のいずれか1項に記載の通信装置。 - 前記第2波形、前記第3波形及び前記第4波形は、それぞれの中央位置で第1レベルから第2レベルに変化し、
前記遅延時間は、前記第1符号化データ及び前記第2符号化データの周期の半分の長さよりも短い、
請求項5から12のいずれか1項に記載の通信装置。 - 第1論理値の入力データに対応する第1符号化データ、及び第2論理値の入力データに対応する第2符号化データを含む符号化データを生成する通信装置であって、
前記第1符号化データに対応する第1波形、複数の前記第1符号化データに挟まれた単一の第2符号化データに対応する第2波形、連続する複数の前記第2符号化データのうちの最初の第2符号化データに対応する第3波形、及び連続する複数の前記第2符号化データのうちの最後の第2符号化データに対応する第4波形を生成する波形生成部と、
前記入力データのパターンに基づいて、前記第1波形、前記第2波形、前記第3波形及び前記第4波形から一の波形を選択する選択部と、
を備える、通信装置。 - 前記選択部は、
前記入力データを第1遅延時間で遅延させた第1遅延信号と、前記入力データを第2遅延時間で遅延させた第2遅延信号と、前記入力データを第3遅延時間で遅延させた第3遅延信号と、を生成する遅延回路と、
前記第1遅延信号、前記第2遅延信号及び前記第3遅延信号に基づいて、前記第1波形、前記第2波形、前記第3波形及び前記第4波形から一の波形を選択する選択回路と、
を有する、
請求項14に記載の通信装置。 - 第1の通信装置と第2の通信装置とを備える通信システムであって、
前記第2の通信装置から送信された第1波形に対応する第1符号化データ、並びに第2波形、第3波形及び第4波形のいずれかに対応する第2符号化データを含む符号化データを受信して復号化する前記第1の通信装置は、
前記第2波形及び前記第3波形における第1状態遷移に応じて第2レベルに変化するとともに、前記第2波形及び前記第4波形の直後の前記第1波形における第1状態遷移に応じて第1レベルに変化する合成信号を発生する信号発生部と、
前記合成信号を前記符号化データにおける第1状態遷移タイミングに同期化させた復号化データを出力する出力部と、
を備え、
前記第2の通信装置は、前記第1の通信装置が受信する、前記第1波形に対応する前記第1符号化データ、並びに前記第2波形、前記第3波形及び前記第4波形のいずれかに対応する前記第2符号化データを含む前記符号化データを送信する送信部を備え、
前記第2波形は、複数の前記第1符号化データに挟まれた単一の前記第2符号化データに割り当てられており、
前記第3波形は、連続する複数の前記第2符号化データのうちの最初の第2符号化データに割り当てられており、
前記第4波形は、連続する複数の前記第2符号化データのうちの最後の第2符号化データに割り当てられている、
通信システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014005405A JP6249401B2 (ja) | 2013-05-30 | 2014-01-15 | 通信装置及び通信システム |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013113633 | 2013-05-30 | ||
JP2013113633 | 2013-05-30 | ||
JP2014005405A JP6249401B2 (ja) | 2013-05-30 | 2014-01-15 | 通信装置及び通信システム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015008452A true JP2015008452A (ja) | 2015-01-15 |
JP2015008452A5 JP2015008452A5 (ja) | 2017-02-09 |
JP6249401B2 JP6249401B2 (ja) | 2017-12-20 |
Family
ID=52338454
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014005405A Active JP6249401B2 (ja) | 2013-05-30 | 2014-01-15 | 通信装置及び通信システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6249401B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107301360A (zh) * | 2016-04-14 | 2017-10-27 | 意法半导体国际有限公司 | 射频识别应答器以及用于发送射频识别消息的方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5075205U (ja) * | 1973-11-10 | 1975-07-01 | ||
JPH05148840A (ja) * | 1991-11-30 | 1993-06-15 | Nisshoku Corp | 緑化用植生袋 |
JP2000129646A (ja) * | 1998-10-20 | 2000-05-09 | Heisei Polymer Co Ltd | 土のう袋 |
JP2002327417A (ja) * | 2001-05-01 | 2002-11-15 | Yamamoto Shoten:Kk | 土木工事用のフレックスコンテナー |
JP2006045889A (ja) * | 2004-08-04 | 2006-02-16 | Hirose & Co Ltd | 土嚢用袋 |
-
2014
- 2014-01-15 JP JP2014005405A patent/JP6249401B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5075205U (ja) * | 1973-11-10 | 1975-07-01 | ||
JPH05148840A (ja) * | 1991-11-30 | 1993-06-15 | Nisshoku Corp | 緑化用植生袋 |
JP2000129646A (ja) * | 1998-10-20 | 2000-05-09 | Heisei Polymer Co Ltd | 土のう袋 |
JP2002327417A (ja) * | 2001-05-01 | 2002-11-15 | Yamamoto Shoten:Kk | 土木工事用のフレックスコンテナー |
JP2006045889A (ja) * | 2004-08-04 | 2006-02-16 | Hirose & Co Ltd | 土嚢用袋 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107301360A (zh) * | 2016-04-14 | 2017-10-27 | 意法半导体国际有限公司 | 射频识别应答器以及用于发送射频识别消息的方法 |
CN107301360B (zh) * | 2016-04-14 | 2020-06-16 | 意法半导体国际有限公司 | 射频识别应答器以及用于发送射频识别消息的方法 |
Also Published As
Publication number | Publication date |
---|---|
JP6249401B2 (ja) | 2017-12-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107851172B (zh) | 射频识别应答器和通过射频识别技术进行数据传输的方法 | |
CN108809360B (zh) | 一种无线通信方法及应答器 | |
JP2010122945A (ja) | 半導体装置及び通信装置 | |
WO2017199603A1 (ja) | 通信システムおよび送信装置 | |
JP2006311486A (ja) | 変調回路およびそれを用いた送信装置、受信装置および通信システム | |
US6985546B2 (en) | Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus | |
JP6249401B2 (ja) | 通信装置及び通信システム | |
US8729972B2 (en) | Phase-shift keying demodulators and smart cards including the same | |
US8045648B2 (en) | Amplitude-shift-keying (ASK) radio-frequency (RF) signal decoding device and method thereof | |
JP5461132B2 (ja) | 半導体装置 | |
Corron et al. | Communicating with Exactly Solvable Chaos. | |
KR100807407B1 (ko) | 부호화를 위한 시스템 및 칩 | |
US6970527B2 (en) | Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus | |
JP3803364B2 (ja) | 非接触rfidシステムの通信方法、非接触rfidシステム、送信機及び受信機 | |
CN101326716A (zh) | 用于生成时钟信号的电路和方法 | |
US8073082B2 (en) | Mirror sub-carrier demodulation circuit, receiving device with the same, and mirror sub-carrier demodulating method | |
Yokojima et al. | High-speed start-up and low-power encoding circuit for sensor networks | |
JP6298710B2 (ja) | 無線通信システムおよびデータ送信機 | |
Hayashi | High-speed start-up and low-power decoding circuit for wireless sensor networks | |
US20110260837A1 (en) | Transponder unit | |
JP2020068458A (ja) | 受信装置および送受信システム | |
JP2008306317A (ja) | ビットクロック生成回路、ビットクロック位相補正方法および非接触icカード | |
Sato et al. | High-speed start-up and low-power decoding circuit for body-centric communications | |
Yokojima et al. | Novel encoding method for non-contact IC card or RFID systems | |
WO2015166753A1 (ja) | 受信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161221 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161221 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171107 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171114 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6249401 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |