JP2014530543A - 複数の構成を有するインピーダンス整合回路 - Google Patents

複数の構成を有するインピーダンス整合回路 Download PDF

Info

Publication number
JP2014530543A
JP2014530543A JP2014530807A JP2014530807A JP2014530543A JP 2014530543 A JP2014530543 A JP 2014530543A JP 2014530807 A JP2014530807 A JP 2014530807A JP 2014530807 A JP2014530807 A JP 2014530807A JP 2014530543 A JP2014530543 A JP 2014530543A
Authority
JP
Japan
Prior art keywords
impedance matching
matching circuit
circuit
configuration
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014530807A
Other languages
English (en)
Other versions
JP5893741B2 (ja
Inventor
セ、パイ・ヘ
ジャン、シャンドン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of JP2014530543A publication Critical patent/JP2014530543A/ja
Application granted granted Critical
Publication of JP5893741B2 publication Critical patent/JP5893741B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/56Modifications of input or output impedances, not otherwise provided for
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/38Impedance-matching networks

Abstract

複数の構成を有する再構成可能なインピーダンス整合回路が開示される。再構成可能なインピーダンス整合回路は、リアクティブ素子(例えば、インダクタおよび/またはキャパシタ)のセットおよびスイッチのセットで実現されうる。異なる構成は、前記スイッチの異なる設定で得られることができ、異なるインピーダンス調整曲線と関連しうる。これは、再構成可能なインピーダンス整合回路が、より良いインピーダンス整合を負荷回路(例えば、アンテナ)へ提供することを可能にしうる。例示的な設計において、再構成可能なインピーダンス整合回路は、より良いインピーダンス整合を提供するために、再構成可能なインピーダンス整合回路のインピーダンスを調整するように構成された、少なくとも1つの可変リアクティブ素子を含む。例示的な設計において、再構成可能なインピーダンス整合回路は、少なくとも1つの再構成可能なリアクティブ素子を含み、その各々は、直列素子またはシャント素子として結合されることができる。

Description

本願は、一般に電子技術に関し、より詳細には、ワイヤレスデバイスでの使用に適するインピーダンス整合回路に関する。
ワイヤレス通信システムにおけるワイヤレスデバイス(例えば、セルラーフォンまたはスマートフォン)は、双方向通信でデータを送信および受信しうる。ワイヤレスデバイスは、データ送信のための送信機およびデータ受信のための受信機を含みうる。データ送信について、送信機は、変調された信号を得るために、データを有する無線周波数(RF)キャリア信号を変調し、適切な出力電力レベルを有する出力RF信号を得るために、変調された信号を増幅し、基地局へアンテナを介して出力RF信号を送信しうる。データ受信について、受信機は、アンテナを介して受信されたRF信号を得ることができ、基地局によって送信されたデータを再生するために、受信されたRF信号を調節および処理しうる。
送信機は、電力増幅器(PA)、フィルタ、等といった、様々な回路を含みうる。受信機はまた、低雑音増幅器(LNA)、フィルタ、等といった、様々な回路を含みうる。インピーダンス整合回路は、アンテナと、送信機および/または受信機との間で結合されることができ、アンテナ、電力増幅器、またはLNAに対してインピーダンス整合を行いうる。インピーダンス整合回路は、ワイヤレスデバイスの性能に対して大きな影響を有しうる。
図1は、ワイヤレスデバイスの1つの例示的な設計を示す。 図2は、ワイヤレスデバイスの1つの例示的な設計を示す。 図3は、ワイヤレスデバイスの1つの例示的な設計を示す。 図4は、調節可能なインピーダンス整合回路の概略図を示す。 図5Aは、異なる構成のインピーダンス整合回路を示す。 図5Bは、異なる構成のインピーダンス整合回路を示す。 図5Cは、異なる構成のインピーダンス整合回路を示す。 図5Dは、異なる構成のインピーダンス整合回路を示す。 図5Eは、異なる構成のインピーダンス整合回路を示す。 図5Fは、異なる構成のインピーダンス整合回路を示す。 図6Aは、図5Aおよび5Bにおけるインピーダンス整合回路についてのインピーダンス調整曲線のスミスチャートを示す。 図6Bは、図5Aにおけるインピーダンス整合回路についてのインピーダンス調整曲線のスミスチャートを示す。 図6Cは、図5Cおよび5Dにおけるインピーダンス整合回路についてのインピーダンス調整曲線のスミスチャートを示す。 図6Dは、図5Eおよび5Fにおけるインピーダンス整合回路についてのインピーダンス調整曲線のスミスチャートを示す。 図7は、再構成可能なインピーダンス整合回路の概略図を示す。 図8Aは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Bは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Cは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Dは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Eは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Fは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Gは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Hは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Iは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Jは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Kは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Lは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Mは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Nは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Oは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Pは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Qは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Rは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Sは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図8Tは、図7における再構成可能なインピーダンス整合回路の1つの構成を示す。 図9Aは、1つの再構成可能なインピーダンス整合回路の概略図を示す。 図9Bは、1つの再構成可能なインピーダンス整合回路の概略図を示す。 図9Cは、1つの再構成可能なインピーダンス整合回路の概略図を示す。 図10は、アンテナ対周波数のインピーダンスのスミスチャートを示す。 図11は、再構成可能なインピーダンス整合回路のためのルックアップテーブルを示す。 図12は、再構成可能なインピーダンス整合回路の8つの異なる設定についてのアンテナ効率のプロットを示す。 図13は、インピーダンス整合を行うためのプロセスを示す。
詳細な説明
下記に説明された詳細な説明は、本開示の例示的な設計の説明として意図され、本開示が実現される唯一の設計を表すことを意図しない。「例として、事例として、または実例として機能すること」を意味するために、「例示的な」という用語が、本明細書で使用される。「例示的な」ものとして、本明細書で説明されるいずれの設計も、他の設計と比較して、必ずしも、好ましいまたは効果的なものと解釈されるものではない。詳細な説明は、本開示の例示的な設計の完全な理解を提供することを目的とした特定の詳細を含む。本明細書で説明される例示的な設計は、これらの特定の詳細なしで実現されうることが当業者に明らかになるであろう。いくつかの事例では、周知の構造およびデバイスが、本明細書に示される例示的な設計の新規性を曖昧にすることを避けるために、ブロック図形式で示される。
複数の構成を有するインピーダンス整合回路が、本明細書で説明され、また再構成可能なインピーダンス整合回路と呼ばれる。再構成可能なインピーダンス整合回路は、リアクティブ素子/コンポーネントのセット、およびスイッチのセットを含む。リアクティブ素子は、インダクタまたはキャパシタでありうる。異なる構成は、下記で説明されるように、異なる配置でリアクティブ素子を結合するためのスイッチを制御することによって得られうる。例えば、与えられたリアクティブ素子の一端は、スイッチを介して再構成可能なインピーダンス整合回路で複数のノードのうちの1つと結合されうる。再構成可能なインピーダンス整合回路の各構成は、リアクティブ素子の異なる配置と一致する。再構成可能なインピーダンス整合回路の複数の構成は、より広範囲のインピーダンス値をサポートすることができ、より良いインピーダンス整合を可能にすることができ、それは、性能を改善しうる。
本明細書で説明される再構成可能なインピーダンス整合回路は、セルラーフォン、スマートフォン、タブレット、パーソナルデジタルアシスタント(PDA)、ハンドヘルドデバイス、ワイヤレスモデム、ラップトップコンピュータ、スマートブック、ネットブック、コードレスフォン、ワイヤレスローカルループ(WLL)局、ブルートゥースデバイス、消費者向け電子デバイス、等といった、様々なタイプのワイレスデバイスで使用されうる。
図1は、ワイヤレスデバイス100の例示的な設計のブロック図を示す。この例示的な設計において、ワイヤレスデバイス100は、データプロセッサ/コントローラ110、トランシーバ120、およびアンテナ152を含む。トランシーバ120は、双方向性のワイヤレス通信をサポートする送信機130および受信機160を含む。ワイヤレスデバイス100は、ロングタームエボリューション(LTE)、符号分割多元接続(CDMA)1Xまたはcdma2000、ワイドバンドcdma(WCDMA(登録商標))、グローバルシステムフォーモバイルコミュニケーションズ(GSM(登録商標))、802.11、等をサポートしうる。
送信パスにおいて、データプロセッサ110は、送信されるべきデータを処理(例えば、符号化または変調)し、送信機130へアナログ出力信号を提供する。送信機130内で、送信(TX)回路132は、ベースバンドからRFへアナログ出力信号を、増幅、フィルタリング、およびアップコンバートし、変調された信号を提供する。送信回路132は、増幅器、フィルタ、ミキサ、発振器、局部発振器(LO)発生器、フェーズルックドループ(PLL)、等を含みうる。電力増幅器(PA)134は、変調された信号を受信および増幅し、適切な出力電力レベルを有する増幅されたRF信号を提供する。TXフィルタ136は、増幅されたRF信号を送信バンドで信号コンポーネントに渡すためにフィルタリングし、信号コンポーネントを受信バンドで弱める。TXフィルタ136は出力RF信号を提供し、そしてそれはスイッチ140およびインピーダンス整合回路150を通して送られ、アンテナ152を介して送信される。インピーダンス整合回路150はアンテナ152へインピーダンス整合を行い、またアンテナ調整回路、調整可能な整合回路、等と呼ばれる。
受信パスにおいて、アンテナ152は、基地局および/または他の送信局から信号を受信し、受信されたRF信号が提供され、そしてそれは、インピーダンス整合回路150およびスイッチ140を通して送られ、受信機160へ提供される。受信機160内で、受信(RX)フィルタ162は、受信されたRF信号を受信バンドで信号コンポーネントに渡すためにフィルタリングし、信号コンポーネントを送信バンドで弱める。LNA164は、RXフィルタ162からフィルタリングされたRF信号を増幅し、入力RF信号を提供する。RX回路166は、RFからベースバンドへ入力RF信号を、増幅、フィルタリング、およびダウンコンバートし、データプロセッサ110へアナログ入力信号を提供する。RX回路166は、増幅器、フィルタ、ミキサ、発振器、LO発生器、PLL、等を含みうる。
図1は、トランシーバ120の例示的な設計を示す。トランシーバ120の全てまたは一部分は、1つまたは複数のアナログ集積回路(IC)、RF IC(RFIC)、混合信号IC、等で実現されうる。例えば、TX回路132、増幅器134、LNA164、およびRX回路166は、RFICで実現されうる。電力増幅器134および場合により他の回路もまた、別々のICまたはモジュールで実現される。インピーダンス整合回路150、および場合により他の回路もまた、別々のICまたはモジュールで実現されうる。
データプロセッサ/コントローラ110は、ワイヤレスデバイス100に対して様々な機能を行いうる。例えば、データプロセッサ110は、送信機130を介して送信され、受信機160を介して受信されているデータについて処理を行う。コントローラ110は、TX回路132、RX回路166、スイッチ140、および/またはインピーダンス整合回路150の動作を制御しうる。メモリ112は、データプロセッサ/コントローラ110についてプログラムコードおよびデータを記憶しうる。メモリ112は、(図1で図示されるような)データプロセッサ/コントローラ110の内側、またはデータプロセッサ/コントローラ110の外側(図1で図示されず)でありうる。データプロセッサ/コントローラ110は、1つまたは複数の特定用途向け集積回路(ASIC)および/または他のICで実現されうる。
図2は、ワイヤレスデバイス200の例示的な設計のブロック図を示す。この例示的な設計において、ワイヤレスデバイス200は、データプロセッサ/コントローラ210、1次アンテナ252aのためのトランシーバ220、および2次アンテナ252bのための受信機222を含む。トランシーバ220は、(i)第1のモード/バンドのための双方向性のワイヤレス通信(例えば、GSM)をサポートする送信機230aおよび受信機260a、および(ii)第2のモード/バンドのための双方向性のワイヤレス通信(LTE、cdma2000、またはWCDMA)をサポートする送信機230bおよび受信機260bを含む。モードは、LTE、cdma2000、WCDMA、GSM、等と一致しうる。受信機222は、データの受信をサポートする受信機260cおよび260dを含む。
トランシーバ220内で、送信機230aは、TX回路232a、電力増幅器234a、およびTXフィルタ236aを含む。受信機260aは、RXフィルタ262a、LNA264a、RX回路266aを含む。送信機230bは、TX回路232b、電力増幅器234b、およびデュプレクサ238を含む。受信機260bは、デュプレクサ238、LNA264b、およびRX回路266bを含む。スイッチ240aは、TXフィルタ236a、RXフィルタ262a、およびデュプレクサ238と結合される。デュプレクサ238は、増幅されたRF信号を電力増幅器234bからスイッチ240へ送り、また、受信されたRF信号をスイッチ240aからLNA264bへ送る。インピーダンス整合回路250aは、スイッチ240aとアンテナ252aとの間で結合される。
受信機222内で、受信機260cは、RXフィルタ262c、LNA264c、およびRX回路266cを含む。受信機260dは、RXフィルタ262d、LNA264d、およびRX回路266dを含む。スイッチ240bは、RXフィルタ262cおよび262dと結合される。インピーダンス整合回路250bは、スイッチ240bとアンテナ252bとの間で結合される。
図3は、ワイヤレスデバイス300の例示的な設計のブロック図を示す。この例示的な設計において、ワイヤレスデバイス300は、データプロセッサ/コントローラ310、トランシーバ320、およびアンテナ352を含む。トランシーバ320は、双方向性のワイヤレス通信をサポートする送信機330および受信機360を含む。送信機330は、直列に結合されたTX回路332、電力増幅器334、およびインピーダンス整合回路336を含む。受信機360は、直列に結合されたインピーダンス整合回路362、LNA364、およびRX回路366を含む。スイッチ/デュプレクサ350は、インピーダンス整合回路336および362、またアンテナ352と結合される。
図1、2、および3は、それぞれ、ワイヤレスデバイス100、200、および300の3つの例示的な設計を示す。一般に、ワイヤレスデバイスは、任意の数のアンテナ、任意の数の送信機、および任意の数の受信機を含みうる。ワイヤレスデバイスはまた、任意の数の周波数バンド上の動作をサポートしうる。ワイヤレスデバイスは、各アンテナに対して、1つまたは複数の送信機および/または1つまたは複数の受信機を含みうる。各送信機および各受信機は、与えられたアンテナで1つまたは複数の周波数バンド上の動作をサポートしうる。
ワイヤレスデバイスは、時分割二重(TDD)システムおよび/または周波数分割二重(FDD)システムを有する通信をサポートしうる。TDDシステムを有する通信について、ワイヤレスデバイスは、任意の与えられた時期に、アンテナと送信機または受信機のどちらかとを結合することができるスイッチ(例えば、図1のスイッチ140)を含みうる。FDDシステムを有する通信について、ワイヤレスデバイスは、(i)電力増幅器からアンテナへ出力RF信号を(ii)アンテナからLNAへ受信されたRF信号を同時に送ることができるデュプレクサ(例えば、図2のデュプレクサ238)を含みうる。
図1、2、および3で示されたように、インピーダンス整合回路は、ワイヤレスデバイスの様々な場所において含まれることができ、インピーダンス整合回路の入力および出力に結合する回路のインピーダンスを整合させるために使用されうる。例えば、インピーダンス整合回路(例えば、図1のインピーダンス整合回路150)は、フィルタの出力インピーダンスとアンテナのインピーダンスとの間でインピーダンス整合を行いうる。インピーダンス整合回路(例えば、図3のインピーダンス整合回路336)はまた、増幅器の出力インピーダンスとフィルタまたはアンテナの入力インピーダンスとの間でインピーダンス整合を行いうる。
アンテナ(例えば、図1のアンテナ152)のインピーダンスは、1つのアンテナの設計から別のアンテナの設計へ幅広く変化しうる。さらに、アンテナのインピーダンスは、下記で示されるように、周波数とともに幅広く変化しうる。アンテナのインピーダンスはまた、ワイヤレスデバイスへの人体(例えば、手、顔、等)の接近によって変わりうる。インピーダンス整合回路(例えば、図1のインピーダンス整合回路150)は、望ましい性能が得られるように、アンテナのインピーダンスをフィルタ(例えば、図1のTXフィルタ136)の出力インピーダンスへ整合させるように使用されうる。
図4は、調節可能であるが再構成可能ではないインピーダンス整合回路410の例示的な概略図を示す。インピーダンス整合回路410は、入力信号(VIN)を受信し、出力信号(VOUT)を提供する。インピーダンス整合回路410内で、インダクタ412、および可変キャパシタ(バラクタ)414は、直列に結合され、直列の組み合わせは、インピーダンス整合回路410の入力と出力との間で結合される。バラクタ416およびインダクタ418は、並列に結合され、並列の結合は、インピーダンス整合回路410の出力と回路接地との間で結合される。バラクタ414は、バラクタ414の設計および実現によって決まる値の第1の範囲内で可変のキャパシタンスを有する。バラクタ416は、バラクタ416の設計および実現によって決まる値の第2の範囲内で可変のキャパシタンスを有する。
検出器420は、インダクタ412の2つの末端と結合される2つの入力、およびコントローラ430へ結合される出力を有する。検出器420は、インダクタ412を介して電圧を検出し、コントローラ430へ検出された電圧を提供する。コントローラ430は、インダクタ412の検出された電圧および既知のインピーダンスに基づいてインピーダンス整合回路410の出力で届けられる電力を推定する。コントローラ430は、インピーダンス整合回路410の出力において、所望した届けられる電力を得るために、バラクタ414に対して第1の制御信号(S1)を、バラクタ416に対して第2の制御信号(S2)を生成する。特に、コントローラ430は、検出器420から検出された電圧に基づいて、バラクタ414のキャパシタンスを変化させるために第1の制御信号を生成し、および/またはバラクタ416のキャパシタンスを変化させるために第2の制御信号を生成しうる。
インピーダンス整合回路(例えば、図4のインピーダンス整合回路410)は、通常、1つの固定された構成を有する。この構成は、インピーダンス整合回路において各リアクティブ素子(すなわち、各インダクタおよび各バラクタ)がどのように結合されるかを示す。特に、各リアクティブ素子は、固定された構成に対してインピーダンス整合回路内の2つの特定のノード間で結合される。いくつかのリアクティブ素子(例えば、インダクタ412および418)は、固定されたインピーダンスを有することができ、他のリアクティブ素子(例えば、バラクタ414および416)は、可変インピーダンスを有しうる。可変リアクティブ素子(例えば、バラクタ)のインピーダンスは、インピーダンス整合回路のインピーダンスを変化するように調節されうる。固定された構成は、インピーダンス整合回路のインピーダンスがどのように調整されることができるかを限定し、それは、インピーダンス整合回路のインピーダンス整合の能力を制限する。
インピーダンス整合回路のインピーダンスは、値の範囲で調節されることができ、それは、インピーダンス調整曲線と呼ばれうる。インピーダンス調整曲線は、インピーダンス整合回路の構成およびインピーダンス整合回路における可変リアクティブ素子に依存しうる。異なる構成は、異なるインピーダンス調整曲線と関連しうる。
図5Aは、直列構成で結合された単一のリアクティブ素子512を有する1素子のインピーダンス整合回路510を示す。リアクティブ素子512は、キャパシタまたはインダクタであることができ、インピーダンス整合回路510の入力と出力との間で結合される。スイッチ514は、リアクティブ素子512と並列で結合される。スイッチ514が開かれると、インピーダンス整合回路510は、直列結合のリアクティブ素子512を有する。スイッチ514が閉じられると、インピーダンス整合回路510は、スルー構成(through configuration)を有し、単に入力信号を渡す。
図5Bは、シャント構成で結合された単一のリアクティブ素子522を有する1素子のインピーダンス整合回路520を示す。リアクティブ素子522は、キャパシタまたはインダクタであることができ、インピーダンス整合回路520の入力/出力と回路接地との間で結合される。
図5Cは、「L」構成で結合された2つのリアクティブ素子532および534を有する2素子のインピーダンス整合回路530を示す。各リアクティブ素子は、キャパシタまたはインダクタでありうる。リアクティブ素子532は、インピーダンス整合回路530の入力と出力との間で結合される。リアクティブ素子534は、インピーダンス整合回路530の出力と回路接地との間で結合される。
図5Dは、「R」構成で結合された2つのリアクティブ素子542および544を有する2素子のインピーダンス整合回路540を示す。各リアクティブ素子は、キャパシタまたはインダクタでありうる。リアクティブ素子542は、インピーダンス整合回路540の入力と回路接地との間で結合される。リアクティブ素子544は、インピーダンス整合回路540の入力と出力との間で結合される。図5Cの「L」構成は、インピーダンス整合回路の出力と回路接地との間で結合されるリアクティブ素子を有し、一方、図5Dの「R」構成は、インピーダンス整合回路の入力と回路接地との間で結合されるリアクティブ素子を有する。
図5Eは、「Pi」構成で結合された3つのリアクティブ素子552、554、および556を有する3素子のインピーダンス整合回路550を示す。各リアクティブ素子は、キャパシタまたはインダクタでありうる。リアクティブ素子552は、インピーダンス整合回路550の入力と回路接地との間で結合される。リアクティブ素子554は、インピーダンス整合回路550の入力と出力との間で結合される。リアクティブ素子556は、インピーダンス整合回路550の出力と回路接地との間で結合される。
図5Fは、「T」構成で結合された3つのリアクティブ素子562、564、および566を有する3素子のインピーダンス整合回路560を示す。各リアクティブ素子は、キャパシタまたはインダクタでありうる。リアクティブ素子562は、インピーダンス整合回路560の入力とノードAとの間で結合される。リアクティブ素子564は、ノードAと回路接地との間で結合される。リアクティブ素子566は、ノードAとインピーダンス整合回路560の出力との間で結合される。
図5Aから5Fは、6つの例示的なインピーダンス整合回路構成を示す。他のインピーダンス整合回路構成もまた、1つ、2つ、3つまたはそれ以上のリアクティブ素子で形成されうる。各インピーダンス整合回路構成は、インピーダンス整合回路構成を有する達成可能なインピーダンス値を示す、特定のインピーダンス調整曲線と関連しうる。異なるインピーダンス整合回路構成は、異なるインピーダンス調整曲線と関連しうる。
図6Aは、図5Aの直列構成を有する1素子のインピーダンス整合回路510についてのインピーダンス調整曲線を図示するスミスチャートを示す。スミスチャートは、正規化された複素数値インピーダンスを、50または75オームでありうる特性インピーダンス(Z)で説明するための一般的な方法である。スミスチャートの中心は、Zと一致する。横軸より上の半円は、ポジティブなインピーダンスを意味し、横軸より下の半円は、ネガティブなインピーダンスを意味する。
プロット610は、直列インダクタであるリアクティブ素子512を有する、インピーダンス整合回路510についてのインピーダンス調整曲線を示す。プロット610の末端で矢印によって示されるように、徐々に大きくなるインダクタンスは、徐々に大きくなるポジティブなインピーダンスと一致する。プロット610で与えられたインピーダンス調整曲線は、直列インダクタに対するインダクタンス値の範囲で決まる。
プロット612は、直列キャパシタであるリアクティブ素子512を有する、インピーダンス整合回路510についてのインピーダンス調整曲線を示す。プロット612の末端で矢印によって示されるように、徐々に小さくなるキャパシタンスは、徐々に大きくなるネガティブなインピーダンスと一致する。プロット612で与えられたインピーダンス調整曲線は、直列キャパシタに対するキャパシタンス値の範囲で決まる。
図6Aはまた、図5Bのシャント構成を有する、1素子のインピーダンス整合回路520についてのインピーダンス調整曲線を示す。プロット614は、シャントインダクタであるリアクティブ素子522を有する、インピーダンス整合回路520についてのインピーダンス調整曲線を示す。プロット614の末端で矢印によって示されるように、徐々に小さくなるインダクタンスは、徐々に小さくなるポジティブなインピーダンスと一致する。プロット614で与えられたインピーダンス調整曲線は、シャントインダクタに対するインダクタンス値の範囲で決まる。
プロット616は、シャントキャパシタであるリアクティブ素子522を有する、インピーダンス整合回路520についてのインピーダンス値の範囲を示す。プロット616の末端で矢印によって示されるように、徐々に大きくなるキャパシタンスは、徐々に小さくなるネガティブなインピーダンスと一致する。プロット616で与えられたインピーダンス調整曲線は、シャントキャパシタに対するキャパシタンス値の範囲で決まる。
図6Bは、スルー構成における図5Aのインピーダンス整合回路510のインピーダンス調整曲線を図示するスミスチャートを示す。例示的な設計において、スルー構成は、アンテナのインピーダンスが、プロット618によって示される点線の円の内側に収まる場合に使用されうる。
図6Cは、図5Cの「L」構成を有する2素子のインピーダンス整合回路530のインピーダンス調整の特性を図示するスミスチャートを示す。プロット620および624は、直列キャパシタであるリアクティブ素子532およびシャントキャパシタであるリアクティブ素子534を有するインピーダンス整合回路530についてのインピーダンス調整曲線を示す。プロット622および624は、直列インダクタであるリアクティブ素子532およびシャントキャパシタであるリアクティブ素子534を有するインピーダンス整合回路530についてのインピーダンス調整曲線を示す。プロット630および634は、直列キャパシタであるリアクティブ素子532およびシャントインダクタであるリアクティブ素子534を有するインピーダンス整合回路530についてのインピーダンス調整曲線を示す。プロット632および634は、直列インダクタであるリアクティブ素子532およびシャントインダクタであるリアクティブ素子534を有するインピーダンス整合回路530についてのインピーダンス調整曲線を示す。
図6Cはまた、図5Dの「R」構成を有する、2素子のインピーダンス整合回路540についてのインピーダンス調整曲線を示す。プロット640および644は、シャントキャパシタであるリアクティブ素子542および直列キャパシタであるリアクティブ素子544を有するインピーダンス整合回路540についてのインピーダンス調整曲線を示す。プロット642および644は、シャントインダクタであるリアクティブ素子542および直列キャパシタであるリアクティブ素子544を有するインピーダンス整合回路540についてのインピーダンス調整曲線を示す。プロット650および654は、シャントキャパシタであるリアクティブ素子542および直列インダクタであるリアクティブ素子544を有するインピーダンス整合回路540についてのインピーダンス調整曲線を示す。プロット652および654は、シャントインダクタであるリアクティブ素子542および直列インダクタであるリアクティブ素子544を有するインピーダンス整合回路540についてのインピーダンス調整曲線を示す。
図6Dは、図5Eの「Pi」構成を有する3素子のインピーダンス整合回路550のインピーダンス調整曲線を図示するスミスチャートを示す。プロット660、662および664は、シャントキャパシタであるリアクティブ素子552、直列インダクタであるリアクティブ素子554、およびシャントキャパシタであるリアクティブ素子556を有するインピーダンス整合回路550についてのインピーダンス調整回路を示す。プロット670、672、および674は、シャントインダクタであるリアクティブ素子552、直列キャパシタであるリアクティブ素子554、およびシャントインダクタであるリアクティブ素子556を有するインピーダンス整合回路550についてのインピーダンス調整曲線を示す。
図6Dはまた、図5Fの「T」構成を有する3素子のインピーダンス整合回路560についてのインピーダンス調整曲線を示す。プロット680、682、および684は、直列キャパシタであるリアクティブ素子562、シャントインダクタであるリアクティブ素子564、および直列キャパシタであるリアクティブ素子566を有するインピーダンス整合回路560についてのインピーダンス調整曲線を示す。プロット690、692、および694は、直列インダクタであるリアクティブ素子562、シャントキャパシタであるリアクティブ素子564、および直列インダクタであるリアクティブ素子566を有するインピーダンス整合回路560についてのインピーダンス調整曲線を示す。
一般に、インピーダンス整合回路の与えられた構成は、このような構成によって達成可能なインピーダンス値を示す特定のインピーダンス調整曲線に関連しうる。異なるインピーダンス整合回路構成は、図6Aから6Dで示されるように、異なるインピーダンス調整曲線と関連しうる。1つの構成のみを有するインピーダンス整合回路は、制限されたインピーダンス値と整合することが可能でありうる。例えば、図4の「L」構成を有するインピーダンス整合回路410は、「L」構成についてのインピーダンス調整曲線内のインピーダンス値と整合することができうる。性能は、インピーダンス整合回路410が整合することができる制限されたインピーダンス値のために、低減されうる。
一態様において、複数の構成を有する再構成可能なインピーダンス整合回路は、リアクティブ素子のセットおよびスイッチのセットで実現されうる。リアクティブ素子およびスイッチは、どのように各リアクティブ素子および各スイッチが結合されるかを示しうる特定のトポロジで結合されうる。多数の構成は、スイッチの異なる設定でサポートされうる。異なる構成は、異なるインピーダンス調整曲線と関連しうる。これは、再構成可能なインピーダンス整合回路が、インピーダンス値のより広範囲に渡って負荷回路(例えばアンテナ)についてよりよいインピーダンス整合を提供することを可能にしうる。
例示的な設計において、再構成可能なインピーダンス整合回路は、各々が可変であることができるインピーダンスを有する、少なくとも1つの可変リアクティブ素子を含む。可変リアクティブ素子は、再構成可能なインピーダンス整合回路のインピーダンスが、より良いインピーダンス整合を提供するように調整されることを可能にし、それは性能を改善しうる。
例示的な設計において、再構成可能なインピーダンス整合回路は、少なくとも1つの再構成可能なリアクティブ素子を含み、その各々は、スイッチを介して直列素子またはシャント素子として結合されることができる。例えば、再構成可能なインダクタは、1つの構成において直列インダクタとして、および別の構成においてシャントインダクタとして結合されうる。再構成可能なリアクティブ素子は、再構成可能なインピーダンス整合回路のインピーダンスが、インピーダンス値のより広範囲に渡って調整されることを可能にし、それはより良いインピーダンス整合を提供しうる。
図7は、再構成可能なインピーダンス整合回路710の例示的な設計の概念図を示す。インピーダンス整合回路710内で、バラクタ772(C1)は、インピーダンス整合回路710の入力とノードBとの間で結合される。バラクタ724(C2)はノードBとインピーダンス整合回路710の出力との間で結合される。バラクタ726(C3)は、ノードBと回路接地との間で結合される。スイッチ732(SW1)は、インピーダンス整合回路710の入力とノードBとの間で結合される。スイッチ734(SW2)は、ノードBとインピーダンス整合回路710の出力との間で結合される。インダクタ742(L1)は、ノードBとスイッチ752(SW3)の入力との間で結合される。スイッチ752は、インピーダンス整合回路710の入力と結合された第1の出力(「1」)、回路接地と結合された第2の出力(「2」)、およびフロートしており、いずれの回路素子とも結合されていない、第3の出力(「3」)を有する。インダクタ744(L2)は、ノードBとスイッチ754(SW4)の入力との間で結合される。スイッチ754は、インピーダンス整合回路710の出力と結合された第1の出力(「1」)、回路接地と結合された第2の出力(「2」)、およびフロートしている第3の出力(「3」)を有する。
スイッチ752は(i)インダクタL1とインピーダンス整合回路710の入力の間で結合された第1のスイッチと、(ii)インダクタL1と回路接地との間で結合された第2のスイッチとで実現されうる。インダクタL1は、第1のスイッチを閉じること、および第2のスイッチを開くことによって、(インピーダンス整合回路710の入力と一致する)第1の出力と結合されうる。インダクタL1は、第1のスイッチを開くこと、および第2のスイッチ閉じることによって、(回路接地と一致する)第2の出力と結合されうる。インダクタL1は、第1および第2のスイッチの両方を開くことによって、第3の出力と結合されうる。スイッチ754はまた、スイッチ752と同様の方法で、スイッチのペアで実現されうる。
スイッチSW1およびSW2は、各々開閉されうる(すなわち、2つの可能性のある状態のうちの1つで設置される)。スイッチSW3およびSW4は、第1、第2、または第3の出力への入力と結合するように各々制御されうる(すなわち、3つの可能性のある状態のうちの1つで設置される)。バラクタC1、C2、およびC3は、高いインピーダンスを得るために最小のキャパシタンス値へ各々設定されることができ、本質的に、開くことを提供する。バラクタC1、C2、C3は同様のまたは異なる最小のキャパシタンス値を有しうる。下記で示されるように、インダクタ742および744は、直列素子またはシャント素子として各々結合されうる。
一般に、再構成可能なインピーダンス整合回路は、最大で
Figure 2014530543
の構成をサポートすることができ、ここにおいて、Nmは、再構成可能なインピーダンス整合回路での第mのスイッチの状態の数であり、Mは、スイッチの総数であり、
Figure 2014530543
は、積演算を意味する。例えば、インピーダンス整合回路710は、スイッチSW1およびSW2の各々に対して2つの状態、およびスイッチSW3およびSW4の各々に対して3つの状態を有する、最大で36=2*2*3*3の構成をサポートしうる。
インピーダンス整合回路710は、直列、シャント、「L」、「R」、および「T」構成を含む多数の構成をサポートする。インピーダンス整合回路710のいくつかの構成が、下記で説明される。各構成は、スイッチSW1、SW2、SW3、およびSW4のための状態/設定のセットと関連する。各構成はまた、バラクタC1、C2、および/またはC3についての特定の値と関連しうる。
図8Aから8Tは、図7のインピーダンス整合回路710の20個の構成を示す。各構成は、その構成を説明している図で示されるスイッチ設定およびバラクタの設定で得られうる。各構成について、主な電気経路は、太い点線で示される。
図8Aは、スルー構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1およびSW2を通って、インピーダンス整合回路710の出力へ渡される。
図8Bは、直列L1を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW3、インダクタL1、およびスイッチSW2を通って、インピーダンス整合回路710の出力へ渡される。
図8Cは、直列C1を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1およびスイッチSW2を通って、インピーダンス整合回路710の出力へ渡される。
図8Dは、直列C1およびC2を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1およびC2を通って、インピーダンス整合回路710の出力へ渡される。
図8Eは、直列L2を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1、インダクタL2、およびスイッチSW4を通って、インピーダンス整合回路710の出力へ渡される。
図8Fは、直列L1およびL2を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW3、インダクタL1およびL2、およびスイッチSW4を通って、インピーダンス整合回路710の出力へ渡される。
図8Gは、直列C1およびL2を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1、インダクタL2、およびスイッチSW4を通って、インピーダンス整合回路710の出力へ渡される。
図8Hは、直列L1およびC2を有する直列構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW3、インダクタL1、およびバラクタC2を通って、インピーダンス整合回路710の出力へ渡される。
図8Iは、シャントL1を有するシャント構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、(スイッチSW3を介して回路接地へ結合される)インダクタL1に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Jは、シャントL2を有するシャント構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、(スイッチSW4を介して回路接地へ結合される)インダクタL2に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Kは、シャントL1およびL2を有するシャント構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、(スイッチSW3およびSW4を介して回路接地へ結合される)インダクタL1およびL2に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Lは、シャントC3を有するシャント構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、バラクタC3に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Mは、直列L1およびシャントC3を有する「L」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW3およびインダクタL1を通り、バラクタC3に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Nは、直列C1およびシャントL1を有する「L」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1を通り、(スイッチSW3を介して回路接地へ結合される)インダクタL1に印加され、スイッチSW2を通り、インピーダンス整合回路710の出力へ渡される。
図8Oは、シャントL2および直列C2を有する「R」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、(スイッチSW4を介して回路接地へ結合される)インダクタL2に印加され、バラクタC2を通り、インピーダンス整合回路710の出力へ渡される。
図8Pは、シャントC3および直列L2を有する「R」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW1を通り、バラクタC3に印加され、インダクタL2およびスイッチSW4を通り、インピーダンス整合回路710の出力へ渡される。
図8Qは、直列L1、シャントC3、および直列L2を有する「T」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、スイッチSW3およびインダクタL1を通り、バラクタC3に印加され、インダクタL2およびスイッチSW4を通り、インピーダンス整合回路710の出力へ渡される。
図8Rは、直列C1、シャントL1、および直列C2を有する「T」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1を通り、(スイッチSW3を介して回路接地へ結合される)インダクタL1に印加され、バラクタC2を通り、インピーダンス整合回路710の出力へ渡される。
図8Sは、直列C1、シャントL2、および直列C2を有する「T」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1を通り、(スイッチSW4を介して回路接地へ結合される)インダクタL2に印加され、バラクタC2を通り、インピーダンス整合回路710の出力へ渡される。
図8Tは、直列C1、シャントL1およびL2、および直列C2を有する「T」構成におけるインピーダンス整合回路710を示す。この構成において、入力信号は、バラクタC1を通り、(スイッチSW3およびSW4を介して回路接地へ結合される)インダクタL1およびL2に印加され、バラクタC2を通り、インピーダンス整合回路710の出力へ渡される。
図7は、図8Aから8Tで示される多数の構成を有する再構成可能なインピーダンス整合回路の1つのトポロジを示す。再構成可能なインピーダンス整合回路はまた、他のトポロジでも実現されうる。
図9Aは、再構成可能なインピーダンス整合回路910の例示的な設計の概略図を示す。インピーダンス整合回路910内で、バラクタ922(C1)は、インピーダンス整合回路910の入力とスイッチ962(SW5)の入力との間で結合される。スイッチ962は、ノードDと結合される第1の出力、回路接地と結合される第2の出力、およびフロートしている第3の出力を有する。バラクタ924(C2)は、インピーダンス整合回路910の出力とスイッチ964(SW6)の入力との間で結合される。スイッチ964は、ノードDと結合される第1の出力、回路接地と結合される第2の出力、およびフロートしている第3の出力を有する。スイッチ932(SW1)は、インピーダンス整合回路910の入力とノードDとの間で結合される。スイッチ934(SW2)は、ノードDとインピーダンス整合回路910の出力との間で結合される。インダクタ942(L1)は、インピーダンス整合回路910の入力とスイッチ972(SW3)の入力との間で結合される。スイッチ972は、ノードDと結合された第1の出力、回路接地と結合された第2の出力、およびフロートしている第3の出力を有する。インダクタ944(L2)は、インピーダンス整合回路910の出力とスイッチ974(SW4)の入力との間で結合される。スイッチ974は、ノードDと結合される第1の出力、回路接地と結合される第2の出力、およびフロートしている第3の出力を有する。
スイッチSW1およびSW2は、各々開閉されうる。スイッチSW3、SW4、SW5,およびSW6は、3つの出力のうちの1つへ入力を結合するように各々設定されうる。バラクタC1とC2、およびインダクタL1とL2は、それぞれ、それらが関連するスイッチSW5、SW6、SW3およびSW4を介して直列素子またはシャント素子として各々結合されうる。
図9Bは、再構成可能なインピーダンス整合回路912の例示的な設計の概略図を示す。インピーダンス整合回路912は、図9Aについて上記で説明されたように結合されるバラクタ922および924、さらにスイッチ932、934、962、および964を含む。インダクタ942(L1)は、ノードDとスイッチ952(SW3)の入力との間で結合される。スイッチ952は、インピーダンス整合回路912の入力と結合される第1の出力、回路接地と結合される第2の出力、およびフロートしている第3の出力を有する。インダクタ944(L2)は、ノードDとスイッチ954(SW4)の入力との間で結合される。スイッチ954は、インピーダンス整合回路912の出力と結合された第1の出力、回路接地と結合された第2の出力、およびフロートしている第3の出力を有する。
スイッチSW1およびSW2は、各々開閉されうる。スイッチSW3、SW4、SW5,およびSW6は、3つの出力のうちの1つへ入力を各々結合しうる。バラクタC1とC2、およびインダクタL1とL2は、それぞれ、それらが関連するスイッチSW5、SW6、SW3およびSW4を介して直列素子またはシャント素子として各々結合されうる。
図9Cは、再構成可能なインピーダンス整合回路914の例示的な設計の概略図を示す。インピーダンス整合回路914は、図9Aおよび9Bについて上記で説明されたように結合されるインダクタ942および944、さらにスイッチ932、934、952、および954を含む。バラクタ922(C1)は、ノードDとスイッチ982(SW5)の入力との間で結合される。スイッチ982は、インピーダンス整合回路914の入力と結合される第1の出力、回路接地と結合される第2の出力、およびフロートしている第3の出力を有する。バラクタ924(C2)は、ノードDとスイッチ984(SW6)の入力との間で結合される。スイッチ984は、インピーダンス整合回路914の出力と結合された第1の出力、回路接地と結合された第2の出力、およびフロートしている第3の出力を有する。
スイッチSW1およびSW2は、各々開閉されうる。スイッチSW3、SW4、SW5、およびSW6は、3つの出力のうちの1つへ入力を各々結合しうる。バラクタC1とC2、およびインダクタL1とL2は、それぞれ、それらが関連するスイッチSW5、SW6、SW3およびSW4を介して直列素子またはシャント素子として各々結合されうる。
図7、9A、9B、および9Cは、再構成可能なインピーダンス整合回路のための4つの例示的なトポロジを示す。図7のトポロジは、直列素子またはシャント素子としてインダクタL1およびL2が結合されることを許可する。図9Aのトポロジは、「Pi」構成において直列素子またはシャント素子としてインダクタL1とL2、およびバラクタC1とC2が結合されることを許可する。図9Bのトポロジは、「Pi」構成において直列素子またはシャント素子としてバラクタC1とC2が結合されることを許可し、「T」構成において直列素子またはシャント素子としてインダクタL1とL2が結合されることを許可する。図9Cのトポロジは、「T」構成において直列素子またはシャント素子としてバラクタC1とC2、およびインダクタL1とL2が結合されることを許可する。再構成可能なインピーダンス整合回路はまた、他のトポロジに基づいて実現されうる。
一般に、再構成可能なインピーダンス整合回路のためのトポロジは、任意方法において結合されうる、任意の数のリアクティブ素子および任意の数のスイッチを含みうる。トポロジは、任意の数の構成をサポートしうる。例えば、トポロジは、下記の構成のうちの1つまたは複数をサポートしうる。
・LまたはCのいずれかを有さないスルー構成
・直列Lおよび/または直列Cを有する図5の直列構成
・シャントLおよび/またはシャントCを有する図5Bのシャント構成
・(i)直列CおよびシャントL、(ii)直列LおよびシャントC、(iii)直列CおよびシャントC、または(iv)直列LおよびシャントLを有する図5Cの「L」構成
・(i)シャントCおよび直列L、(ii)シャントLおよび直列C、(iii)シャントCおよび直列C、または(iv)シャントLおよび直列Lを有する図5Dの「R」構成
・(i)シャントC、直列L、およびシャントCまたは(ii)シャントL、直列C、およびシャントLを有する図5Eの「Pi」構成
・(i)直列C、シャントL、および直列C、または(ii)直列L、シャントC、および直列Lを有する図5Fの「T」構成
・その他の構成
例示的な設計において、再構成可能なインピーダンス整合回路のバラクタおよびスイッチは、集積回路(IC)で実現され、インダクタは、IC外部で実現されうる。別の例示的な設計において、再構成可能なインピーダンス整合回路のキャパシタ、スイッチ、およびインダクタは、ICで実現されうる。さらに別の例示的な設計において、再構成可能なインピーダンス整合回路のキャパシタ、スイッチ、およびインダクタは、回路基板で実現されうる。再構成可能なインピーダンス整合回路においてキャパシタ、スイッチ、およびインダクタはまた、別の方法で実現されうる。
再構成可能なインピーダンス整合回路は、アンテナに対してより良いインピーダンス整合を提供しうる。アンテナのインピーダンスは、1つのアンテナ設計から別のアンテナ設計へ幅広く変化しうる。さらに、アンテナのインピーダンスは、周波数とともに幅広く変化しうる。アンテナのインピーダンスはまた、ワイヤレスデバイスへの人体(例えば、手、顔、等)の接近のために変わりうる。再構成可能なインピーダンス整合回路は、望ましい性能が得られるように、アンテナのインピーダンスを目標のインピーダンスへ整合させうる。
図10は、アンテナ対周波数のインピーダンスを図示するスミスチャートを示す。プロット1010は、ポイント1012における700メガヘルツより下から、ポイント1014における2.8ギガヘルツより上までのアンテナのインピーダンスを示す。アンテナは、動作の与えられた周波数において特定のインピーダンス(ZANT)を有する。インピーダンス整合回路は、アンテナへ結合された回路のインピーダンス(例えば、フィルタのインピーダンス)へこのZANTインピーダンスを整合させるべきである。インピーダンス整合回路が1つの構成(例えば、図4のインピーダンス整合回路410)を有する場合、インピーダンス整合回路は、ZANTインピーダンスへ整合することができない可能性があり、従って、性能低下が引き起こされる。しかしながら、インピーダンス整合回路が複数の構成を有する場合、可能な限りZANTインピーダンスに近いインピーダンス調整曲線を有する構成は、選択されることができ、1つまたは複数の可変リアクティブ素子は、ZANTインピーダンスへ整合するように調節されうる。
再構成可能なインピーダンス整合回路は、様々な方法において負荷回路(例えば、アンテナ)のインピーダンス整合のために使用されうる。負荷回路は、例えば、図10で示されるように、異なる周波数において異なるインピーダンス値を有しうる。再構成可能なインピーダンス整合回路は、選択された動作周波数において負荷回路のインピーダンスを整合させるべきである。
1つの例示的な設計において、多くの再構成可能なインピーダンス整合回路の設定(または、回路設定)は、異なる周波数において、負荷回路に対して決定されうる。各回路設定は、特定の周波数において負荷回路のインピーダンス(ZLOAD)と最も密接に整合する再構成可能なインピーダンス整合回路のインピーダンス(ZMC)と関連しうる。ZLOADインピーダンスは、特定の周波数において(例えば、研究所または工場での)測定および/または負荷回路のコンピュータシミュレーションに基づいて決定されうる。ZMCインピーダンスは、特定の周波数において、再構成可能なインピーダンス整合回路のコンピュータシミュレーションおよび/または測定に基づいて決定されうる。
図11は、再構成可能なインピーダンス整合回路のためのルックアップテーブル(LUT)1100の例示的な設計を示す。この例示的な設計において、再構成可能なインピーダンス整合回路のK個の回路設定は、Kが任意の整数値である、K個の異なる周波数における負荷回路について決定されうる。各回路設定は、(i)回路設定が選択されうる周波数または周波数の範囲、(ii)再構成可能なインピーダンス整合回路の特定の構成、(iii)再構成可能なインピーダンス整合回路におけるスイッチの特定の設定、(iv)再構成可能なインピーダンス整合回路における可変リアクティブ素子のための特定の制御設定、および(v)回路設定が、選択されうる周波数バンドおよび/またはモード(例えば、cdma2000、WCDMA、LTE、GSM、等)と関連しうる。ルックアップテーブル1100における情報のうちの全てまたはいくつかは、不揮発性メモリ(例えば、図1のメモリ112)において記憶されうる。例えば、ルックアップテーブル1100は、各回路設定のための可変リアクティブ素子について、周波数または周波数範囲、スイッチ設定、および制御設定のみを記憶しうる。
ルックアップテーブル1100に関して、インピーダンス整合は、ワイヤレスデバイスの動作周波数に基づいて適切な回路設定を選択することによって実現されうる。選択された回路設定のためのスイッチ設定および制御設定は、ルックアップテーブル1100から検索されうる。検索されたスイッチ設定は、スイッチへ適用されることができ、検索された制御設定は、再構成可能なインピーダンス整合回路内の可変リアクティブ素子に適用されうる。
図12は、1つの例示的な設計と一致する低周波数バンドに対する8つの異なる回路設定についてのアンテナ効率のプロットを示す。図12において、横軸は、メガヘルツの単位での周波数を表し、縦軸は、デシベル(dB)の単位でのアンテナ効率を表す。LUT1からLUT8で示される8つの異なる回路設定のためのアンテナ効率対周波数は、それぞれ、プロット1212から1226で示される。図12で示されるように、各回路設定は、特定の周波数においてピークのアンテナ効率を有し、ピークのアンテナ効率をカバーする周波数の範囲に対して望ましい性能を提供しうる。8つの回路設定は、これらの8つの回路設定についてのピークのアンテナ効率が、異なる周波数で生じるように選択されることができ、それは、可能な限り均一に離れて存在しうる。1つの回路設定は、動作周波数に基づく使用のために選択されうる。例えば、LUT3の設定は、800メガヘルツで動作している際に選択されることができ、LUT5は、900メガヘルツで動作している際、選択されることができる。選択されたLUT設定に対する周波数応答は、再構成可能なインピーダンス整合回路において1つまたは複数の可変リアクティブ素子を調節することによって変更されうる。
別の例示的な設計において、インピーダンス整合は、再構成可能なインピーダンス整合回路で順応して行われうる。例えば、再構成可能なインピーダンス整合回路において、最初の構成を備える最初の回路設定および可変リアクティブ素子についての最初の制御設定が、適用されうる。性能メトリックは、この最初の回路設定に対して決定されうる。性能メトリックは、負荷回路へ運ばれる電力、負荷回路から反射される電力、増幅器電流の電力、等といった1つまたは複数のパラメータに基づいて定義されうる。構成および/または制御設定は、新しい回路設定を得るために(例えば、ランダムにまたは検索アルゴリズムに基づいて)変更されうる。性能メトリックは、新しい回路設定につ対して決定されうる。新しい回路設定は、新しい回路設定に対する性能メトリックが最初の回路設定に対する性能メトリックよりも良い場合、維持されうる。構成および/または制御設定は、最も良い性能メトリックが得られるまで同様の方法で繰り返し変更され、評価されうる。
本明細書で開示される複数の構成を有する再構成可能なインピーダンス整合回路は、様々な利点を提供しうる。再構成可能なインピーダンス整合回路は、範囲を調整する幅広いインピーダンスをサポートすることができ、より良いインピーダンス整合を提供することができうる。再構成可能なインピーダンス整合回路はまた、アンテナなどの負荷を有する適応性のあるインピーダンス整合をサポートしうる。再構成可能なインピーダンス整合回路は、単一の周波数バンドまたは複数の周波数バンド上の動作をサポートすることができ、ワイヤレスデバイスの動作の周波数を拡張することができうる。再構成可能なインピーダンス整合回路は、生産テストおよび生産作業の軽減を可能にしうる、単一入力および単一出力を含みうる。再構成可能なインピーダンス整合回路は、コストおよびサイズを削減しうる、少数の(例えば、1つまたは2つの)インダクタで実現されうる。再構成可能なインピーダンス整合回路は、複数のキャリアの同時送信である、キャリアアグリゲーションをサポートしうる。各キャリアは、(例えば、20メガヘルツまたはそれより少ない)特定のバンド幅を有しうる。再構成可能なインピーダンス整合回路はまた、多入力多出力(MIMO)動作、送信ダイバーシティ、受信ダイバーシティ、等をサポートしうる。
例示的な設計において、装置(例えば、ワイヤレスデバイス、IC、回路モジュール等)は、負荷回路と結合されたインピーダンス整合回路を備えうる。インピーダンス整合回路(例えば、図1のインピーダンス整合回路150)は、複数のリアクティブ素子および少なくとも1つのスイッチを備えることができ、複数の構成をサポートしうる。各構成は、インピーダンス整合回路において複数のリアクティブ素子の相互接続および特定の配置と一致しうる。複数のリアクティブ素子は、負荷回路をインピーダンス整合するように構成されることができ、インピーダンス整合回路のインピーダンスを調整するように構成された少なくとも1つの可変リアクティブ素子(例えば、少なくとも1つのバラクタ)を含みうる。少なくとも1つのスイッチは、複数の構成のうちの1つにおいてインピーダンス整合回路を設定するように構成されうる。装置は、インピーダンス整合回路のための複数の構成のうちの1つを選択するように構成されるコントローラ(例えば、コントローラ110)をさらに備えうる。コントローラは、デジタル回路および/またはアナログ回路で実現されうる。
例示的な設計において、複数の構成は、直列構成、シャント構成、「L」構成、「R」構成、「Pi」構成、「T」構成、またはそれらの組み合わせを含みうる。直列構成は、例えば、図5Aで示されるように、インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子を有しうる。シャント構成は、例えば、図5Bで示されるように、インピーダンス整合回路の入力/出力と回路接地との間で結合された少なくとも1つのリアクティブ素子を有しうる。「L」構成は、例えば、図5Cで示されるように、(i)インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子、および(ii)インピーダンス整合回路の出力と回路接地との間で結合された少なくとも1つの他のリアクティブ素子を有しうる。「R」構成は、例えば、図5Dで示されるように、(i)インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子、および(ii)インピーダンス整合回路の入力と回路接地との間で結合された少なくとも1つの他のリアクティブ素子とを有しうる。「Pi」構成は、例えば、図5Eで示されるように、(i)インピーダンス整合回路の出力と入力との間で結合された第1のリアクティブ素子、(ii)インピーダンス整合回路の入力と回路接地との間で結合された第2のリアクティブ素子、および(iii)インピーダンス整合回路の出力と回路接地との間で結合された第3のリアクティブ素子とを有しうる。「T」構成は、例えば、図5Fで示されるように、(i)インピーダンス整合回路の入力と中間ノードとの間で結合された第1のリアクティブ素子、(ii)中間ノードとインピーダンス整合回路の出力との間で結合された第2のリアクティブ素子、および(iii)中間ノードと回路接地との間で結合された第3のリアクティブ素子を有しうる。複数の構成は、例えば、図6Aから6Dで示されるように、異なるインピーダンス調整曲線と関連しうる。
例示的な設計において、複数のリアクティブ素子は、少なくとも1つの構成において直列素子として、少なくとも1つの他の構成においてシャント素子として結合されるリアクティブ素子を含みうる。リアクティブ素子は、(例えば、図8B、8E、8F、8G、8H、等で示されるように)少なくとも1つの構成において直列インダクタとして、および(例えば、図8I、8J、8K、8N、8O、等で示されるように)少なくとも1つの他の構成においてシャントインダクタとして結合されるインダクタ(例えば、図7のインダクタ742または744)でありうる。代替として、リアクティブ素子は、少なくとも1つの構成において直列キャパシタとして、および少なくとも1つの他の構成においてシャントキャパシタとして結合される可変キャパシタ(例えば、図9Bのキャパシタ922または924)でありうる。
複数のリアクティブ素子は、(i)少なくとも1つの構成ではインピーダンス整合回路内の第1のノードのペアの間で、および(ii)少なくとも1つの他の構成では第1のノードのペアとは異なる第2のノードのペアの間で結合されたリアクティブ素子を含みうる。例えば、図7のインダクタ742は、ノードBとインピーダンス整合回路710の入力との間で、またはノードBと回路接地との間で結合されうる。少なくとも1つのスイッチは、インピーダンス整合回路において(i)複数のリアクティブ素子のうちの1つと結合された単一入力、および(ii)少なくとも2つのノードと結合された少なくとも2つの出力を有するスイッチ(例えば、図7のスイッチ752または754)を含みうる。
例示的な設計において、例えば、図1および2で示されるように、負荷回路はアンテナを備えることができ、インピーダンス整合回路は、アンテナに対してインピーダンス整合を行いうる。別の例示的な設計において、例えば、図3で示されるように、負荷回路は、電力増幅器を備えることができ、インピーダンス整合回路は、電力増幅器に対して出力インピーダンス整合を行いうる。さらに、別の例示的な設計において、例えば、図3で示されるように、負荷回路は、LNAを備えることができ、インピーダンス整合回路は、LNAに対して入力インピーダンス整合を行いうる。
例示的な設計において、装置は、例えば、図11で示されるように、インピーダンス整合回路に対して複数の回路設定を記憶するメモリをさらに備えうる。各回路設定は、複数の構成のうちの1つ、少なくとも1つのスイッチのための少なくとも1つのスイッチ設定、少なくとも1つの可変リアクティブ素子のための少なくとも1つの制御設定、等と関連しうる。例示的な設定において、複数の回路設定は、例えば、図12で示されるように、異なる周波数のためのものでありうる。複数の回路設定のうちの1つは、装置の動作周波数に基づいて選択されうる。
図13は、インピーダンス整合を行うためのプロセス1300の例示的な設計を示す。インピーダンス整合回路は、インピーダンス整合回路内の少なくとも1つのスイッチを介して複数の構成のうちの1つへ設定されうる(ブロック1312)。インピーダンス整合は、インピーダンス整合回路において複数のリアクティブ素子を有する負荷回路に対して行われうる(ブロック1314)。複数のリアクティブ素子は、インピーダンス整合回路のインピーダンスを調整するように構成される少なくとも1つの可変リアクティブ素子を含みうる。
例示的な設計において、インピーダンス整合回路のための複数の回路設定は、メモリに記憶されうる。各回路設定は、複数の構成のうちの1つ、少なくとも1つのスイッチのための少なくとも1つのスイッチ設定、少なくとも1つの可変リアクティブ素子のための少なくとも1つの制御設定、等と関連しうる。インピーダンス整合回路のための複数の回路設定のうちの1つは、例えば、ワイヤレスデバイスの動作周波数に基づいて選択されうる。
本明細書で説明される再構成可能なインピーダンス整合回路は、IC、アナログIC、RFIC、混合信号IC、ASIC、プリント回路基板(PCB)、電子デバイス、等で実現されうる。再構成可能なインピーダンス整合回路は、相補型金属酸化膜半導体(CMOS)、N型MOS(NMOS)、P型MOS(PMOS)、バイポーラ接合トランジスタ(BJT)、バイポーラCMOS(BiCMOS)、シリコンゲルマニウム(SiGe)、ヒ化ガリウム(GaAs)、ヘテロ接合バイポーラトランジスタ(HBT)、高電子移動度トランジスタ(HEMT)シリコン・オン・インシュレータ(SOI)、等といった様々なIC処理技術で製造されうる。
再構成可能なインピーダンス整合回路を有する装置は、本明細書で説明されるように、単独型のデバイスであることができ、またはより大きなデバイスの一部分でありうる。デバイスは、(i)単独型のIC、(ii)データおよび/または命令を記憶するためのメモリICを含みうる1つまたは複数のICのセット、(iii)RF受信機(RFR)またはRF送信機/受信機(RFR)などのRFIC、(iv)モバイル局モデム(MSM)などのASIC、(v)他のデバイス内に内蔵されうるモジュール、(vi)受信機、セルラーフォン、ワイヤレスデバイス、ハンドセット、またはモバイルユニット、(vii)等、でありうる。
1つまたは複数の例示的な設計において、説明された機能は、ハードウェア、ソフトウェア、ファームウェア、またはそれらの任意の組み合わせで実現されうる。ソフトウェアで実現された場合、機能は、1つまたは複数の命令またはコードとしてコンピュータ可読媒体上に記憶または、送信されうる。コンピュータ可読媒体は、ある場所から別の場所へ、コンピュータプログラムの転送を容易にする任意の媒体を含む通信媒体とコンピュータ記憶媒体との両方を含む。記憶媒体は、コンピュータにアクセスされることができる任意の利用可能な媒体でありうる。限定ではなく例として、このようなコンピュータ可読媒体は、RAM、ROM、EEPROM、CD−ROMまたは他の光ディスク記憶装置、磁気ディスク記憶装置または他の磁気記憶デバイス、あるいは、データ構造または命令の形式で所望のプログラムコードを記憶または搬送するために使用可能であり、かつコンピュータによってアクセスされることができる他の任意の媒体を備えることができる。また、任意の接続は、コンピュータ可読媒体と適切に称される。例えば、ソフトウェアが、ウェブサイト、サーバ、または同軸ケーブル、光ファイバケーブル、ツイストペア、デジタル加入者線(DSL)、または赤外線、無線、マイクロ波のようなワイヤレス技術を使用している他の遠隔ソースから送信された場合、同軸ケーブル、ファイバ光ケーブル、ツイストペア、DSL、または赤外線、無線、およびマイクロ波のようなワイヤレス技術は、媒体の定義に含まれる。本明細書で使用されたようなディスク(disk)およびディスク(disc)は、コンパクトディスク(CD)、レーザディスク、光ディスク、デジタル汎用ディスク(DVD)、フロッピー(登録商標)ディスク、およびブルーレイ(登録商標)ディスクを含むが、一般的に、ディスク(disk)は、データを磁気的に再生する一方で、ディスク(disc)はデータをレーザで光学的に再生する。上記の組み合わせもまた、コンピュータ可読媒体の範囲内に含まれるべきである。
本開示の先の説明は、当業者が本開示を行うまたは使用することを可能にするために提供される。本開示に対するさまざまな変更は、当業者に容易に理解され、本明細書で定義される一般的な原理は、本開示の範囲から逸脱することなく、他の変化に適用することができる。よって、本開示は、本明細書で説明される例および設計に限定されるように意図されたものではなく、本明細書において開示された原理および新規の特徴と一致する最大範囲であると認められるべきである。

Claims (25)

  1. インピーダンス整合回路のインピーダンスを調整するように構成された少なくとも1つの可変リアクティブ素子を含み、かつ、負荷回路をインピーダンス整合させるように構成された複数のリアクティブ素子と、
    複数の構成のうちの1つにおいて前記インピーダンス整合回路を設定するように構成された少なくとも1つのスイッチと、
    を備える前記インピーダンス整合回路
    を備える装置。
  2. 前記複数の構成は、直列構成、シャント構成、「L」構成、「R」構成、「Pi」構成、または「T」構成のうちの少なくとも1つを含む、請求項1に記載の装置。
  3. 前記複数の構成は、前記インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子を有する直列構成を含む、請求項1に記載の装置。
  4. 前記複数の構成は、前記インピーダンス整合回路の出力と回路接地との間で結合された少なくとも1つのリアクティブ素子を有するシャント構成を含む、請求項1に記載の装置。
  5. 前記複数の構成は、前記インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子と、前記インピーダンス整合回路の前記出力と回路接地との間で結合された少なくとも1つの他のリアクティブ素子とを有する「L」構成を含む、請求項1に記載の装置。
  6. 前記複数の構成は、前記インピーダンス整合回路の入力と出力との間で結合された少なくとも1つのリアクティブ素子と、前記インピーダンス整合回路の前記入力と回路接地との間で結合された少なくとも1つの他のリアクティブ素子とを有する「R」構成を含む、請求項1に記載の装置。
  7. 前記複数の構成は、前記インピーダンス整合回路の入力と出力との間で結合された第1のリアクティブ素子と、前記インピーダンス整合回路の前記入力と回路接地との間で結合された第2のリアクティブ素子と、前記インピーダンス整合回路の前記出力と回路接地との間で結合された第3のリアクティブ素子とを有する「Pi」構成を含む、請求項1に記載の装置。
  8. 前記複数の構成は、前記インピーダンス整合回路の入力と中間ノードとの間で結合された第1のリアクティブ素子と、前記中間ノードと前記インピーダンス整合回路の出力との間で結合された第2のリアクティブ素子と、前記中間ノードと回路接地との間で結合された第3のリアクティブ素子とを有する「T」構成を含む、請求項1に記載の装置。
  9. 前記複数のリアクティブ素子は、少なくとも1つの構成では直列素子として、および少なくとも1つの他の構成ではシャント素子として結合されたリアクティブ素子を含む、請求項1に記載の装置。
  10. 前記複数のリアクティブ素子は、少なくとも1つの構成では直列インダクタとして、および少なくとも1つの他の構成ではシャントインダクタとして結合されたインダクタを含む、請求項1に記載の装置。
  11. 前記複数のリアクティブ素子は、少なくとも1つの構成では直列キャパシタとして、および少なくとも1つの他の構成ではシャントキャパシタとして結合された可変キャパシタを含む、請求項1に記載の装置。
  12. 前記複数のリアクティブ素子は、少なくとも1つの構成では前記インピーダンス整合回路の第1のノードのペアの間で、および少なくとも1つの他の構成では前記第1のノードのペアとは異なる第2のノードのペアの間で結合されたリアクティブ素子を含む、請求項1に記載の装置。
  13. 前記少なくとも1つのスイッチは、前記複数のリアクティブ素子のうちの1つと結合された単一入力と、前記インピーダンス整合回路で少なくとも2つのノードと結合された少なくとも2つの出力とを有するスイッチを含む、請求項1に記載の装置。
  14. 前記負荷回路は、アンテナを備え、前記インピーダンス整合回路は、前記アンテナに対してインピーダンス整合を行う、請求項1に記載の装置。
  15. 前記負荷回路は、電力増幅器を備え、前記インピーダンス整合回路は、前記電力増幅器に対して出力インピーダンス整合を行う、請求項1に記載の装置。
  16. 前記負荷回路は、低雑音増幅器(LNA)を備え、前記インピーダンス整合回路は、前記LNAに対して入力インピーダンス整合を行う、請求項1に記載の装置。
  17. 前記インピーダンス整合回路の前記複数の構成のうちの1つを選択するように構成されたコントローラ
    をさらに備える請求項1に記載の装置。
  18. 前記インピーダンス整合回路に対して複数の回路設定を記憶するように構成されたメモリ、ここで各回路設定は、前記複数の構成のうちの1つ、前記少なくとも1つのスイッチのための少なくとも1つのスイッチ設定、前記少なくとも1つの可変リアクティブ素子のための少なくとも1つの制御設定、または、それらの組み合わせと関連づけられる、
    をさらに備える、請求項1に記載の装置。
  19. 前記複数の回路設定は、異なる周波数に関連づけられ、前記複数の回路設定のうちの1つは、前記装置の動作周波数に基づいて選択される、請求項18に記載の装置。
  20. 前記装置は、集積回路を備える、請求項1に記載の装置。
  21. インピーダンス整合を行う方法であって、
    インピーダンス整合回路において少なくとも1つのスイッチを介して、複数の構成のうちの1つにおいて前記インピーダンス整合回路を設定することと、
    前記インピーダンス整合回路において複数のリアクティブ素子を有する負荷回路に対してインピーダンス整合を行うことと、ここで少なくとも1つの可変リアクティブ素子を含む前記複数のリアクティブ素子は、前記インピーダンス整合回路のインピーダンスを調整するように構成される、
    を備える方法。
  22. 前記インピーダンス整合回路のための複数の回路設定を記憶することと、ここで各回路設定は、前記複数のうちの構成の1つ、前記少なくとも1つのスイッチのための少なくとも1つのスイッチ設定、前記少なくとも1つの可変リアクティブ素子のための少なくとも1つの制御設定、または、それらの組み合わせと関連づけられる、
    前記インピーダンス整合回路のための前記複数の回路設定のうちの1つを選択すること
    をさらに備える、請求項21に記載の方法。
  23. 前記複数の回路設定のうちの1つを前記設定することは、ワイヤレスデバイスの動作周波数に基づいて、前記複数の回路設定のうちの1つを選択することを備える、請求項22に記載の方法。
  24. ワイヤレス通信のための装置であって、
    負荷回路に対してインピーダンス整合を行うための手段と、ここでインピーダンス整合を行うための前記手段は、インピーダンス整合を行うための前記手段のインピーダンスを調整するように構成された少なくとも1つの可変リアクティブ素子を含む、
    複数の構成のうちの1つにおいて、インピーダンス整合を行うための前記手段を設定するための手段と
    を備える装置。
  25. インピーダンス整合を行うための前記手段に対して複数の設定を記憶するための手段と、
    インピーダンス整合を行うための前記手段に対して前記複数の設定のうちの1つを選択するための手段と
    をさらに備える、請求項24に記載の装置。
JP2014530807A 2011-09-13 2012-09-13 複数の構成を有するインピーダンス整合回路 Active JP5893741B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/231,824 US8975981B2 (en) 2011-09-13 2011-09-13 Impedance matching circuits with multiple configurations
US13/231,824 2011-09-13
PCT/US2012/055251 WO2013040272A2 (en) 2011-09-13 2012-09-13 Impedance matching circuits with multiple configurations

Publications (2)

Publication Number Publication Date
JP2014530543A true JP2014530543A (ja) 2014-11-17
JP5893741B2 JP5893741B2 (ja) 2016-03-23

Family

ID=47178279

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014530807A Active JP5893741B2 (ja) 2011-09-13 2012-09-13 複数の構成を有するインピーダンス整合回路

Country Status (7)

Country Link
US (1) US8975981B2 (ja)
EP (1) EP2756597B1 (ja)
JP (1) JP5893741B2 (ja)
KR (1) KR101867396B1 (ja)
CN (1) CN103797708B (ja)
IN (1) IN2014CN00480A (ja)
WO (1) WO2013040272A2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016208353A (ja) * 2015-04-24 2016-12-08 三菱電機株式会社 マルチポートスイッチ
JP2019534592A (ja) * 2016-08-26 2019-11-28 ニューカレント インコーポレイテッドNuCurrent, Inc. 無線コネクタシステム
WO2019230027A1 (ja) * 2018-05-31 2019-12-05 株式会社村田製作所 インピーダンス整合素子、および通信装置
US11107782B2 (en) 2018-12-20 2021-08-31 Murata Manufacturing Co., Ltd. Radio frequency module and communication device

Families Citing this family (56)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5679921B2 (ja) * 2011-07-01 2015-03-04 株式会社東芝 アンテナ装置および無線通信装置
US8717248B2 (en) * 2011-10-26 2014-05-06 Htc Corporation Electronic device for processing radio frequency signals and matching circuit for providing variable impedance
US8688063B2 (en) * 2012-03-19 2014-04-01 KAIST (Korea Advanced Institute of Science and Technology) Signal converting apparatus and receiving apparatus for supporting concurrent dual bands in wireless communication system
US9240811B2 (en) * 2012-10-23 2016-01-19 Intel Deutschland Gmbh Switched duplexer front end
EP2733855B1 (en) 2012-11-15 2016-07-27 Telefonaktiebolaget LM Ericsson (publ) Transceiver front-end
RU2615156C1 (ru) 2013-03-14 2017-04-04 Телефонактиеболагет Л М Эрикссон (Пабл) Сокращение утечки из передатчика в приемник в полнодуплексной системе без использования дуплексора
US10122327B2 (en) * 2013-04-24 2018-11-06 Purdue Research Foundation Band-reconfigurable and load-adaptive power amplifier
WO2014173459A1 (en) 2013-04-26 2014-10-30 Telefonaktiebolaget L M Ericsson (Publ) Transceiver arrangement, communication device, method and computer program
WO2014177191A1 (en) 2013-04-30 2014-11-06 Telefonaktiebolaget L M Ericsson (Publ) Transceiver arrangement, communication device, method and computer program
CN103337717B (zh) * 2013-06-25 2015-07-08 华为技术有限公司 天线阻抗匹配装置、半导体芯片和方法
WO2015110149A1 (en) 2014-01-21 2015-07-30 Telefonaktiebolaget L M Ericsson (Publ) Transceiver arrangement and communication device
US9306603B2 (en) 2014-01-24 2016-04-05 Qualcomm Incorporated Tunable radio frequency (RF) front-end architecture using filter having adjustable inductance and capacitance
CN206629036U (zh) * 2014-05-19 2017-11-10 株式会社村田制作所 天线匹配电路、天线匹配电路模块、天线装置以及无线通信装置
US9723560B2 (en) 2014-05-22 2017-08-01 Qualcomm Incorporated Multi-stage amplifier with RC network
US9537462B2 (en) * 2014-05-23 2017-01-03 Nxp, B.V. Communication circuit with impedance matching
US10038415B2 (en) * 2014-10-09 2018-07-31 Cavendish Kinetics, Inc. Power amplifier matching circuit with DVCs
US20160126618A1 (en) * 2014-10-29 2016-05-05 Mediatek Singapore Pte. Ltd. Integrated circuit, wireless communication unit, and method for antenna matching
WO2016066278A1 (en) * 2014-10-29 2016-05-06 Telefonaktiebolaget L M Ericsson (Publ) Transceiver arrangement and communication device
US9893752B2 (en) 2014-10-31 2018-02-13 Skyworks Solutions, Inc. Diversity receiver front end system with variable-gain amplifiers
JP6029728B2 (ja) * 2014-10-31 2016-11-24 スカイワークス ソリューションズ,インコーポレイテッドSkyworks Solutions,Inc. 位相シフト部品を備えたダイバーシティ受信器フロントエンドシステム
US10050694B2 (en) 2014-10-31 2018-08-14 Skyworks Solution, Inc. Diversity receiver front end system with post-amplifier filters
US9385765B2 (en) 2014-10-31 2016-07-05 Skyworks Solutions, Inc. Diversity receiver front end system with phase-shifting components
KR101981345B1 (ko) * 2014-11-28 2019-05-23 전자부품연구원 임피던스 가변 회로 및 이를 적용한 다중대역 전력 증폭기
US20160241204A1 (en) * 2015-02-18 2016-08-18 Gainspan Corporation Impedance transformer for antenna multiplexing
US9712195B2 (en) 2015-05-13 2017-07-18 Qualcomm Incorporated Radio frequency low noise amplifier with on-chip matching and built-in tunable filter
US10009054B2 (en) 2015-05-28 2018-06-26 Skyworks Solutions, Inc. Impedance matching integrous signal combiner
US9712197B2 (en) 2015-08-28 2017-07-18 Skyworks Solutions, Inc. Tunable notch filter and contour tuning circuit
CN106797222B (zh) * 2015-09-02 2018-10-23 天工方案公司 轮廓调谐电路
CN107040239A (zh) * 2016-02-03 2017-08-11 华为技术有限公司 一种适用于双频带载波聚合的复阻抗网络
US10700658B2 (en) 2016-02-19 2020-06-30 Psemi Corporation Adaptive tuning networks with direct mapped multiple channel filter tuning
US10141958B2 (en) * 2016-02-19 2018-11-27 Psemi Corporation Adaptive tuning network for combinable filters
KR102188703B1 (ko) * 2016-04-20 2020-12-08 한국전자기술연구원 그래핀 fet를 이용한 임피던스 가변 회로
CN106059604B (zh) * 2016-05-24 2018-08-10 东南大学 一种基于信号分离的抗阻塞接收射频前端结构
JP2017225070A (ja) * 2016-06-17 2017-12-21 株式会社村田製作所 増幅器
JP2018019231A (ja) * 2016-07-27 2018-02-01 株式会社村田製作所 電力増幅モジュール
JP2018032951A (ja) 2016-08-23 2018-03-01 株式会社村田製作所 電力増幅モジュール
WO2018057001A1 (en) * 2016-09-23 2018-03-29 Halliburton Energy Services, Inc. Automatic wireline tuner
US11881828B2 (en) 2017-04-04 2024-01-23 Psemi Corporation Tunable effective inductance for multi-gain LNA with inductive source degeneration
US10038418B1 (en) 2017-04-04 2018-07-31 Psemi Corporation Optimized multi gain LNA enabling low current and high linearity including highly linear active bypass
WO2018225590A1 (ja) * 2017-06-08 2018-12-13 株式会社村田製作所 高周波モジュール
US10141971B1 (en) 2017-11-17 2018-11-27 Silicon Laboratories Inc. Transceiver circuit having a single impedance matching network
CN108668395B (zh) 2017-12-29 2022-03-04 恩智浦美国有限公司 用于rf加热系统的平面电感器
US10546852B2 (en) 2018-05-03 2020-01-28 Qualcomm Incorporated Integrated semiconductor devices and method of fabricating the same
CN109586735B (zh) * 2018-11-12 2021-09-07 维沃移动通信有限公司 阻抗匹配电路、收发装置及收发设备
WO2020123891A1 (en) * 2018-12-14 2020-06-18 Alcatera Llc Scanning probe microscope with a sample holder fed with electromagnetic wave signals
KR102527402B1 (ko) * 2019-02-15 2023-04-28 한국전자통신연구원 무선 통신 시스템에서 신호의 송수신을 스위칭하기 위한 장치 및 방법
US10658999B1 (en) 2019-07-09 2020-05-19 Silicon Laboratories Inc. On-chip harmonic filtering for radio frequency (RF) communications
US11349448B2 (en) 2019-09-27 2022-05-31 Silicon Laboratories Inc. Harmonic filtering for high power radio frequency (RF) communications
EP4054178A4 (en) * 2019-11-01 2023-08-02 LG Electronics Inc. BROADCASTING DEVICE AND METHOD OF OPERATION THEREOF
WO2021131223A1 (ja) * 2019-12-24 2021-07-01 株式会社村田製作所 高周波モジュール及び通信装置
KR20210090429A (ko) * 2020-01-10 2021-07-20 삼성전자주식회사 광대역 rf 신호를 처리하는 증폭기 회로를 포함하는 전자 장치
US11791852B2 (en) * 2021-04-12 2023-10-17 Nxp Usa, Inc. Antenna tuner for a beamforming antenna array
US11804865B2 (en) 2021-05-17 2023-10-31 Qualcomm Incorporated Antenna tuner
CN115603771A (zh) * 2021-07-09 2023-01-13 华为技术有限公司(Cn) 匹配电路、射频前端电路、无线收发装置以及电子设备
TWI826972B (zh) * 2021-09-13 2023-12-21 宏達國際電子股份有限公司 天線架構
TWI796028B (zh) * 2021-12-02 2023-03-11 立積電子股份有限公司 射頻裝置及其多頻匹配電路

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04368022A (ja) * 1991-06-14 1992-12-21 Kokusai Electric Co Ltd 空中線整合回路およびこれを用いた空中線整合方法
JPH08125480A (ja) * 1994-10-27 1996-05-17 Kokusai Electric Co Ltd 整合回路、整合方法
JPH08195684A (ja) * 1995-01-18 1996-07-30 Anritsu Corp 空中線自動整合装置
JP2002232304A (ja) * 2001-02-01 2002-08-16 Hitachi Kokusai Electric Inc インピーダンス整合装置
JP2005311762A (ja) * 2004-04-22 2005-11-04 Matsushita Electric Ind Co Ltd 可変整合回路
US20070194859A1 (en) * 2006-02-17 2007-08-23 Samsung Electronics Co., Ltd. System and method for a tunable impedance matching network
JP2008061116A (ja) * 2006-09-01 2008-03-13 Toyota Industries Corp 無線受信機とアンテナ整合方法
JP2011505104A (ja) * 2007-11-27 2011-02-17 クゥアルコム・インコーポレイテッド 無線周波数集積回路におけるインダクタのチューニングのための方法及び装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5589844A (en) 1995-06-06 1996-12-31 Flash Comm, Inc. Automatic antenna tuner for low-cost mobile radio
JPH09307459A (ja) 1996-05-09 1997-11-28 Kokusai Electric Co Ltd 送信機用インピーダンス整合回路
US5808527A (en) * 1996-12-21 1998-09-15 Hughes Electronics Corporation Tunable microwave network using microelectromechanical switches
EP1605589A4 (en) 2003-03-14 2007-03-21 Ntt Docomo Inc COMPARISON CIRCUIT
JP4060746B2 (ja) 2003-04-18 2008-03-12 株式会社ヨコオ 可変同調型アンテナおよびそれを用いた携帯無線機
JP4838536B2 (ja) * 2005-05-20 2011-12-14 株式会社エヌ・ティ・ティ・ドコモ 整合回路
US7640040B2 (en) 2005-08-22 2009-12-29 Kyocera Corporation Systems and methods for tuning an antenna configuration in a mobile communication device
US7747228B2 (en) 2006-03-31 2010-06-29 Silicon Laboratories, Inc. Tuning circuitry in a communications device
KR100726260B1 (ko) * 2006-08-07 2007-06-08 삼성전자주식회사 통신 장치의 정합 제어 장치 및 방법
JP5143523B2 (ja) * 2006-10-25 2013-02-13 株式会社エヌ・ティ・ティ・ドコモ バイアス回路
US8583065B2 (en) 2007-06-07 2013-11-12 Vishay Intertechnology, Inc. Digitally controlled antenna tuning circuit for radio frequency receivers
US8270921B2 (en) 2009-04-27 2012-09-18 Csr Technology Inc. Systems and methods for tuning an antenna for a frequency modulation transceiver

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04368022A (ja) * 1991-06-14 1992-12-21 Kokusai Electric Co Ltd 空中線整合回路およびこれを用いた空中線整合方法
JPH08125480A (ja) * 1994-10-27 1996-05-17 Kokusai Electric Co Ltd 整合回路、整合方法
JPH08195684A (ja) * 1995-01-18 1996-07-30 Anritsu Corp 空中線自動整合装置
JP2002232304A (ja) * 2001-02-01 2002-08-16 Hitachi Kokusai Electric Inc インピーダンス整合装置
JP2005311762A (ja) * 2004-04-22 2005-11-04 Matsushita Electric Ind Co Ltd 可変整合回路
US20070194859A1 (en) * 2006-02-17 2007-08-23 Samsung Electronics Co., Ltd. System and method for a tunable impedance matching network
JP2008061116A (ja) * 2006-09-01 2008-03-13 Toyota Industries Corp 無線受信機とアンテナ整合方法
JP2011505104A (ja) * 2007-11-27 2011-02-17 クゥアルコム・インコーポレイテッド 無線周波数集積回路におけるインダクタのチューニングのための方法及び装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016208353A (ja) * 2015-04-24 2016-12-08 三菱電機株式会社 マルチポートスイッチ
JP2019534592A (ja) * 2016-08-26 2019-11-28 ニューカレント インコーポレイテッドNuCurrent, Inc. 無線コネクタシステム
JP7102396B2 (ja) 2016-08-26 2022-07-19 ニューカレント インコーポレイテッド 無線コネクタシステム
WO2019230027A1 (ja) * 2018-05-31 2019-12-05 株式会社村田製作所 インピーダンス整合素子、および通信装置
JPWO2019230027A1 (ja) * 2018-05-31 2020-06-11 株式会社村田製作所 インピーダンス整合素子、および通信装置
US11107782B2 (en) 2018-12-20 2021-08-31 Murata Manufacturing Co., Ltd. Radio frequency module and communication device

Also Published As

Publication number Publication date
KR20140060577A (ko) 2014-05-20
JP5893741B2 (ja) 2016-03-23
KR101867396B1 (ko) 2018-06-15
CN103797708B (zh) 2017-07-04
EP2756597B1 (en) 2017-10-25
IN2014CN00480A (ja) 2015-04-03
CN103797708A (zh) 2014-05-14
US20130063223A1 (en) 2013-03-14
US8975981B2 (en) 2015-03-10
WO2013040272A3 (en) 2013-07-04
EP2756597A2 (en) 2014-07-23
WO2013040272A2 (en) 2013-03-21

Similar Documents

Publication Publication Date Title
JP5893741B2 (ja) 複数の構成を有するインピーダンス整合回路
JP6239514B2 (ja) ワイヤレスデバイスにおけるインピーダンス整合回路の適応同調
JP5893806B2 (ja) シャントスイッチを備えた増幅器
CN106416087B (zh) 具有rf滤波器的反馈接收路径
KR101672356B1 (ko) 다수의 출력들 및 구성 가능한 디제너레이션 인덕터를 갖는 증폭기들
US9331720B2 (en) Combined directional coupler and impedance matching circuit
JP2015534420A (ja) 全帯域増幅器
US8843081B2 (en) Receiver with transmit signal cancellation
US9800280B2 (en) Noise suppression in radio frequency receivers
US20170201408A1 (en) Wireless receiver for carrier aggregation

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150519

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150609

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20150909

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20151009

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151030

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160126

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160224

R150 Certificate of patent or registration of utility model

Ref document number: 5893741

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250