JP2014524698A - 回路装置および信号を送信するための方法 - Google Patents
回路装置および信号を送信するための方法 Download PDFInfo
- Publication number
- JP2014524698A JP2014524698A JP2014525316A JP2014525316A JP2014524698A JP 2014524698 A JP2014524698 A JP 2014524698A JP 2014525316 A JP2014525316 A JP 2014525316A JP 2014525316 A JP2014525316 A JP 2014525316A JP 2014524698 A JP2014524698 A JP 2014524698A
- Authority
- JP
- Japan
- Prior art keywords
- data
- signal
- clock
- downstream
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/04—Generating or distributing clock signals or signals derived directly therefrom
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
- H04L25/0276—Arrangements for coupling common mode signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W52/00—Power management, e.g. TPC [Transmission Power Control], power saving or power classes
- H04W52/02—Power saving arrangements
- H04W52/0209—Power saving arrangements in terminal devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Information Transfer Systems (AREA)
- Logic Circuits (AREA)
Abstract
Description
論理レベルに基づく信号に対応するシングルエンド高速(High Speed:HS)データと、
特に、コモンモード信号に基づく信号に対応する差動低電力(Low Power:LP)データと、
が、共通信号ストリームを形成するようにシリアル化される回路装置および方法が提案される。
第1のモードにおいては、シングルエンドの論理レベルベースの信号に相当するHS(高速)データと、特に、コモンモードベースの信号に相当する差動LPデータの両方が、共通シリアル信号ストリーム内のn個のチャネルまたはn個のレーンによって一括化されて送信され、
第2のモードにおいては、1つのチャネルまたは1つのレーンの、特に、コモンモードベースの差動信号に相当するLPデータだけが、電気的またはガルバニックなリンクで送信される。
とるべきさらなる特別な方策を要することなく、および
このことが、進行中の信号トラフィックの低下をもたらすことなく、
互いに滑らかに融合することができる。
原理的には、
本発明による送信装置Sに関する図1Aに示す実施形態によって、および
本発明による受信装置Eに関する図2Aに示す実施形態によって、
ケーブルベースのリンクを任意に実現するおよび作動させるための、本発明による回路装置A(図3を参照)が得られ(本発明に関しては、互いに無関係に、送信装置Sと受信装置Eを実現すること、および作動させることが可能である)、
そのリンクは、光学的に、具体的には、少なくとも1つの光学媒体に基づいて、例えば、光導波路OM(図1A、図2Aの詳細図を参照)に基づいて、例えば、少なくとも1つのガラス繊維に基づいて、および/または少なくとも1つのプラスチック繊維に基づいて多重化され、およびシリアル化され、および/または
そのリンクは、電気的にまたはガルバニックに、具体的には、少なくとも1つの電気的またはガルバニックなリンクGA(図3を参照)に基づいて、例えば、少なくとも1つの銅線に基づいて、および/または例えば、少なくともプリント回路基板上に配列された少なくとも1つの電気的ラインに基づいて多重化されていないことが可能である。
第1のモードにおいては、n個のチャネルまたはn個のレーンのHSデータと、LPデータの両方が、図1A〜図2Bに従って、光ベースで一括化されて、すなわち、ガラス繊維の形態でおよび/またはプラスチック繊維の形態で構成された光導波路OMで、共通シリアル信号ストリームSIによって伝送され、
第2のモードにおいては、1つのチャネルまたは1つのレーンのLPデータだけが、電気的またはガルバニックなリンクGAで伝送される。
とるべきさらなる特別な方策を要することなく、および
このことが、進行中の信号トラフィックの低下をもたらすことなく、
滑らかに融合することができる。
E 受信装置
S 送信装置
AE 受信装置Eの出力部
AP アプリケーションプロセッサ
AS 送信装置Sの出力部
AT 出力ドライバ、具体的には、レーザドライバ
AZ 送信装置Sの他のまたはさらなるまたは追加的な出力部
CD クロックおよびデータリカバリユニット
CE 受信インタフェースロジックLEのクロックモジュール
CH0± 第1のデータラインまたは第1のチャネル
CH1± 第2のデータラインまたは第2のチャネル
CH2± 第3のデータラインまたは第3のチャネル
CH3± 第4のデータラインまたは第4のチャネル
CLK± クロックラインまたはクロックチャネル
CS 送信インタフェースロジックLSのクロックモジュール
DD0± 第1のデータラインまたは第1のチャネルCH0±上の差動信号、具体的には、コモンモードベースのデータ信号
DD1± 第2のデータラインまたは第2のチャネルCH1±上の差動信号、具体的には、コモンモードベースのデータ信号
DD2± 第3のデータラインまたは第3のチャネルCH2±上の差動信号、具体的には、コモンモードベースのデータ信号
DD3± 第4のデータラインまたは第4のチャネルCH3±上の差動信号、具体的には、コモンモードベースのデータ信号
DF デフレーマ
DK デフレーマDFの復号器、具体的には、6b/5b復号器ブロック
DM デマルチプレクサ
DS デシリアライゼーション要素またはデシリアライザ
DU ディスプレイユニット
EE 受信装置Eの入力部
ES 送信装置Sの入力部
EV 入力増幅器、具体的には、トランスインピーダンス増幅器
EZ 受信装置Eの他のまたはさらなるまたは追加的な入力部
FD フォトダイオード
FR フレーマ
GA 電気的またはガルバニックなリンク、具体的には、例えば、プリント回路基板上に配置された銅線または電気的ライン
GE 受信装置Eの論理モジュール
GS 送信装置Sの論理モジュール
HS 高速
HSD0 第1のデータラインまたは第1のチャネルCH0±上のシングルエンド論理レベルベースのデータ信号
HSD1 第2のデータラインまたは第2のチャネルCH1±上のシングルエンド論理レベルベースのデータ信号
HSD2 第3のデータラインまたは第3のチャネルCH2±上のシングルエンド論理レベルベースのデータ信号
HSD3 第4のデータラインまたは第4のチャネルCH3±上のシングルエンド論理レベルベースのデータ信号
IE データシンク関連のCSIおよび/またはCSI−2および/またはCSI−3および/またはDSIおよび/またはDSI−2インタフェース
IS データソース関連のCSIおよび/またはCSI−2および/またはCSI−3および/またはDSIおよび/またはDSI−2インタフェース
KA カメラ
KO フレーマの符号器、具体的には、5b/6b符号器ブロック
LA レーザ
LE 受信インタフェースロジック
LP 低電力
LS 送信インタフェースロジック
MU マルチプレクサ
OM 光学媒体、具体的には、光導波路、例えば、ガラス繊維および/またはプラスチック繊維
PS クロック発振器、具体的には、位相ロックループ、例えば、クロックマルチプライヤユニット
SE シリアライゼーション要素またはシリアライザ
SI 共通信号ストリーム
TL クロックライン
WE 受信装置Eのスイッチ
WS 送信装置Sのスイッチ
Claims (15)
- シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、
特に、コモンモードベースの差動データ信号およびクロック信号(LP)との両方を、
少なくとも1つのデータソースに割り当て可能な少なくとも1つの送信装置(S)と、少なくとも1つのデータシンクに割り当て可能な少なくとも1つの受信装置(E)との間で、
前記シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、前記差動データ信号およびクロック信号(LP)をシリアル化する少なくとも1つの共通信号ストリーム(SI)の形態で、および/または
前記差動データ信号およびクロック信号(LP)を含む少なくとも1つの信号ストリームの形態で、
伝送するための回路装置(A)。 - 前記共通信号ストリーム(SI)は、少なくとも1つの光媒体(OM)を介して、具体的には、少なくとも1つの光導波路を介して、例えば、少なくとも1つのガラス繊維または少なくとも1つのプラスチック繊維を介して送信され得ることを特徴とする請求項1に記載の回路装置。
- 前記差動データ信号およびクロック信号(LP)を備える信号ストリームを、少なくとも1つの電気的またはガルバニックな、具体的には、1ビット幅のリンク(GA)を介して、具体的には、少なくとも1つの銅ケーブルを介して、および/または、少なくとも1つのプリント回路基板上に配置された少なくとも1つの電気的ラインを介して送信することができることを特徴とする請求項1または2に記載の回路装置。
- 前記電気的またはガルバニックなリンク(GA)は、
前記送信装置(S)において、特に、少なくとも1つの論理モジュール(GS)が備えられた少なくとも1つのスイッチ(WS)に割り当てられ、それを用いて、前記受信装置(E)への電気的またはガルバニックなリンク(GA)を閉じることができ、および
前記受信装置(E)において、論理モジュール(GE)が備えられた少なくとも1つのスイッチ(WE)に割り当てられ、それを用いて、前記送信装置(S)への電気的またはガルバニックなリンク(GA)を閉じることができることを特徴とする請求項3に記載の回路装置。 - 前記送信装置(S)は、
前記データ信号およびクロック信号のための少なくとも1つの入力部(ES)と、
前記入力部(ES)の下流の、前記データ信号およびクロック信号を受け取るための少なくとも1つの送信インタフェースロジック(LS)と、
前記送信インタフェースロジック(LS)の下流の、共通信号ストリーム(SI)を生成するための少なくとも1つのシリアライザ(SE)と、
前記シリアライザ(SE)の上流で、前記送信インタフェースロジック(LS)のクロックモジュール(CS)の下流に設けられた、少なくとも1つの基準クロックを生成するための少なくとも1つのクロック発振器(PS)、特に、位相ロックループ、例えば、クロックマルチプライヤユニットと、
前記シリアライザ(SE)の下流の少なくとも1つの出力ドライバ(AT)と、
前記出力ドライバ(AT)の下流の、前記共通信号ストリーム(SI)を前記受信装置(E)へ送信するための少なくとも1つの出力部(AS)と、
を備えることを特徴とする請求項1または4に記載の回路装置。 - 前記シリアライザ(SE)は、
前記送信インタフェースロジック(LS)の下流の、前記共通信号ストリーム(SI)のための、前記受信装置(E)で認識可能な少なくとも1つのフレームを生成するための少なくとも1つのフレーマ(FR)と、
前記フレーマ(FR)の下流の、前記共通信号ストリーム(SI)を生成するための少なくとも1つのマルチプレクサ(MU)と、
を備えることを特徴とする請求項5に記載の回路装置。 - 前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)と前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)との両方を、フレーマ(FR)に印加することができること、および、前記フレーマは、少なくとも1つの符号器(KO)を用いて、具体的には、少なくとも1つの5b/6b符号器ブロックを用いて、前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)を、前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)のストリームに埋め込むことを特徴とする請求項6に記載の回路装置。
- 前記受信装置(E)は、
前記送信装置(S)によって送信された前記共通信号ストリーム(SI)のための少なくとも1つの入力部(EE)と、
前記共通信号ストリーム(SI)を受け取るための少なくとも1つの入力増幅器(EV)と、
前記データ信号およびクロック信号を共通信号ストリーム(SI)から復元するための少なくとも1つのクロックおよびデータリカバリユニット(CD)と、
前記クロックおよびデータリカバリユニット(CD)の下流の、少なくとも1つの受信インタフェースロジック(LE)の少なくとも1つのクロックモジュール(CE)と、
前記クロックおよびデータリカバリユニット(CD)の下流の、前記データ信号を再並列化するための、および前記再並列化されたデータ信号を前記受信インタフェースロジック(LE)に割り当てるための少なくとも1つのデシリアライザ(DS)と、
前記受信インタフェースロジック(LE)の下流の、前記データ信号およびクロック信号のための少なくとも1つの出力部(AE)と、
を備えることを特徴とする請求項1〜7の少なくとも一項に記載の回路装置。 - 前記デシリアライザ(DS)は、
前記クロックおよびデータリカバリユニット(CD)の下流の、前記データ信号を再並列化するための少なくとも1つのデマルチプレクサ(DM)と、
前記デマルチプレクサ(DM)の下流の、前記再並列化されたデータ信号を、前記受信インタフェースロジック(LE)に割り当てるための少なくとも1つのデフレーマ(DF)と、
を備えることを特徴とする請求項8に記載の回路装置。 - 前記デフレーマ(DF)は、前記差動データ信号(DD0+,DD0−,DD1+,DD1−,DD2+,DD2−,DD3+,DD3−)を、少なくとも1つの復号器(DK)を用いて、具体的には、少なくとも1つの6b/5b復号器ブロックを用いて、前記シングルエンド論理レベルベースのデータ信号(HSD0,HSD1,HSD2,HSD3)と分けて、前記再並列化されたデータ信号を、それぞれのデータライン(CH0+,CH0−,CH1+,CH1−,CH2+,CH2−,CH3+,CH3−)に割り当てることを特徴とする請求項9に記載の回路装置。
- シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、
特に、コモンモードベースの、差動データ信号およびクロック信号(LP)との両方を、
少なくとも1つのデータソースに割り当て可能な少なくとも1つの送信装置(S)と、少なくとも1つのデータシンクに割り当て可能な少なくとも1つの受信装置(E)との間で、
シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、差動データ信号およびクロック信号(LP)をシリアル化する少なくとも1つの共通信号ストリーム(SI)の形態で、および/または
差動データ信号およびクロック信号(LP)を含む少なくとも1つの信号ストリームの形態で、
伝送するための方法。 - 前記共通信号ストリーム(SI)は、少なくとも1つの光媒体(OM)を介して、具体的には、少なくとも1つの光導波路を介して、例えば、少なくとも1つのガラス繊維および/または少なくとも1つのプラスチック繊維を介して送信されることを特徴とする請求項11に記載の方法。
- 前記差動データ信号およびクロック信号(LP)を備える信号ストリームは、少なくとも1つの電気的またはガルバニックな、具体的には、1ビット幅のリンク(GA)を介して、具体的には、例えば、少なくとも1つの銅ケーブルを介して、および/または例えば、少なくとも1つのプリント回路基板上に配置された少なくとも1つの電気的ラインを介して送信されることを特徴とする請求項11または12に記載の方法。
- 前記電気的またはガルバニックなリンク(GA)は、
受信装置(E)の方向において、少なくとも1つの、具体的には、少なくとも1つの論理モジュール(GS)によって作動される少なくとも1つのスイッチ(WS)を用いて、送信装置(S)内で閉じられ、および、
前記送信装置(S)の方向において、少なくとも1つの、具体的には、少なくとも1つの論理モジュール(GE)によって作動される少なくとも1つのスイッチ(WE)を用いて、前記受信装置(E)内で閉じられることを特徴とする請求項13に記載の方法。 - シングルエンド論理レベルベースのデータ信号およびクロック信号(HS)と、特に、コモンモードベースの、差動データ信号およびクロック信号(LP)の両方の、具体的には、D−PHYデータ信号およびD−PHYクロック信号、例えば、1〜4ビット幅のMIPI−D−PHYデータ信号およびMIPI−D−PHYクロック信号の、少なくとも1つのデータソース、具体的には、例えば、画像ソースとして機能する、例えば、少なくとも1つの高解像度カメラ(KA)および/または少なくとも1つのアプリケーションプロセッサ(AP)と、少なくとも1つのデータシンク、具体的には、少なくとも1つのアプリケーションプロセッサ(AP)および/または少なくとも1つの例えば、高解像度ディスプレイユニット(DU)および/または例えば、画像シンク(DU)として機能するディスプレイユニット、例えば、少なくとも1つのディスプレイまたは少なくとも1つのモニタとの間での、少なくとも1つのシリアルおよび/または一括の、具体的には、CSIプロトコルベースのおよび/またはCSI−2プロトコルベースのおよび/またはCSI−3プロトコルベースのおよび/またはDSIプロトコルベースのおよび/またはDSI−2プロトコルベースの送信中の、請求項1〜10の少なくとも一項に記載の少なくとも1つの回路装置(A)の、および/または請求項11〜14の少なくとも一項に記載の方法の用途。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102011052761 | 2011-08-16 | ||
DE102011052761.3 | 2011-08-16 | ||
PCT/DE2012/200052 WO2013023654A2 (de) | 2011-08-16 | 2012-08-16 | Schaltungsanordnung und verfahren zum uebertragen von signalen |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2014524698A true JP2014524698A (ja) | 2014-09-22 |
JP2014524698A5 JP2014524698A5 (ja) | 2015-10-08 |
JP6126601B2 JP6126601B2 (ja) | 2017-05-10 |
Family
ID=47556996
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014525316A Expired - Fee Related JP6126601B2 (ja) | 2011-08-16 | 2012-08-16 | 回路装置および信号を送信するための方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9455751B2 (ja) |
EP (1) | EP2745460B1 (ja) |
JP (1) | JP6126601B2 (ja) |
DE (1) | DE112012003392A5 (ja) |
WO (1) | WO2013023654A2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160085678A (ko) * | 2015-01-08 | 2016-07-18 | 삼성전자주식회사 | 멀티-바이트를 패킷화하는 시스템 온 칩 |
JP2018522484A (ja) * | 2015-07-17 | 2018-08-09 | クアルコム,インコーポレイテッド | 光媒体のための低電力モード信号ブリッジ |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10114789B2 (en) | 2015-01-08 | 2018-10-30 | Samsung Electronics Co., Ltd. | System on chip for packetizing multiple bytes and data processing system including the same |
TWI705666B (zh) * | 2015-06-15 | 2020-09-21 | 日商新力股份有限公司 | 傳送裝置、接收裝置、通信系統 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001103028A (ja) * | 1999-10-01 | 2001-04-13 | Nippon Telegr & Teleph Corp <Ntt> | 信号多重方法 |
JP2006033804A (ja) * | 2004-06-18 | 2006-02-02 | Matsushita Electric Ind Co Ltd | 携帯情報端末機器およびその機器内相互通信方法 |
JP2008113321A (ja) * | 2006-10-31 | 2008-05-15 | Hitachi Cable Ltd | 光電気複合配線部品及びこれを用いた電子機器 |
JP2008160370A (ja) * | 2006-12-22 | 2008-07-10 | Kddi Corp | データ伝送システム及び方法、データ送信装置並びにデータ受信装置 |
WO2008126753A1 (ja) * | 2007-04-05 | 2008-10-23 | Omron Corporation | 光伝送モジュール |
US20090238576A1 (en) * | 2007-09-10 | 2009-09-24 | Nokia Corporation | Changing hardware settings based on data preamble |
JP2010050847A (ja) * | 2008-08-22 | 2010-03-04 | Omron Corp | 光伝送用並列直列変換器、光伝送システム、及び電子機器 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5968179A (en) * | 1997-04-08 | 1999-10-19 | International Business Machines Corporation | Method for initializing a self-timed link |
US7064690B2 (en) * | 2004-04-15 | 2006-06-20 | Fairchild Semiconductor Corporation | Sending and/or receiving serial data with bit timing and parallel data conversion |
EP2127186A2 (en) * | 2007-03-20 | 2009-12-02 | Nxp B.V. | Fast powering-up of data communication system |
JP2011041142A (ja) * | 2009-08-17 | 2011-02-24 | Sony Corp | 情報処理装置、及び信号伝送方法 |
CN102103562A (zh) * | 2009-12-17 | 2011-06-22 | 财团法人工业技术研究院 | 多功率模式串行接口架构 |
US8510487B2 (en) * | 2010-02-11 | 2013-08-13 | Silicon Image, Inc. | Hybrid interface for serial and parallel communication |
US9537644B2 (en) * | 2012-02-23 | 2017-01-03 | Lattice Semiconductor Corporation | Transmitting multiple differential signals over a reduced number of physical channels |
CN105493413B (zh) * | 2013-08-02 | 2018-03-27 | 美国莱迪思半导体公司 | 在多媒体接口中的射频干扰减少 |
-
2012
- 2012-08-16 WO PCT/DE2012/200052 patent/WO2013023654A2/de active Application Filing
- 2012-08-16 EP EP12813748.6A patent/EP2745460B1/de active Active
- 2012-08-16 DE DE112012003392.2T patent/DE112012003392A5/de not_active Withdrawn
- 2012-08-16 JP JP2014525316A patent/JP6126601B2/ja not_active Expired - Fee Related
-
2014
- 2014-02-14 US US14/181,441 patent/US9455751B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001103028A (ja) * | 1999-10-01 | 2001-04-13 | Nippon Telegr & Teleph Corp <Ntt> | 信号多重方法 |
JP2006033804A (ja) * | 2004-06-18 | 2006-02-02 | Matsushita Electric Ind Co Ltd | 携帯情報端末機器およびその機器内相互通信方法 |
JP2008113321A (ja) * | 2006-10-31 | 2008-05-15 | Hitachi Cable Ltd | 光電気複合配線部品及びこれを用いた電子機器 |
JP2008160370A (ja) * | 2006-12-22 | 2008-07-10 | Kddi Corp | データ伝送システム及び方法、データ送信装置並びにデータ受信装置 |
WO2008126753A1 (ja) * | 2007-04-05 | 2008-10-23 | Omron Corporation | 光伝送モジュール |
US20090238576A1 (en) * | 2007-09-10 | 2009-09-24 | Nokia Corporation | Changing hardware settings based on data preamble |
JP2010050847A (ja) * | 2008-08-22 | 2010-03-04 | Omron Corp | 光伝送用並列直列変換器、光伝送システム、及び電子機器 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20160085678A (ko) * | 2015-01-08 | 2016-07-18 | 삼성전자주식회사 | 멀티-바이트를 패킷화하는 시스템 온 칩 |
KR102204673B1 (ko) | 2015-01-08 | 2021-01-19 | 삼성전자주식회사 | 멀티-바이트를 패킷화하는 시스템 온 칩 |
JP2018522484A (ja) * | 2015-07-17 | 2018-08-09 | クアルコム,インコーポレイテッド | 光媒体のための低電力モード信号ブリッジ |
Also Published As
Publication number | Publication date |
---|---|
EP2745460A2 (de) | 2014-06-25 |
US20150043674A1 (en) | 2015-02-12 |
WO2013023654A3 (de) | 2013-05-30 |
EP2745460B1 (de) | 2021-03-10 |
WO2013023654A2 (de) | 2013-02-21 |
JP6126601B2 (ja) | 2017-05-10 |
DE112012003392A5 (de) | 2014-07-10 |
US9455751B2 (en) | 2016-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6126600B2 (ja) | 回路装置および信号を送信するための方法 | |
CA2450825C (en) | Protocol independent transmission using a 10 gigabit attachment unit interface | |
JP6126598B2 (ja) | 回路装置および信号を送信するための方法 | |
JP6126601B2 (ja) | 回路装置および信号を送信するための方法 | |
US6915036B2 (en) | Field reconfigurable line cards for an optical transport system | |
US20110123196A1 (en) | Method, device and system for sending and receiving client signals | |
JP6126602B2 (ja) | 回路装置および信号を送信するための方法 | |
JP2010541430A (ja) | Xfpフォームファクタを用いた光インターフェイス上におけるシリアルビデオ信号の波長分割多重化 | |
US7342884B2 (en) | Method and apparatus for one directional communications in bidirectional communications channel | |
JP6126599B2 (ja) | 回路装置および信号を送信するための方法 | |
JP2014524699A5 (ja) | ||
JP2014524698A5 (ja) | ||
JP6126603B2 (ja) | 回路装置および信号を送信するための方法 | |
US11563494B2 (en) | Optical network apparatus and optical module | |
JP6126604B2 (ja) | 送信装置および信号を送信するための方法 | |
KR100406490B1 (ko) | 라우터 시스템에서 버스구조에 대한 보드간의 인터페이스변환 장치 | |
Perlicki et al. | Fiber optics transmission for vehicle applications | |
EP4016428A1 (en) | Data processing device and system | |
US20080225767A1 (en) | Device for Implementing a RNC Using LVDS | |
JP2014529932A5 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150817 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150817 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160408 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160426 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160726 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160926 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161026 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161206 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170228 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170314 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170407 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6126601 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |