JP2014230379A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2014230379A5 JP2014230379A5 JP2013107750A JP2013107750A JP2014230379A5 JP 2014230379 A5 JP2014230379 A5 JP 2014230379A5 JP 2013107750 A JP2013107750 A JP 2013107750A JP 2013107750 A JP2013107750 A JP 2013107750A JP 2014230379 A5 JP2014230379 A5 JP 2014230379A5
- Authority
- JP
- Japan
- Prior art keywords
- state
- power supply
- circuit
- main power
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000005540 biological transmission Effects 0.000 claims description 2
- 238000001514 detection method Methods 0.000 description 4
- 238000011084 recovery Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 1
- 238000006011 modification reaction Methods 0.000 description 1
Description
本発明の電源供給装置は、
交流電源に接続されて直流電圧を負荷回路に出力する主電源と、
前記主電源の出力に接続されて、前記主電源の出力が立ち上がったときに、リセットパルスを生成するリセットパルス生成回路と、
前記主電源の出力に接続されて蓄電する蓄電回路と、
スイッチ回路と、
前記蓄電回路の出力を電源電圧として受け、前記リセットパルス生成回路の出力を、前記スイッチ回路を介してそのリセット入力として受けて初期化される制御回路とを有し、
前記制御回路は、パワーオンオフ信号入力手段から出力されるパワーオンオフ制御信号を受けるように接続され、
前記制御回路は、前記主電源の出力の状態及び前記パワーオンオフ信号入力手段からのパワーオンオフ制御信号に基づいて、前記主電源を制御するための主電源制御信号と、前記スイッチ回路を制御するためのリセット禁止信号とを出力し、
前記主電源は、前記主電源制御信号によって制御されて、前記主電源制御信号が第1の状態にあるときに前記直流電圧を出力するオン状態となり、前記主電源制御信号が第2の状態にあるときに、前記直流電圧を出力しないオフ状態になり、
前記スイッチ回路は、前記リセット禁止信号によって制御されて、前記リセット禁止信号が第1の状態にあるときに、前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝える伝達状態になり、前記リセット禁止信号が第2の状態にあるときに前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝えない遮断状態になることを特徴とする。
交流電源に接続されて直流電圧を負荷回路に出力する主電源と、
前記主電源の出力に接続されて、前記主電源の出力が立ち上がったときに、リセットパルスを生成するリセットパルス生成回路と、
前記主電源の出力に接続されて蓄電する蓄電回路と、
スイッチ回路と、
前記蓄電回路の出力を電源電圧として受け、前記リセットパルス生成回路の出力を、前記スイッチ回路を介してそのリセット入力として受けて初期化される制御回路とを有し、
前記制御回路は、パワーオンオフ信号入力手段から出力されるパワーオンオフ制御信号を受けるように接続され、
前記制御回路は、前記主電源の出力の状態及び前記パワーオンオフ信号入力手段からのパワーオンオフ制御信号に基づいて、前記主電源を制御するための主電源制御信号と、前記スイッチ回路を制御するためのリセット禁止信号とを出力し、
前記主電源は、前記主電源制御信号によって制御されて、前記主電源制御信号が第1の状態にあるときに前記直流電圧を出力するオン状態となり、前記主電源制御信号が第2の状態にあるときに、前記直流電圧を出力しないオフ状態になり、
前記スイッチ回路は、前記リセット禁止信号によって制御されて、前記リセット禁止信号が第1の状態にあるときに、前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝える伝達状態になり、前記リセット禁止信号が第2の状態にあるときに前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝えない遮断状態になることを特徴とする。
さらに図1の回路に対する変形として、図7に示すように負荷回路6と主電源2の間に第2のスイッチ回路(負荷給電制御のためのスイッチ回路)14を挿入し、制御回路5の負荷給電制御信号D5cによりスイッチ回路14をオンオフし、主電源2の出力D2を第2のスイッチ回路14を介して負荷回路6に供給するようにしても良い。
このようにすれば、上記の初期化の後、主電源制御信号D5aをLにして主電源2をオン状態にする一方、負荷給電制御信号D5cをHにして負荷回路6をパワーオフ状態(給電されない状態)にすることができる。このようにすることで、電力消費を削減することができる。
なお、負荷回路6を複数の部分に分け、それぞれの部分ごとに負荷給電スイッチ回路(各々負荷給電スイッチ回路14と同様のもの)を設けて、制御回路5がそれぞれの負荷給電スイッチ回路に対してそれぞれ別個の制御信号を発生するようにしても良い。
このようにすれば、上記の初期化の後、主電源制御信号D5aをLにして主電源2をオン状態にする一方、負荷給電制御信号D5cをHにして負荷回路6をパワーオフ状態(給電されない状態)にすることができる。このようにすることで、電力消費を削減することができる。
なお、負荷回路6を複数の部分に分け、それぞれの部分ごとに負荷給電スイッチ回路(各々負荷給電スイッチ回路14と同様のもの)を設けて、制御回路5がそれぞれの負荷給電スイッチ回路に対してそれぞれ別個の制御信号を発生するようにしても良い。
上記の実施の形態では、図10、図11を参照して説明したように、主電源2がオフ状態にあるときに、パワーオンを要求するパワーオンオフ制御信号D8が入力されると、主電源制御信号D5aをLにして、主電源2が立ち上がれば、パワーオン制御状態に移行し、主電源2が立ち上がらなければ、「停電検出、復帰待機」の制御状態に移行し、あるいは該状態を維持することとしているが、「主電源2がオフ状態」を「停電検出、復帰待機」の制御状態とパワーオフ制御状態とに分け、「停電検出、復帰待機」の制御状態において、パワーオンを要求するパワーオンオフ制御信号D8が入力された場合には、それを無視し、主電源制御信号D5aをLのままとし、「停電検出、復帰待機」の制御状態を継続することとしても良い。この場合、リセット禁止信号D5bの立ち上げも省略できる。
Claims (14)
- 交流電源に接続されて直流電圧を負荷回路に出力する主電源と、
前記主電源の出力に接続されて、前記主電源の出力が立ち上がったときに、リセットパルスを生成するリセットパルス生成回路と、
前記主電源の出力に接続されて蓄電する蓄電回路と、
スイッチ回路と、
前記蓄電回路の出力を電源電圧として受け、前記リセットパルス生成回路の出力を、前記スイッチ回路を介してそのリセット入力として受けて初期化される制御回路とを有し、
前記制御回路は、パワーオンオフ信号入力手段から出力されるパワーオンオフ制御信号を受けるように接続され、
前記制御回路は、前記主電源の出力の状態及び前記パワーオンオフ信号入力手段からのパワーオンオフ制御信号に基づいて、前記主電源を制御するための主電源制御信号と、前記スイッチ回路を制御するためのリセット禁止信号とを出力し、
前記主電源は、前記主電源制御信号によって制御されて、前記主電源制御信号が第1の状態にあるときに前記直流電圧を出力するオン状態となり、前記主電源制御信号が第2の状態にあるときに、前記直流電圧を出力しないオフ状態になり、
前記スイッチ回路は、前記リセット禁止信号によって制御されて、前記リセット禁止信号が第1の状態にあるときに、前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝える伝達状態になり、前記リセット禁止信号が第2の状態にあるときに前記リセットパルス生成回路から出力されたリセットパルスを前記制御回路に伝えない遮断状態になる
ことを特徴とする電源供給装置。 - 前記主電源がオフ状態にあり、
前記パワーオンオフ信号入力手段から前記制御回路にパワーオンを要求するパワーオンオフ制御信号が入力されたときに、
前記制御回路は、前記主電源制御信号を前記第1の状態にし、前記リセット禁止信号を前記第2の状態にする
ことを特徴とする請求項1に記載の電源供給装置。 - 前記制御回路は、
前記主電源制御信号を前記第1の状態にした状態での前記主電源の出力の状態の判定の結果に基づいて前記交流電源が停電状態か否かを判定する
ことを特徴とする請求項2に記載の電源供給装置。 - 前記制御回路は、前記主電源制御信号を前記第1の状態にした状態において、前記主電源の出力が予め定められた閾値よりも低ければ前記交流電源が停電状態であると判定することを特徴とする請求項3に記載の電源供給装置。
- 前記制御回路は、前記パワーオンを要求するパワーオンオフ制御信号が入力されて、前記主電源制御信号を前記第1の状態にして前記主電源の出力を立ち上げるときに、
前記主電源の出力が立ち上がりに応じて前記リセットパルス生成回路が前記リセットパルスを出力している間、前記リセット禁止信号を前記第2の状態にする
ことを特徴とする請求項2から4のいずれか1項に記載の電源供給装置。 - 前記制御回路は、
前記パワーオンを要求するパワーオンオフ制御信号が入力されて、前記主電源制御信号を前記第1の状態にして前記主電源の出力を立ち上げるときに、前記リセット禁止信号を第2の状態にし、
前記リセットパルス生成回路によって生成される前記リセットパルスが立ち下がった後に、前記リセット禁止信号を前記第1の状態に戻す
ものを出力することを特徴とする請求項5に記載の電源供給装置。 - 前記パワーオンを要求する前記パワーオンオフ制御信号が入力されたとき、
前記制御回路は、前記リセット禁止信号を、予め定められた時間、前記第2の状態にすることを特徴とする請求項2から5のいずれか1項に記載の電源供給装置。 - 前記制御回路が、
前記リセット禁止信号を前記第2の状態に維持する時間が前記制御回路によって調整可能である
ことを特徴とする請求項7に記載の電源供給装置。 - 前記制御回路が、前記リセットパルス生成回路が生成した前記リセットパルスを、前記スイッチ回路を介して受けるのみならず、前記スイッチ回路を介さずに受けることができるように接続され、
前記制御回路は、前記リセットパルス生成回路から前記スイッチ回路を介さずに入力された前記リセットパルスの立下りを検出して、該立下りに応じて、前記リセット禁止信号を前記第1の状態に戻す
ことを特徴とする請求項2に記載の電源供給装置。 - 前記制御回路は、前記パワーオンを要求するパワーオンオフ制御信号に応じて前記主電源制御信号を前記第1の状態にし、それに応じて前記リセットパルスが立上がるか否かに基づいて前記交流電源が停電状態か否かの判定を行う
ことを特徴とする請求項9に記載の電源供給装置。 - 外部の情報を取得してその結果を出力する外部情報回路が前記制御回路に接続され、
前記制御回路は、前記外部情報回路の出力に基づいて前記主電源制御信号を前記第1の状態にするか前記第2の状態にするかの制御、及び前記リセット禁止信号を前記第1の状態にするか前記第2の状態にするかの制御を行う
ことを特徴とする請求項1から10のいずれか1項に記載の電源供給装置。 - 前記主電源制御信号の前記第1の状態は、Lレベルの状態であり、
前記第2の状態は、Hレベルの状態であることを特徴とする
請求項1から11のいずれか1項に記載の電源供給装置。 - 前記リセット禁止信号の前記第1の状態はLレベルの状態であり、
前記第2の状態はHレベルの状態であることを特徴とする
請求項1から12のいずれか1項に記載の電源供給装置。 - 請求項1から13のいずれか1項に記載の電源供給装置と、前記負荷回路とを備え、
前記負荷回路が映像を表示するための処理を行なうものである
ことを特徴とする映像表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013107750A JP6008794B2 (ja) | 2013-05-22 | 2013-05-22 | 電源供給装置及び映像表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013107750A JP6008794B2 (ja) | 2013-05-22 | 2013-05-22 | 電源供給装置及び映像表示装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2014230379A JP2014230379A (ja) | 2014-12-08 |
JP2014230379A5 true JP2014230379A5 (ja) | 2016-01-28 |
JP6008794B2 JP6008794B2 (ja) | 2016-10-19 |
Family
ID=52129756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013107750A Expired - Fee Related JP6008794B2 (ja) | 2013-05-22 | 2013-05-22 | 電源供給装置及び映像表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6008794B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6314799B2 (ja) | 2014-11-13 | 2018-04-25 | トヨタ自動車株式会社 | 燃料電池システム及び燃料電池の制御方法 |
CN114265489B (zh) * | 2020-09-16 | 2023-10-27 | 富联精密电子(天津)有限公司 | 电源故障监测方法、装置、电子设备及存储介质 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5975328A (ja) * | 1982-10-25 | 1984-04-28 | Hitachi Ltd | 電源異常検出装置 |
JPS6210717A (ja) * | 1985-07-08 | 1987-01-19 | Fujitsu Ltd | コンピユ−タの電源制御方式 |
JPS62151909A (ja) * | 1985-12-25 | 1987-07-06 | Nec Corp | バツテリバツクアツプ制御回路 |
JPH06100948B2 (ja) * | 1986-01-08 | 1994-12-12 | 松下電器産業株式会社 | リセツト信号制御回路 |
JPS63238610A (ja) * | 1987-03-26 | 1988-10-04 | Toshiba Corp | リセツト装置 |
JPS6459519A (en) * | 1987-08-31 | 1989-03-07 | Fuji Photo Film Co Ltd | Reset circuit |
JPH06202771A (ja) * | 1992-12-28 | 1994-07-22 | Sanyo Electric Co Ltd | 電源制御回路 |
JPH0739084A (ja) * | 1993-07-23 | 1995-02-07 | Japan Radio Co Ltd | 端末装置の電源制御装置 |
JPH11136109A (ja) * | 1997-11-04 | 1999-05-21 | Denso Corp | パワーオンリセット回路 |
JP2013076788A (ja) * | 2011-09-29 | 2013-04-25 | Toshiba Corp | 映像表示装置およびその制御方法 |
-
2013
- 2013-05-22 JP JP2013107750A patent/JP6008794B2/ja not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9667095B2 (en) | Electronic apparatus | |
US20180074644A1 (en) | Electronic apparatus and method of controlling the same | |
JP6399936B2 (ja) | 電子機器、電子機器の制御方法、プログラム、及び記憶媒体 | |
US20140337652A1 (en) | Electronic device | |
US20160033913A1 (en) | Image forming apparatus with first and second power supply | |
KR102365806B1 (ko) | 전압 검출 회로 | |
JP2017097688A5 (ja) | ||
US20140015744A1 (en) | Control system and method for a display | |
US20130222957A1 (en) | Electronic device and protection circuit and protection method | |
JP2015011509A5 (ja) | ||
JP2014230379A5 (ja) | ||
JP2016519447A5 (ja) | ||
US20150186684A1 (en) | Power supply and electronic device with power supply | |
JP2018013932A5 (ja) | 電子機器および電子機器の制御方法 | |
JP5308298B2 (ja) | リセット回路 | |
US10727689B2 (en) | Power outlet device and controlling method thereof | |
TWI547060B (zh) | 功率系統及有關所述功率系統的非暫時性機器可讀取儲存媒體和方法 | |
JP2008299087A5 (ja) | ||
US9904342B2 (en) | Image forming apparatus, method of controlling the same, and storage medium | |
US9882372B2 (en) | Electronic device and power protection method | |
TW200715236A (en) | Supply voltage removal detecting circuit, display device and method for removing latent image | |
TWI484470B (zh) | 顯示裝置 | |
WO2015101397A1 (en) | Stabd-by power management in an imade display device having wake-on-lan function | |
JP2011141707A5 (ja) | ||
US20120014081A1 (en) | Voltage adjusting circuit, method, and motherboard including same |