JP2014179989A - センサーシステム及びセンサーに用いるデータアウト信号生成方法 - Google Patents
センサーシステム及びセンサーに用いるデータアウト信号生成方法 Download PDFInfo
- Publication number
- JP2014179989A JP2014179989A JP2014049956A JP2014049956A JP2014179989A JP 2014179989 A JP2014179989 A JP 2014179989A JP 2014049956 A JP2014049956 A JP 2014049956A JP 2014049956 A JP2014049956 A JP 2014049956A JP 2014179989 A JP2014179989 A JP 2014179989A
- Authority
- JP
- Japan
- Prior art keywords
- offset
- signal
- pixel
- counter
- column
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract description 19
- 230000004044 response Effects 0.000 claims description 6
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 3
- 238000006243 chemical reaction Methods 0.000 claims 1
- 230000001052 transient effect Effects 0.000 abstract description 53
- 230000006399 behavior Effects 0.000 description 21
- 238000010586 diagram Methods 0.000 description 13
- 230000007704 transition Effects 0.000 description 11
- 238000012937 correction Methods 0.000 description 7
- 238000013459 approach Methods 0.000 description 5
- 230000007246 mechanism Effects 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/63—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/67—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response
- H04N25/671—Noise processing, e.g. detecting, correcting, reducing or removing noise applied to fixed-pattern noise, e.g. non-uniformity of response for non-uniformity detection or correction
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Facsimile Heads (AREA)
- Facsimile Scanning Arrangements (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
Abstract
【解決手段】センサーシステム100は、画素アレイ104、列ユニット110および補償回路114を含む。画素アレイ104は画素列データを提供するように構成されている。列ユニット110は、画素列データからオフセットデータアウト信号を生成するように構成されている。オフセットデータアウト信号はデジタルオフセットを含む。補償回路114は、オフセットデータアウト信号からデジタルオフセットを除去するように構成されている。補償回路114はまた、データアウト信号を生成するようにも構成されている。
【選択図】図1
Description
図6および7に示されるオフセットを組み合わせることで、過渡挙動により生じる過渡電流をより一層低減できることも、理解される。
102…行回路
104…画素アレイ
106…ランプコンポーネント
108…デジタル制御回路
110…列ADCユニット
112…水平走査コンポーネント
114…補償回路
116…制御信号
118…アレイ制御信号
120…ランプ信号
122…列制御信号
124…水平走査信号
126…列走査信号
128…画素列データ
130…オフセットデータアウト信号
132…データアウト信号
300…列ADCユニット
302…オフセット発生器
304…カウンター
306…メモリ
308…コンパレーター
400…グラフ
500…カウンター
501…過渡挙動イベント
502…第2の過渡挙動イベント
600…カウンター
601…第1の過渡イベント
602…第2の過渡イベント
700…カウンター
701…第1の過渡イベント
702…第2の過渡イベント
800…補償コンポーネント
802…ルックアップテーブル
804…極性コンポーネント
806…マルチプレクサ
808…加算器
900…方法
Claims (10)
- 画素列データを提供するように構成された画素アレイと、
前記画素列データからオフセットデータアウト信号を生成するように構成され、かつ前記オフセットデータアウト信号がデジタルオフセットを含む列ユニットと、
前記オフセットデータアウト信号から前記デジタルオフセットを除去すると共に、データアウト信号を生成するように構成された補償回路と、
を有することを特徴とするセンサーシステム。 - 前記データアウト信号が取り込んだ画像に対応するデジタル情報を含み、
前記画素アレイが行と列に配列されており、
前記画素アレイの各画素が光検出器を有することを特徴とする請求項1に記載のセンサーシステム。 - 前記列ユニットがアナログ・デジタル変換を実行するように構成されており、前記列ユニットが各々、少なくとも1つの他のカウンターとは異なったオフセットを有するカウンターを有することを特徴とする請求項1に記載のセンサーシステム。
- 前記オフセットがゼロでない数値または極性を有することを特徴とする請求項3に記載のセンサーシステム。
- 前記画素アレイの行を選択するように構成され、かつ前記選択された行は前記画素列データを生成する行回路、
ランプ信号を生成すると共に前記列ユニットに提供するよう構成され、かつ前記ランプ信号が前記オフセットデータアウト信号を生成するのに用いられるランプコンポーネント、および、
前記列ユニットに接続され、かつ前記列ユニットの個々のユニットの出力をトリガするように構成されている水平走査コンポーネント、
のうちの少なくとも1つをさらに有することを特徴とする請求項1に記載のセンサーシステム。 - 前記補償回路が、
オフセット値により前記オフセットデータアウト信号を修正するように構成された加算器、
前記オフセット値を提供するように構成されたルックアップテーブル、および、
選択された極性により前記オフセットデータアウト信号を修正するように構成された極性コンポーネント、
のうちの少なくとも1つを有することを特徴とする請求項1に記載のセンサーシステム。 - オフセット信号を生成するように構成されたオフセット発生器と、
画素入力信号およびランプ信号に基づいてコンパレーター出力信号を生成するように構成されたコンパレーターと、
前記オフセット発生器および前記コンパレーターに接続され、かつ前記コンパレーター出力信号に応答してカウント信号を生成するように構成されているカウンターと、
を有することを特徴とする列ユニット。 - 前記カウンターがさらに、
前記オフセット信号により指定された値からカウントを開始する工程、および、
前記オフセット信号により示される方向にカウントする工程、
のうちの少なくとも1の工程を実行するように構成されていることを特徴とする請求項7に記載の列ユニット。 - 前記画素入力信号が画素アレイの画素に対応し、
前記カウント信号が、前記オフセット信号により修正された画素アレイの画素の光検出器上の電荷のデジタル表現値であり、
前記オフセット信号が、異なる列ユニット中のカウンターとは異なった開始カウントを示すことを特徴とする請求項7に記載の列ユニット。 - 画素アレイのうちの画素を選択する工程と、
列ユニットのカウンターに対しオフセット開始値を選択する工程と、
前記カウンターに対しオフセット極性を選択する工程と、
前記選択された画素から画素信号を受け取る工程と、
前記オフセット開始値および前記オフセット極性を用いて前記画素信号からオフセットカウント信号を生成する工程と、
前記オフセットカウント信号を補償して、前記選択された画素のデータアウト信号を得る工程と、
を有することを特徴とするセンサーに用いるデータアウト信号生成方法。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361782115P | 2013-03-14 | 2013-03-14 | |
US61/782,115 | 2013-03-14 | ||
US13/893,468 US9325923B2 (en) | 2013-03-14 | 2013-05-14 | Systems and methods to mitigate transient current for sensors |
US13/893,468 | 2013-05-14 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014179989A true JP2014179989A (ja) | 2014-09-25 |
JP5869604B2 JP5869604B2 (ja) | 2016-02-24 |
Family
ID=51525229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014049956A Active JP5869604B2 (ja) | 2013-03-14 | 2014-03-13 | センサーシステム及びセンサーに用いるデータアウト信号生成方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9325923B2 (ja) |
JP (1) | JP5869604B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5884779B2 (ja) | 2013-06-26 | 2016-03-15 | 株式会社ダイフク | 物品保管設備 |
EP3595292B1 (en) * | 2018-07-13 | 2021-06-23 | Teledyne Dalsa B.V. | Image sensor system |
EP3595293B1 (en) * | 2018-07-13 | 2021-02-17 | Teledyne Dalsa B.V. | Image sensor system |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009118035A (ja) * | 2007-11-05 | 2009-05-28 | Seiko Epson Corp | 固体撮像装置およびそれを用いた電子機器 |
JP2009225324A (ja) * | 2008-03-18 | 2009-10-01 | Sony Corp | Ad変換装置、ad変換方法、固体撮像素子、およびカメラシステム |
JP2012151613A (ja) * | 2011-01-18 | 2012-08-09 | Panasonic Corp | 固体撮像装置及び撮像装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030193594A1 (en) | 2002-04-16 | 2003-10-16 | Tay Hiok Nam | Image sensor with processor controlled integration time |
DE102004014488A1 (de) * | 2004-03-24 | 2005-10-20 | Siemens Ag | Verfahren zum Einstellen eines A/D-Wandlers |
JP5347341B2 (ja) | 2008-06-06 | 2013-11-20 | ソニー株式会社 | 固体撮像装置、撮像装置、電子機器、ad変換装置、ad変換方法 |
CN102334128B (zh) | 2008-12-26 | 2015-03-25 | 数据逻辑扫描公司 | 用于成像的系统和方法 |
-
2013
- 2013-05-14 US US13/893,468 patent/US9325923B2/en not_active Expired - Fee Related
-
2014
- 2014-03-13 JP JP2014049956A patent/JP5869604B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009118035A (ja) * | 2007-11-05 | 2009-05-28 | Seiko Epson Corp | 固体撮像装置およびそれを用いた電子機器 |
JP2009225324A (ja) * | 2008-03-18 | 2009-10-01 | Sony Corp | Ad変換装置、ad変換方法、固体撮像素子、およびカメラシステム |
JP2012151613A (ja) * | 2011-01-18 | 2012-08-09 | Panasonic Corp | 固体撮像装置及び撮像装置 |
Also Published As
Publication number | Publication date |
---|---|
US20140266991A1 (en) | 2014-09-18 |
JP5869604B2 (ja) | 2016-02-24 |
US9325923B2 (en) | 2016-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4569647B2 (ja) | Ad変換装置、ad変換方法、固体撮像素子、およびカメラシステム | |
JP5219962B2 (ja) | 固体撮像素子、その駆動方法、及び撮像システム | |
EP2549743B1 (en) | Imaging apparatus | |
JP5762199B2 (ja) | 固体撮像装置 | |
US9800257B2 (en) | Photoelectric conversion apparatus and image capturing system | |
US8264580B2 (en) | Solid state imaging device, signal processing method of solid-state imaging device and imaging apparatus capable of removing vertical smears | |
US9319614B2 (en) | Image pickup device with a group of focus detection pixels associated with a dedicated readout circuit and image pickup apparatus including the image pickup device | |
US8059179B2 (en) | Solid state image capturing apparatus and camera apparatus | |
US8063960B2 (en) | Solid-state imaging device and apparatus with an increased speed of analog to digital conversion | |
JP6674224B2 (ja) | 固体撮像装置 | |
US8717474B2 (en) | Imaging apparatus and method for driving the same | |
US20090109315A1 (en) | Data processor, solid-state imaging device, imaging device, and electronic apparatus | |
US20140340555A1 (en) | Image sensing apparatus | |
US10511791B2 (en) | Image capturing apparatus capable of performing readout from a plurality of divided areas of a pixel area and control method therefor | |
JP2011041205A (ja) | 電圧発生回路、デジタルアナログ変換器、ランプ波発生回路、アナログデジタル変換器、イメージセンサシステム及び電圧発生方法 | |
JP2005328135A (ja) | Ad変換方法および物理量分布検知の半導体装置 | |
US9294701B2 (en) | Image pickup apparatus, method for driving image pickup apparatus, image pickup system, and method for driving image pickup system | |
JP5869604B2 (ja) | センサーシステム及びセンサーに用いるデータアウト信号生成方法 | |
US10057507B2 (en) | Shifted binning in X-ray sensors | |
US10819934B2 (en) | Image sensor system | |
JP2013251824A (ja) | 撮像素子 | |
CN104052943B (zh) | 用于降低传感器的瞬态电流的系统和方法 | |
JP2024064204A (ja) | 光電変換装置、制御方法、及びコンピュータプログラム | |
JP2024048797A (ja) | 光電変換装置、制御方法、及びコンピュータプログラム | |
JP2017028386A (ja) | 固体撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150122 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150507 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150610 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151006 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20151124 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151216 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20151127 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160107 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5869604 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |