JP2014027084A - 半導体素子収納用パッケージおよび半導体装置 - Google Patents
半導体素子収納用パッケージおよび半導体装置 Download PDFInfo
- Publication number
- JP2014027084A JP2014027084A JP2012165654A JP2012165654A JP2014027084A JP 2014027084 A JP2014027084 A JP 2014027084A JP 2012165654 A JP2012165654 A JP 2012165654A JP 2012165654 A JP2012165654 A JP 2012165654A JP 2014027084 A JP2014027084 A JP 2014027084A
- Authority
- JP
- Japan
- Prior art keywords
- side wall
- package
- width
- input
- output terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
Abstract
【解決手段】 半導体素子収納用パッケージは、基板1と、この基板1の上面の中央部を取り囲むように設けられた多角形枠状の側壁2と、側壁2の内側および外側の間を導通する複数の導体4が形成され、側壁2に取り付けられた入出力端子3とを備える。側壁2は、側壁2の一辺を成す一側壁2aおよび一側壁2aに隣り合う両側の両側壁2b,2cの一部に亘って側壁2の内外を貫通する開口部2dを有し、入出力端子3は、両端が両側壁2b,2cの側面から外側に突出するように開口部2dに嵌め込んで接合されているとともに、一側壁2aの内側における複数の導体4の形成領域の幅よりも一側壁2aの外側における導体4の形成領域の幅が広い。
【選択図】 図1
Description
る平板部3aの上面の一方の長辺3aaから他方の長辺3abにかけてW,Mo等のメタライズ層によって線路状の導体4を形成し、さらに、平板部3aの上面に、誘電体から成る立壁部3bを導体4の一部を間に挟んで積層して形成される。
って入出力端子3にクラックが生じる等の破損が生じ難いものとすることができる。
1a:ねじ孔
2:側壁
2a:一側壁
2b,2c:両側壁
2d:開口部
3:入出力端子
3a:平板部
3b:立壁部
3c:金属層
3d:リブ
4:導体
4a:側壁内側の導体の形成領域
4b:側壁外側の導体の形成領域
Claims (8)
- 基板と、該基板の上面の中央部を取り囲むように設けられた多角形枠状の側壁と、該側壁の内側および外側の間を導通する複数の導体が形成され、前記側壁に取り付けられた入出力端子とを備える半導体素子収納用パッケージであって、前記側壁は、前記側壁の一辺を成す一側壁および該一側壁に隣り合う両側の両側壁の一部に亘って前記側壁の内外を貫通する開口部を有し、前記入出力端子は、両端が前記両側壁の側面から外側に突出するように前記開口部に嵌め込んで接合されているとともに、前記一側壁の内側における複数の前記導体の形成領域の幅よりも前記一側壁の外側における前記導体の形成領域の幅が広いことを特徴とする半導体素子収納用パッケージ。
- 前記一側壁の外側における前記導体の形成領域の幅は、前記一側壁の幅よりも広いことを特徴とする請求項1記載の半導体素子収納用パッケージ。
- 前記導体は、前記側壁の外側における幅が前記側壁の内側における幅よりも広いことを特徴とする請求項1または2記載の半導体素子収納用パッケージ。
- 前記入出力端子は、矩形状の上面を有する誘電体から成る平板部と、該平板部の上面の一辺から対向する他辺に向けて形成された複数の前記導体と、該導体を挟んで該導体の両端が露出するように前記平板部の上面に接合された誘電体から成る立壁部とから成り、前記立壁部の上面に前記一側壁の幅に合わせた金属層が形成されて前記開口部の前記側壁に接合されているとともに、前記両側壁の側面から外側に突出する部分には金属層が形成されていないことを特徴とする請求項1乃至3のいずれかに記載の半導体素子収納用パッケージ。
- 前記金属層は、前記一側壁に接合される部分にのみ形成されていることを特徴とする請求項4記載の半導体素子収納用パッケージ。
- 前記一側壁の外側における前記立壁部の中央部側面に、垂直方向にリブが設けられていることを特徴とする請求項4または5記載の半導体素子収納用パッケージ。
- 前記入出力端子の前記両側壁から外側に突出している部分の下方に、前記基板が前記両側壁から外側に突出するように配置されていることを特徴とする請求項1乃至6のいずれかに記載の半導体素子収納用パッケージ。
- 請求項1乃至7のいずれかに記載の半導体素子収納用パッケージと、前記側壁の内側に収容されて前記入出力端子に電気的に接続された半導体素子とを具備していることを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012165654A JP6022842B2 (ja) | 2012-07-26 | 2012-07-26 | 半導体素子収納用パッケージおよび半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012165654A JP6022842B2 (ja) | 2012-07-26 | 2012-07-26 | 半導体素子収納用パッケージおよび半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014027084A true JP2014027084A (ja) | 2014-02-06 |
JP6022842B2 JP6022842B2 (ja) | 2016-11-09 |
Family
ID=50200480
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012165654A Active JP6022842B2 (ja) | 2012-07-26 | 2012-07-26 | 半導体素子収納用パッケージおよび半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6022842B2 (ja) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002184919A (ja) * | 2000-12-19 | 2002-06-28 | Sumitomo Metal Electronics Devices Inc | 半導体パッケージ及びその取付方法 |
JP2006066867A (ja) * | 2004-02-26 | 2006-03-09 | Kyocera Corp | 電子部品収納用パッケージおよび電子装置 |
WO2010150729A1 (ja) * | 2009-06-26 | 2010-12-29 | 京セラ株式会社 | 素子収納用パッケージ、及び実装構造体 |
JP2012049288A (ja) * | 2010-08-26 | 2012-03-08 | Kyocera Corp | 素子収納用パッケージ、およびこれを備えた電子装置 |
-
2012
- 2012-07-26 JP JP2012165654A patent/JP6022842B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002184919A (ja) * | 2000-12-19 | 2002-06-28 | Sumitomo Metal Electronics Devices Inc | 半導体パッケージ及びその取付方法 |
JP2006066867A (ja) * | 2004-02-26 | 2006-03-09 | Kyocera Corp | 電子部品収納用パッケージおよび電子装置 |
WO2010150729A1 (ja) * | 2009-06-26 | 2010-12-29 | 京セラ株式会社 | 素子収納用パッケージ、及び実装構造体 |
JP2012049288A (ja) * | 2010-08-26 | 2012-03-08 | Kyocera Corp | 素子収納用パッケージ、およびこれを備えた電子装置 |
Also Published As
Publication number | Publication date |
---|---|
JP6022842B2 (ja) | 2016-11-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5898332B2 (ja) | 電子部品収納用容器および電子装置 | |
JP5902813B2 (ja) | 半導体素子収納用パッケージおよび半導体装置 | |
US9848491B2 (en) | Wiring board, electronic device, and electronic module | |
JP4511376B2 (ja) | 接続端子ならびにこれを用いた電子部品収納用パッケージおよび電子装置 | |
JP2009283898A (ja) | 電子部品容器体およびそれを用いた電子部品収納用パッケージならびに電子装置 | |
JP6022842B2 (ja) | 半導体素子収納用パッケージおよび半導体装置 | |
JP6224473B2 (ja) | 配線基板、電子装置および電子モジュール | |
JP2005209761A (ja) | 多数個取り配線基板 | |
JP6166194B2 (ja) | 配線基板、電子装置および電子モジュール | |
JP6680589B2 (ja) | 半導体素子収納用パッケージおよび半導体装置 | |
JP6556004B2 (ja) | 電子部品収納用パッケージ、電子装置および電子モジュール | |
JP6258748B2 (ja) | 半導体素子収納用パッケージおよび半導体装置 | |
JP2015029201A (ja) | 圧電振動素子搭載用基板および圧電装置 | |
JP6680634B2 (ja) | 半導体素子実装用基板および半導体装置 | |
JP2017079258A (ja) | 電子部品搭載用基板および電子装置 | |
JP5409066B2 (ja) | 電子部品収納用パッケージ | |
JP6885706B2 (ja) | 半導体素子実装用基板および半導体装置 | |
JP5865783B2 (ja) | 電子部品収納用容器および電子装置 | |
JP6525855B2 (ja) | 半導体素子パッケージおよび半導体装置 | |
JP6698492B2 (ja) | 半導体パッケージおよび半導体装置 | |
JP2003068900A (ja) | 電子部品収納用パッケージ | |
JP5725900B2 (ja) | 半導体素子収納用パッケージ、およびこれを備えた半導体装置 | |
JP6282959B2 (ja) | 多数個取り配線基板、配線基板および電子装置 | |
JP4753539B2 (ja) | 電子部品搭載用基板およびこれを用いた電子装置 | |
JP4172790B2 (ja) | 配線基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150415 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160422 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160510 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160706 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160906 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161006 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6022842 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |