JP2013257717A - 情報処理装置 - Google Patents

情報処理装置 Download PDF

Info

Publication number
JP2013257717A
JP2013257717A JP2012133227A JP2012133227A JP2013257717A JP 2013257717 A JP2013257717 A JP 2013257717A JP 2012133227 A JP2012133227 A JP 2012133227A JP 2012133227 A JP2012133227 A JP 2012133227A JP 2013257717 A JP2013257717 A JP 2013257717A
Authority
JP
Japan
Prior art keywords
information processing
sub cpu
processing apparatus
main cpu
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012133227A
Other languages
English (en)
Other versions
JP2013257717A5 (ja
JP5755602B2 (ja
Inventor
Shigeru Enomoto
繁 榎本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Interactive Entertainment Inc
Original Assignee
Sony Computer Entertainment Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Computer Entertainment Inc filed Critical Sony Computer Entertainment Inc
Priority to JP2012133227A priority Critical patent/JP5755602B2/ja
Priority to PCT/JP2013/002574 priority patent/WO2013186971A1/ja
Priority to US14/405,244 priority patent/US20150149798A1/en
Priority to CN201380029759.6A priority patent/CN104335136B/zh
Publication of JP2013257717A publication Critical patent/JP2013257717A/ja
Publication of JP2013257717A5 publication Critical patent/JP2013257717A5/ja
Application granted granted Critical
Publication of JP5755602B2 publication Critical patent/JP5755602B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3209Monitoring remote activity, e.g. over telephone lines or network connections
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Information Transfer Between Computers (AREA)
  • Memory System (AREA)
  • Stored Programmes (AREA)

Abstract

【課題】サーバと効率よく通信できる情報処理装置を提供する。
【解決手段】情報処理装置10において、メインCPU200がスタンバイ状態にある間、サブCPU100がアクティブ状態にある。またサブCPU100がスタンバイ状態にある間、メインCPU200がアクティブ状態にある。メインCPU200およびサブCPU100は、記憶装置からデータを読み出し可能である。ボタン監視部70が電源オン指示を受け取ると、サブCPU100がメインCPU200を起動して、サブCPU100はスタンバイ状態に入り、ボタン監視部70が電源オフ指示を受け取ると、メインCPU200がサブCPU100を起動して、メインCPU200はスタンバイ状態に入る。
【選択図】図3

Description

本発明は、ゲーム装置などの情報処理装置に関する。
従来、ゲームソフトウェアは、光ディスクや光磁気ディスク、ブルーレイディスクなどのROM媒体の形態で流通、販売されていたが、近年では、インターネットに接続するコンテンツサーバからダウンロードする流通形態が一般的になってきた。特許文献1は、ユーザがダウンロードモジュールの起動日時を設定し、設定された起動日時にシステムコントローラが情報処理装置のメイン電源をオンにすることで、情報処理装置がダウンロードモジュールを起動して、ダウンロードを実行するゲーム装置を開示する。
US2011/0307583号公開公報
ゲーム装置がインターネットに常時接続可能なネットワーク環境が整備されたことにともなって、サーバがゲーム装置に対して情報提供要求を送信すると、ゲーム装置がユーザのアクティビティに関する情報や、補助記憶装置にインストールされているコンテンツに関する情報を収集して、サーバに送信するシステムが構築されている。そのようなシステムにおいて、サーバが任意のタイミングで鮮度の良い情報を収集できることが好ましい。
しかしながら、たとえば特許文献1に開示されるような情報処理装置では、スタンバイモードでメインコントローラが起動していないため、サーバは、情報提供要求を送信することができない。そのためサーバはアクティブモードにある情報処理装置に対してのみ情報提供要求を送信する必要があり、その時間帯によっては、ユーザの種類(たとえば年齢、性別、職業など)に偏りが生じ、適切な統計をとるのが難しいという問題がある。そこで、ゲーム装置とサーバとがネットワークを介して接続するシステムにおいて、ゲーム装置が、サーバからの要求に即時に応答できることが好ましい。なおゲームシステムに限らず、他の情報処理環境においても、サーバからの要求に即時に応答でき、またサーバから情報を即時に取得できるような技術の開発が望まれている。
そこで本発明は、外部のサーバや、他の情報処理装置と効率よく通信できる技術を提供することを目的とする。
上記課題を解決するために、本発明のある態様の情報処理装置は、記憶装置に接続または記憶装置を内蔵し、メインCPUおよびサブCPUを備える。メインCPUがスタンバイ状態にある間、サブCPUがアクティブ状態にある。
本発明の別の態様もまた、情報処理装置である。この装置は、記憶装置に接続または記憶装置を内蔵する情報処理装置であって、メインCPUおよびサブCPUを備える。メインCPUまたはサブCPUのいずれか一方のみがアクティブ状態にある。
なお、以上の構成要素の任意の組合せ、本発明の表現を方法、装置、システム、記録媒体、コンピュータプログラムなどの間で変換したものもまた、本発明の態様として有効である。
本発明の情報処理技術によると、サーバと任意のタイミングで通信することのできる情報処理装置を提供することが可能となる。
本発明の実施例にかかる情報処理システムを示す図である。 情報処理装置の機能ブロック図を示す図である。 本実施例のサブシステムとメインシステムの関係を示す情報処理装置の機能ブロック図である。
本発明の実施例を具体的に説明する前に、まず概要を述べる。本実施例の情報処理装置は、メインCPU(Central Processing Unit)を有するメインシステムと、サブCPUを有するサブシステムを備える。メインCPUとサブCPUは排他的に動作し、すなわちメインCPUが起動してアクティブ状態にある間は、サブCPUがスタンバイ状態にあり、一方でサブCPUが起動してアクティブ状態にある間は、メインCPUがスタンバイ状態にある。情報処理装置のメイン電源がオンされている間、メインCPUがアクティブ状態にあって各種処理を実行する一方で、サブCPUはスリープしている。一方で情報処理装置のメイン電源がオフされると、メインCPUがサブCPUを起動するとともに、メインCPUがスリープする。このように、メインCPUとサブCPUとは排他的に動作する。
メインCPUは補助記憶装置にインストールされているゲームプログラムを実行する機能をもつ一方で、サブCPUはそのような機能をもたない。しかしながら本実施例のサブCPUは、補助記憶装置にアクセスすることができる。サブCPUは、ネットワークサーバから情報提供要求を受けると、補助記憶装置にアクセスして、該当する情報をネットワークサーバに送信する情報提供機能、コンテンツサーバからコンテンツファイルをダウンロードして、補助記憶装置に記録するダウンロード処理機能を有する。サブCPUは、このような制限された処理機能のみを有して構成されており、したがってメインCPUと比較して小さい消費電力で動作できる。なおメインCPUは、サブCPUの情報提供機能やダウンロード処理機能を有しており、サブCPUのスリープ中は、メインCPUが、情報提供処理やダウンロード処理を実行することができる。
図1は、本発明の実施例にかかる情報処理システム1を示す。情報処理システム1は、ユーザ端末である情報処理装置10と、ネットワークサーバ5と、コンテンツサーバ7とを備える。補助記憶装置2は、HDD(ハードディスクドライブ)やフラッシュメモリなどの大容量記憶装置であって、情報処理装置10に接続または内蔵される。補助記憶装置2は、USB(Universal Serial Bus)などによって情報処理装置10と接続する外部記憶装置であってもよく、内蔵型記憶装置であってもよい。出力装置4は、画像を出力するディスプレイおよび音声を出力するスピーカを有するテレビであってよく、またコンピュータディスプレイであってもよい。出力装置4は、情報処理装置10に有線ケーブルで接続されてよく、また無線LANにより無線接続されてもよい。情報処理装置10は、出力装置4と接続して、出力装置4に処理結果を出力させる。情報処理装置10は、ユーザが操作する入力装置6と無線または有線で接続し、入力装置6からの操作信号を受け付ける。情報処理装置10はゲーム装置であってよく、その場合、入力装置6はゲームコントローラである。
アクセスポイント(以下、「AP」とよぶ)8は、無線アクセスポイントおよびルータの機能を有し、情報処理装置10は、無線または有線経由でAP8に接続して、ネットワーク3上のネットワークサーバ5およびコンテンツサーバ7と通信可能に接続する。
ネットワークサーバ5は情報処理装置10に対して、たとえばスクリプトの形式で情報提供要求を送信する。情報処理装置10においては、このスクリプトを処理可能なメインCPUまたはサブCPUのいずれか一方が起動しており、したがってネットワークサーバ5は、情報処理装置10のメイン電源がオンであるか又はオフであるかに関係なく、情報提供要求を任意の情報処理装置10に送信することができる。
またコンテンツサーバ7は情報処理装置10に対して、コンテンツファイルをプッシュ形式で配信する。情報処理装置10においては、コンテンツファイルをダウンロード処理可能なメインCPUまたはサブCPUのいずれか一方が起動しており、したがってコンテンツサーバ7は、情報処理装置10のメイン電源がオンであるか又はオフであるかに関係なく、コンテンツファイルを任意の情報処理装置10に配信することができる。コンテンツサーバ7は、単一のサーバから構成されてもよいが、複数のサーバから構成されてもよい。たとえば、配信されるコンテンツファイルは、アップデート用のシステムソフトウェアであってもよく、またインストール済みのアプリケーションに適用するパッチファイルであってもよく、またコンテンツサーバ7が推薦するデモゲームやゲームトレーラなどのコンテンツファイルであってもよい。
ネットワークサーバ5は、情報処理システム1を利用するユーザのアカウントID(以下、「ユーザアカウント」とよぶ)を登録している。情報処理装置10のメイン電源がオンであるとき、ユーザは、自分のユーザアカウントで情報処理装置10にログインすると、情報処理装置10のメインCPUは、認証情報(ユーザアカウントとパスワード)をネットワークサーバ5に送信し、ネットワークサーバ5が認証情報が正しいことを認証すると、ユーザがネットワークサーバ5ないしはコンテンツサーバ7が提供するサービスにサインインできる。なお本実施例の情報処理装置10は同時に複数のユーザによって使用可能であり、複数のユーザが同時にそれぞれのユーザアカウントで、提供されるサービスにサインイン可能である。
情報処理装置10のメイン電源がオフされた後も、情報処理装置10のサブCPUは、情報処理装置10に登録されている少なくとも一人のユーザのユーザアカウントで、ネットワークサーバ5ないしはコンテンツサーバ7との間の接続を維持する。たとえば、メイン電源のオン時に、最後にサインインしたユーザのユーザアカウントで、メイン電源オフ後の各サーバとの間の接続が維持されてもよい。ネットワークサーバ5は、情報処理装置10ごとに、登録されているユーザアカウントを管理しており、したがって情報処理装置10に複数のユーザアカウントが登録されている場合には、ネットワークサーバ5は、情報処理装置10の識別情報(コンソールID)と、複数のユーザアカウントを関連づけて登録している。
図2は、情報処理装置10の機能ブロック図を示す。情報処理装置10は、メイン電源ボタン20、電源ON用LED21、スタンバイ用LED22、システムコントローラ24、クロック26、デバイスコントローラ30、メディアドライブ32、USBモジュール34、フラッシュメモリ36、無線通信モジュール38、有線通信モジュール40、サブシステム50およびメインシステム60を有して構成される。
メイン電源ボタン20は、ユーザからの操作入力が行われる入力部であって、情報処理装置10の筐体の前面に設けられ、情報処理装置10のメインシステム60への電源供給をオンまたはオフするために操作される。以下、メイン電源がオン状態にあるとは、メインシステム60がアクティブ状態にあることを意味し、メイン電源がオフ状態にあるとは、メインシステム60がスタンバイ状態にあることを意味する。電源ON用LED21は、メイン電源ボタン20がオンされたときに点灯し、スタンバイ用LED22は、メイン電源ボタン20がオフされたときに点灯する。
システムコントローラ24は、ユーザによるメイン電源ボタン20の押下を検出する。メイン電源がオフ状態にあるときにメイン電源ボタン20が押下されると、システムコントローラ24は、その押下操作を「オン指示」として取得し、一方で、メイン電源がオン状態にあるときにメイン電源ボタン20が押下されると、システムコントローラ24は、その押下操作を「オフ指示」として取得する。なお、メイン電源のオン/オフは、入力装置6から制御することができ、メイン電源がオフ状態にあるときに入力装置6の所定のボタン(以下、「HOMEボタン」とよぶ)が押下されると、システムコントローラ24は、そのボタン操作を「オン指示」として取得し、一方でメイン電源がオン状態にあるときにHOMEボタンが押下されると、システムコントローラ24は、そのボタン操作を「オフ指示」として取得する。なお本実施例の情報処理装置10において、メイン電源がオフ状態にあるときにはサブシステム50がアクティブ状態にあり、一方で、メイン電源がオン状態にあるときにはメインシステム60がアクティブ状態にある。
システムコントローラ24がオン指示を取得すると、アクティブ状態にあるサブシステム50に検出結果を通知するとともに、スタンバイ用LED22を消灯して、電源ON用LED21を点灯する。このときサブシステム50は、メインシステム60を起動して、自身はスタンバイモードに入る。一方、システムコントローラ24がオフ指示を取得すると、アクティブ状態にあるメインシステム60に検出結果を通知するとともに、電源ON用LED21を消灯して、スタンバイ用LED22を点灯する。このときメインシステム60は、サブシステム50を起動して、自身はスタンバイモードに入る。
クロック26はリアルタイムクロックであって、現在の日時情報を生成し、システムコントローラ24やサブシステム50およびメインシステム60に供給する。
デバイスコントローラ30は、サウスブリッジのようにデバイス間の情報の受け渡しを実行するLSI(Large-Scale Integrated Circuit)として構成される。図示のように、デバイスコントローラ30には、システムコントローラ24、メディアドライブ32、USBモジュール34、フラッシュメモリ36、無線通信モジュール38、有線通信モジュール40、サブシステム50およびメインシステム60などのデバイスが接続される。デバイスコントローラ30は、それぞれのデバイスの電気特性の違いやデータ転送速度の差を吸収し、データ転送のタイミングを制御する。
メディアドライブ32は、ゲームなどのアプリケーションソフトウェアを記録したROM媒体44を装着して駆動し、ROM媒体44からプログラムやデータなどを読み出すドライブ装置である。ROM媒体44は、光ディスクや光磁気ディスク、ブルーレイディスクなどの読出専用の記録メディアである。
USBモジュール34は、外部機器とUSBケーブルで接続するモジュールである。USBモジュール34は、たとえばハードディスクドライブである補助記憶装置2とUSBケーブルで接続してもよい。フラッシュメモリ36は、内部ストレージを構成する補助記憶装置である。無線通信モジュール38は、Bluetooth(登録商標)プロトコルやIEEE802.11プロトコルなどの通信プロトコルで、たとえば入力装置6と無線通信する。入力装置6は、ユーザからの操作入力が行われるゲームコントローラであってよい。なお無線通信モジュール38は、ITU(International Telecommunication Union;国際電気通信連合)によって定められたIMT−2000(International Mobile Telecommunication 2000)規格に準拠した第3世代(3rd Generation)デジタル携帯電話方式に対応してもよい。有線通信モジュール40は、外部機器と有線通信し、たとえばAP8を介してネットワーク3に接続する。
メインシステム60は、メインCPU、主記憶装置であるメモリおよびメモリコントローラ、GPU(Graphics Processing Unit)などを備える。これらの機能は、システムオンチップとして構成されて、1つのチップ上に形成されてよい。メインCPUは、補助記憶装置2にインストールされたアプリケーションを実行する機能をもつ。
サブシステム50は、サブCPU、主記憶装置であるメモリおよびメモリコントローラなどを備え、GPUを備えない。サブCPUの回路ゲート数は、メインCPUの回路ゲート数よりも少なく、サブCPUの動作消費電力は、メインCPUの動作消費電力よりも少ない。上記したように、サブCPUは、メインCPUがスタンバイ状態にある間に動作するものであり、消費電力を低く抑えるべく、その処理機能を制限されている。なおサブCPUおよびメモリは、別個のチップに形成されてもよい。
サブシステム50は、ネットワークサーバ5から情報提供要求を受けると、補助記憶装置2にアクセスして、該当する情報をネットワークサーバ5に送信する情報提供機能や、コンテンツサーバ7からコンテンツファイルをダウンロードして、補助記憶装置2に記録するダウンロード処理機能を有する。なおメインシステム60も、この情報提供機能やダウンロード処理機能を有しており、メイン電源のオンまたはオフ状態に応じて、いずれかのシステムが、情報提供機能やダウンロード処理機能を実行する。
図3は、本実施例のサブシステム50とメインシステム60の関係を示す情報処理装置10の機能ブロック図である。メインシステム60は、メイン電源がオン状態にあるときに動作するメインCPU200を有し、サブシステム50は、メイン電源がオフ状態にあるときに動作するサブCPU100を有する。ボタン監視部70は、メイン電源ボタン20の押下の有無、または入力装置6のHOMEボタンの押下の有無を監視し、すなわちメイン電源のオン/オフ状態の切り替わりを監視している。ボタン監視部70の機能は、システムコントローラ24により実現される。
サブCPU100は、要求取得部102、情報取得部104、送信部106、ダウンロード処理部108および切替部110を備える。メインCPU200は、要求取得部202、情報取得部204、送信部206、ダウンロード処理部208および切替部210を備える。図3において、さまざまな処理を行う機能ブロックとして記載される各要素は、ハードウェア的には、回路ブロック、メモリ、その他のLSIで構成することができ、ソフトウェア的には、メモリにロードされたプログラムなどによって実現される。したがって、これらの機能ブロックがハードウェアのみ、ソフトウェアのみ、またはそれらの組合せによっていろいろな形で実現できることは当業者には理解されるところであり、いずれかに限定されるものではない。
既述したように、本実施例の情報処理装置10では、メイン電源がオンの間はメインCPU200が動作し、メイン電源がオフの間はサブCPU100が動作する。メイン電源がオンの間とは、たとえばユーザがゲームをプレイしている時間であり、メイン電源がオフの間とは、たとえばユーザがゲームプレイを終了してメイン電源を落とし、次にユーザがメイン電源を入れるまでの時間である。情報処理装置10では、メインCPU200およびサブCPU100のいずれか一方がアクティブ状態にあることで、ネットワークサーバ5に対して常時サインインしている状態を維持することができる。
情報処理システム1において、ネットワークサーバ5は統計調査を行うために、ネットワーク3に接続する複数の情報処理装置10に対して、スクリプト形式の情報提供要求を送信することがある。たとえば情報提供要求は、情報処理装置10には平均して何個のゲームソフトウェアがインストールされているのか、また、何個のビデオコンテンツが記録されているのか、などを調査するために、必要なデータを情報処理装置10からネットワークサーバ5に送信してもらうための要求である。ネットワークサーバ5は、たとえば数千台の情報処理装置10に対して情報提供要求を送信することもある。
統計学において有用な処理結果を得るためには、一般にサンプルを無作為抽出する必要がある。たとえば特許文献1の情報処理システムでは、メインコントローラがスタンバイ状態にあると、その情報処理装置はネットワークサーバからスクリプトを受け取ることができない。そうすると、ネットワークサーバがスクリプトを送信する時間帯によっては、ネットワークにサインインしているユーザの種類(たとえば年齢、性別、職業など)に偏りが生じ、すなわちサンプルを無作為抽出することが困難な状況があった。
一方で本実施例の情報処理システム1においては、情報処理装置10がメイン電源をオフした状態であってもサブCPU100は稼働しており、ネットワーク3との接続は維持されている。このように情報処理装置10では、サブCPU100またはメインCPU200のいずれか一方がアクティブ状態にあることで、常時ネットワークサーバ5からの要求を受け付けることが可能となり、ネットワークサーバ5は、所定数の情報処理装置をランダムに選んで、情報提供要求を送信することが可能となる。以下、情報処理装置10における処理に関して具体的に説明する。
<メイン電源がオンの場合>
メインCPU200において、要求取得部202が情報提供要求を取得する。情報提供要求には、ネットワークサーバ5が情報処理装置10から収集するべきデータを指定する情報が含まれる。情報取得部204は、スクリプト形式の情報提供要求を実行し、そのスクリプトに含まれるデータを補助記憶装置2から取得する。たとえば情報提供要求は、補助記憶装置2に含まれるコンテンツの内訳、ゲームタイトル数、ビデオ数などをネットワークサーバ5に送信することを要求するものであってよい。情報取得部204が、補助記憶装置2から、情報提供要求により指定されたデータを取得すると、送信部206が、取得したデータをネットワークサーバ5に送信する。
なお、情報提供要求には、ユーザアカウントに紐付けられたデータを指定する情報が含まれてもよい。ネットワークサーバ5は、ユーザに対して、ある特定のゲームタイトルが起動されたか否かを示す情報を要求してもよい。たとえばネットワークサーバ5が、その特定のゲームタイトルについての広告を提供したり、またはイベントを開催した後に、どれだけのユーザが、そのゲームタイトルを起動したかを調べることも可能となる。たとえば情報処理装置10が、ユーザAのユーザアカウントで接続している場合であっても、ネットワークサーバ5は、その情報処理装置10に登録されている他のユーザBのデータ送信を要求することも可能である。
なおコンテンツサーバ7は、情報処理装置10に対して、コンテンツのダウンロード指示を送信してもよい。このダウンロード指示は、ダウンロード処理部208により受け取られ、ダウンロード処理部208は、コンテンツサーバ7からコンテンツをダウンロードする。
<メイン電源がオフの場合>
ボタン監視部70が電源オフ指示を受け取ると、切替部210は、サブCPU100の切替部110に対して起動指示を送り、サブCPU100が起動すると、メインCPU200への電源供給が停止されて、メインCPU200がスタンバイ状態に入る。この状態では、サブCPU100において、要求取得部102が情報提供要求を取得する。情報取得部104は、スクリプト形式の情報提供要求を実行し、そのスクリプトに含まれるデータを補助記憶装置2から取得する。情報取得部104が、補助記憶装置2から、情報提供要求により指定されたデータを取得すると、送信部106が、取得したデータをネットワークサーバ5に送信する。またサブCPU100において、ダウンロード処理部108は、コンテンツサーバ7からダウンロード指示を受け取ると、コンテンツサーバ7からコンテンツをダウンロードする。なおボタン監視部70が電源オン指示を受け取ると、切替部110は、メインCPU200の切替部210に対して起動指示を送り、メインCPU200が起動すると、サブCPU100への電源供給が停止されて、サブCPU100がスタンバイ状態に入る。
以上のように、メイン電源がオフの場合であっても、サブCPU100が起動していることで、ネットワークサーバ5からの情報提供要求に、リアルタイムで応答することが可能となる。これは情報取得部104が、情報取得部204と同様に、補助記憶装置2にアクセスしてデータを読み出すことが可能であるためである。またメイン電源がオフの場合であっても、サブCPU100が、ダウンロード指示にリアルタイムで応答することが可能となる。これは、ダウンロード処理部108が、ダウンロード処理部208と同様に、補助記憶装置2にアクセスしてデータを書き込むことが可能であるためである。
また本実施例の情報処理装置10においては、サブCPU100またはメインCPU200のいずれか一方のみがアクティブ状態にあり、アクティブなCPUのみが補助記憶装置2へのアクセスを行う。両方のCPUが同時に補助記憶装置2へのアクセスを行わないようにしたことで、アクセスの複雑なソフトウェア協調制御が不要となる利点もある。
なお既述したようにサブCPU100の性能はメインCPU200と比べて低い。そこで、メイン電源のオフ時に、要求取得部102がスクリプトを受け取ると、次回、メインCPU200が起動されたときに、切替部110がメインCPU200に対して、スクリプトを提供し、情報取得部204が、データの収集処理を行って、補助記憶装置2に格納するようにしてもよい。なお要求取得部102は、スクリプトを補助記憶装置2の所定の格納領域に記憶し、メインCPU200が起動したときに、要求取得部202が、その所定の格納領域を参照して、スクリプトを取得するようにしてもよい。このようにサブCPU100は、メインCPU200に、収集処理を任せるようにしてもよい。これにより、要求取得部102が次回スクリプトを受け取ったときには、情報取得部204が収集して格納したデータを補助記憶装置2から読み出し、ネットワークサーバ5に送信するようにしてもよい。
また、ダウンロード処理部108によるダウンロード処理中に、ボタン監視部70が電源オン指示を受け取ることがある。この場合、切替部110は、すみやかにメインCPU200を起動して、サブCPU100をスタンバイ状態とする。このときメインCPU200において、ダウンロード処理部208は、ダウンロード処理部108が行っていたダウンロード処理を引き継ぎ、未ダウンロードの残りのデータをダウンロードするようにする。なお、その逆も同様であり、ダウンロード処理部208によるダウンロード処理中に、ボタン監視部70が電源オフ指示を受け取ると、切替部210が、すみやかにサブCPU100を起動して、メインCPU200をスタンバイ状態とし、ダウンロード処理部108は、ダウンロード処理部208の行っていたダウンロード処理を、引き続き実行する。
以上、本発明を実施例をもとに説明した。この実施例は例示であり、それらの各構成要素や各処理プロセスの組合せにいろいろな変形例が可能なこと、またそうした変形例も本発明の範囲にあることは当業者に理解されるところである。
実施例では、サブCPU100およびメインCPU200のいずれか一方のみがアクティブ状態になることを示したが、サブCPU100の消費電力は小さいため、常にアクティブ状態であってもよい。なお、この場合、情報処理装置10における情報提供機能およびダウンロード処理機能は、サブCPU100のみが担当し、メインCPU200は、それらの機能を有しなくてもよい。
1・・・情報処理システム、2・・・補助記憶装置、5・・・ネットワークサーバ、7・・・コンテンツサーバ、10・・・情報処理装置、24・・・システムコントローラ、50・・・サブシステム、60・・・メインシステム、70・・・ボタン監視部、100・・・サブCPU、102・・・要求取得部、104・・・情報取得部、106・・・送信部、108・・・ダウンロード処理部、110・・・切替部、200・・・メインCPU、202・・・要求取得部、204・・・情報取得部、206・・・送信部、208・・・ダウンロード処理部、210・・・切替部。

Claims (9)

  1. 記憶装置に接続または記憶装置を内蔵する情報処理装置であって、
    メインCPUおよびサブCPUを備え、
    前記メインCPUがスタンバイ状態にある間、前記サブCPUがアクティブ状態にあることを特徴とする情報処理装置。
  2. 前記サブCPUがスタンバイ状態にある間、前記メインCPUがアクティブ状態にあることを特徴とする請求項1に記載の情報処理装置。
  3. 前記メインCPUおよび前記サブCPUは、前記記憶装置からデータを読み出し可能であることを特徴とする請求項1または2に記載の情報処理装置。
  4. 前記情報処理装置のメイン電源がオフされている間、前記サブCPUはアクティブ状態にあることを特徴とする請求項1から3のいずれかに記載の情報処理装置。
  5. システムコントローラが電源オン指示を受け取ると、前記サブCPUが前記メインCPUを起動して、前記サブCPUはスタンバイ状態に入り、前記システムコントローラが電源オフ指示を受け取ると、前記メインCPUが前記サブCPUを起動して、前記メインCPUはスタンバイ状態に入ることを特徴とする請求項1から4のいずれかに記載の情報処理装置。
  6. 前記サブCPUの回路ゲート数は、前記メインCPUの回路ゲート数よりも少なく、
    前記サブCPUの動作消費電力は、前記メインCPUの動作消費電力よりも少ないことを特徴とする請求項1から5のいずれかに記載の情報処理装置。
  7. 前記サブCPUは、ネットワークに接続したサーバから情報提供要求を受け取ると、前記記憶装置から、対応する情報を読み出して、前記サーバに提供することを特徴とする請求項1から6のいずれかに記載の情報処理装置。
  8. 前記サブCPUが、ネットワークに接続したサーバから情報提供要求を受け取ると、前記メインCPUの起動後、前記メインCPUが情報提供要求にしたがって、情報を取得し、前記記憶装置に格納することを特徴とする請求項1から7のいずれかに記載の情報処理装置。
  9. 記憶装置に接続または記憶装置を内蔵する情報処理装置であって、
    メインCPUおよびサブCPUを備え、
    前記メインCPUまたは前記サブCPUのいずれか一方のみがアクティブ状態にあることを特徴とする情報処理装置。
JP2012133227A 2012-06-12 2012-06-12 情報処理装置 Active JP5755602B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2012133227A JP5755602B2 (ja) 2012-06-12 2012-06-12 情報処理装置
PCT/JP2013/002574 WO2013186971A1 (ja) 2012-06-12 2013-04-16 情報処理装置
US14/405,244 US20150149798A1 (en) 2012-06-12 2013-04-16 Information processing device
CN201380029759.6A CN104335136B (zh) 2012-06-12 2013-04-16 信息处理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012133227A JP5755602B2 (ja) 2012-06-12 2012-06-12 情報処理装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015107764A Division JP6062489B2 (ja) 2015-05-27 2015-05-27 情報処理装置

Publications (3)

Publication Number Publication Date
JP2013257717A true JP2013257717A (ja) 2013-12-26
JP2013257717A5 JP2013257717A5 (ja) 2014-08-07
JP5755602B2 JP5755602B2 (ja) 2015-07-29

Family

ID=49757826

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012133227A Active JP5755602B2 (ja) 2012-06-12 2012-06-12 情報処理装置

Country Status (4)

Country Link
US (1) US20150149798A1 (ja)
JP (1) JP5755602B2 (ja)
CN (1) CN104335136B (ja)
WO (1) WO2013186971A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2017097460A (ja) * 2015-11-19 2017-06-01 京セラドキュメントソリューションズ株式会社 情報処理装置及びプログラム
JP2018206441A (ja) * 2018-09-25 2018-12-27 任天堂株式会社 情報処理システム、情報処理プログラム、情報処理方法、情報処理端末
US10459605B2 (en) 2014-03-27 2019-10-29 Nintendo Co., Ltd. Information processing system, non-transitory storage medium encoded with computer readable information processing program, information processing method, and information processing terminal
JP7468830B2 (ja) 2019-11-28 2024-04-16 ホアウェイ・テクノロジーズ・カンパニー・リミテッド エネルギー効率の良い表示処理方法およびデバイス

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016024561A (ja) * 2014-07-17 2016-02-08 ローム株式会社 パワーマネージメント回路、それを用いた電子機器
CN105263181B (zh) * 2015-09-14 2019-03-26 Tcl移动通信科技(宁波)有限公司 一种移动终端基于wifi的文件下载方法及系统
CN106502816A (zh) * 2016-10-31 2017-03-15 宇龙计算机通信科技(深圳)有限公司 电子设备、数据导出方法及系统

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040034803A1 (en) * 2002-08-14 2004-02-19 Hamilton Tony G. Method and apparatus for a computing system having an active sleep mode
JP2005269103A (ja) * 2004-03-17 2005-09-29 Ricoh Co Ltd ネットワーク制御装置、画像形成装置、画像形成システム、ネットワーク制御方法、コンピュータプログラム及び記録媒体
JP2010074256A (ja) * 2008-09-16 2010-04-02 Sharp Corp 画像形成装置
JP2010094925A (ja) * 2008-10-17 2010-04-30 Ricoh Co Ltd 画像処理装置
WO2011026084A1 (en) * 2009-08-31 2011-03-03 Qualcomm Incorporated Methods and systems for operating a computer via a low power adjunct processor
JP2012018657A (ja) * 2010-06-11 2012-01-26 Nintendo Co Ltd 情報処理端末、情報処理システム、情報処理プログラム

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6240521B1 (en) * 1998-09-10 2001-05-29 International Business Machines Corp. Sleep mode transition between processors sharing an instruction set and an address space
US6501999B1 (en) * 1999-12-22 2002-12-31 Intel Corporation Multi-processor mobile computer system having one processor integrated with a chipset
US6829713B2 (en) * 2000-12-30 2004-12-07 Intel Corporation CPU power management based on utilization with lowest performance mode at the mid-utilization range
JP3928852B2 (ja) * 2002-04-08 2007-06-13 ソニー・エリクソン・モバイルコミュニケーションズ株式会社 移動体通信端末
CN101169885A (zh) * 2006-10-25 2008-04-30 阿鲁策游戏美国有限公司 投币游戏机及其游戏方法
US7882377B2 (en) * 2007-04-30 2011-02-01 Hewlett-Packard Development Company, L.P. Electronic device with flexible processing system
US9521625B2 (en) * 2008-09-15 2016-12-13 Apple Inc. Electronic devices for receiving pushed data

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040034803A1 (en) * 2002-08-14 2004-02-19 Hamilton Tony G. Method and apparatus for a computing system having an active sleep mode
JP2005269103A (ja) * 2004-03-17 2005-09-29 Ricoh Co Ltd ネットワーク制御装置、画像形成装置、画像形成システム、ネットワーク制御方法、コンピュータプログラム及び記録媒体
JP2010074256A (ja) * 2008-09-16 2010-04-02 Sharp Corp 画像形成装置
JP2010094925A (ja) * 2008-10-17 2010-04-30 Ricoh Co Ltd 画像処理装置
WO2011026084A1 (en) * 2009-08-31 2011-03-03 Qualcomm Incorporated Methods and systems for operating a computer via a low power adjunct processor
JP2012018657A (ja) * 2010-06-11 2012-01-26 Nintendo Co Ltd 情報処理端末、情報処理システム、情報処理プログラム

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10459605B2 (en) 2014-03-27 2019-10-29 Nintendo Co., Ltd. Information processing system, non-transitory storage medium encoded with computer readable information processing program, information processing method, and information processing terminal
JP2017097460A (ja) * 2015-11-19 2017-06-01 京セラドキュメントソリューションズ株式会社 情報処理装置及びプログラム
JP2018206441A (ja) * 2018-09-25 2018-12-27 任天堂株式会社 情報処理システム、情報処理プログラム、情報処理方法、情報処理端末
JP7468830B2 (ja) 2019-11-28 2024-04-16 ホアウェイ・テクノロジーズ・カンパニー・リミテッド エネルギー効率の良い表示処理方法およびデバイス

Also Published As

Publication number Publication date
WO2013186971A1 (ja) 2013-12-19
CN104335136A (zh) 2015-02-04
US20150149798A1 (en) 2015-05-28
JP5755602B2 (ja) 2015-07-29
CN104335136B (zh) 2017-07-07

Similar Documents

Publication Publication Date Title
JP5755602B2 (ja) 情報処理装置
US9516093B2 (en) Data sharing methods and portable terminals
WO2017026432A1 (ja) 情報処理装置および視聴リクエスト送信方法
US20160317924A1 (en) Information Processing Device and Information Processing System
US12047233B2 (en) Mobile application for monitoring and configuring second device
CN109568947A (zh) 一种云游戏控制方法、装置、设备和计算机存储介质
US11277472B2 (en) Information processing device and information processing system
US10025644B2 (en) Information processing device and information processing system
US20170340965A1 (en) Information processing device, data acquisition method, and program
US20140337454A1 (en) Information processing system and content download method
US10286312B2 (en) Information processing device and information processing system
JP2016162070A (ja) 情報処理装置および画面生成方法
JP6062489B2 (ja) 情報処理装置
JP6595168B2 (ja) 情報処理装置および情報処理システム
WO2018163915A1 (ja) 情報処理装置、サーバシステムおよびステータス管理方法
JP7390992B2 (ja) 情報処理装置および画像表示方法
JP7145120B2 (ja) 情報処理装置、情報処理システムおよび承認画面生成方法
JP2019028778A (ja) 情報処理装置およびダウンロード処理方法
US12101311B2 (en) Information processing device and login permission method
JP7248484B2 (ja) 情報処理装置、情報処理システムおよびアプリケーション画面表示方法
JP6253251B2 (ja) コンテンツ提供サーバ、コンテンツ提供方法、及びコンテンツ提供サーバ用プログラム
WO2023218625A1 (ja) 情報処理装置およびパッチファイルのダウンロード方法
JP6495976B2 (ja) 情報処理装置および情報表示制御方法
WO2014083592A1 (ja) 権利情報配信システム

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140620

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140620

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150428

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150527

R150 Certificate of patent or registration of utility model

Ref document number: 5755602

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250