JP2013254858A - Semiconductor device and method of manufacturing the same - Google Patents

Semiconductor device and method of manufacturing the same Download PDF

Info

Publication number
JP2013254858A
JP2013254858A JP2012129814A JP2012129814A JP2013254858A JP 2013254858 A JP2013254858 A JP 2013254858A JP 2012129814 A JP2012129814 A JP 2012129814A JP 2012129814 A JP2012129814 A JP 2012129814A JP 2013254858 A JP2013254858 A JP 2013254858A
Authority
JP
Japan
Prior art keywords
region
regions
semiconductor device
anode electrode
conductivity type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012129814A
Other languages
Japanese (ja)
Other versions
JP6037664B2 (en
Inventor
Yasuyuki Okino
泰之 沖野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2012129814A priority Critical patent/JP6037664B2/en
Publication of JP2013254858A publication Critical patent/JP2013254858A/en
Application granted granted Critical
Publication of JP6037664B2 publication Critical patent/JP6037664B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0607Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration
    • H01L29/0611Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices
    • H01L29/0615Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE]
    • H01L29/0619Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse biased devices by the doping profile or the shape or the arrangement of the PN junction, or with supplementary regions, e.g. junction termination extension [JTE] with a supplementary region doped oppositely to or in rectifying contact with the semiconductor containing or contacting region, e.g. guard rings with PN or Schottky junction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/6606Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

PROBLEM TO BE SOLVED: To prevent or suppress energization degradation phenomenon without reducing the surge withstand capability of a JBS diode, in a semiconductor device using a silicon carbide substrate.SOLUTION: In a semiconductor device provided with a vertical JBS diode in a substrate in which an ndrift layer 2 composed of silicon carbide is formed in an upper layer of an nsubstrate 1 composed of silicon carbide, a first nregion 2a in Schottky-contact with an anode electrode 11, second p regions 4 in Schottky-contact with the anode electrode 11, and first p regions 3 in Ohmic-contact with the anode electrode 11 in a surface of the ndrift layer 2. Additionally, the second p region 4 and second nregion 2b are disposed in order from the first nregion 2a between the first nregion 2a and the first p region 3. An insulating layer 9a is formed on surfaces of the second nregions 2b, and the anode electrode 11 and the second nregions 2b are insulated and isolated.

Description

本発明は、炭化珪素基板を用いた半導体装置およびその製造方法に関し、特に、ショットキーバリアダイオード(Schottky Barrier diode)とpnダイオードとを複合したジャンクションバリアショットキーダイオード(Junction Barrier Schottky diode:以下、JBSダイオードという)を炭化珪素基板に設けた半導体装置およびその製造方法に適用して有効な技術に関するものである。   The present invention relates to a semiconductor device using a silicon carbide substrate and a method for manufacturing the same, and in particular, a junction barrier Schottky diode (Junction Barrier Schottky diode: hereinafter referred to as JBS) that combines a Schottky Barrier diode and a pn diode. The present invention relates to a technology effective when applied to a semiconductor device provided with a diode) on a silicon carbide substrate and a manufacturing method thereof.

炭化珪素(SiC)の絶縁破壊電界が珪素(Si)の絶縁破壊電界よりも約10倍大きいことから、SiC製のダイオードは、Si製のダイオードと比べて、耐圧を維持するドリフト層を薄く、かつ高濃度にすることができる。このため、pnダイオードと比べてスイッチング時のリカバリ損失が小さく、pnダイオードと同程度の導通損失のショットキーバリアダイオードを作製することができる。   Since the breakdown field of silicon carbide (SiC) is about 10 times larger than the breakdown field of silicon (Si), the SiC diode has a thinner drift layer that maintains the breakdown voltage than the Si diode. In addition, the concentration can be increased. Therefore, the recovery loss at the time of switching is smaller than that of the pn diode, and a Schottky barrier diode having the same conduction loss as that of the pn diode can be manufactured.

pnダイオードは導通時に少数キャリアである正孔がnドリフト層に注入されるためリカバリ損失がショットキーバリアダイオードに比べて大きい。例えば非特許文献1には、5.5kV耐圧の4H−SiCダイオードにおける正孔のライフタイムが0.6〜3.8μs(300〜550K)、正孔の拡散長が16〜22μm(不純物濃度6×1014cm−3)であることが記載されている。 The pn diode has a larger recovery loss than the Schottky barrier diode because holes, which are minority carriers, are injected into the n drift layer when conducting. For example, Non-Patent Document 1 discloses that a lifetime of holes in a 4H-SiC diode with a withstand voltage of 5.5 kV is 0.6 to 3.8 μs (300 to 550 K), and a diffusion length of holes is 16 to 22 μm (impurity concentration 6). X10 14 cm −3 ).

ところで、ショットキーバリアダイオードはリカバリ損失が小さいものの、ブロッキング状態における逆方向リーク電流が大きいという問題がある。そこで、逆方向リーク電流の低減を目的としてJBSダイオードと呼ばれる半導体装置が提案されている。JBSダイオードにおいては、例えばn型の炭化珪素からなる基板上に設けられたn型の炭化珪素からなるドリフト層の表面に複数のp型の炭化珪素からなる領域(以下、p領域という)が互いに離間した状態で設けられている。このドリフト層の表面上には複数のp領域とオーミック接触され、かつ、ドリフト層にショットキー接触されるアノード電極が設けられ、基板の裏面にはカソード電極が設けられている。なお、ドリフト層に添加されたn型不純物の濃度は基板に添加されたn型不純物の濃度よりも低いことから、基板をn基板、ドリフト層をnドリフト層と記す。 By the way, although the Schottky barrier diode has a small recovery loss, there is a problem that the reverse leakage current in the blocking state is large. Therefore, a semiconductor device called a JBS diode has been proposed for the purpose of reducing reverse leakage current. In a JBS diode, for example, a plurality of p-type silicon carbide regions (hereinafter referred to as p-regions) are formed on the surface of a drift layer made of n-type silicon carbide provided on a substrate made of n-type silicon carbide. It is provided in a separated state. An anode electrode that is in ohmic contact with a plurality of p regions and in Schottky contact with the drift layer is provided on the surface of the drift layer, and a cathode electrode is provided on the back surface of the substrate. Since the concentration of the n-type impurity added to the drift layer is lower than the concentration of the n-type impurity added to the substrate, the substrate is referred to as an n + substrate and the drift layer is referred to as an n drift layer.

このJBSダイオードにおいては、アノード電極に正の電圧が印加された順方向導通状態の場合、アノード電極からショットキー接触したnドリフト層へ電流が流れ、ショットキーバリアダイオードとして動作する。一方、カソード電極に正の電圧が印加されたブロッキング状態の場合、p領域から拡がる空乏層が、nドリフト層とアノード電極との間のショットキー接触面にかかる電界を緩和して逆方向リーク電流を低減するようになっている。 In this JBS diode, in a forward conduction state in which a positive voltage is applied to the anode electrode, current flows from the anode electrode to the n drift layer in Schottky contact, and operates as a Schottky barrier diode. On the other hand, in the blocking state in which a positive voltage is applied to the cathode electrode, the depletion layer extending from the p region relaxes the electric field applied to the Schottky contact surface between the n drift layer and the anode electrode and reverse leakage The current is reduced.

ところで、順方向導通状態においては、p領域とnドリフト層との接合間にも順方向電圧が印加されるので、p領域からnドリフト層に正孔が注入される。通常、p領域とnドリフト層との接合間に、例えば約2.6V以上の順方向電圧が印加されると、多量の正孔が注入される。しかし、通常は多量の正孔が注入されないように構造設計されているため、p領域からnドリフト層に注入される正孔は、スイッチング時のリカバリ電流には影響を及ぼさない。 By the way, in the forward conduction state, a forward voltage is also applied between the junction of the p region and the n drift layer, so that holes are injected from the p region into the n drift layer. Usually, when a forward voltage of, for example, about 2.6 V or more is applied between the junction of the p region and the n drift layer, a large amount of holes are injected. However, since the structure is usually designed so that a large amount of holes are not injected, the holes injected from the p region into the n drift layer do not affect the recovery current at the time of switching.

ところが、nドリフト層に正孔が注入され、nドリフト層内に存在する基底面転位において電子と正孔とが再結合すると、放出されたエネルギーによって、基底面転位を核とした積層欠陥が成長する。積層欠陥は4H−SiCの伝導帯端の0.2eV下にエネルギー準位を形成し(例えば非特許文献2参照)、この積層欠陥の成長によって、オン電圧が経時的に上昇し、また、逆方向リーク電流も経時的に増加するという問題が生じる。この現象は、炭化珪素等の化合物半導体で見られる現象であり、通電劣化現象と呼ばれる。JBSダイオードにおける通電劣化現象は、特に、オン電圧が高い高耐圧ダイオードにおいて顕著に現れる。その理由は、オン電圧が高いと、p領域とnドリフト層との接合間に大きな電圧が印加され、p領域からnドリフト層に正孔が注入され易いからである。 However, n - holes are injected into the drift layer, n - stacking fault in the basal plane dislocation that exists in the drift layer and the electrons and holes the recombination, which by the released energy, and the basal plane dislocations and the core Will grow. The stacking fault forms an energy level below 0.2 eV of the conduction band edge of 4H—SiC (see, for example, Non-Patent Document 2), and the on-state voltage increases with time due to the growth of the stacking fault. There arises a problem that the direction leakage current also increases with time. This phenomenon is a phenomenon observed in a compound semiconductor such as silicon carbide, and is referred to as an energization deterioration phenomenon. The energization deterioration phenomenon in the JBS diode is particularly noticeable in a high breakdown voltage diode having a high on-voltage. This is because, when the ON voltage is high, the p region and the n - large voltage across the junction between the drift layer is applied, the p region n - is because holes are injected into the drift layer easily.

そこで、例えば特許文献1には、アノード電極とp領域とをショットキー接触とすることによって、JBSダイオードにおける上記通電劣化現象を抑制する方法が開示されている。アノード電極に正の電圧が印加された順方向導通状態において、アノード電極とp領域との接合間は逆方向電圧が印加された状態となり、p領域とnドリフト層との接合間に十分な電圧が印加されないので、p領域からnドリフト層に正孔が注入されない。 Thus, for example, Patent Document 1 discloses a method of suppressing the above-described deterioration phenomenon of energization in a JBS diode by making the anode electrode and the p region into Schottky contact. In a forward conduction state in which a positive voltage is applied to the anode electrode, a reverse voltage is applied between the junction between the anode electrode and the p region, and sufficient between the junction between the p region and the n drift layer. Since no voltage is applied, holes are not injected from the p region into the n drift layer.

また、例えば非特許文献3には、1.2kV耐圧のJBSダイオードおよび3.5kV耐圧のJBSダイオードに、それぞれ順方向に直流(DC)ストレスを印加した場合、3.5kV耐圧のJBSダイオードにおいてオン電圧の増大および逆方向リーク電流の増大が生じたが、1.2kV耐圧のJBSダイオードにおいてはこれら劣化が生じなかったことが開示されている。   Further, for example, in Non-Patent Document 3, when a direct current (DC) stress is applied to a 1.2 kV withstand voltage JBS diode and a 3.5 kV withstand voltage JBS diode in the forward direction, it is turned on in the 3.5 kV withstand voltage JBS diode. It has been disclosed that an increase in voltage and an increase in reverse leakage current occurred, but these deteriorations did not occur in a 1.2 kV JBS diode.

特表2008−541459号公報Special table 2008-541459 gazette

P. A. Ivanov, M. E. Levinshtein, K. G. Irvine, O. Kordina, J. W. Palmour, S. L. Rumyantsev, and R. Singh, “High hole lifetime (3.8μs) in 4H-SiC diodes with 5.5kV blocking voltage,” Electronics Letters、1999年、第35巻、第16号、p.1382〜1383PA Ivanov, ME Levinshtein, KG Irvine, O. Kordina, JW Palmour, SL Rumyantsev, and R. Singh, “High hole lifetime (3.8μs) in 4H-SiC diodes with 5.5kV blocking voltage,” Electronics Letters, 1999. Vol. 35, No. 16, p. 1382 to 1383 A. Galeckas, J.Linnros, and P. Pirouz, “Recombination-enhanced extension of stacking faults in 4H-SiC p-i-ndiodes under forward bias,” Applied Physics Letters、2002年、第81巻、第5号、p.883〜885A. Galeckas, J. Linnros, and P. Pirouz, “Recombination-enhanced extension of stacking faults in 4H-SiC p-i-ndiodes under forward bias,” Applied Physics Letters, 2002, Vol. 81, No. 5, p. 883-885 P. Brosselard, N. Camara, V. Banu, X. Jorda, M. Vellvehi, P. Godignon, and J. Millan, “Bipolar Conduction Impact on Electrical Characteristics and Reliability of 1.2- and 3.5-kV 4H-SiC JBS Diodes,” IEEE Transactions on Electron Devices、2008年、第55巻、第8号、p.1847〜1856P. Brosselard, N. Camara, V. Banu, X. Jorda, M. Vellvehi, P. Godignon, and J. Millan, “Bipolar Conduction Impact on Electrical Characteristics and Reliability of 1.2- and 3.5-kV 4H-SiC JBS Diodes IEEE Transactions on Electron Devices, 2008, Vol. 55, No. 8, p. 1847-1856

しかしながら、通電劣化現象を回避するために、アノード電極とp領域とをショットキー接触にする上記特許文献1に記載された方法では、p領域からドリフト層に正孔が注入されないため、伝導度変調が起こらず、サージ耐量が低いという問題がある。通常動作時より大きなサージ電流が瞬間的に流れる際に伝導度変調が起こらずに、アノード電極とカソード電極との間の電位差が大きくなると、JBSダイオード自身、または、JBSダイオードに電気的に接続されるパワー系素子のIGBT(Insulated Gate Bipolar Transistor)が破壊に至る可能性がある。   However, in order to avoid the current deterioration phenomenon, in the method described in Patent Document 1 in which the anode electrode and the p region are in Schottky contact, holes are not injected from the p region into the drift layer. Does not occur, and there is a problem that the surge resistance is low. When the potential difference between the anode electrode and the cathode electrode becomes large without conductivity modulation when a surge current larger than that during normal operation flows instantaneously, the JBS diode itself or the JBS diode is electrically connected. Insulated Gate Bipolar Transistor (IGBT), which is a power system element, may be destroyed.

本発明の目的は、炭化珪素基板を用いた半導体装置において、JBSダイオードのサージ耐量を低下させることなく、通電劣化現象を抑制または防止することのできる技術を提供することにある。   An object of the present invention is to provide a technique capable of suppressing or preventing a current deterioration phenomenon in a semiconductor device using a silicon carbide substrate without reducing the surge resistance of a JBS diode.

本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。   The above and other objects and novel features of the present invention will be apparent from the description of this specification and the accompanying drawings.

本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。   Of the inventions disclosed in the present application, the outline of typical ones will be briefly described as follows.

代表的な一実施の形態による半導体装置は、炭化珪素基板に縦型のダイオードが設けられた半導体装置において、第1導電型の炭化珪素基板の表面側に、アノード電極とオーミック接触する第2導電型の第1領域と、アノード電極とショットキー接触する第2導電型の第2領域と、アノード電極とショットキー接触する第1導電型の第3領域と、第1領域および第2領域の隣接間に配置された第1導電型の第4領域とを設け、第1領域と第3領域との間に第2領域と第4領域とを配置したことを特徴とするものである。   A semiconductor device according to a typical embodiment is a semiconductor device in which a vertical diode is provided on a silicon carbide substrate, and the second conductive material is in ohmic contact with the anode electrode on the surface side of the first conductive silicon carbide substrate. A first region of the mold, a second region of the second conductivity type that makes a Schottky contact with the anode electrode, a third region of the first conductivity type that makes a Schottky contact with the anode electrode, and adjacent to the first region and the second region A fourth region of the first conductivity type disposed between them is provided, and a second region and a fourth region are disposed between the first region and the third region.

また、代表的な一実施の形態による半導体装置の製造方法は、第1導電型の炭化珪素からなる基板上に形成された該基板よりも不純物濃度の低い第1導電型の炭化珪素からなる半導体層の表面側に、第1導電型とは異なる第2導電型の複数の第1領域を互いに離間させた状態で形成する工程と、前記半導体層の表面側に第2導電型の複数の第2領域を互いに離間させた状態で形成するとともに、該第2領域の隣接間に第1導電型の第3領域を形成する工程と、前記第1領域にオーミック接触し、かつ、前記第2領域および前記第3領域にショットキー接触するアノード電極を形成する工程とを有し、前記第1領域と前記第2領域との隣接間に第1導電型の第4領域を形成し、前記第1領域と前記第3領域との間に、前記第2領域と前記第4領域とを形成する工程を有することを特徴とするものである。   Also, a method of manufacturing a semiconductor device according to a typical embodiment includes a semiconductor made of silicon carbide of a first conductivity type having a lower impurity concentration than that of the substrate formed on the substrate made of silicon carbide of the first conductivity type. Forming a plurality of first regions of a second conductivity type different from the first conductivity type on the surface side of the layer in a state of being separated from each other; and a plurality of second regions of a second conductivity type on the surface side of the semiconductor layer. Forming two regions in a state of being separated from each other, forming a third region of the first conductivity type adjacent to the second region, making ohmic contact with the first region, and the second region And forming an anode electrode in Schottky contact with the third region, forming a fourth region of the first conductivity type between the first region and the second region, and Between the region and the third region, the second region and the fourth region. It is characterized in further comprising the step of forming and.

本願において開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば以下の通りである。   The effects obtained by typical ones of the inventions disclosed in the present application will be briefly described as follows.

炭化珪素基板を用いた半導体装置において、JBSダイオードのサージ耐量を低下させることなく、通電劣化現象を抑制または防止することができる。   In a semiconductor device using a silicon carbide substrate, the energization deterioration phenomenon can be suppressed or prevented without reducing the surge resistance of the JBS diode.

本発明の実施の形態1のJBSダイオードチップの全体平面図である。1 is an overall plan view of a JBS diode chip according to a first embodiment of the present invention. 図1のI−I線の断面図である。It is sectional drawing of the II line | wire of FIG. 図1のII−II線の断面図である。It is sectional drawing of the II-II line of FIG. 図1のJBSダイオードチップの回路図である。It is a circuit diagram of the JBS diode chip of FIG. 図1のJBSダイオードチップの製造工程中の要部断面図である。FIG. 2 is a fragmentary cross-sectional view of the JBS diode chip of FIG. 1 during the manufacturing process. 図5に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 6 is a fragmentary cross-sectional view of the JBS diode chip during the manufacturing process following that of FIG. 5; 図6に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 7 is a fragmentary cross-sectional view of the JBS diode chip during a manufacturing step following that of FIG. 6; 図7に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 8 is a fragmentary cross-sectional view of the JBS diode chip during the manufacturing process following that of FIG. 7; 本発明の実施の形態2のJBSダイオードチップの図2と同一箇所の要部断面図である。It is principal part sectional drawing of the same location as FIG. 2 of the JBS diode chip | tip of Embodiment 2 of this invention. 本発明の実施の形態3のJBSダイオードチップの全体平面図である。It is a whole top view of the JBS diode chip of Embodiment 3 of the present invention. 図10のIII−III線の断面図である。It is sectional drawing of the III-III line of FIG. 本発明の実施の形態4のJBSダイオードチップのアクティブ領域の要部平面図である。It is a principal part top view of the active area | region of the JBS diode chip of Embodiment 4 of this invention. 図12のIV−IV線の断面図である。It is sectional drawing of the IV-IV line of FIG. 図12のJBSダイオードチップの製造工程中の要部断面図である。FIG. 13 is a fragmentary cross-sectional view of the JBS diode chip of FIG. 12 during a manufacturing step. 図14に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 15 is a fragmentary cross-sectional view of the JBS diode chip during a manufacturing step following that of FIG. 14; 図15に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 16 is a fragmentary cross-sectional view of the JBS diode chip during the manufacturing step following that of FIG. 15; 図16に続くJBSダイオードチップの製造工程中の要部断面図である。FIG. 17 is an essential part cross-sectional view of the JBS diode chip during a manufacturing step following that of FIG. 16; アノード電極とオーミック接触する第1p領域の平面形状の変形例を示したJBSダイオードチップの全体平面図である。It is the whole JBS diode chip top view which showed the modification of the plane shape of the 1st p field which is in ohmic contact with an anode electrode. 本発明者によって検討された本発明が適用される前のJBSダイオードのアクティブ領域の要部断面図である。It is principal part sectional drawing of the active area | region of the JBS diode before this invention examined by this inventor is applied. 通電ストレス印加前後のJBSダイオードの順方向の電流−電圧特性を示すグラフ図である。It is a graph which shows the current-voltage characteristic of the forward direction of the JBS diode before and behind energization stress application. 通電ストレス印加前後のJBSダイオードの逆方向の電流−電圧特性を示すグラフ図である。It is a graph which shows the electric current-voltage characteristic of the reverse direction of the JBS diode before and behind energization stress application. 通電ストレス印加前後のpnダイオードの順方向の電流−電圧特性を示すグラフ図である。It is a graph which shows the electric current-voltage characteristic of the forward direction of the pn diode before and behind energization stress application. 通電ストレス印加前後のpnダイオードの逆方向の電流−電圧特性を示すグラフ図である。It is a graph which shows the electric current-voltage characteristic of the reverse direction of the pn diode before and behind energization stress application. 積層欠陥を含むJBSダイオードに逆方向電圧を印加したときのnショットキー界面のエネルギーバンド図である。It is an energy band figure of n Schottky interface when a reverse voltage is applied to the JBS diode containing a stacking fault. 積層欠陥を含むpnダイオードに逆方向電圧を印加したときのエネルギーバンド図である。It is an energy band figure when a reverse voltage is applied to the pn diode containing a stacking fault. JBSダイオードに逆電圧を印加してショットキー界面の電界強度が1.5MV/cmになったときのショットキー界面に露出した積層欠陥面積(アクティブ面積で規格化)と逆方向リーク電流との関係を計算した結果のグラフ図である。Relationship between stacking fault area exposed to Schottky interface (normalized by active area) and reverse leakage current when reverse voltage is applied to JBS diode and electric field strength at Schottky interface is 1.5MV / cm It is a graph figure of the result of having calculated.

以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、実施の形態を説明するための全図において、同一の機能を有する部材には同一の符号を付し、その繰り返しの説明は省略する。   Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings. Note that components having the same function are denoted by the same reference symbols throughout the drawings for describing the embodiments, and the repetitive description thereof will be omitted.

また、実施の形態において、便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。   In the embodiment, when it is necessary for the sake of convenience, the description will be divided into a plurality of sections or embodiments. However, unless otherwise specified, they are not irrelevant to each other. There are some or all of the modifications, details, supplementary explanations, and the like.

また、実施の形態において、要素の数等(個数、数値、量、範囲等を含む)に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でも良い。   Further, in the embodiment, when referring to the number of elements (including the number, numerical value, quantity, range, etc.), unless explicitly stated or in principle limited to a specific number, It is not limited to the specific number, and it may be more or less than the specific number.

さらに、実施の形態において、その構成要素(要素ステップ等も含む)は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。同様に、実施の形態において、構成要素等の形状、位置関係等に言及するときは、特に明示した場合および原理的に明らかにそうでないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、上記数値および範囲についても同様である。   Furthermore, in the embodiment, it is needless to say that the constituent elements (including element steps and the like) are not necessarily essential unless otherwise specified or apparently essential in principle. . Similarly, in the embodiment, when referring to the shape, positional relationship, etc. of the component, etc., the shape, etc., is substantially changed to the shape, etc., unless explicitly stated or otherwise considered in principle. Approximate or similar. The same applies to the above numerical values and ranges.

また、実施の形態においても、JBSダイオードのドリフト層に添加されたn型不純物の濃度が基板に添加されたn型不純物の濃度よりも低いことから、基板をn基板、ドリフト層をnドリフト層と記す。また、p型の炭化珪素からなる領域をp領域、n型の炭化珪素からなる領域をn領域、n型の炭化珪素からなる領域をn領域という。 Also in the embodiment, since the concentration of the n-type impurity added to the drift layer of the JBS diode is lower than the concentration of the n-type impurity added to the substrate, the substrate is the n + substrate and the drift layer is the n This is referred to as a drift layer. A region made of p-type silicon carbide is called a p region, a region made of n-type silicon carbide is called an n region, and a region made of n -type silicon carbide is called an n region.

(実施の形態1)
上記したように炭化珪素基板にダイオードを形成した場合、pnダイオードよりもスイッチング時のリカバリ損失が小さく、pnダイオードと同程度の導通損失が得られるショットキーバリアダイオードを作製することができるが、ショットキーバリアダイオードは、ブロッキング状態における逆方向リーク電流が大きいという問題がある。そこで、その逆方向リーク電流を低減するためにJBSダイオードが提案されている。
(Embodiment 1)
When a diode is formed on a silicon carbide substrate as described above, a Schottky barrier diode can be manufactured that has a recovery loss during switching smaller than that of a pn diode and can provide a conduction loss comparable to that of a pn diode. The key barrier diode has a problem that the reverse leakage current in the blocking state is large. Thus, a JBS diode has been proposed to reduce the reverse leakage current.

このJBSダイオードの一例の構造を図19に示す。符号81は炭化珪素からなるn基板、符号82は炭化珪素からなるnドリフト層、符号83は炭化珪素からなるp領域、符号84はアノード電極、符号85はカソード電極である。アノード電極84とnドリフト層82とはショットキー接触であり、アノード電極84とp領域83とはオーミック接触である。 An example of the structure of this JBS diode is shown in FIG. Reference numeral 81 is an n + substrate made of silicon carbide, reference numeral 82 is an n drift layer made of silicon carbide, reference numeral 83 is a p region made of silicon carbide, reference numeral 84 is an anode electrode, and reference numeral 85 is a cathode electrode. The anode electrode 84 and the n drift layer 82 are in Schottky contact, and the anode electrode 84 and the p region 83 are in ohmic contact.

上記したように、このJBSダイオードでは、アノード電極84に正の電圧が印加された順方向導通状態の場合、アノード電極84からnドリフト層82へ電流が流れてショットキーバリアダイオードとして動作する。一方、カソード電極85に正の電圧が印加されたブロッキング状態の場合、p領域83から拡がる空乏層が、nドリフト層82とアノード電極84との間のショットキー接触面にかかる電界を緩和して逆方向リーク電流を低減するようになっている。 As described above, in the JBS diode, when a positive voltage is applied to the anode electrode 84, a current flows from the anode electrode 84 to the n drift layer 82 and operates as a Schottky barrier diode. On the other hand, in the blocking state in which a positive voltage is applied to the cathode electrode 85, the depletion layer extending from the p region 83 relaxes the electric field applied to the Schottky contact surface between the n drift layer 82 and the anode electrode 84. Thus, the reverse leakage current is reduced.

また、上記したように、このJBSダイオードでは、順方向導通状態の場合、p領域83とnドリフト層82との接合間にも順方向電圧が印加されるので、p領域83からnドリフト層82に正孔が注入される。通常、p領域83とnドリフト層82との接合間に、例えば約2.6V以上の順方向電圧が印加されると、多量の正孔が注入される。しかし、通常は多量の正孔が注入されないように構造設計されているため、p領域83からnドリフト層82に注入される正孔は、スイッチング時のリカバリ電流には影響を及ぼさない。 Further, as described above, in this JBS diode, in the forward conduction state, a forward voltage is also applied between the junction of p region 83 and n drift layer 82, and therefore, n drift from p region 83. Holes are injected into layer 82. Usually, when a forward voltage of, for example, about 2.6 V or more is applied between the junction of p region 83 and n drift layer 82, a large amount of holes are injected. However, since the structure is usually designed so that a large amount of holes are not injected, the holes injected from the p region 83 into the n drift layer 82 do not affect the recovery current at the time of switching.

ところが、nドリフト層82に正孔が注入され、nドリフト層82内に存在する基底面転位において電子と正孔とが再結合すると、放出されたエネルギーによって基底面転位を核とした積層欠陥Fが成長する。この積層欠陥Fは4H−SiCの伝導帯端の0.2eV下にエネルギー準位を形成する(非特許文献2参照)。そして、この積層欠陥Fの成長によってオン電圧が経時的に上昇し、また、逆方向リーク電流も経時的に増加する(通電劣化現象)。この現象は、炭化珪素等の化合物半導体で見られる現象である。JBSダイオードにおける通電劣化現象は、特に、オン電圧が高い高耐圧ダイオードにおいて顕著に現れる。その理由は、オン電圧が高いと、p領域83とnドリフト層82との接合間に大きな電圧が印加され、p領域83からnドリフト層82に正孔が注入され易いからである。 However, n - holes are injected into the drift layer 82, n - when in the basal plane dislocation that exists in the drift layer 82 and the electrons and holes are recombined, laminated was a basal plane dislocation core by the released energy Defect F grows. This stacking fault F forms an energy level 0.2 eV below the conduction band edge of 4H—SiC (see Non-Patent Document 2). The on-voltage rises with time due to the growth of the stacking fault F, and the reverse leakage current also increases with time (energization deterioration phenomenon). This phenomenon is a phenomenon observed in a compound semiconductor such as silicon carbide. The energization deterioration phenomenon in the JBS diode is particularly noticeable in a high breakdown voltage diode having a high on-voltage. This is because, when the ON voltage is high, the p region 83 and the n - large voltage across the junction between the drift layer 82 is applied, the p region 83 n - because holes are injected into the drift layer 82 easily.

次に、本発明者によって見出されたJBSダイオードの通電劣化現象の原因およびその回避手段、ならびにJBSダイオードにおけるp領域の効果について、図20〜図26を参照して詳細に説明する。   Next, the cause of the energization deterioration phenomenon of the JBS diode found by the present inventor and the means for avoiding it, and the effect of the p region in the JBS diode will be described in detail with reference to FIGS.

まず、本発明者によって見出されたJBSダイオードおよびpnダイオードにおける通電劣化現象の電気特性への影響について説明する。図20および図21は、それぞれ通電ストレス印加前後のJBSダイオードの順方向および逆方向の電流−電圧特性、図22および図23は、それぞれ通電ストレス印加前後のpnダイオードの順方向および逆方向の電流−電圧特性、図24は、積層欠陥を含むJBSダイオードに逆方向電圧を印加したときのnショットキー界面のエネルギーバンド図、図25は、積層欠陥を含むpnダイオードに逆方向電圧を印加したときのエネルギーバンド図、図26は、JBSダイオードに逆電圧を印加してショットキー界面の電界強度が1.5MV/cmになったときのショットキー界面に露出した積層欠陥面積(アクティブ面積で規格化)と逆方向リーク電流との関係を計算した結果を示している。   First, the influence on the electrical characteristics of the energization deterioration phenomenon in the JBS diode and pn diode found by the present inventor will be described. 20 and 21 are current-voltage characteristics in the forward and reverse directions of the JBS diode before and after application of the energization stress, respectively. FIGS. 22 and 23 are currents in the forward and reverse directions of the pn diode before and after application of the energization stress, respectively. -Voltage characteristics, FIG. 24 is an energy band diagram of an n Schottky interface when a reverse voltage is applied to a JBS diode including a stacking fault, and FIG. 25 is a voltage applied to a pn diode including a stacking fault. Fig. 26 shows the stacking fault area exposed at the Schottky interface when the reverse voltage is applied to the JBS diode and the electric field strength at the Schottky interface is 1.5 MV / cm (normalized by the active area). ) And the reverse leakage current are calculated.

通電ストレスによって積層欠陥を成長させると、積層欠陥は伝導キャリアをトラップするため、図20および図22の順方向特性に示したようにオン電圧が増加する。一方、通電ストレスによって積層欠陥を成長させた後の逆方向特性は、図21および図23に示したようにJBSダイオードにおいてはリーク電流が増加するが、pnダイオードにおいてはリーク電流がほとんど変化しなかった。これは、以下に示す理由による。   When a stacking fault is grown by energization stress, the stacking fault traps conduction carriers, so that the ON voltage increases as shown in the forward characteristics of FIGS. On the other hand, as shown in FIGS. 21 and 23, the reverse characteristics after growing stacking faults due to energization stress increase the leakage current in the JBS diode, but the leakage current hardly changes in the pn diode. It was. This is due to the following reason.

JBSダイオードにおける逆方向リーク電流は、nショットキー界面におけるトンネル電流が主成分である。図24に示したように積層欠陥は4H−SiCの伝導帯端の0.2eV下にエネルギー準位を形成する(非特許文献2参照)ため、積層欠陥がnショットキー界面近傍まで拡張すると、ショットキー障壁の低下や積層欠陥を経由したトンネルによってリーク電流が増加する。ショットキー界面におけるトンネル確率は、ショットキー障壁高さをφ、電界強度をF、電子質量をm、プランク定数をh、電子エネルギーをEとすると、下記のようになる。   The reverse leakage current in the JBS diode is mainly composed of the tunnel current at the n Schottky interface. As shown in FIG. 24, the stacking fault forms an energy level below 0.2 eV of the conduction band edge of 4H—SiC (see Non-Patent Document 2). Therefore, when the stacking fault extends to the vicinity of the n Schottky interface, Leakage current increases due to lowering of the Schottky barrier and tunneling through stacking faults. The tunneling probability at the Schottky interface is as follows, assuming that the Schottky barrier height is φ, the electric field strength is F, the electron mass is m, the Planck constant is h, and the electron energy is E.

Figure 2013254858
Figure 2013254858

ショットキー界面近傍の積層欠陥によるショットキー障壁の低下を考慮してリーク電流を計算すると、電界強度が1.5MV/cmのとき図26のようになり、欠陥面積が微小だったとしても、リーク電流が非常に大きくなることがわかる。このように局所的にリーク電流が大きい場所が存在することは電界集中を引き起こし、ダイオードの信頼性を低下させる。   When the leakage current is calculated in consideration of the reduction of the Schottky barrier due to stacking faults near the Schottky interface, the leakage current is as shown in FIG. 26 when the electric field strength is 1.5 MV / cm. It can be seen that the current becomes very large. The presence of a location where the leak current is locally large in this way causes electric field concentration and reduces the reliability of the diode.

オン電圧の増加は、積層欠陥部分の抵抗が高くなったとして説明することができ、積層欠陥の面積が小さければ無視できるのに対して、逆方向リーク電流については、図26に示すように、積層欠陥の面積が小さくても影響が大きい。   The increase in the on-voltage can be explained as an increase in the resistance of the stacking fault portion, and can be ignored if the stacking fault area is small. On the other hand, as shown in FIG. Even if the area of the stacking fault is small, the influence is large.

JBSダイオードにおいて積層欠陥が成長すると逆方向リーク電流が増加するのに対して、pnダイオードにおいては、逆方向電圧印加時にpn接合が最大電界となるが、4H−SiCのバンドギャップが3.26eVと大きいため、図25に示すように積層欠陥のエネルギー準位と、価電子帯端の間のエネルギー差も大きく、積層欠陥を経由したトンネル電流がほとんど流れず、リーク電流はほとんど変化しない。   When the stacking fault grows in the JBS diode, the reverse leakage current increases, whereas in the pn diode, the pn junction has the maximum electric field when the reverse voltage is applied, but the band gap of 4H-SiC is 3.26 eV. Since it is large, as shown in FIG. 25, the energy difference between the stacking fault energy level and the valence band edge is also large, the tunnel current passing through the stacking fault hardly flows, and the leakage current hardly changes.

以上のことにより、通電劣化による信頼性低下を回避するには、積層欠陥がnショットキー界面近傍まで拡張しない構造とすればよい。順方向導通状態において、p領域から注入された正孔は、電子と再結合するため注入箇所から離れるほど減少していき、拡散長程度まで拡がる。このため、正孔注入が起こるp領域と、nショットキー界面との間隔が正孔の拡散長より広ければ、積層欠陥がnショットキー界面近傍まで拡張する確率を低減することができる。   From the above, in order to avoid a decrease in reliability due to deterioration of energization, a structure in which stacking faults do not extend to the vicinity of the n Schottky interface may be used. In the forward conduction state, holes injected from the p region are recombined with electrons, so that they decrease as they move away from the injection site and expand to the diffusion length. Therefore, if the distance between the p region where hole injection occurs and the n Schottky interface is wider than the hole diffusion length, the probability that the stacking fault extends to the vicinity of the n Schottky interface can be reduced.

拡散長は、拡散係数をDとライフタイムをτとすると、下記のようになる。   The diffusion length is as follows, where D is the diffusion coefficient and τ is the lifetime.

Figure 2013254858
Figure 2013254858

従って、不純物濃度および温度に依存するが、4H−SiCのエピタキシャル層の場合、正孔の拡散長は10μm程度であり(非特許文献1参照)、3kV級ダイオードの場合は7μmとなる。また、不純物イオン注入をした領域には再結合中心が導入されるので、ライフタイムはイオン注入によって低減する。   Therefore, although depending on the impurity concentration and temperature, the diffusion length of holes is about 10 μm in the case of 4H—SiC epitaxial layer (see Non-Patent Document 1), and 7 μm in the case of a 3 kV class diode. In addition, since recombination centers are introduced into the region where impurity ions have been implanted, the lifetime is reduced by ion implantation.

次に、本発明者によって見出されたJBSダイオードにおけるp領域の効果(JBSダイオードを高サージ耐量とするための方法)について説明する。   Next, the effect of the p region in the JBS diode found by the present inventor (method for making the JBS diode high surge resistance) will be described.

JBSダイオードでは、アノード電極とカソード電極との間の電圧(順方向電圧)を上げていくと、1V程度でnショットキー領域に電流が流れ始める。アノード電極とオーミック接触しているp領域がないJBSダイオードの場合、電流が大きくなると、自己発熱で温度が上昇し、抵抗が増大する。このため、流せる電流には上限があり、それ以上の電流を流そうとすると、アノード電極とカソード電極との間の電圧(順方向電圧)が大きくなって、いずれ破壊に至る。一方、アノード電極とオーミック接触しているp領域があるJBSダイオードの場合、p領域とドリフト層との接合間に高い電圧が印加されると、p領域からドリフト層に正孔が注入されて伝導度変調が起きる。これによって抵抗が下がり、より大きな電流を流すことができる。すなわち、サージ耐量を増大させることができる。   In the JBS diode, when the voltage (forward voltage) between the anode electrode and the cathode electrode is increased, current starts to flow in the n Schottky region at about 1V. In the case of a JBS diode having no p region in ohmic contact with the anode electrode, when the current increases, the temperature rises due to self-heating and the resistance increases. For this reason, there is an upper limit to the current that can be flowed, and if a current larger than that is flowed, the voltage (forward voltage) between the anode electrode and the cathode electrode increases and eventually breaks down. On the other hand, in the case of a JBS diode having a p region that is in ohmic contact with the anode electrode, when a high voltage is applied between the junction of the p region and the drift layer, holes are injected from the p region into the drift layer and conducted. Degree modulation occurs. This reduces the resistance and allows a larger current to flow. That is, the surge resistance can be increased.

次に、以上のような発明者による検討結果に基づき、炭化珪素基板にJBSダイオードを設けた半導体装置の具体的な構造の一例について図1〜図4を参照して説明する。   Next, an example of a specific structure of a semiconductor device in which a JBS diode is provided on a silicon carbide substrate will be described with reference to FIGS.

図1は、本実施の形態1のJBSダイオードチップの全体平面図、図2は図1のI−I線の断面図、図3は図1のII−II線の断面図である。なお、図1では図面を見易くするためにアノード電極の下層のJBSダイオードチップの表面を透かして見せている。また、図1は平面図であるが図面を見易くするためにハッチングを付している。   1 is an overall plan view of a JBS diode chip according to the first embodiment, FIG. 2 is a cross-sectional view taken along line II in FIG. 1, and FIG. 3 is a cross-sectional view taken along line II-II in FIG. In FIG. 1, the surface of the JBS diode chip below the anode electrode is shown through to make the drawing easier to see. Further, FIG. 1 is a plan view, but is hatched for easy understanding of the drawing.

JBSダイオードチップ(半導体装置)を構成するn基板1は、例えばn型の炭化珪素からなり、その表面上には、例えばn型の炭化珪素からなるnドリフト層(半導体層)2がエピタキシャル法等によって形成されている。nドリフト層2の不純物濃度は、n基板1の不純物濃度よりも低く、例えば2×1015cm−3程度、nドリフト層2の厚さは、例えば30μm程度である。 An n + substrate 1 constituting a JBS diode chip (semiconductor device) is made of, for example, n + type silicon carbide, and an n drift layer (semiconductor layer) 2 made of, for example, n type silicon carbide is formed on the surface thereof. Is formed by an epitaxial method or the like. The impurity concentration of the n drift layer 2 is lower than the impurity concentration of the n + substrate 1, for example, about 2 × 10 15 cm −3 , and the thickness of the n drift layer 2 is, for example, about 30 μm.

このnドリフト層2の表面(n基板1と接する面とは反対側の面)側のアクティブ領域(活性領域)には、例えばp型の炭化珪素からなる、複数の第1p領域(第1領域)3と複数の第2p領域(第2領域)4とが互いに離間した状態で形成されている。 The active region (active region) on the surface of the n drift layer 2 (the surface opposite to the surface in contact with the n + substrate 1) has a plurality of first p regions (first regions) made of, for example, p-type silicon carbide. 1 region) 3 and a plurality of second p regions (second regions) 4 are formed in a state of being separated from each other.

第1p領域3および第2p領域4は、図1に示すように、例えばストライプ状に配置されている。すなわち、第1p領域3および第2p領域4は、例えば一方向(図1の上下方向)に延在する平面線状に形成されており、その延在方向に交差する幅方向(図1の左右方向)に沿って並んで配置されている。この第1p領域3および第2p領域4は、上記幅方向に沿って予め決められた単位の構造が繰り返されて配置されるが、その繰り返しの単位の構造は図1に示したものに限定されるものではなく種々変更可能である。   As shown in FIG. 1, the first p region 3 and the second p region 4 are arranged in a stripe shape, for example. That is, the first p region 3 and the second p region 4 are formed, for example, in a planar line extending in one direction (up and down direction in FIG. 1), and in the width direction (left and right in FIG. 1) intersecting the extending direction. Direction). The first p region 3 and the second p region 4 are arranged by repeating a predetermined unit structure along the width direction, but the structure of the repeating unit is limited to that shown in FIG. Various modifications are possible.

各第1p領域3のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1020cm−3程度、第1p領域3の深さ(nドリフト層2の表面からの深さ)は、例えば0.3〜1.0μmである。また、第2p領域4のnドリフト層2の表面に露出する部分の不純物濃度は、第1p領域3の不純物濃度よりも低く、例えば1×1019cm−3以下、第2p領域4の深さ(nドリフト層2の表面からの深さ)は、第1p領域3と同程度であり、例えば0.3〜1.0μmである。 The impurity concentration of the portion exposed to the surface of the n drift layer 2 in each first p region 3 is, for example, about 1 × 10 20 cm −3 , and the depth of the first p region 3 (the depth from the surface of the n drift layer 2). Is), for example, 0.3 to 1.0 μm. Further, the impurity concentration of the portion of the second p region 4 exposed on the surface of the n drift layer 2 is lower than the impurity concentration of the first p region 3, for example, 1 × 10 19 cm −3 or less, and the depth of the second p region 4 The depth (depth from the surface of the n drift layer 2) is substantially the same as that of the first p region 3, and is, for example, 0.3 to 1.0 μm.

また、互いに隣接する第2p領域4,4の隣接間には、nドリフト層2の一部分で構成される第1n領域(第3領域)2aが配置されている。また、各第1p領域3の幅方向の両側において、第1p領域3と第2p領域4との隣接間には、nドリフト層2の一部分で構成される第2n領域(第4領域)2bが配置されている。 In addition, a first n region (third region) 2 a configured by a part of the n drift layer 2 is disposed between adjacent second p regions 4 and 4. Further, on both sides in the width direction of each first p region 3, a second n region (fourth region) constituted by a part of the n drift layer 2 is provided between the first p region 3 and the second p region 4 adjacent to each other. 2b is arranged.

このようなnドリフト層2の表面側においてアクティブ領域の外周の終端領域には、図1および図3に示すように、ガードリング(第5領域)5aと、その外周に、例えば2重に配置されたフローティングガードリング6,6とが形成されている。 As shown in FIG. 1 and FIG. 3, a guard ring (fifth region) 5a and an outer periphery of the terminal region on the outer periphery of the active region on the surface side of the n drift layer 2 are doubled, for example. Arranged floating guard rings 6 and 6 are formed.

内側のガードリング5aは、例えば、p型の炭化珪素からなり、アクティブ領域を取り囲むように平面無端枠状に形成されている。ガードリング5aにおいてnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1019cm−3以下であり、ガードリング5aの深さ(nドリフト層2の表面からの深さ)は、例えば0.5〜2.0μm程度である。また、ガードリング5aの平面幅は、製造プロセスにおける合わせずれを考慮して、上記した第1p領域3および第2p領域4の各々の平面幅よりも広く、例えば20μm以上の幅で形成されている。また、ガードリング5aは、第1p領域3とは分離(絶縁)されているが、第2p領域4とは第2p領域4の長手方向両端部分を通じて直接接続されている。このため、ガードリング5aを第2p領域4と同時に形成しても良い。 The inner guard ring 5a is made of, for example, p-type silicon carbide, and is formed in a planar endless frame shape so as to surround the active region. The impurity concentration of the portion exposed to the surface of the n drift layer 2 in the guard ring 5 a is, for example, 1 × 10 19 cm −3 or less, and the depth of the guard ring 5 a (depth from the surface of the n drift layer 2). ) Is, for example, about 0.5 to 2.0 μm. The plane width of the guard ring 5a is wider than the plane width of each of the first p region 3 and the second p region 4 described above in consideration of misalignment in the manufacturing process, for example, a width of 20 μm or more. . The guard ring 5 a is separated (insulated) from the first p region 3, but is directly connected to the second p region 4 through both longitudinal end portions of the second p region 4. For this reason, the guard ring 5 a may be formed simultaneously with the second p region 4.

外側の各フローティングガードリング6,6は、例えばp型の炭化珪素からなり、ガードリング5aを取り囲むように平面無端枠状に形成されている。各フローティングガードリング6,6は、互いに分離(絶縁)されているとともに、ガードリング5aとも分離(絶縁)されている。フローティングガードリング6においてnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1019cm−3以下であり、フローティングガードリング6の深さ(nドリフト層2の表面からの深さ)は、例えば0.5〜2.0μm程度である。このフローティングガードリング6は、第2p領域4やガードリング5aと同時に形成しても良い。 Each of the outer floating guard rings 6 and 6 is made of, for example, p-type silicon carbide, and is formed in a planar endless frame shape so as to surround the guard ring 5a. The floating guard rings 6 and 6 are separated (insulated) from each other and also separated (insulated) from the guard ring 5a. The impurity concentration of the portion exposed to the surface of the n drift layer 2 in the floating guard ring 6 is, for example, 1 × 10 19 cm −3 or less, and the depth of the floating guard ring 6 (from the surface of the n drift layer 2) The depth) is, for example, about 0.5 to 2.0 μm. The floating guard ring 6 may be formed simultaneously with the second p region 4 and the guard ring 5a.

このようなnドリフト層2の表面上においてアクティブ領域には、図2および図3に示すように、絶縁膜9aが形成されている。絶縁膜9aは、例えば熱酸化膜または堆積酸化膜からなり、その厚さは、例えば0.5〜1.0μm程度である。 As shown in FIGS. 2 and 3, an insulating film 9 a is formed in the active region on the surface of the n drift layer 2. The insulating film 9a is made of, for example, a thermal oxide film or a deposited oxide film, and has a thickness of about 0.5 to 1.0 μm, for example.

また、nドリフト層2の表面上において終端領域には、絶縁膜9bおよびパッシベーション膜10が下層から順に形成されている。絶縁膜9bは、例えば熱酸化膜または堆積酸化膜からなり、上記した絶縁膜9aと同時に形成しても良い。絶縁膜9bとパッシベーション膜10との合計の厚さは、例えば5μm程度である。 In addition, in the termination region on the surface of the n drift layer 2, an insulating film 9 b and a passivation film 10 are formed in order from the lower layer. The insulating film 9b is made of, for example, a thermal oxide film or a deposited oxide film, and may be formed simultaneously with the above-described insulating film 9a. The total thickness of the insulating film 9b and the passivation film 10 is, for example, about 5 μm.

このような絶縁膜9a,9b上には、アノード電極11が形成されている。アノード電極11は、例えばニッケル(Ni)からなり、絶縁膜9a,9bに形成された孔12を通じて、第1p領域3にオーミック接触し、かつ、第1n領域2a、第2p領域4およびガードリング5aにショットキー接触した状態でそれぞれの領域に電気的に接続されている。 An anode electrode 11 is formed on the insulating films 9a and 9b. The anode 11 is made of, for example, nickel (Ni), is in ohmic contact with the first p region 3 through the holes 12 formed in the insulating films 9a and 9b, and is in contact with the first n region 2a, the second p region 4, and the guard ring. 5a is electrically connected to each region in a Schottky contact state.

一方、JBSダイオードチップのn基板1の裏面(nドリフト層2と接する面とは反対側の面)には、カソード電極13が形成されている。カソード電極13は、例えばNiまたはチタン(Ti)により形成されている。 On the other hand, a cathode electrode 13 is formed on the back surface of the n + substrate 1 of the JBS diode chip (the surface opposite to the surface in contact with the n drift layer 2). The cathode electrode 13 is made of, for example, Ni or titanium (Ti).

このような本実施の形態1のJBSダイオードチップにおいては、第2n領域2bの表面が上記した絶縁膜9aによって覆われており、アノード電極11と第2n領域2bとは絶縁膜9aにより分離(絶縁)されている。したがって、アノード電極11が第2n領域2bに接触することがなく、この第2n領域2b表面部分にショットキー接触部分が形成されることはない。 In such a JBS diode chip according to the first embodiment, the surface of the second n - region 2b is covered with the insulating film 9a, and the anode 11 and the second n - region 2b are separated by the insulating film 9a. (Insulated). Therefore, the anode electrode 11 does not contact the second n region 2b, and no Schottky contact portion is formed on the surface portion of the second n region 2b.

また、上記したようにアノード電極11がオーミック接触する第1p領域3と、アノード電極11がショットキー接触する第1n領域2aとの間には、アノード電極11がショットキー接触する第2p領域4と、第2n領域2bとが配置されている。これにより、アノード電極11がオーミック接触する第1p領域3と、アノード電極11がショットキー接触する第1n領域2aとの間隔LA(図2参照)が充分に確保されている。そして、この間隔LAが、正孔の拡散長(すなわち、上記数2に示した(Dτ)1/2)よりも広く形成されている。具体的には、間隔LAが、例えば7μm以上とされている。このような構成により、第1p領域3から注入される正孔がnショットキー界面まで到達しないので、積層欠陥拡張によるリーク電流の増大を抑制または防止することができる。 As described above, the second p region 4 in which the anode electrode 11 is in Schottky contact is between the first p region 3 in which the anode electrode 11 is in ohmic contact and the first n - region 2a in which the anode electrode 11 is in Schottky contact. And the second n region 2b. Thereby, a sufficient distance LA (see FIG. 2) between the first p region 3 in which the anode electrode 11 is in ohmic contact and the first n - region 2a in which the anode electrode 11 is in Schottky contact is secured. The interval LA is formed wider than the hole diffusion length (that is, (Dτ) 1/2 shown in the above formula 2). Specifically, the interval LA is set to 7 μm or more, for example. With such a configuration, since holes injected from the first p region 3 do not reach the n Schottky interface, an increase in leakage current due to stacking fault expansion can be suppressed or prevented.

次に、図4は本実施の形態1のJBSダイオードチップの回路図を示している。   Next, FIG. 4 shows a circuit diagram of the JBS diode chip of the first embodiment.

図4の左のショットキーバリアダイオードSDnは、アノード電極11とカソード電極13との間に順方向に接続されている。このショットキーバリアダイオードSDnは、アノード電極11と上記した第1n領域2aとの接触部に形成される。 The left Schottky barrier diode SDn in FIG. 4 is connected in the forward direction between the anode electrode 11 and the cathode electrode 13. The Schottky barrier diode SDn is formed at a contact portion between the anode electrode 11 and the first n region 2a.

図4の中央のpnダイオードD1は、ショットキーバリアダイオードSDnと並列にアノード電極11とカソード電極13との間に順方向に接続されている。このpnダイオードD1は、上記した第1p領域3とnドリフト層2との接合部に形成される。 The pn diode D1 in the center of FIG. 4 is connected in the forward direction between the anode electrode 11 and the cathode electrode 13 in parallel with the Schottky barrier diode SDn. The pn diode D1 is formed at the junction between the first p region 3 and the n drift layer 2 described above.

図4の右側のpnダイオードD2は、ショットキーバリアダイオードSDnと並列にアノード電極11とカソード電極13との間に順方向に接続されている。このpnダイオードD2は、上記した第2p領域4とnドリフト層2との接合部に形成される。 The pn diode D2 on the right side of FIG. 4 is connected in the forward direction between the anode electrode 11 and the cathode electrode 13 in parallel with the Schottky barrier diode SDn. The pn diode D2 is formed at the junction between the second p region 4 and the n drift layer 2 described above.

また、図4の右側のショットキーバリアダイオードSDpは、ショットキーバリアダイオードSDnと並列にアノード電極11とカソード電極13との間に逆方向に接続されている。このショットキーバリアダイオードSDpは、アノード電極11と上記した第2p領域4との接触部に形成される。   The Schottky barrier diode SDp on the right side of FIG. 4 is connected in the opposite direction between the anode electrode 11 and the cathode electrode 13 in parallel with the Schottky barrier diode SDn. The Schottky barrier diode SDp is formed at the contact portion between the anode electrode 11 and the second p region 4 described above.

次に、本実施の形態1のJBSダイオードチップの動作について図2および図4を参照して説明する。   Next, the operation of the JBS diode chip of the first embodiment will be described with reference to FIG. 2 and FIG.

アノード電極11に正の電圧が印加される順方向導通状態においては、アノード電極11からショットキー接触した第1n領域2aを通ってnドリフト層2へ電流が流れ、ショットキーバリアダイオードとして動作する。通常動作時より大きなサージ電流が瞬間的に流れる際に、アノード電極11の電位が高くなり、第1p領域3とnドリフト層2との接合間に大きな電圧が印加されても、第1p領域3からnドリフト層2に正孔が注入されて伝導度変調が起きるので、大きなサージ電流を吸収することができる。このため、サージ耐圧を確保できる。また、このとき、アノード電極11の電位が高くなっても、第2p領域4とnドリフト層2との接合間には大きな電圧が印加されず、第2p領域4からnドリフト層2へは正孔は注入されない。また、第1p領域3と第2p領域4とは分離(絶縁)されているので、第1p領域3を介して第2p領域4からnドリフト層2に正孔が注入されることもない。このため、炭化珪素特有の通電劣化現象を抑制または防止できる。 In a forward conduction state in which a positive voltage is applied to the anode electrode 11, a current flows from the anode electrode 11 to the n drift layer 2 through the first n region 2a in Schottky contact and operates as a Schottky barrier diode. To do. Even when a large surge current instantaneously flows during normal operation, the potential of the anode electrode 11 becomes high, and even if a large voltage is applied between the junction of the first p region 3 and the n drift layer 2, the first p region Since holes are injected from 3 into the n drift layer 2 and conductivity modulation occurs, a large surge current can be absorbed. For this reason, a surge withstand voltage can be secured. At this time, even if the potential of the anode electrode 11 becomes high, a large voltage is not applied between the junction of the second p region 4 and the n drift layer 2, and the second p region 4 leads to the n drift layer 2. Does not inject holes. Further, since the first p region 3 and the second p region 4 are separated (insulated), holes are not injected from the second p region 4 into the n drift layer 2 via the first p region 3. For this reason, the conduction deterioration phenomenon peculiar to silicon carbide can be suppressed or prevented.

一方、カソード電極13に正の電圧が印加されるブロッキング状態においては、第1p領域3および第2p領域4から広がる空乏層が、アノード電極11と第1n領域2aとの間のショットキー接触界面にかかる電界を緩和して逆方向リーク電流を低減することができる。 On the other hand, in a blocking state in which a positive voltage is applied to the cathode electrode 13, a depletion layer extending from the first p region 3 and the second p region 4 forms a Schottky contact interface between the anode electrode 11 and the first n region 2a. The reverse leakage current can be reduced by relaxing the electric field.

次に、本実施の形態1のJBSダイオードチップのガードリング5aの動作について説明する。   Next, the operation of the guard ring 5a of the JBS diode chip according to the first embodiment will be described.

上記のようにガードリング5aは、幅広に形成されているため、ガードリング5aとアノード電極11とがオーミック接触している場合、アノード電極11に正の電圧が印加されると、ガードリング5aとnドリフト層2との接合間には、第1p領域3とnドリフト層2との接合間よりも大きな電圧が印加される。この場合、第1p領域3から正孔が注入されるよりも早く、ガードリング5aからnドリフト層2に正孔が注入されうる。また、ガードリング5aとアノード電極11とがショットキー接触している場合、ガードリング5aと第1p領域3とが接続していると、第1p領域3を経由して、ガードリング5aからnドリフト層2に正孔が注入されうる。このため、これらの構造の場合、JBSダイオードチップの終端領域において通電劣化現象が生じる場合がある。 Since the guard ring 5a is formed wide as described above, when the guard ring 5a and the anode electrode 11 are in ohmic contact, when a positive voltage is applied to the anode electrode 11, the guard ring 5a n - is the junction between the drift layer 2, a 1p region 3 and n - a large voltage is applied than the junction between the drift layer 2. In this case, holes can be injected into the n drift layer 2 from the guard ring 5 a earlier than holes are injected from the first p region 3. Further, when the guard ring 5a and the anode electrode 11 are in Schottky contact, if the guard ring 5a and the first p region 3 are connected, the guard ring 5a is connected to the n via the first p region 3. Holes can be injected into the drift layer 2. For this reason, in the case of these structures, there is a case where a current deterioration phenomenon occurs in the termination region of the JBS diode chip.

これに対して、本実施の形態1におけるJBSダイオードチップにおいては、ガードリング5aはアノード電極11とショットキー接触されており、かつ、第1p領域3とは接続されていないので、ガードリング5aからnドリフト層2に正孔が注入されることがなく、終端領域における通電劣化現象を抑制または防止することができる。 On the other hand, in the JBS diode chip according to the first embodiment, the guard ring 5a is in Schottky contact with the anode 11 and is not connected to the first p region 3. Holes are not injected into the n drift layer 2, and the current deterioration phenomenon in the termination region can be suppressed or prevented.

次に、本発明の実施の形態1のJBSダイオードの製造方法の一例について図1〜図8を参照して説明する。なお、図5〜図8は、図2に該当する部分の製造工程中の断面図である。   Next, an example of a method for manufacturing the JBS diode according to the first embodiment of the present invention will be described with reference to FIGS. 5-8 is sectional drawing in the manufacturing process of the part applicable to FIG.

まず、図5に示すように、炭化珪素からなるn基板1の表面上にnドリフト層2が積層された基体を準備する。nドリフト層2は、例えばエピタキシャル成長法により形成され、その不純物濃度は、例えば2×1015cm−3程度、その厚さは、例えば30μm程度である。 First, as shown in FIG. 5, a base body in which an n drift layer 2 is laminated on the surface of an n + substrate 1 made of silicon carbide is prepared. The n drift layer 2 is formed by, for example, an epitaxial growth method, and has an impurity concentration of, for example, about 2 × 10 15 cm −3 and a thickness of, for example, about 30 μm.

続いて、nドリフト層2の表面上にイオン注入用のマスク材15Aを塗布した後、マスク材15Aをパターニングする。その後、矢印に示すように、例えばアルミニウム(Al)のようなp型不純物をnドリフト層2にイオン注入して、複数の第2p領域4(図1および図2参照)を形成する。第2p領域4のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1019cm−3程度、第2p領域4の深さは、例えば0.3〜1.0μm程度である。 Subsequently, after a mask material 15A for ion implantation is applied on the surface of the n drift layer 2, the mask material 15A is patterned. Thereafter, as indicated by an arrow, a p-type impurity such as aluminum (Al) is ion-implanted into the n drift layer 2 to form a plurality of second p regions 4 (see FIGS. 1 and 2). The impurity concentration of the portion exposed on the surface of the n drift layer 2 in the second p region 4 is, for example, about 1 × 10 19 cm −3 , and the depth of the second p region 4 is, for example, about 0.3 to 1.0 μm. is there.

この時、同じマスク材15Aを用いて、終端領域のnドリフト層2にもp型不純物をイオン注入し、ガードリング5aおよびフローティングガードリング6,6(図1および図3参照)を形成する。ガードリング5aおよびフローティングガードリング6,6は、マスク材15Aとは別のイオン注入用のマスク材を用いて形成しても良い。 At this time, using the same mask material 15A, p-type impurities are ion-implanted into the n drift layer 2 in the termination region to form the guard ring 5a and the floating guard rings 6 and 6 (see FIGS. 1 and 3). . Guard ring 5a and floating guard rings 6 and 6 may be formed using a mask material for ion implantation different from mask material 15A.

次いで、マスク材15Aを除去した後、図6に示すように、nドリフト層2の表面上にイオン注入用のマスク材15Bを塗布し、これをパターニングする。このとき、マスク材15Bの開口部が第2p領域4にかからないようにマスク材15Bをパターニングする。 Next, after removing the mask material 15A, as shown in FIG. 6, a mask material 15B for ion implantation is applied on the surface of the n drift layer 2 and patterned. At this time, the mask material 15B is patterned so that the opening of the mask material 15B does not cover the second p region 4.

続いて、例えばAlのようなp型不純物をnドリフト層2にイオン注入して第1p領域3(図1および図2参照)を形成する。この第1p領域3のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1020cm−3以下、第1p領域3の深さは、例えば0.3〜1.0μm程度である。 Subsequently, a p-type impurity such as Al is ion-implanted into the n drift layer 2 to form a first p region 3 (see FIGS. 1 and 2). The impurity concentration of the exposed portion of the first p region 3 on the surface of the n drift layer 2 is, for example, 1 × 10 20 cm −3 or less, and the depth of the first p region 3 is, for example, about 0.3 to 1.0 μm. It is.

また、第1p領域3の幅は、通常動作時に第1p領域3からnドリフト層2へ多量の正孔が注入されないように、nドリフト層2の不純物濃度、第1p領域3の深さ、およびアノード電極11とショットキー接触する第3n領域2aとの面積割合などにより設計されるが、例えば10μm以下が望ましい。 Further, the width of the first p region 3 is set such that the impurity concentration of the n drift layer 2 and the depth of the first p region 3 are set so that a large amount of holes are not injected from the first p region 3 to the n drift layer 2 during normal operation. , And the area ratio of the third n region 2a in Schottky contact with the anode electrode 11, for example, 10 μm or less is desirable.

次いで、マスク材15Bを除去した後、例えば1700℃の温度でn基板1およびnドリフト層2に対して熱処理を施してイオン注入されたAlを活性化することにより、図7に示すように、nドリフト層2の表面側に、第1p領域3、第2p領域4、第1n領域2aおよび第2n領域2bを形成する。 Next, after removing the mask material 15B, for example, heat treatment is performed on the n + substrate 1 and the n drift layer 2 at a temperature of 1700 ° C. to activate the ion-implanted Al, as shown in FIG. a, n - the surface side of the drift layer 2, a 1p region 3, the 2p region 4, the 1n - forming a region 2b - region 2a and the 2n.

続いて、図8に示すように、nドリフト層2の表面(第1p領域3、第2p領域4、第1n領域2aおよび第2n領域2b)を覆うように絶縁膜9aを形成する。絶縁膜9aは、例えば熱酸化膜や堆積酸化膜である。このとき、パッシベーション膜10(図3参照)を同時に形成しても良い。その後、図2に示したように、n基板1の裏面上に、例えばNiまたはTiからなるカソード電極13を形成する。 Subsequently, as shown in FIG. 8, an insulating film 9a is formed so as to cover the surface of the n drift layer 2 (the first p region 3, the second p region 4, the first n region 2a, and the second n region 2b). . The insulating film 9a is, for example, a thermal oxide film or a deposited oxide film. At this time, the passivation film 10 (see FIG. 3) may be formed at the same time. Thereafter, as shown in FIG. 2, a cathode electrode 13 made of, for example, Ni or Ti is formed on the back surface of the n + substrate 1.

次いで、図2に示したように、第1p領域3、第2p領域4および第1n領域2aの表面側一部が露出されるような孔12を絶縁膜9aに形成する。このとき、第1p領域3に隣接するnドリフト層2の表面の第2n領域2b上は絶縁膜9aで覆われるように絶縁膜9aを加工する。 Next, as shown in FIG. 2, a hole 12 is formed in the insulating film 9a so that a part of the surface side of the first p region 3, the second p region 4, and the first n - region 2a is exposed. At this time, the insulating film 9a is processed so that the second n region 2b on the surface of the n drift layer 2 adjacent to the first p region 3 is covered with the insulating film 9a.

続いて、nドリフト層2上に、例えばNiからなる金属膜を堆積した後、これを加工することにより、孔12を通じて第1p領域3、第2p領域4および第1n領域2aに接触するようにアノード電極11を形成する。第1p領域3の不純物濃度を高濃度(例えば1×1020cm−3程度)としたため、第1p領域3はアノード電極11とオーミック接触する。一方、第2p領域4の不純物濃度を低濃度(例えば1×1019cm−3以下)としたため、第2p領域4はアノード電極11とショットキー接触する。また、第1n領域2aの不純物濃度も低濃度(例えば2×1015cm−3程度)なので、第1n領域2aはアノード電極11とショットキー接触する。 Subsequently, after depositing a metal film made of, for example, Ni on the n drift layer 2, the metal film is processed to contact the first p region 3, the second p region 4, and the first n region 2 a through the hole 12. Thus, the anode electrode 11 is formed. Since the impurity concentration of the first p region 3 is set to a high concentration (for example, about 1 × 10 20 cm −3 ), the first p region 3 is in ohmic contact with the anode electrode 11. On the other hand, since the impurity concentration of the second p region 4 is low (for example, 1 × 10 19 cm −3 or less), the second p region 4 is in Schottky contact with the anode electrode 11. Further, since the impurity concentration of the first n region 2a is also low (for example, about 2 × 10 15 cm −3 ), the first n region 2a is in Schottky contact with the anode 11.

その後、図3に示したように、パッシベーション膜10を形成することにより、本実施の形態1によるJBSダイオードチップが略完成する。   Thereafter, as shown in FIG. 3, the passivation film 10 is formed, whereby the JBS diode chip according to the first embodiment is substantially completed.

本実施の形態1によれば、以下の効果を得ることができる。   According to the first embodiment, the following effects can be obtained.

本実施の形態1のJBSダイオードチップにおいては、通電ストレスにより積層欠陥が拡張しても、積層欠陥がnショットキー界面近傍まで到達することを防ぐことができ、ブロッキング状態における逆方向リーク電流の増加を防止することができる。   In the JBS diode chip of the first embodiment, even if the stacking fault is expanded due to energization stress, the stacking fault can be prevented from reaching the vicinity of the n Schottky interface, and the reverse leakage current increases in the blocking state. Can be prevented.

また、本実施の形態1のJBSダイオードチップにおいては、アノード電極11とオーミック接触する第1p領域3が大きなサージ電流を吸収するので、高いサージ耐量を得ることができる。   Further, in the JBS diode chip of the first embodiment, the first p region 3 that is in ohmic contact with the anode electrode 11 absorbs a large surge current, so that a high surge resistance can be obtained.

これらのことから、本実施の形態1のJBSダイオードチップにおいては、サージ耐量を低下させることなく、通電劣化現象を抑制または防止することができる。   For these reasons, in the JBS diode chip of the first embodiment, it is possible to suppress or prevent the energization deterioration phenomenon without reducing the surge withstand capability.

(実施の形態2)
本実施の形態2のJBSダイオードチップについて図9を参照して具体的に説明する。
(Embodiment 2)
The JBS diode chip according to the second embodiment will be specifically described with reference to FIG.

図9は、本実施の形態2のJBSダイオードチップのアクティブ領域の図2と同一箇所の要部断面図である。   FIG. 9 is a cross-sectional view of a main part of the active region of the JBS diode chip according to the second embodiment at the same location as in FIG.

本実施の形態2においては、nドリフト層2の表面側に、nドリフト層2よりも不純物濃度の高いn型の半導体層(第8領域)20が形成されている。この半導体層20は、電流拡散層としての機能を備えている。半導体層20に含有されている不純物は、例えば窒素(N)であり、その不純物濃度は、例えば1×1016cm−3程度である。 In the second embodiment, an n-type semiconductor layer (eighth region) 20 having an impurity concentration higher than that of the n drift layer 2 is formed on the surface side of the n drift layer 2. The semiconductor layer 20 has a function as a current diffusion layer. The impurity contained in the semiconductor layer 20 is, for example, nitrogen (N), and the impurity concentration is, for example, about 1 × 10 16 cm −3 .

この場合、互いに隣接する第2p領域4,4の隣接間には、n型の半導体層20の一部分で構成される第1n領域(第3領域)20aが配置されている。また、各第1p領域3の幅方向の両側において、第1p領域3と第2p領域4との隣接間には、n型の半導体層20の一部分で構成される第2n領域(第4領域)20bが配置されている。そして、第1p領域3、第2p領域4、第1n領域20aおよび第2n領域20bは、半導体層20に内包されるように形成されている。   In this case, a first n region (third region) 20 a configured by a part of the n-type semiconductor layer 20 is disposed between adjacent second p regions 4 and 4. Further, on both sides in the width direction of each first p region 3, a second n region (fourth region) constituted by a part of the n-type semiconductor layer 20 is provided between the first p region 3 and the second p region 4. 20b is arranged. The first p region 3, the second p region 4, the first n region 20 a and the second n region 20 b are formed so as to be included in the semiconductor layer 20.

この場合、アノード電極11は、第1n領域20aとショットキー接触した状態で電気的に接続されている。また、第2n領域20bの表面は、絶縁膜9aによって覆われており、アノード電極11と第2n領域20bとは絶縁膜9aにより分離(絶縁)されている。この場合もアノード電極11がオーミック接触する第1p領域3と、アノード電極11がショットキー接触する第1n領域20aとの間に、第2p領域4と、第2n領域20bとが配置されている。これにより、第1p領域3と第1n領域20aとの間隔LA(図9参照)が充分に確保されている。そして、この間隔LAが、正孔の拡散長(上記数2参照)よりも広く形成されている。具体的には、間隔LAが、例えば7μm以上とされている。したがって、本実施の形態2においても第1p領域3から注入される正孔がnショットキー界面まで到達しないので、積層欠陥拡張によるリーク電流の増大を抑制または防止することができる。   In this case, the anode electrode 11 is electrically connected in a Schottky contact with the first n region 20a. The surface of the second n region 20b is covered with an insulating film 9a, and the anode electrode 11 and the second n region 20b are separated (insulated) by the insulating film 9a. Also in this case, the second p region 4 and the second n region 20b are arranged between the first p region 3 in which the anode electrode 11 is in ohmic contact and the first n region 20a in which the anode electrode 11 is in Schottky contact. Thereby, a sufficient distance LA (see FIG. 9) between the first p region 3 and the first n region 20a is secured. The interval LA is formed wider than the hole diffusion length (see the above formula 2). Specifically, the interval LA is set to 7 μm or more, for example. Therefore, also in the second embodiment, since holes injected from the first p region 3 do not reach the n Schottky interface, it is possible to suppress or prevent an increase in leakage current due to the stacking fault expansion.

また、前記実施の形態1においては、アノード電極11とショットキー接触する第1n領域2a(図2参照)の表面面積が小さいのでオン抵抗の増加が懸念される。これに対して本実施の形態2においては、第1n領域20aがnドリフト層2よりも不純物濃度が高いn型の半導体層20で形成されていることにより、オン抵抗を低減できる。さらに、第1p領域3および第2p領域4も半導体層20内に設けたことにより、順方向通電時に電流を第1p領域3および第2p領域4の下部へ効率よく広がるように流すことができるので、オン抵抗をさらに低減することができる。 Further, in the first embodiment, since the surface area of the first n - region 2a (see FIG. 2) in Schottky contact with the anode electrode 11 is small, there is a concern about an increase in on-resistance. On the other hand, in the second embodiment, since the first n region 20a is formed of the n-type semiconductor layer 20 having a higher impurity concentration than the n drift layer 2, the on-resistance can be reduced. Furthermore, since the first p region 3 and the second p region 4 are also provided in the semiconductor layer 20, current can flow so as to spread efficiently to the lower part of the first p region 3 and the second p region 4 during forward energization. The on-resistance can be further reduced.

ただし、第1p領域3の下部は半導体層20下部のnドリフト層2まで達していても良い。この場合、第1p領域3からnドリフト層2への正孔の注入効率が上がる。また、順方向通電時に電流を第2p領域4の下部へ効率よく拡げることができ、オン抵抗を低減することができる。 However, the lower portion of the first p region 3 may reach the n drift layer 2 below the semiconductor layer 20. In this case, the efficiency of hole injection from the first p region 3 to the n drift layer 2 is increased. Further, the current can be efficiently spread to the lower portion of the second p region 4 during forward energization, and the on-resistance can be reduced.

(実施の形態3)
本実施の形態3のJBSダイオードチップについて図10および図11を参照して具体的に説明する。
(Embodiment 3)
The JBS diode chip according to the third embodiment will be specifically described with reference to FIG. 10 and FIG.

図10は、本実施の形態3のJBSダイオードチップの全体平面図、図11は図10のIII−III線の断面図である。なお、図10では図1と同様にアノード電極の下層のJBSダイオードチップの表面を透かして見せている。また、図10は平面図であるが図1と同様にハッチングを付している。   10 is an overall plan view of the JBS diode chip according to the third embodiment, and FIG. 11 is a cross-sectional view taken along line III-III in FIG. In FIG. 10, the surface of the JBS diode chip below the anode electrode is shown through as in FIG. FIG. 10 is a plan view, but is hatched in the same manner as FIG.

本実施の形態3のJBSダイオードチップのアクティブ領域の基本的な構造は、前記実施の形態1と同様である。また、前記実施の形態2と同様にnドリフト層2にn型の半導体層20を設けても良い。 The basic structure of the active region of the JBS diode chip of the third embodiment is the same as that of the first embodiment. Further, the n-type semiconductor layer 20 may be provided in the n drift layer 2 as in the second embodiment.

本実施の形態3のJBSダイオードチップにおいては、アクティブ領域の外周に平面無端枠状の第2p領域(第2領域)4aが形成されており、アクティブ領域内に配置された複数の平面線状の第2p領域4がその長手方向両端部を通じて平面枠状の第2p領域4aに電気的に接続されている。   In the JBS diode chip of the third embodiment, a planar endless frame-shaped second p region (second region) 4a is formed on the outer periphery of the active region, and a plurality of planar linear shapes arranged in the active region are formed. The second p region 4 is electrically connected to the planar frame-shaped second p region 4a through both longitudinal ends thereof.

この第2p領域4aの平面幅、不純物の種類および濃度は、アクティブ領域内の第2p領域4と同じである。そして、アノード電極11は、第2p領域4aにショットキー接触した状態で電気的に接続されている。   The planar width, impurity type and concentration of the second p region 4a are the same as those of the second p region 4 in the active region. The anode electrode 11 is electrically connected in a Schottky contact with the second p region 4a.

この平面枠状の第2p領域4aの外周にはガードリング(第6領域)5bが配置されている。このガードリング5bは、例えば、p型の炭化珪素からなり、第2p領域4aを取り囲むように平面無端枠状に形成されている。   A guard ring (sixth region) 5b is disposed on the outer periphery of the planar frame-shaped second p region 4a. The guard ring 5b is made of, for example, p-type silicon carbide, and is formed in a planar endless frame shape so as to surround the second p region 4a.

このガードリング5bのnドリフト層2の表面に露出する部分の不純物濃度は、前記実施の形態1で説明したガードリング5aの不純物濃度よりも高く、例えば1×1020cm−3程度である。このため、アノード電極11は、ガードリング5bにオーミック接触した状態で電気的に接続されている。 The impurity concentration of the portion exposed to the surface of the n drift layer 2 of the guard ring 5b is higher than the impurity concentration of the guard ring 5a described in the first embodiment, and is, for example, about 1 × 10 20 cm −3. . For this reason, the anode electrode 11 is electrically connected in ohmic contact with the guard ring 5b.

また、ガードリング5bの深さ(nドリフト層2の表面からの深さ)は、例えば0.5〜2.0μmである。この場合、ガードリング5bは第1p領域3と同時に形成してもよい。さらに、ガードリング5bの平面幅は、製造上の合わせずれを考慮して、第1p領域3および第2p領域4の各々の平面幅よりも広く、例えば20μm以上とされている。 The depth of the guard ring 5b (depth from the surface of the n drift layer 2) is, for example, 0.5 to 2.0 μm. In this case, the guard ring 5b may be formed simultaneously with the first p region 3. Further, the plane width of the guard ring 5b is wider than the plane width of each of the first p region 3 and the second p region 4 in consideration of manufacturing misalignment, for example, 20 μm or more.

このような第2p領域4aとガードリング5bとの間には、nドリフト層2の一部分で構成される第3n領域(第7領域)2cが配置されており、ガードリング5bと第2p領域4,4aとが分離(絶縁)されている。また、第3n領域2cの表面は絶縁膜9aによって覆われており、第3n領域2cとアノード電極11とは分離(絶縁)されている。 Between the second p region 4a and the guard ring 5b, a third n region (seventh region) 2c constituted by a part of the n drift layer 2 is disposed, and the guard ring 5b and the second p The regions 4 and 4a are separated (insulated). The surface of the third n - region 2c is covered with an insulating film 9a, and the third n - region 2c and the anode electrode 11 are separated (insulated).

このような本実施の形態3のJBSダイオードにおいては、アノード電極11がオーミック接触するガードリング5bと、アノード電極11がショットキー接触する第1n領域2aとの間に、第2p領域4aと、第3n領域2cとが配置されている。これにより、ガードリング5bと第1n領域2aとの間隔LB(図10参照)が充分に確保されている。そして、この間隔LBが、正孔の拡散長(上記数2参照)よりも広く形成されている。具体的には、間隔LBが、例えば7μm以上とされている。したがって、本実施の形態3においては、第1p領域3およびガードリング5bから注入される正孔がnショットキー界面まで到達しないので、積層欠陥拡張によるリーク電流の増大を抑制または防止することができる。 In such a JBS diode of the third embodiment, the second p region 4a is provided between the guard ring 5b in which the anode electrode 11 is in ohmic contact and the first n - region 2a in which the anode electrode 11 is in Schottky contact. A third n region 2c is arranged. Accordingly, the guard ring 5b and the 1n - distance between the region 2a LB (see FIG. 10) is sufficiently ensured. The interval LB is formed wider than the hole diffusion length (see the above formula 2). Specifically, the interval LB is set to 7 μm or more, for example. Therefore, in Embodiment 3, since holes injected from the first p region 3 and the guard ring 5b do not reach the n Schottky interface, an increase in leakage current due to stacking fault expansion can be suppressed or prevented. .

このような本実施の形態3によれば、前記した実施の形態1,2の効果に加えて、以下の効果を得ることができる。   According to the third embodiment, in addition to the effects of the first and second embodiments, the following effects can be obtained.

すなわち、通常、ガードリング5bは上記のように幅広に形成されるため、ガードリング5bとアノード電極11とがオーミック接触している場合、アノード電極11に正の電圧が印加されると、ガードリング5bとnドリフト層2との接合間には、第1p領域3とnドリフト層2との接合間よりも大きな電圧が印加される。このため、第1p領域3から正孔が注入されるよりも早く、ガードリング5bからnドリフト層2に正孔が注入される。これにより、本実施の形態3においては、サージ耐量の高いJBSダイオードチップを得ることができる。 That is, since the guard ring 5b is normally formed wide as described above, when the guard ring 5b and the anode electrode 11 are in ohmic contact, when a positive voltage is applied to the anode electrode 11, the guard ring 5b A voltage larger than that between the junction of the first p region 3 and the n drift layer 2 is applied between the junction of 5 b and the n drift layer 2. For this reason, holes are injected into the n drift layer 2 from the guard ring 5 b earlier than holes are injected from the first p region 3. Thereby, in this Embodiment 3, a JBS diode chip with high surge tolerance can be obtained.

(実施の形態4)
本実施の形態4のJBSダイオードチップについて図12および図13を参照して具体的に説明する。
(Embodiment 4)
The JBS diode chip according to the fourth embodiment will be specifically described with reference to FIGS.

図12は本実施の形態4のJBSダイオードチップのアクティブ領域の要部平面図、図13は図12のIV−IV線の断面図である。   FIG. 12 is a main part plan view of the active region of the JBS diode chip according to the fourth embodiment, and FIG. 13 is a cross-sectional view taken along the line IV-IV in FIG.

なお、JBSダイオードチップの全体平面図は図1や図10で説明したものと同じであり、図13は図1のI−I線に該当する箇所の断面を示している。また、図12では図1と同様にアノード電極の下層のJBSダイオードチップの表面部分を透かして見せている。また、図12は平面図であるが図1と同様にハッチングを付している。   The overall plan view of the JBS diode chip is the same as that described with reference to FIG. 1 and FIG. 10, and FIG. 13 shows a cross section of the portion corresponding to the line II in FIG. Further, in FIG. 12, the surface portion of the JBS diode chip below the anode electrode is shown in the same manner as in FIG. FIG. 12 is a plan view, but is hatched in the same manner as FIG.

本実施の形態4のJBSダイオードチップにおいては、第1p領域3に隣接するnドリフト層2の表面に、例えば複数のホール結合中心部が存在する第3n領域(第4領域)21が形成されている。この第3n領域21は、第1p領域3の平面外周を取り囲むように設けられている。 In the JBS diode chip of the fourth embodiment, a third n region (fourth region) 21 having, for example, a plurality of hole coupling centers is formed on the surface of the n drift layer 2 adjacent to the first p region 3. ing. The third n region 21 is provided so as to surround the planar outer periphery of the first p region 3.

この第3n領域21は、イオン注入法等によって形成されており、その不純物は、例えば窒素(N)であり、その不純物濃度は、例えば5×1016cm−3程度である。また、第3n領域21の深さ(nドリフト層2の表面からの深さ)は、例えば0.5〜1.0μmである。第1p領域3と第2p領域4で挟まれた第3n領域21の幅は、第1p領域3および第2p領域4の各々から第3n領域21に拡がる空乏層幅の和より短い。 The third n region 21 is formed by an ion implantation method or the like, and its impurity is, for example, nitrogen (N), and its impurity concentration is, for example, about 5 × 10 16 cm −3 . The depth of the third n region 21 (depth from the surface of the n drift layer 2) is, for example, 0.5 to 1.0 μm. The width of the third n region 21 sandwiched between the first p region 3 and the second p region 4 is shorter than the sum of the depletion layer widths extending from the first p region 3 and the second p region 4 to the third n region 21.

この第3n領域21は、イオン注入法によって形成されているので、第3n領域21における正孔のライフタイムは短く、第1p領域3からnドリフト層2に注入された正孔は第3n領域21内で電子との再結合により消滅し、第3n領域21のショットキー界面まで到達しない。そのため、積層欠陥拡張によるリーク電流の増大を防ぐことができる。 Since the third n region 21 is formed by the ion implantation method, the lifetime of holes in the third n region 21 is short, and the holes injected from the first p region 3 into the n drift layer 2 are in the third n region. It disappears due to recombination with electrons in 21 and does not reach the Schottky interface of the third n region 21. Therefore, an increase in leakage current due to expansion of stacking faults can be prevented.

アノード電極11は、nドリフト層2の第1n領域2a、第2p領域4および第3n領域21にショットキー接触し、かつ第1p領域3にオーミック接触している。この第1p領域3と第2p領域4とは、それらの幅方向に沿って予め決められた単位の構造が繰り返し配置されるが、その繰り返しの単位の構造は図12および図13に示したものに限定されるものではない。 The anode electrode 11 is in Schottky contact with the first n region 2 a, the second p region 4 and the third n region 21 of the n drift layer 2, and is in ohmic contact with the first p region 3. In the first p region 3 and the second p region 4, a predetermined unit structure is repeatedly arranged along the width direction, and the structure of the repeating unit is that shown in FIG. 12 and FIG. It is not limited to.

ドリフト層2の不純物濃度は、例えば2×1015cm−3程度、第1p領域3のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1020cm−3程度、第2領域4のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1019cm−3以下である。また、nドリフト層2の厚さは、例えば30μm程度、第1p領域3および第2p領域4の深さ(nドリフト層2の表面からの深さ)は、例えば0.5〜1.0μmである。 The impurity concentration of the n drift layer 2 is, for example, about 2 × 10 15 cm −3 , and the impurity concentration of the portion exposed to the surface of the n drift layer 2 in the first p region 3 is, for example, about 1 × 10 20 cm −3. The impurity concentration of the portion exposed on the surface of the n drift layer 2 in the second region 4 is, for example, 1 × 10 19 cm −3 or less. The thickness of the n drift layer 2 is, for example, about 30 μm, and the depth of the first p region 3 and the second p region 4 (depth from the surface of the n drift layer 2) is, for example, 0.5 to 1. 0 μm.

このような本実施の形態4のJBSダイオードチップにおいても、アノード電極11がオーミック接触する第1p領域3と、アノード電極11がショットキー接触する第1n領域(第3領域)2aとの間に、アノード電極11がショットキー接触する第2p領域4と第3n領域21とが配置されている。これにより、第1p領域3と第1n領域2aとの間隔LA(図13参照)が充分に確保されている。そして、第1p領域3と、第1n領域2aとの間隔LAが、正孔の拡散長(上記数2に示した(Dτ)1/2参照)よりも広く形成されている。具体的には、間隔LAが、例えば7μm以上とされている。これにより、第1p領域3から注入される正孔がnショットキー界面まで到達しないので、積層欠陥拡張によるリーク電流の増大を抑制または防止することができる。 Also in the JBS diode chip of the fourth embodiment, between the first p region 3 in which the anode electrode 11 is in ohmic contact and the first n region (third region) 2a in which the anode electrode 11 is in Schottky contact. The second p region 4 and the third n region 21 where the anode electrode 11 is in Schottky contact are arranged. Thereby, a sufficient gap LA (see FIG. 13) between the first p region 3 and the first n - region 2a is secured. The distance LA between the first p region 3 and the first n region 2a is formed wider than the hole diffusion length (see (Dτ) 1/2 shown in the above equation 2 ). Specifically, the interval LA is set to 7 μm or more, for example. Thereby, since holes injected from the first p region 3 do not reach the n Schottky interface, it is possible to suppress or prevent an increase in leakage current due to the stacking fault expansion.

なお、本実施の形態4においても前記実施の形態2と同様にnドリフト層2にn型の半導体層20を設けても良い。また、JBSダイオードチップの外周のガードリング5a,5bやフローティングガードリング6に関する構造は、前記実施の形態1,3で説明したのと同じである。 In the fourth embodiment, the n-type semiconductor layer 20 may be provided in the n drift layer 2 as in the second embodiment. Further, the structures related to the guard rings 5a and 5b and the floating guard ring 6 on the outer periphery of the JBS diode chip are the same as those described in the first and third embodiments.

次に、本発明の実施の形態4のJBSダイオードチップの製造方法の一例について図12〜図17を参照して説明する。なお、図14〜図17は、図13に該当する部分の製造工程中の断面図である。   Next, an example of a method for manufacturing the JBS diode chip according to the fourth embodiment of the present invention will be described with reference to FIGS. 14-17 is sectional drawing in the manufacturing process of the part applicable to FIG.

まず、図14に示すように、前記実施の形態1と同様に、炭化珪素からなるn基板1の表面上にnドリフト層2が積層された基体を準備する。 First, as shown in FIG. 14, similarly to the first embodiment, a base body in which an n drift layer 2 is laminated on the surface of an n + substrate 1 made of silicon carbide is prepared.

続いて、nドリフト層2の表面上にイオン注入用のマスク材15Cを塗布した後、そのマスク材15Cをパターニングする。その後、矢印で示すように、例えば窒素(N)のようなn型不純物をnドリフト層2にイオン注入して、第3n領域21(図12および図13参照)を形成する。第3n領域21の不純物濃度は、例えば5×1016cm−3程度、第3n領域21の深さは、例えば0.5〜1.0μm程度である。 Subsequently, a mask material 15C for ion implantation is applied on the surface of the n drift layer 2, and then the mask material 15C is patterned. Thereafter, as indicated by an arrow, an n-type impurity such as nitrogen (N) is ion-implanted into the n drift layer 2 to form a third n region 21 (see FIGS. 12 and 13). The impurity concentration of the third n region 21 is, for example, about 5 × 10 16 cm −3 , and the depth of the third n region 21 is, for example, about 0.5 to 1.0 μm.

続いて、マスク材15Cを除去した後、図15に示すように、nドリフト層2の表面上にイオン注入用のマスク材15Aを塗布した後、マスク材15Aをパターニングする。その後、矢印で示すように、例えばAlのようなp型不純物をnドリフト層2にイオン注入して、第2p領域4(図12および図13参照)を形成する。第2p領域4のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1019cm−3程度以下、第2p領域4の深さは、例えば0.5〜1.0μm程度である。 Subsequently, after removing the mask material 15C, as shown in FIG. 15, a mask material 15A for ion implantation is applied on the surface of the n drift layer 2, and then the mask material 15A is patterned. Thereafter, as indicated by an arrow, a p-type impurity such as Al is ion-implanted into the n drift layer 2 to form the second p region 4 (see FIGS. 12 and 13). The impurity concentration of the portion exposed to the surface of the n drift layer 2 in the second p region 4 is, for example, about 1 × 10 19 cm −3 or less, and the depth of the second p region 4 is, for example, about 0.5 to 1.0 μm. It is.

次いで、マスク材15Aを除去した後、図16に示すように、nドリフト層2の表面上にイオン注入用のマスク材15Bを塗布し、これをパターニングする。このとき、マスク材15Bの開口部が第2p領域4にかからないようにマスク材15Bをパターニングする。 Next, after removing the mask material 15A, as shown in FIG. 16, a mask material 15B for ion implantation is applied on the surface of the n drift layer 2 and patterned. At this time, the mask material 15B is patterned so that the opening of the mask material 15B does not cover the second p region 4.

続いて、例えばAlのようなp型不純物をnドリフト層2にイオン注入して第1p領域3(図12および図13参照)を形成する。この第1p領域3のnドリフト層2の表面に露出する部分の不純物濃度は、例えば1×1020cm−3程度、第1p領域3の深さは、例えば0.5〜1.0μm程度である。 Subsequently, a p-type impurity such as Al is ion-implanted into the n drift layer 2 to form a first p region 3 (see FIGS. 12 and 13). The impurity concentration of the exposed portion of the first p region 3 on the surface of the n drift layer 2 is, for example, about 1 × 10 20 cm −3 , and the depth of the first p region 3 is, for example, about 0.5 to 1.0 μm. It is.

また、第1p領域3の幅は、通常動作時に第1p領域3からnドリフト層2へ多量の正孔が注入されないように、nドリフト層2の不純物濃度、第1p領域3の深さ、およびアノード電極11とショットキー接触する第1n領域2aとの面積割合などにより設計されるが、例えば10μm以下が望ましい。 Further, the width of the first p region 3 is set such that the impurity concentration of the n drift layer 2 and the depth of the first p region 3 are set so that a large amount of holes are not injected from the first p region 3 to the n drift layer 2 during normal operation. , And the area ratio of the first n - region 2a in Schottky contact with the anode electrode 11, for example, 10 μm or less is desirable.

また、ブロッキング動作時の第3n領域21の表面のショットキー界面におけるリーク電流を低減するため、第1p領域3と第2p領域4で挟まれた第3n領域21の幅は、第1p領域3および第2p領域4の各々から第3n領域21に拡がる空乏層幅の和より短く、例えば1.0μm以下である。   Further, in order to reduce the leakage current at the Schottky interface on the surface of the third n region 21 during the blocking operation, the width of the third n region 21 sandwiched between the first p region 3 and the second p region 4 is the first p region 3 and It is shorter than the sum of the depletion layer widths extending from each of the second p regions 4 to the third n region 21, for example, 1.0 μm or less.

次いで、マスク材15Bを除去した後、例えば1700℃の温度でn基板1およびnドリフト層2に対して熱処理を施してイオン注入されたNおよびAlを活性化することにより、図17に示すように、nドリフト層2の表面側に第1p領域3、第2p領域4、第1n領域2aおよび第3n領域21を形成する。 Next, after removing the mask material 15B, heat treatment is performed on the n + substrate 1 and the n drift layer 2 at a temperature of 1700 ° C., for example, to activate the ion-implanted N and Al. As shown, the first p region 3, the second p region 4, the first n region 2 a and the third n region 21 are formed on the surface side of the n drift layer 2.

続いて、図13に示したように、n基板1の裏面上に、例えばNiまたはTiからなるカソード電極13を形成する。 Subsequently, as shown in FIG. 13, a cathode electrode 13 made of, for example, Ni or Ti is formed on the back surface of the n + substrate 1.

次いで、nドリフト層2上に、例えばNiからなる金属膜を堆積した後、これを加工することにより、第1p領域3、第2p領域4、第1n領域2aおよび第3n領域21に接触するようにアノード電極11を形成する。第1p領域3の不純物濃度を高濃度(例えば1×1020cm−3程度)としたため、第1p領域3はアノード電極11とオーミック接触する。一方、第2p領域4の不純物濃度を低濃度(例えば1×1019cm−3以下)としたため、第2p領域4はアノード電極11とショットキー接触する。また、第3n領域21の不純物濃度も低濃度(例えば5×1016cm−3程度)なので、第3n領域21はアノード電極11とショットキー接触する。 Next, after depositing a metal film made of, for example, Ni on the n drift layer 2, the first p region 3, the second p region 4, the first n region 2 a, and the third n region 21 are contacted by processing the metal film. Thus, the anode electrode 11 is formed. Since the impurity concentration of the first p region 3 is set to a high concentration (for example, about 1 × 10 20 cm −3 ), the first p region 3 is in ohmic contact with the anode electrode 11. On the other hand, since the impurity concentration of the second p region 4 is low (for example, 1 × 10 19 cm −3 or less), the second p region 4 is in Schottky contact with the anode electrode 11. Further, since the impurity concentration of the third n region 21 is also low (for example, about 5 × 10 16 cm −3 ), the third n region 21 is in Schottky contact with the anode electrode 11.

以上の製造工程により、本実施の形態4のJBSダイオードチップが略完成する。   Through the above manufacturing process, the JBS diode chip of the fourth embodiment is substantially completed.

本実施の形態4によれば、以下の効果を得ることができる。   According to the fourth embodiment, the following effects can be obtained.

本実施の形態4のJBSダイオードチップにおいては、通電ストレスにより積層欠陥が拡張しても、積層欠陥がnショットキー界面近傍まで到達することを防ぐことができ、ブロッキング状態における逆方向リーク電流の増加を防止することができる。   In the JBS diode chip according to the fourth embodiment, even when the stacking fault is expanded due to energization stress, the stacking fault can be prevented from reaching the vicinity of the n Schottky interface, and the reverse leakage current increases in the blocking state. Can be prevented.

また、本実施の形態4のJBSダイオードチップにおいては、アノード電極11とオーミック接触する第1p領域3が大きなサージ電流を吸収するので、高いサージ耐量を得ることができる。   Moreover, in the JBS diode chip of the fourth embodiment, the first p region 3 that is in ohmic contact with the anode electrode 11 absorbs a large surge current, so that a high surge resistance can be obtained.

これらのことから、本実施の形態4のJBSダイオードチップにおいては、サージ耐量を低下させることなく、通電劣化現象を抑制または防止することができる。   For these reasons, in the JBS diode chip of the fourth embodiment, it is possible to suppress or prevent the energization deterioration phenomenon without reducing the surge withstand capability.

以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。   As mentioned above, the invention made by the present inventor has been specifically described based on the embodiment. However, the present invention is not limited to the embodiment, and various modifications can be made without departing from the scope of the invention. Needless to say.

前記実施の形態1〜4において、第1p領域3を平面線状としたが、これに限定されるものではなく種々変更可能である。図18は、第1p領域3の平面形状の変形例を示したJBSダイオードチップの全体平面図である。ここでは、複数の平面島状(四角形状)の第1p領域3が一方向に沿って並んで配置されている。   In the first to fourth embodiments, the first p region 3 has a planar line shape, but is not limited to this and can be variously changed. FIG. 18 is an overall plan view of a JBS diode chip showing a modification of the planar shape of the first p region 3. Here, a plurality of planar island-shaped (rectangular) first p regions 3 are arranged side by side along one direction.

本発明は、炭化珪素からなる基板にダイオードを備える半導体装置およびその製造方法に適用することができる。   The present invention can be applied to a semiconductor device including a diode on a substrate made of silicon carbide and a method for manufacturing the semiconductor device.

1 n基板
2 nドリフト層
2a 第1n領域
2b 第2n領域
2c 第3n領域
3 第1p領域
4,4a 第2p領域
5a,5b ガードリング
6 フローティングガードリング
9a,9b 絶縁膜
10 パッシベーション膜
11 アノード電極
12 孔
13 カソード電極
20 半導体層
20a 第1n領域
20b 第2n領域
21 第3n領域
1 n + substrate 2 n drift layer 2a 1n region 2b 2n region 2c 3n region 3 1p region 4 and 4a 2p regions 5a and 5b guard ring 6 floating guard rings 9a and 9b insulating film 10 passivation Film 11 Anode electrode 12 Hole 13 Cathode electrode 20 Semiconductor layer 20a First n region 20b Second n region 21 Third n region

Claims (15)

第1導電型の炭化珪素からなる基板と、
前記基板の主面上に形成され、前記基板よりも不純物濃度の低い第1導電型の炭化珪素からなる半導体層と、
前記半導体層の表面側に互いに離間して形成された第1導電型とは異なる第2導電型の複数の第1領域と、
前記半導体層の表面側に互いに離間して形成された第2導電型の複数の第2領域と、
前記第2領域の隣接間に配置された第1導電型の第3領域と、
前記第1領域と前記第2領域との隣接間に配置された第1導電型の第4領域と、
前記半導体層の表面上に形成され、前記第1領域にオーミック接触し、かつ、前記第2領域および前記第3領域にショットキー接触するアノード電極と、
前記基板の主面とは反対側の裏面に形成されたカソード電極とを備えることを特徴とする半導体装置。
A substrate made of silicon carbide of the first conductivity type;
A semiconductor layer made of silicon carbide of the first conductivity type formed on the main surface of the substrate and having an impurity concentration lower than that of the substrate;
A plurality of first regions of a second conductivity type different from the first conductivity type formed on the surface side of the semiconductor layer and spaced apart from each other;
A plurality of second regions of the second conductivity type formed on the surface side of the semiconductor layer and spaced apart from each other;
A third region of the first conductivity type disposed between adjacent the second region;
A fourth region of the first conductivity type disposed between adjacent the first region and the second region;
An anode electrode formed on the surface of the semiconductor layer, in ohmic contact with the first region, and in Schottky contact with the second region and the third region;
A semiconductor device comprising: a cathode electrode formed on a back surface opposite to the main surface of the substrate.
請求項1記載の半導体装置において、前記第1領域と前記第3領域との間隔は、正孔の拡散長よりも広いことを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein a distance between the first region and the third region is wider than a hole diffusion length. 請求項1記載の半導体装置において、前記第4領域は、絶縁膜によって覆われており、前記アノード電極と絶縁されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein the fourth region is covered with an insulating film and insulated from the anode electrode. 請求項1記載の半導体装置において、前記第4領域には、正孔の再結合中心部が形成されており、前記アノード電極は前記第4領域とショットキー接触されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein a hole recombination center is formed in the fourth region, and the anode electrode is in Schottky contact with the fourth region. apparatus. 請求項4記載の半導体装置において、前記第4領域の幅は、該第4領域に隣接する前記第1領域および前記第2領域の各々から該第4領域に拡がる空乏層の幅の和よりも短いことを特徴とする半導体装置。   5. The semiconductor device according to claim 4, wherein a width of the fourth region is larger than a sum of widths of depletion layers extending from the first region and the second region adjacent to the fourth region to the fourth region. A semiconductor device characterized by being short. 請求項1記載の半導体装置において、前記半導体層の表面側において、前記複数の第1領域および前記複数の第2領域の外周には、前記複数の第1領域とは分離され、前記複数の第2領域とは電気的に接続された第2導電型の第5領域が形成されており、前記アノード電極は前記第5領域とショットキー接触されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein the plurality of first regions and the plurality of second regions are separated from the plurality of first regions on the surface side of the semiconductor layer, and the plurality of first regions are separated from each other. A fifth region of a second conductivity type electrically connected to the two regions is formed, and the anode electrode is in Schottky contact with the fifth region. 請求項1記載の半導体装置において、前記半導体層の表面側において、前記複数の第1領域および前記複数の第2領域の外周には、前記複数の第1領域および前記複数の第2領域と分離された第2導電型の第6領域が形成されており、前記第2領域と前記第6領域との隣接間には第1導電型の第7領域が配置されており、前記アノード電極は前記第6領域とオーミック接触されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein the plurality of first regions and the plurality of second regions are separated from the plurality of first regions and the plurality of second regions on the outer surface of the plurality of first regions and the plurality of second regions on the surface side of the semiconductor layer. A second region of the second conductivity type is formed, a seventh region of the first conductivity type is disposed between the second region and the sixth region, and the anode electrode A semiconductor device which is in ohmic contact with the sixth region. 請求項7記載の半導体装置において、前記第6領域と前記第3領域との間隔は、正孔の拡散長よりも広いことを特徴とする半導体装置。   8. The semiconductor device according to claim 7, wherein a distance between the sixth region and the third region is wider than a hole diffusion length. 請求項1記載の半導体装置において、前記アノード電極がショットキー接触する前記第3領域には、前記半導体層よりも不純物濃度の高い第1導電型の第8領域が形成されていることを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein an eighth region of a first conductivity type having an impurity concentration higher than that of the semiconductor layer is formed in the third region where the anode electrode is in Schottky contact. Semiconductor device. 請求項9記載の半導体装置において、前記第8領域は、前記複数の第1領域および前記複数の第2領域をも内包するように形成されていることを特徴とする半導体装置。   10. The semiconductor device according to claim 9, wherein the eighth region is formed so as to include the plurality of first regions and the plurality of second regions. 請求項1記載の半導体装置において、前記第1領域の不純物濃度は、前記第2領域の不純物濃度よりも高いことを特徴とする半導体装置。   2. The semiconductor device according to claim 1, wherein the impurity concentration of the first region is higher than the impurity concentration of the second region. 第1導電型の炭化珪素からなる基板を用意する工程と、
前記基板上に、該基板よりも不純物濃度の低い第1導電型の炭化珪素からなる半導体層を形成する工程と、
前記半導体層の表面側に第1導電型とは異なる第2導電型の複数の第1領域を互いに離間させた状態で形成する工程と、
前記半導体層の表面側に第2導電型の複数の第2領域を互いに離間させた状態で形成するとともに、前記第2領域の隣接間に第1導電型の第3領域を形成する工程と、
前記半導体層の上層に、前記第1領域にオーミック接触し、かつ、前記第2領域および前記第3領域にショットキー接触するアノード電極を形成する工程と、
前記基板の裏面にカソード電極を形成する工程とを有し、
前記第1領域と前記第2領域との隣接間に第1導電型の第4領域を形成し、前記第1領域と前記第3領域との間に、前記第2領域と前記第4領域とを形成する工程を有することを特徴とする半導体装置の製造方法。
Preparing a substrate made of silicon carbide of the first conductivity type;
Forming a semiconductor layer made of silicon carbide of the first conductivity type having a lower impurity concentration than the substrate on the substrate;
Forming a plurality of first regions of a second conductivity type different from the first conductivity type on the surface side of the semiconductor layer in a state of being separated from each other;
Forming a plurality of second conductivity type second regions on the surface side of the semiconductor layer in a state of being spaced apart from each other, and forming a first conductivity type third region adjacent to the second region;
Forming an anode electrode in ohmic contact with the first region and in Schottky contact with the second region and the third region on the semiconductor layer;
Forming a cathode electrode on the back surface of the substrate,
Forming a fourth region of a first conductivity type between the first region and the second region; and between the first region and the third region, the second region and the fourth region, A method for manufacturing a semiconductor device comprising a step of forming a semiconductor device.
請求項12記載の半導体装置の製造方法において、前記第1領域と前記第3領域との間隔を正孔の拡散長よりも広く形成することを特徴とする半導体装置の製造方法。   13. The method of manufacturing a semiconductor device according to claim 12, wherein an interval between the first region and the third region is formed wider than a hole diffusion length. 請求項12記載の半導体装置の製造方法において、前記複数の第1領域、前記複数の第2領域、前記第3領域および前記第4領域を形成した後、前記半導体層上に、前記第1領域と、前記第2領域と、前記第3領域とが露出され、前記第4領域が覆われる絶縁膜を形成する工程を有することを特徴とする半導体装置の製造方法。   13. The method of manufacturing a semiconductor device according to claim 12, wherein the first region is formed on the semiconductor layer after forming the plurality of first regions, the plurality of second regions, the third region, and the fourth region. And a step of forming an insulating film in which the second region and the third region are exposed and the fourth region is covered. 請求項12記載の半導体装置の製造方法において、前記第4領域に不純物をイオン注入して正孔の再結合中心部を形成する工程を有し、
前記複数の第1領域、前記複数の第2領域、前記第3領域および前記第4領域を形成した後、前記半導体層上に、前記第1領域と、前記第2領域と、前記第3領域と、前記第4領域とが露出される絶縁膜を形成する工程を有し、
前記アノード電極の形成工程においては、前記アノード電極が前記第4領域とショットキー接触することを特徴とする半導体装置の製造方法。
13. The method of manufacturing a semiconductor device according to claim 12, further comprising a step of ion-implanting impurities into the fourth region to form a hole recombination center.
After forming the plurality of first regions, the plurality of second regions, the third region, and the fourth region, the first region, the second region, and the third region on the semiconductor layer And forming an insulating film exposing the fourth region,
In the forming step of the anode electrode, the anode electrode is in Schottky contact with the fourth region.
JP2012129814A 2012-06-07 2012-06-07 Semiconductor device and manufacturing method thereof Active JP6037664B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012129814A JP6037664B2 (en) 2012-06-07 2012-06-07 Semiconductor device and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012129814A JP6037664B2 (en) 2012-06-07 2012-06-07 Semiconductor device and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2013254858A true JP2013254858A (en) 2013-12-19
JP6037664B2 JP6037664B2 (en) 2016-12-07

Family

ID=49952136

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012129814A Active JP6037664B2 (en) 2012-06-07 2012-06-07 Semiconductor device and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP6037664B2 (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016002057A1 (en) * 2014-07-03 2016-01-07 株式会社日立製作所 Semiconductor device, power module, power conversion device, three-phase motor system, automobile, and railway vehicle
US9496332B1 (en) 2015-09-02 2016-11-15 Kabushiki Kaisha Toshiba Semiconductor device
JP2018032794A (en) * 2016-08-25 2018-03-01 富士電機株式会社 Silicon carbide semiconductor device and method of manufacturing the same
JP2018107378A (en) * 2016-12-28 2018-07-05 昭和電工株式会社 Silicon carbide semiconductor device and method of manufacturing the same, and method of forming oxide film of silicon carbide semiconductor
JP2019125763A (en) * 2018-01-19 2019-07-25 ローム株式会社 Semiconductor device
CN113394289A (en) * 2020-03-11 2021-09-14 株式会社东芝 Semiconductor device with a plurality of semiconductor chips
EP4141961A1 (en) * 2021-08-25 2023-03-01 Nexperia B.V. Wide band-gap mps diode and method of manufacturing the same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004055586A (en) * 2002-07-16 2004-02-19 Nippon Inter Electronics Corp Semiconductor device and its manufacturing method
JP2005333147A (en) * 2005-06-03 2005-12-02 Mitsubishi Electric Corp Semiconductor device and manufacturing method of same
JP2006186134A (en) * 2004-12-28 2006-07-13 Nippon Inter Electronics Corp Semiconductor device
JP2010087483A (en) * 2008-09-08 2010-04-15 Mitsubishi Electric Corp Semiconductor device
WO2011151901A1 (en) * 2010-06-02 2011-12-08 株式会社日立製作所 Semiconductor device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004055586A (en) * 2002-07-16 2004-02-19 Nippon Inter Electronics Corp Semiconductor device and its manufacturing method
JP2006186134A (en) * 2004-12-28 2006-07-13 Nippon Inter Electronics Corp Semiconductor device
JP2005333147A (en) * 2005-06-03 2005-12-02 Mitsubishi Electric Corp Semiconductor device and manufacturing method of same
JP2010087483A (en) * 2008-09-08 2010-04-15 Mitsubishi Electric Corp Semiconductor device
WO2011151901A1 (en) * 2010-06-02 2011-12-08 株式会社日立製作所 Semiconductor device

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016002057A1 (en) * 2014-07-03 2016-01-07 株式会社日立製作所 Semiconductor device, power module, power conversion device, three-phase motor system, automobile, and railway vehicle
US9496332B1 (en) 2015-09-02 2016-11-15 Kabushiki Kaisha Toshiba Semiconductor device
JP2018032794A (en) * 2016-08-25 2018-03-01 富士電機株式会社 Silicon carbide semiconductor device and method of manufacturing the same
JP2018107378A (en) * 2016-12-28 2018-07-05 昭和電工株式会社 Silicon carbide semiconductor device and method of manufacturing the same, and method of forming oxide film of silicon carbide semiconductor
JP2019125763A (en) * 2018-01-19 2019-07-25 ローム株式会社 Semiconductor device
JP7132719B2 (en) 2018-01-19 2022-09-07 ローム株式会社 semiconductor equipment
CN113394289A (en) * 2020-03-11 2021-09-14 株式会社东芝 Semiconductor device with a plurality of semiconductor chips
EP4141961A1 (en) * 2021-08-25 2023-03-01 Nexperia B.V. Wide band-gap mps diode and method of manufacturing the same

Also Published As

Publication number Publication date
JP6037664B2 (en) 2016-12-07

Similar Documents

Publication Publication Date Title
JP5926893B2 (en) Silicon carbide diode
JP6037664B2 (en) Semiconductor device and manufacturing method thereof
JP5940235B1 (en) Semiconductor device
JP6766889B2 (en) Semiconductor devices and methods for manufacturing semiconductor devices
JP6649183B2 (en) Semiconductor device
US20130140584A1 (en) Semiconductor device
CN111149213B (en) Silicon carbide semiconductor device and method for manufacturing same
US9362392B2 (en) Vertical high-voltage semiconductor device and fabrication method thereof
JP6641488B2 (en) Semiconductor device
JP6815285B2 (en) Semiconductor device
JP6560444B2 (en) Semiconductor device
US20180061951A1 (en) Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device
JP6463214B2 (en) Semiconductor device
JP5943819B2 (en) Semiconductor element, semiconductor device
JP2018206873A (en) Silicon carbide semiconductor device and method for manufacturing silicon carbide semiconductor device
JP2014236153A (en) Semiconductor device and manufacturing method of the same
JP5106604B2 (en) Semiconductor device and manufacturing method thereof
JPWO2019049572A1 (en) Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device
JP2017168602A (en) Semiconductor device and manufacturing method of semiconductor device
JP2013232574A (en) Silicon carbide semiconductor device
JP2017108097A (en) Semiconductor device
JP2014220434A (en) Semiconductor device
JP2012248736A (en) Semiconductor device
JP2015211141A (en) Semiconductor device and manufacturing method for the same
JP2007294919A (en) Semiconductor element

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20131206

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20160510

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160527

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20161025

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20161101

R150 Certificate of patent or registration of utility model

Ref document number: 6037664

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150