JP2013207116A - パワーモジュール、及び、パワーモジュールの製造方法 - Google Patents

パワーモジュール、及び、パワーモジュールの製造方法 Download PDF

Info

Publication number
JP2013207116A
JP2013207116A JP2012075133A JP2012075133A JP2013207116A JP 2013207116 A JP2013207116 A JP 2013207116A JP 2012075133 A JP2012075133 A JP 2012075133A JP 2012075133 A JP2012075133 A JP 2012075133A JP 2013207116 A JP2013207116 A JP 2013207116A
Authority
JP
Japan
Prior art keywords
layer
fired
power module
glass
silver oxide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2012075133A
Other languages
English (en)
Other versions
JP5780191B2 (ja
Inventor
Shuji Nishimoto
修司 西元
Airi Sengoku
文衣理 仙石
Yoshiyuki Nagatomo
義幸 長友
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Materials Corp
Original Assignee
Mitsubishi Materials Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Materials Corp filed Critical Mitsubishi Materials Corp
Priority to JP2012075133A priority Critical patent/JP5780191B2/ja
Publication of JP2013207116A publication Critical patent/JP2013207116A/ja
Application granted granted Critical
Publication of JP5780191B2 publication Critical patent/JP5780191B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8384Sintering
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Die Bonding (AREA)

Abstract

【課題】回路層の一方の面に半導体素子が確実に接合され、熱サイクル及びパワーサイクル信頼性に優れたパワーモジュール及びパワーモジュールの製造方法を提供する。
【解決手段】回路層12の一方の面には、ガラス成分を含有するガラス含有Agペーストの焼成体からなる第1焼成層31が形成されており、該第1焼成層31の上に、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、酸化銀が還元された還元銀粒子との焼成体からなる第2焼成層38が形成されており、前記第2焼成層の空隙率が20%以下であることを特徴とする。
【選択図】図1

Description

この発明は、絶縁層の一方の面に回路層が配設されたパワーモジュール用基板と前記回路層上に搭載される半導体素子とを備えたパワーモジュール、このパワーモジュールの製造方法に関するものである。
各種の半導体素子のうちでも、電気自動車や電気車両などを制御するために用いられる大電力制御用のパワー素子は、発熱量が多いことから、これを搭載する基板としては、例えばAlN(窒化アルミ)などからなるセラミックス基板上に導電性の優れた金属板を回路層として接合したパワーモジュール用基板が、従来から広く用いられている。
そして、このようなパワーモジュール用基板は、その回路層上に、はんだ材を介してパワー素子としての半導体素子が搭載される。なお、この種のパワーモジュール用基板としては、セラミックス基板の下面にも放熱のために熱伝導性に優れた金属板を接合し、その金属板を介して冷却器を接合して、放熱させる構造としたものが知られている。
回路層を構成する金属としては、アルミニウム又はアルミニウム合金、或いは、銅又は銅合金が用いられている。
ここで、アルミニウムからなる回路層においては、表面にアルミニウムの酸化皮膜が形成されるため、はんだ材との接合を良好に行うことができない。また、銅からなる回路層においては、溶融したはんだ材と銅とが反応して回路層の内部にはんだ材の成分が侵入し、回路層の導電性が劣化するといった問題がある。
そこで、従来は、例えば特許文献1に開示されているように、回路層の表面に無電解めっき等によってNiめっき膜を形成し、このNiめっき膜上にはんだ材を配設して半導体素子を接合していた。しかし、回路層表面にNiめっき膜を形成したパワーモジュール用基板においては、半導体素子を接合するまでの過程においてNiめっき膜の表面が酸化等によって劣化し、はんだ材を介して接合した半導体素子との接合信頼性が低下するおそれがあった。
そこで、はんだ材を使用しない接合方法として、特許文献2には、Agナノペーストを用いて半導体素子を接合する技術が提案されている。
また、特許文献3、4には、はんだ材を用いずに金属酸化物粒子と有機物からなる還元剤とを含む酸化物ペーストを用いて半導体素子を接合する技術が提案されている。
特開2004−172378号公報 特開2006−202938号公報 特開2008−208442号公報 特開2009−267374号公報
ところで、特許文献2に開示されたように、はんだ材を使用せずにAgナノペーストを用いて半導体素子を接合した場合には、Agナノペーストからなる接合層がはんだ材に比べて厚みが薄く形成されるため、熱サイクル負荷時の応力が半導体素子に作用しやすくなり、半導体素子自体が破損してしまうおそれがあった。
また、特許文献3、4に開示されたように、金属酸化物と還元剤とを用いて半導体素子を接合した場合には、やはり、酸化物ペーストの焼成層が薄く形成されることから、熱サイクル負荷時の応力が半導体素子に作用しやすくなり、パワーモジュールの性能が劣化するおそれがあった。
特に、最近では、パワーモジュールの小型化・薄肉化が進められるとともに、その使用環境も厳しくなってきており、電子部品からの発熱量が大きくなる傾向にある。このため、パワーモジュールの使用時において、回路層と半導体素子との接合界面に作用する応力も増加する傾向にあり、従来にも増して、回路層と半導体素子との間の接合信頼性の向上が求められている。
この発明は、前述した事情に鑑みてなされたものであって、回路層の一方の面に半導体素子が確実に接合され、熱サイクル及びパワーサイクル信頼性に優れたパワーモジュール及びパワーモジュールの製造方法を提供することを目的とする。
このような課題を解決して、前記目的を達成するために、本発明のパワーモジュールは、絶縁層の一方の面に回路層が配設されたパワーモジュール用基板と、前記回路層上に搭載される半導体素子と、を備えたパワーモジュールであって、前記回路層の一方の面には、ガラス成分を含有するガラス含有Agペーストの焼成体からなる第1焼成層が形成されており、該第1焼成層の上に、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、酸化銀が還元された還元銀粒子との焼成体からなる第2焼成層が形成されており、前記第2焼成層の空隙率が20%以下であることを特徴としている。
このパワーモジュールによれば、回路層の一方の面に、ガラス成分を含有するガラス含有Agペーストの焼成体からなる第1焼成層が形成されているので、ガラス成分によって回路層の表面に形成されている酸化皮膜を除去することができ、この第1焼成層と回路層との接合強度を確保することができる。
また、第1焼成層及び第2焼成層が積層されているので、回路層と半導体素子との間に介在する接合層の厚さを確保することができる。よって、熱サイクル負荷時の応力が半導体素子に作用することを抑制でき、半導体素子自体の破損を防止することができる。
また、この第1焼成層の上に、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と酸化銀が還元された還元銀粒子の焼成体からなる第2焼成層が形成されているので、この第2焼成層を形成する際に半導体素子を接合することが可能となる。ここで、酸化銀を還元した場合には、微細な銀粒子(還元銀粒子)が生成することから、第2焼成層を緻密な構造とすることができる。そして、第2焼成層には体積モード径0.8μmを超えて20μm以下の金属Ag粒子が焼成されているので、第2焼成層に大きな空隙が形成されることを抑制することができる。また、第2焼成層の空隙率を20%以下とすることによって、冷熱サイクル試験及びパワーサイクル試験後の熱抵抗上昇率を抑えることができる。
ここで、前記第1焼成層は、回路層の一方の面に形成されたガラス層と、このガラス層上に積層されたAg層と、を備えていることが好ましい。
この場合、回路層の表面に形成されている酸化皮膜をガラス層に反応させて除去することができ、回路層と半導体素子とを確実に接合することができる。
また、前記第2焼成層は、酸化銀と、還元剤と、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、を含む酸化銀ペーストの焼成体とされていることが好ましい。
この場合、0.8μmを超えて20μm以下の金属Ag粒子を含有しているので、焼成体からなる第2焼成層に空隙が形成されることを抑制することができる。さらに、酸化銀ペーストを焼成する際に、酸化銀が還元剤によって確実に還元されて微細な還元銀粒子が生成し、焼成体を緻密な構造とすることができる。また、還元剤は、酸化銀を還元する際に分解されるため、焼成体に残存しにくく、焼成体における導電性を確保することができる。さらに、例えば300℃といった比較的低温条件で焼成することが可能となるため、半導体素子の接合温度を低く抑えることができ、半導体素子への熱負荷を低減することができる。また、体積モード径0.8μm以下となる微細Ag粒子を加えた場合、第2焼成層の緻密性を向上させることができる。
さらに、前記絶縁層が、AlN、Si又はAlから選択されるセラミックス基板であることが好ましい。
この場合には、AlN、Si又はAlから選択されるセラミックス基板は、絶縁性及び強度に優れており、パワーモジュールの信頼性の向上を図ることができる。また、このセラミックス基板上に金属板を接合することによって、容易に回路層を形成することが可能となる。
本発明のパワーモジュールの製造方法は、絶縁層の一方の面に回路層が配設されたパワーモジュール用基板と、前記回路層上に搭載される半導体素子と、を備えたパワーモジュールの製造方法であって、前記回路層の一方の面に、ガラス成分を含有するガラス含有Agペーストを塗布し、加熱処理することにより、第1焼成層を形成する工程と、前記第1焼成層の上に、酸化銀と、還元剤と、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、を含み、前記酸化銀の重量[Ag−O]と前記金属Ag粒子の重量[Ag]との質量比[Ag−O]/[Ag]が、50/50≦[Ag−O]/[Ag]≦99/1の範囲内とされている酸化銀ペーストを塗布する工程と、塗布された酸化銀ペーストの上に半導体素子を積層する工程と、前記半導体素子と前記パワーモジュール用基板とを積層した状態で加熱して、前記第1焼成層の上に第2焼成層を形成する工程と、を備え、前記半導体素子と前記回路層とを接合することを特徴としている。
このパワーモジュールの製造方法によれば、前記回路層の一方の面に、ガラス成分を含有するガラス含有Agペーストを塗布し、加熱処理することにより、前記第1焼成層を形成する工程を備えているので、回路層の表面に形成された酸化皮膜を除去でき、回路層と第1焼成層とを確実に接合することができる。
また、前記第1焼成層の上に、酸化銀と還元剤とを含む酸化銀ペーストを塗布する工程と、塗布された酸化銀ペーストの上に半導体素子を積層する工程と、前記半導体素子と前記パワーモジュール用基板とを積層した状態で加熱して、前記第1焼成層の上に第2焼成層を形成する工程と、を備えているので、第2焼成層を焼成する際に前記半導体素子と前記回路層とを接合することができる。
さらに、体積モード径0.8μmを超えて20μm以下の金属Ag粒子を含む酸化銀ペーストを塗布し、加熱して第2焼成層を形成するので、第2焼成層の内部に大きな空隙が発生することを抑制することができる。また、酸化銀の重量[Ag−O]と金属Ag粒子の重量[Ag]との質量比[Ag−O]/[Ag]が、50/50≦[Ag−O]/[Ag]≦99/1の範囲内としていることによって、緻密な第2焼成層を形成することができる。[Ag−O]/[Ag]が99/1を超える場合には、金属Ag粒子が少なすぎるために、焼成体からなる導電性焼成部の内部に空隙が多数発生してしまうおそれがある。一方、[Ag−O]/[Ag]が50/50未満である場合には、酸化銀の還元による発熱量が不足し、焼結が不十分となるおそれがある。また、微細な還元銀粒子が不足してしまうため、空隙率も上昇する。したがって、前記酸化銀と前記金属Ag粒子との質量比[Ag−O]/[Ag]を、50/50≦[Ag−O]/[Ag]≦99/1の範囲内に設定している。
ここで、第2焼成層を形成する工程における前記酸化銀ペーストの焼成温度が、150℃以上400℃以下であることが好ましい。
この場合、前記酸化銀ペーストの焼成温度が400℃以下とされているので、酸化銀ペーストを焼成して半導体素子を接合する際の温度を低く抑えることができ、半導体素子への熱負荷を低減することができる。また、前記酸化銀ペーストの焼成温度が150℃以上とされているので、酸化銀ペーストに含まれる還元剤等を除去することができ、第2焼成層における導電性及び強度を確保することができる。
また、前記第1焼成層を形成する工程における前記ガラス含有Agペーストの焼成温度が、350℃以上645℃以下であることが好ましい。
この場合、前記ガラス含有Agペーストの焼成温度が350℃以上とされているので、ガラス含有Agペースト内の有機成分等を除去でき、第1焼成層を確実に形成することができる。また、前記ガラス含有Agペーストの焼成温度が645℃以下とされているので、回路層や絶縁層の熱劣化を防止することができる。
本発明によれば、回路層の一方の面に半導体素子が確実に接合され、熱サイクル及びパワーサイクル信頼性に優れたパワーモジュール及びパワーモジュールの製造方法を提供することができる。
本発明の実施形態であるパワーモジュールの概略説明図である。 図1に示すパワーモジュールの回路層と半導体素子との接合界面の拡大説明図である。 図2の回路層の拡大説明図である。 ガラス含有Agペーストの製造方法を示すフロー図である。 酸化銀ペーストの製造方法を示すフロー図である。 図1のパワーモジュールの製造方法を示すフロー図である。
以下に、本発明の実施形態について添付した図面を参照して説明する。図1に本発明の実施形態であるパワーモジュールを示す。
このパワーモジュール1は、回路層12が配設されたパワーモジュール用基板10と、回路層12の一方の面(図1において上面)に接合された半導体素子3と、パワーモジュール用基板10の他方側に配設された冷却器40とを備えている。
パワーモジュール用基板10は、絶縁層を構成するセラミックス基板11と、このセラミックス基板11の一方の面に配設された回路層12と、セラミックス基板11の他方の面に配設された金属層13とを備えている。
セラミックス基板11は、回路層12と金属層13との間の電気的接続を防止するものであって、絶縁性の高いAlN(窒化アルミ)で構成されている。また、セラミックス基板11の厚さは、0.2〜1.5mmの範囲内に設定されており、本実施形態では、0.635mmに設定されている。
回路層12は、セラミックス基板11の一方の面に、導電性を有する金属板が接合されることにより形成されている。本実施形態においては、回路層12は、純度が99.99%以上のアルミニウム(いわゆる4Nアルミニウム)の圧延板からなるアルミニウム板がセラミックス基板11に接合されることにより形成されている。
金属層13は、セラミックス基板11の他方の面に、金属板が接合されることにより形成されている。本実施形態においては、金属層13は、回路層12と同様に、純度が99.99%以上のアルミニウム(いわゆる4Nアルミニウム)の圧延板からなるアルミニウム板がセラミックス基板11に接合されることで形成されている。
冷却器40は、前述のパワーモジュール用基板10を冷却するためのものであり、パワーモジュール用基板10と接合される天板部41と、この天板部41から下方に向けて垂設された放熱フィン42と、冷却媒体(例えば冷却水)を流通するための流路43とを備えている。この冷却器40(天板部41)は、熱伝導性が良好な材質で構成されることが望ましく、本実施形態においては、A6063(アルミニウム合金)で構成されている。
また、本実施形態においては、冷却器40の天板部41と金属層13との間には、アルミニウムまたはアルミニウム合金若しくはアルミニウムを含む複合材(例えばAlSiC等)からなる緩衝層15が設けられている。
そして、図1に示すパワーモジュール1においては、回路層12と半導体素子3との間には、第1焼成層31及び第2焼成層38が形成されている。ここで、回路層12の一方の面に第1焼成層31が積層され、この第1焼成層31の上に第2焼成層38が積層され、この第2焼成層38の上に半導体素子3が積層されているのである。
なお、第1焼成層31及び第2焼成層38は、図1に示すように、回路層12の表面全体には形成されておらず、半導体素子3が配設される部分にのみ選択的に形成されている。
ここで、第1焼成層31は、後述するように、ガラス成分を含むガラス含有Agペーストの焼成体とされている。この第1焼成層31は、図2及び図3に示すように、回路層12側に形成されたガラス層32と、このガラス層32上に形成されたAg層33と、を備えている。
ガラス層32内部には、平均粒径が数ナノメートル程度の微細な導電性粒子34が分散されている。この導電性粒子34は、Ag又はAlの少なくとも一方を含有する結晶性粒子とされている。なお、ガラス層32内の導電性粒子34は、例えば透過型電子顕微鏡(TEM)を用いることで観察されるものである。
また、Ag層33の内部には、平均粒径が数ナノメートル程度の微細なガラス粒子35が分散されている。
なお、この第1焼成層31の厚さ方向の電気抵抗値Pが0.5Ω以下とされている。ここで、本実施形態においては、第1焼成層31の厚さ方向における電気抵抗値Pは、第1焼成層31の上面と回路層12の上面との間の電気抵抗値としている。これは、回路層12を構成する4Nアルミニウムの電気抵抗が第1焼成層31の厚さ方向の電気抵抗に比べて非常に小さいためである。なお、この電気抵抗の測定の際には、第1焼成層31の上面中央点と、第1焼成層31の前記上面中央点から第1焼成層31端部までの距離と同距離分だけ第1焼成層31端部から離れた回路層12上の点と、の間の電気抵抗を測定することとしている。
また、本実施形態では、回路層12が純度99.99%のアルミニウムで構成されていることから、回路層12の表面には、大気中で自然発生したアルミニウム酸化皮膜が形成されている。ここで、前述の第1焼成層31が形成された部分においては、このアルミニウム酸化皮膜が除去されており、回路層12上に直接第1焼成層31が形成されている。つまり、回路層12を構成するアルミニウムとガラス層32とが直接接合されているのである。
本実施形態においては、ガラス層32の厚さtgが0.01μm≦tg≦5μm、Ag層33の厚さtaが1μm≦ta≦100μm、第1焼成層31全体の厚さt1が1.01μm≦t1≦105μmとなるように構成されている。
この第1焼成層31の上、すなわちAg層33の上に形成された第2焼成層38は、酸化銀が還元されたAgの焼成体とされており、本実施形態では、後述するように、酸化銀と還元剤とを含む酸化銀ペーストの焼成体とされている。ここで、酸化銀を還元することにより、第1焼成層31のAg層33の表面に析出する還元銀粒子は、例えば平均粒径10nm〜1μmと非常に微細であることから、緻密なAgの焼成体が形成されることになる。そして、第2焼成層38には、0.8μmを超えて20μm以下の金属Ag粒子が分散している。
なお、この第2焼成層38においては、第1焼成層31のAg層33で観察されたガラス粒子は存在していない、若しくは、非常に少ない。このガラス粒子の濃淡によって、第1焼成層31のAg層33と第2焼成層38との判別を行うことが可能となる。
本実施形態においては、第2焼成層38の厚さt2が5μm≦t2≦50μmとされている。
次に、第1焼成層31を構成するガラス含有Agペーストについて説明する。
このガラス含有Agペーストは、Ag粉末と、ZnOを含有する無鉛ガラス粉末と、樹脂と、溶剤と、分散剤と、を含有しており、Ag粉末と無鉛ガラス粉末とからなる粉末成分の含有量が、ガラス含有Agペースト全体の60質量%以上90質量%以下とされており、残部が樹脂、溶剤、分散剤とされている。なお、本実施形態では、Ag粉末と無鉛ガラス粉末とからなる粉末成分の含有量は、ガラス含有Agペースト全体の85質量%とされている。
また、このガラス含有Agペーストは、その粘度が10Pa・s以上500Pa・s以下、より好ましくは50Pa・s以上300Pa・s以下に調整されている。
Ag粉末は、その体積モード径が0.05μm以上1.0μm以下とされており、本実施形態では、体積モード径0.8μmのものを使用した。
無鉛ガラス粉末は、主成分としてBi、ZnO、Bを含むものとされており、そのガラス転移温度が300℃以上450℃以下、軟化温度が600℃以下、結晶化温度が450℃以上とされている。また、Ag粉末の重量Aと無鉛ガラス粉末の重量Gとの質量比A/Gは、80/20から99/1の範囲内に調整されており、本実施形態では、A/G=85/15とした。
溶剤は、沸点が200℃以上のものが適しており、本実施形態では、ジエチレンクリコールジブチルエーテルを用いている。
樹脂は、ガラス含有Agペーストの粘度を調整するものであり、500℃以上で分解されるものが適している。本実施形態では、エチルセルロースを用いている。
また、本実施形態では、ジカルボン酸系の分散剤を添加している。なお、分散剤を添加することなくガラス含有Agペーストを構成してもよい。
ここで、本実施形態において用いられる無鉛ガラス粉末について詳細に説明する。本実施形態における無鉛ガラス粉末のガラス組成は、
Bi:68質量%以上93質量%以下、
ZnO:1質量%以上20質量%以下、
:1質量%以上11質量%以下、
SiO:5質量%以下、
Al:5質量%以下、
Fe:5質量%以下、
CuO:5質量%以下、
CeO:5質量%以下、
ZrO:5質量%以下、
アルカリ金属酸化物:2質量%以下、
アルカリ土類金属酸化物:7質量%以下、
とされている。
すなわち、Bi、ZnO、Bを基本成分とし、これに、SiO、Al、Fe、CuO、CeO、ZrO、LiO、NaO、KO等のアルカリ金属酸化物、MgO、CaO、BaO、SrO等のアルカリ土類金属酸化物が、必要に応じて適宜添加されたものである。
このようなZnOを含有する無鉛ガラス粉末は、次のようにして製造される。原料として、上述の各種酸化物、炭酸塩もしくはアンモニウム塩を用いる。この原料を、白金坩堝、アルミナ坩堝または石英坩堝等に装入して、溶解炉にて溶融する。溶融条件に特に制限はないが、原料が全て液相で均一に混合されるように、900℃以上1300℃以下、30分以上120分以下の範囲内とすることが好ましい。
得られた溶融物を、カーボン、スチール、銅板、双ロール、水等に投下して急冷することにより、均一なガラス塊を製出する。
このガラス塊を、ボールミル、ジェットミル等で粉砕し、粗大粒子を分級することにより、無鉛ガラス粉末が得られる。ここで、本実施形態では、無鉛ガラス粉末の中心粒径d50(体積基準)を0.1μm以上5.0μm以下の範囲内としている。
次に、ガラス含有Agペーストの製造方法について、図4に示すフロー図を参照して説明する。
まず、溶剤に樹脂を溶解させ、ビークルと呼ばれる有機混合物を生成する(有機物混合工程S01)。
次に、有機混合物と分散剤とを混合し、ミキサーによって撹拌する(撹拌工程S02)。
そして、有機混合物と分散剤とを撹拌したものに対して、Ag粉末と無鉛ガラス粉末とを加えてミキサーによって予備混合する(予備混合工程S03)。
次に、予備混合物を、3本ロールミル機を用いて練り込みながら混合する(混錬工程S04)。
そして、混練工程S04によって得られた混錬物を、ペーストろ過機によってろ過する(ろ過工程S05)。
このようにして、前述のガラス含有Agペーストが製出されることになる。
次に、第2焼成層38を構成する酸化銀ペーストについて説明する。
この酸化銀ペーストは、酸化銀と、還元剤と、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、溶剤と、を含有しており、酸化銀の重量[Ag−O]と金属Ag粒子の重量[Ag]との質量比[Ag−O]/[Ag]が、50/50≦[Ag−O]/[Ag]≦99/1の範囲内に設定されている。本実施形態では、これらに加えて体積モード径20nm以上800nmの微細Ag粒子、及び有機金属化合物粉末を含有している。
本実施形態においては、酸化銀の含有量がペースト全体の10質量%以上40質量%以下、還元剤を1質量%以上10質量%以下、金属Ag粒子を2質量%以上20質量%以下、微細Ag粒子を1質量%以上10質量%以下、有機金属化合物粉末を0質量%以上10質量%以下、樹脂を0質量%以上2質量%以下の範囲で含有し、残部が溶剤とされている。
ここで酸化銀ペーストにおいては、分散剤や樹脂は焼結を阻害する要因となるため接合剤として必須成分ではないが、粘性や保存安定性を持たせるために適宜混合することができる。
なお、この酸化銀ペーストは、その粘度が10Pa・s以上100Pa・s以下、より好ましくは30Pa・s以上80Pa・s以下に調整されている。
酸化銀は、その平均粒径が0.1μm以上40μm以下とされた粉末を使用した。なお、このような酸化銀の粉末は、市販品として入手可能なものである。
還元剤は、還元性を有する有機物とされており、例えば、アルコール、有機酸を用いることができる。
アルコールであれば、例えば、メタノール、エタノール、プロパノール、ブチルアルコール、ペンチルアルコール、ヘキシルアルコール、オクチルアルコール、ノニルアルコール、デシルアルコール、ウンデシルアルコール、ドデシルアルコール、ラウリルアルコール、ミリスチルアルコール、セチルアルコール、ステアリルアルコール等の1級アルコールを用いることができる。なお、これら以外にも、多数のアルコール基を有する化合物を用いてもよい。
有機酸であれば、例えば、ブタン酸、ペンタン酸、ヘキサン酸、ヘプタン酸、オクタン酸、ノナン酸、デカン酸、ウンデカン酸、ドデカン酸、トリデカン酸、テトラデカン酸、ペンタデカン酸、ヘキサデカン酸、ヘプタデカン酸、オクタデカン酸、ノナンデカン酸などの飽和脂肪酸を用いることができる。なお、これら以外にも、不飽和脂肪酸を用いてもよい。
なお、酸化銀と混合した後に還元反応が容易に進行しない還元剤であれば、酸化銀ペーストの保存安定性が向上することになる。そこで、還元剤としては、融点が室温以上のものが好ましく、具体的には、ミリスチルアルコール、1−ドデカノール、2,5−ジメチル−2,5−ヘキサンジオール、2,2−ジメチル−1,3−プロパンジオール、1,6−ヘキサンジオール、1,2,6−ヘキサントリオール、1,10−デカンジオール、ミリスチン酸、デカン酸等を用いることが好ましい。
金属Ag粒子は、その体積モード径が0.8μmを超えて20μm以下とされた金属Ag粉末を使用した。金属Ag粉末は、銀ペースト中に、金属Ag粒子として分散している。金属Ag粉末(金属Ag粒子)の体積モード径は、SEM(走査型電子顕微鏡)によって約5000倍の倍率で測定し、得られた画像から金属Ag粉末(金属Ag粒子)の粒子200個について一次粒径を測定して粒径分布を作成し、作製した粒径分布から得られた体積モード値を体積モード径として算出したものである。なお、金属Ag粉末(金属Ag粒子)の形状については、特に限定するものではなく、球状でも扁平形状等であっても良い。
上述の体積モード径0.8μmを超えて20μm以下の金属Ag粉末(金属Ag粒子)は、第2焼成層38に空隙が生じることを抑制するために含有されているものである。酸化銀が還元されて得られる還元銀粒子は、微細なことから還元銀粒子が凝集することによって、焼成体自体は緻密な構造となるが、第2焼成層の内部に比較的大きな空隙が発生することがある。本実施形態では、第2焼成層38に0.8μmを超えて20μm以下の金属Ag粒子を分散させているので上述した比較的大きな空隙の発生が抑制される。金属Ag粉末(金属Ag粒子)が0.8μm以下の場合、第2焼成層38の内部の空隙発生に対する抑制効果が得られなくなる。また、20μmを超える場合、酸化銀ペーストの塗布時において金属Ag粒子を均一に分散させることが困難となるため、上記の範囲とされている。
また、第2焼成層38の空隙率を20%以下とすることによって、冷熱サイクル試験及びパワーサイクル試験後の熱抵抗上昇率を抑えることができる。空隙率が20%を超えてしまうと回路層12及び絶縁層11の熱膨張係数の違いによって生じる応力に追従することが困難となり、クラックが生じてしまうためと考えられる。
さらに、本実施形態では、酸化銀の重量[Ag−O]と、金属Ag粒子の重量[Ag]との質量比[Ag−O]/[Ag]が、50/50≦[Ag−O]/[Ag]≦99/1の範囲内とされている。上述の範囲とする理由は、[Ag−O]/[Ag]が50/50より小さい場合には、第2焼成層38の形成時に酸化銀が少なすぎるために、発熱量が少なくなったり、還元により生じる微細な還元銀粒子が不足する問題が起きたりして、結果として所望の導電率や強度が得られなくなるからである。また、微細な還元銀粒子が不足してしまうため、空隙率も上昇する。一方、99/1より大きい場合には、金属Ag粒子が少なすぎるため、第2焼成層38の内部の空隙発生に対する抑制効果が得られなくからである。
微細金属Ag粒子は、その体積モード径が20nm以上800nm以下の微細金属Ag粉末(微細金属Ag粒子)を使用した。微細金属Ag粉末は、銀ペースト中に、微細金属Ag粒子として分散している。微細金属Ag粉末(微細金属Ag粒子)の体積モード径は、TEM(透過型電子顕微鏡)によって10万倍の倍率で測定し、得られた画像から微細金属Ag粉末(微細金属Ag粒子)の粒子200個について一次粒径を測定して粒径分布を作成し、作製した粒径分布から得られた体積モード値を体積モード径として算出したものである。なお、微細金属Ag粉末(微細金属Ag粒子)の形状については、特に限定するものではなく、球状でも扁平形状等であっても良い。
この微細金属Ag粒子は、20nm以上800nm以下とされ、酸化銀が還元されたときに生じる還元銀粒子とほぼ同じ粒径となっており、第2焼成層の接合層を緻密な構造にするために含有されているものである。20nm以下の場合は、接合層を緻密な構造にする効果が得られなくなるので上記の範囲に設定されている。
有機金属化合物は、熱分解によって生成する有機酸によって酸化銀の還元反応を促進させる作用を有する。このような作用を有する有機金属化合物としては、例えば蟻酸Ag、酢酸Ag、プロピオン酸Ag、安息酸Ag、シュウ酸Agなどのカルボン酸系金属塩等が挙げられる。
溶剤は、酸化銀ペーストの保存安定性、印刷性を確保する観点から、高沸点(150℃〜300℃)のものを用いることが好ましい。
具体的には、α-テルピネオール、酢酸2エチルヘキシル、酢酸3メチルブチル等を用いることができる。
次に、上述の酸化銀ペーストの製造方法について、図5に示すフロー図を参照して説明する。
まず、酸化銀粉末と、還元剤(固体)と、体積モード径0.8μmを超えて20μm以下の金属Ag粉末(金属Ag粒子)と、有機金属化合物粉末と、を混合し、固体成分混合物を生成する(固体成分混合工程S11)。
次に、この固体成分混合物に、溶剤を添加して撹拌する(撹拌工程S12)。
そして、撹拌物を、ロールミル機(例えば3本ロールミル)を用いて練り込みながら混合する(混練工程S13)。
このようにして、前述の酸化銀と金属Ag粒子が分散した酸化銀ペーストが製出されることになる。なお、得られた酸化銀ペーストは、冷蔵庫等によって低温(例えば5〜15℃)で保存しておくことが好ましい。
次に、本実施形態であるパワーモジュール1の製造方法について、図6に示すフロー図を参照して説明する。
まず、回路層12となるアルミニウム板及び金属層13となるアルミニウム板を準備し、これらのアルミニウム板を、セラミックス基板11の一方の面及び他方の面にそれぞれろう材を介して積層し、加圧・加熱後冷却することによって、前記アルミニウム板とセラミックス基板11とを接合する(回路層接合工程S21)。なお、このろう付けの温度は、640℃〜650℃に設定されている。
次に、金属層13の他方の面側に、冷却器40をろう材を介して接合する(冷却器接合工程S22)。なお、冷却器40のろう付けの温度は、590℃〜610℃に設定されている。
そして、回路層12の表面に、ガラス含有Agペーストを塗布する(ガラス含有Agペースト塗布工程S23)。
なお、ガラス含有Agペーストを塗布する際には、スクリーン印刷法、オフセット印刷法、感光性プロセス等の種々の手段を採用することができる。本実施形態では、スクリーン印刷法によってガラス含有Agペーストを回路層12の半導体素子3が搭載される部分に形成した。
次に、回路層12表面にガラス含有Agペーストを塗布した状態で乾燥した後、加熱炉内に装入してガラス含有Agペーストの焼成を行う(第1焼成工程S24)。なお、このときの焼成温度は350〜645℃に設定されている。
この第1焼成工程S24により、回路層12の一方の面に、ガラス層32とAg層33とを備えた第1焼成層31が形成される。このとき、ガラス層32によって、回路層12の表面に自然発生していたアルミニウム酸化皮膜が除去されることになり、回路層12に直接ガラス層32が形成される。
また、ガラス層32の内部に、平均粒径が数ナノメートル程度の微細な導電性粒子34が分散されることになる。この導電性粒子34は、Ag又はAlの少なくとも一方を含有する結晶性粒子とされており、焼成の際にガラス層32内部に析出したものと推測される。
さらに、Ag層33の内部に、平均粒径が数ナノメートル程度の微細なガラス粒子35が分散されることになる。このガラス粒子35は、Ag粉末の焼結が進行していく過程で、残存したガラス成分が凝集したものと推測される。
次に、第1焼成層31の表面に、酸化銀ペーストを塗布する(酸化銀ペースト塗布工程S25)。
なお、酸化銀ペーストを塗布する際には、スクリーン印刷法、オフセット印刷法、感光性プロセス等の種々の手段を採用することができる。本実施形態では、スクリーン印刷法によって酸化銀ペーストを印刷した。
次に、酸化銀ペーストを塗布した状態で乾燥(例えば、室温、大気雰囲気で24時間保管)した後、酸化銀ペーストの上に半導体素子3を積層する(半導体素子積層工程S26)。
そして、半導体素子3とパワーモジュール用基板10とを積層した状態で加熱炉内に装入し、酸化銀ペーストの焼成を行う(第2焼成工程S27)。このときの焼成温度を150〜400℃とする。
このようにして、第1焼成層31の上に第2焼成層38が形成され、半導体素子3と回路層12とが接合される。これにより、本実施形態であるパワーモジュール1が製造される。
以上のような構成とされた本実施形態であるパワーモジュール1においては、回路層12の一方の面に、ガラス成分を含有するガラス含有Agペーストの焼成体からなる第1焼成層31が形成され、この第1焼成層31の上に、酸化銀ペーストの焼成体からなる第2焼成層38が形成されているので、この第2焼成層38を形成する際に半導体素子3と回路層12とを接合することが可能となる。
さらに、第1焼成層31及び第2焼成層38が積層されているので、回路層12と半導体素子3との間に介在する接合層の厚さを確保することができる。よって、熱サイクル負荷時の応力が半導体素子3に作用することを抑制でき、半導体素子3自体の破損を防止することができる。
また、第2焼成層38は、酸化銀と還元剤とを含む酸化銀ペーストの焼成体とされているので、酸化銀ペーストを焼成する際に、酸化銀が還元剤によって還元されることで微細な銀粒子が生成され、第2焼成層38を緻密な構造とすることができる。また、還元剤は、酸化銀を還元する際に分解されるため、第2焼成層38中に残存しにくく、第2焼成層38における導電性及び強度を確保することができる。さらに、例えば300℃といった比較的低温条件で焼成することが可能となるため、半導体素子3の接合温度を低く抑えることができ、半導体素子3への熱負荷を低減することができる。
そして、本実施形態においては、第2焼成層38には体積モード径0.8μmを超えて20μm以下のAg粒子が分散されているので、第2焼成層38の内部に空隙が生じることを抑制することができる。これにより、第2焼成層38における導電性及び強度を確保することができ、信頼性の高いパワーモジュールとすることができる。また、第2焼成層38の空隙率を20%以下とすることによって、冷熱サイクル試験及びパワーサイクル試験後の熱抵抗上昇率を抑えることができる。
また、本実施形態であるパワーモジュール1においては、第1焼成層31が、回路層12の一方の面に形成されたガラス層32と、このガラス層32上に積層されたAg層33と、を備えているので、回路層12の表面に形成されている酸化皮膜をガラス層32に反応させて除去することができ、回路層12と半導体素子3とを確実に接合することができる。
しかも、本実施形態では、ガラス層32内部に、平均粒径が数ナノメートル程度とされた微細な導電性粒子34が分散されているので、ガラス層32においても導電性を確保することができる。具体的には、本実施形態では、ガラス層32を含めた第1焼成層31の厚さ方向の電気抵抗値Pが0.5Ω以下に設定されている。
したがって、第1焼成層31及び第2焼成層38を介して半導体素子3と回路層12との間で電気を確実に導通することが可能となり、信頼性の高いパワーモジュール1を構成することができる。
また、本実施形態においては、絶縁層として絶縁性及び強度に優れたAlN(窒化アルミ)からなるセラミックス基板11を用いているので、パワーモジュール用基板10の信頼性の向上を図ることができる。また、このセラミックス基板11上にアルミニウム板をろう付けすることによって、容易に回路層12を形成することができる。
さらに、本実施形態では、セラミックス基板11の他方側(図1において下側)に、金属層13および緩衝層15を介して冷却器40が配設されているので、半導体素子3からの発熱によってパワーモジュール1が高温となることを防止することができる。
また、本実施形態であるパワーモジュール1の製造方法においては、回路層12の一方の面に、ガラス含有Agペーストを塗布するガラス含有Agペースト塗布工程S23と、乾燥後のガラス含有Agペーストを焼成して第1焼成層31を形成する第1焼成工程S24と、を備えているので、回路層12の上に、ガラス層32及びAg層33からなる第1焼成層31を形成することができる。
また、第1焼成層31の上に酸化銀ペーストを塗布する酸化銀ペースト塗布工程S25と、塗布された酸化銀ペーストの上に半導体素子3を積層する半導体素子積層工程S26と、半導体素子3とパワーモジュール用基板10とを積層するとともに加熱して、第1焼成層31の上に第2焼成層38を形成する第2焼成工程S27と、を備えているので、半導体素子3と回路層12とを、第1焼成層31及び第2焼成層38を介して接合することができる。
また、第2焼成層38を形成する第2焼成工程S27における焼成温度が400℃以下とされているので、接合時における半導体素子3への熱負荷を低減することができる。また、第2焼成工程S27における焼成温度が150℃以上とされているので、酸化銀ペーストに含まれる還元剤等を除去することができ、第2焼成層38における導電性及び強度を確保することができる。
また、第1焼成層31を形成する第1焼成工程S24における焼成温度が350℃以上とされているので、ガラス含有Agペーストを焼成して第1焼成層31を確実に形成することができる。また、第1焼成工程S24における焼成温度が645℃以下とされているので、回路層12やセラミックス基板11の劣化を防止することができる。
また、本実施形態においては、酸化銀ペーストに、有機金属化合物が添加されているので、この有機金属化合物が熱分解することによって生成される有機酸により、酸化銀の還元反応が促進されることになる。
さらに、酸化銀ペーストに混合する還元剤として、室温で固体であるものを用いているので、焼成前に還元反応が進行することを防止できる。
また、酸化銀ペーストには、分散剤や樹脂が添加されていないことから、第2焼成層38に有機物が残存することを防止できる。
さらに、酸化銀ペーストの粘度が10Pa・s以上100Pa・s以下、より好ましくは30Pa・s以上80Pa・s以下に調整されているので、第1焼成層31の上に酸化銀ペーストを塗布する酸化銀ペースト塗布工程S25において、スクリーン印刷法等を適用することが可能なり、第2焼成層38を半導体素子3が配設される部分のみに選択的に形成することができる。よって、酸化銀ペーストの使用量を削減することが可能となり、このパワーモジュール1の製造コストを大幅に削減することができる。
また、本実施形態では、第1焼成層31を構成するガラス含有Agペーストが、Ag粉末と、ZnOを含有する無鉛ガラス粉末と、を含有しており、無鉛ガラス粉末の軟化温度が600℃以下に設定されているので、比較的低温でガラス含有Agペーストを焼成することが可能となる。具体的には、第1焼成層を形成する第1焼成工程S24における焼成温度を350℃以上645℃以下に設定することができる。よって、ガラス含有Agペーストの焼成に伴う回路層12の劣化や回路層12とセラミックス基板11との接合強度の低下等のトラブルを未然に防止することができ、高品質のパワーモジュール1を製出することが可能となる。
さらに、ガラス含有Agペーストの粘度が10Pa・s以上500Pa・s以下、より好ましくは50Pa・s以上300Pa・s以下に調整されているので、回路層12表面にガラス含有Agペーストを塗布するガラス含有Agペースト塗布工程S23において、スクリーン印刷法等を適用することが可能なり、第1焼成層31を半導体素子3が配設される部分のみに選択的に形成することができる。よって、ガラス含有Agペーストの使用量を削減することが可能となり、このパワーモジュール1の製造コストを大幅に削減することができる。
以上、本発明の実施形態について説明したが、本発明はこれに限定されることはなく、その発明の技術的思想を逸脱しない範囲で適宜変更可能である。
例えば、回路層及び金属層を構成する金属板を純度99.99%の純アルミニウムの圧延板としたものとして説明したが、これに限定されることはなく、他のアルミニウム又はアルミニウム合金で構成されていてもよい。また、回路層及び金属層を構成する金属板を、純銅、または、銅合金で構成されたものとしてもよい。
また、アルミニウム板とセラミックス基板とをろう付けにて接合するものとして説明したが、これに限定されることはなく、過渡液相接合法(Transient Liquid Phase Bonding)、鋳造法等を適用してもよい。
さらに、回路層及び金属層を構成する金属板を銅又は銅合金で構成した場合には、銅又は銅合金からなる金属板をセラミックス基板に接合する際に、直接接合法(DBC法)、活性金属法、鋳造法等を適用することができる。
また、ガラス含有Agペーストの原料、配合量については、実施形態に記載されたものに限定されることはない。例えば、無鉛ガラス粉末を用いるものとして説明したが、鉛を含有するガラスであってもよい。
さらに、酸化銀ペーストの原料、配合量については、実施形態に記載されたものに限定されることはない。例えば有機金属化合物を含有しないものであってもよい。
また、第1焼成層31におけるガラス層32とAg層33の厚さ、第2焼成層38の厚さについても、本実施形態に限定されるものではない。
さらに、絶縁層としてAlNからなるセラミックス基板を用いたものとして説明したが、これに限定されることはなく、SiやAl等からなるセラミックス基板を用いてもよいし、絶縁樹脂によって絶縁層を構成してもよい。
また、回路層となるアルミニウム板をセラミックス基板に接合するとともに、冷却器を接合した後に、回路層上に第1焼成層を形成するものとして説明したが、これに限定されることはなく、アルミニウム板をセラミックス基板に接合する前や、冷却器を接合する前に第1焼成層を形成してもよい。
また、冷却器の天板部と金属層との間に、アルミニウム又はアルミニウム合金若しくはアルミニウムを含む複合材(例えばAlSiC等)からなる緩衝層を設けたものとして説明したが、この緩衝層を備えていなくてもよい。
さらに、冷却器の天板部をアルミニウムで構成したものとして説明したが、アルミニウム合金、又はアルミニウムを含む複合材等で構成されていてもよいし、その他の材料で構成されていてもよい。さらに、冷却器として、放熱フィン及び冷却媒体の流路を有するもので説明したが、冷却器の構造に特に限定はない。
以下に、本発明の効果を確認すべく行った確認実験の結果について説明する。
(本発明例)
本発明例として、前述の実施形態に記載されたパワーモジュール1を準備した。すなわち、純度99.99%以上のアルミニウム板からなる回路層12上に、ガラス含有Agペーストの焼成体からなる第1焼成層31を形成し、かつ、この第1焼成層31の上に、酸化銀ペーストの焼成体からなる第2焼成層38を形成して半導体素子3を接合した。
なお、セラミックス基板11は、AlNで構成され、27mm×17mm、厚さ0.6mmのものを使用した。
また、回路層12及び金属層13は、4Nアルミニウムで構成され、25mm×15mm、厚さ0.6mmのものを使用した。
半導体素子3は、IGBT素子とし、13mm×10mm、厚さ0.25mmのものを使用した。
このとき、ガラス含有Agペーストのガラス粉末として、Biを90.6質量%、ZnOを2.6質量%、Bを6.8質量%、を含む無鉛ガラス粉末を用いた。また、樹脂としてエチルセルロースを、溶剤としてジエチレンクリコールジブチルエーテルを用いた。さらに、ジカルボン酸系の分散剤を添加した。
本発明例1から本発明例5では、市販の酸化銀粉末と、還元剤としてミリスチルアルコールと、金属Ag粉末と、溶剤として2,2,4−トリメチル−1,3−ペンタンジオールモノ(2−メチルプロパノエート)と、を用いて、酸化銀及び金属Ag粒子;80質量%、還元剤(ミリスチルアルコール);10質量%、溶剤(2,2,4−トリメチル−1,3−ペンタンジオールモノ(2−メチルプロパノエート));残部、の割合で混合した酸化銀ペーストを用いた。金属Ag粉末(金属Ag粒子)の体積モード径、及び、[Ag−O]/[Ag]については、表1に示す条件とした。
なお、回路層12の表面にガラス含有Agペーストを塗布するガラス含有Agペースト塗布工程S23では、ガラス含有Agペーストの塗布厚さを10μmとした。また、第1焼成工程S24では、焼成温度を575℃、焼成時間を10分とした。
また、第1焼成層31の上に酸化銀ペーストを塗布する酸化銀ペースト塗布工程S25では、酸化銀ペーストの塗布厚さを50μmとした。また、第2焼成工程S27では、焼成温度を300℃、焼成時間を2時間とした。
(比較例)
比較例1として、金属Ag粒子を含有しない酸化銀ペーストを用いたこと以外は本発明例と同様にして、パワーモジュールを作製した。比較例2から比較例4として、表1の条件で作製した酸化銀ペーストを用いて、本発明例と同様にしてパワーモジュールを作製した。
(従来例)
従来例として、上述の回路層12の表面に厚さ5μmのNiめっき膜を形成し、はんだ材(Sn−Ag−Cu系無鉛はんだ)を介して半導体素子3を載置し、還元炉内においてはんだ接合したパワーモジュールを準備した。
(評価)
(体積モード径)
金属Ag粉末(金属Ag粒子)の粒径は、SEM(走査型電子顕微鏡)によって約5000倍の倍率で撮影し、得られた画像から金属Ag粒子の粒子200個について一次粒径を測定して粒径分布を作成し、作成した粒径分布から得られた体積モード値を体積モード径として算出したものである。なお、粒径は、粒子の投影面積と同じ面積を持つ円の直径で表したHeywood径を用いた。
(空隙率の測定)
本発明例、従来例、比較例のパワーモジュールの第2焼成層における空隙率を評価した。作製したパワーモジュールの第2焼成層の断面を、SEM(走査型電子顕微鏡)を用いて観察し、空隙率の面積を解析し、(空隙率)=(空隙の面積)/(第2焼成層全体の面積)×100の式により空隙率を求めた。
(接合率及び熱抵抗上昇率の測定)
次に、各パワーモジュールに冷熱サイクル試験及びパワーサイクル試験を実施し、冷熱サイクル試験後の接合率並びに熱抵抗の上昇率、及びパワーサイクル試験後の熱抵抗の上昇率を評価した。
接合率は、超音波探傷装置を用いて評価し、以下の式から算出した。ここで、初期接合面積とは、接合前における接合すべき面積、すなわち半導体素子面積とした。超音波探傷像において剥離は接合部内の白色部で示されることから、この白色部の面積を剥離面積とした。
(接合率)={(初期接合面積)−(剥離面積)}/(初期接合面積)×100
熱抵抗は、次のようにして測定した。ヒータチップ(半導体素子)を100Wの電力で加熱し、熱電対を用いてヒータチップの温度を実測した。また、ヒートシンクを流通する冷却媒体(エチレングリコール:水=9:1)の温度を実測した。そして、ヒータチップの温度と冷却媒体の温度差を電力で割った値を熱抵抗とした。
冷熱サイクル試験は、試験片に対して、−40℃←→110℃の熱サイクルを負荷することにより行う。本実施例では、この冷熱サイクルを3000回実施した。
パワーサイクル試験は、ヒータチップに、15V、150Aの通電条件で、通電時間2秒、冷却時間8秒を繰り返し実施し、IGBT素子の温度を30℃から130℃の範囲で変化させた。本実施例では、このパワーサイクルを20万回実施した。
この冷熱サイクル試験後、接合率及び熱抵抗の上昇率を測定した。また、パワーサイクル試験後、熱抵抗の上昇率を測定した。
その評価結果を表1に示す。
Figure 2013207116
本発明例1から発明例6については、金属Ag粉末(金属Ag粒子)の体積モード径及び酸化銀粉末と金属Ag粉末(金属Ag粒子)の質量比が、本発明の範囲内となっており、第2焼成層における空隙率が低く、冷熱サイクル試験及びパワーサイクル試験の結果も良好であり、優れた特性を示した。
これに対して、従来例ではガラス含有Agペースト及び酸化銀ペーストを使用していないため、パワーサイクル試験後の熱抵抗上昇率が高くなった。
また、比較例1では、酸化銀ペーストが金属Ag粉末を含有していないため、第2焼成層38における空隙率が高く、パワーサイクル試験後の熱抵抗上昇率が高くなった。
比較例2では、金属Ag粉末(金属Ag粒子)の体積モード径が大きすぎるために、第2焼成層38に形成される大きな空隙を抑制することができず、冷熱サイクル試験後の熱抵抗上昇率が大きくなった。また、パワーサイクル試験後の熱抵抗上昇率も同様に大きくなった。
比較例3では、金属Ag粉末(金属Ag粒子)の体積モード径が小さすぎるために、第2焼成層の空隙率が高く、冷熱サイクル試験後の接合率が高いものの、熱抵抗上昇率が大きくなった。また、パワーサイクル試験後の熱抵抗上昇率も大きくなった。
比較例4では、酸化銀粉末に対する金属Ag粉末(金属Ag粒子)の質量比が多すぎるために、空隙率が高く、サイクル試験において剥離したため、熱抵抗評価を行うことができなかった。
上記のように、従来例及び比較例では、接合信頼性を十分に確保することができなかった。
以上のことから、本発明例によれば、熱サイクル信頼性及びパワーサイクル信頼性に優れたパワーモジュールを提供可能であることが確認される。
1 パワーモジュール
3 半導体素子
10 パワーモジュール用基板
11 セラミックス基板(絶縁層)
12 回路層
31 第1焼成層
32 ガラス層
33 Ag層
34 導電性粒子
35 ガラス粒子
38 第2焼成層

Claims (7)

  1. 絶縁層の一方の面に回路層が配設されたパワーモジュール用基板と、前記回路層上に搭載される半導体素子と、を備えたパワーモジュールであって、
    前記回路層の一方の面には、ガラス成分を含有するガラス含有Agペーストの焼成体からなる第1焼成層が形成されており、
    該第1焼成層の上に、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、酸化銀が還元された還元銀粒子との焼成体からなる第2焼成層が形成されており、前記第2焼成層の空隙率が20%以下であることを特徴とするパワーモジュール。
  2. 前記第1焼成層は、回路層の一方の面に形成されたガラス層と、このガラス層上に積層されたAg層と、を備えていることを特徴とする請求項1に記載のパワーモジュール。
  3. 前記第2焼成層は、酸化銀と、還元剤と、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、を含む酸化銀ペーストの焼成体とされていることを特徴とする請求項1または請求項2に記載のパワーモジュール。
  4. 前記絶縁層が、AlN、Si又はAlから選択されるセラミックス基板であることを特徴とする請求項1から請求項3のいずれか一項に記載のパワーモジュール。
  5. 絶縁層の一方の面に回路層が配設されたパワーモジュール用基板と、前記回路層上に搭載される半導体素子と、を備えたパワーモジュールの製造方法であって、
    前記回路層の一方の面に、ガラス成分を含有するガラス含有Agペーストを塗布し、加熱処理することにより、第1焼成層を形成する工程と、
    前記第1焼成層の上に、酸化銀と、還元剤と、体積モード径0.8μmを超えて20μm以下の金属Ag粒子と、を含み、前記酸化銀の重量[Ag−O]と前記金属Ag粒子の重量[Ag]との質量比[Ag−O]/[Ag]が、50/50≦[Ag−O]/[Ag]≦99/1の範囲内とされている酸化銀ペーストを塗布する工程と、
    塗布された酸化銀ペーストの上に半導体素子を積層する工程と、
    前記半導体素子と前記パワーモジュール用基板とを積層した状態で加熱して、前記第1焼成層の上に第2焼成層を形成する工程と、を備え、
    前記半導体素子と前記回路層とを接合することを特徴とするパワーモジュールの製造方法。
  6. 第2焼成層を形成する工程における前記酸化銀ペーストの焼成温度が、150℃以上400℃以下であることを特徴とする請求項5に記載のパワーモジュールの製造方法。
  7. 前記第1焼成層を形成する工程における前記ガラス含有Agペーストの焼成温度が、350℃以上645℃以下であることを特徴とする請求項5又は請求項6に記載のパワーモジュールの製造方法。
JP2012075133A 2012-03-28 2012-03-28 パワーモジュール、及び、パワーモジュールの製造方法 Active JP5780191B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012075133A JP5780191B2 (ja) 2012-03-28 2012-03-28 パワーモジュール、及び、パワーモジュールの製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012075133A JP5780191B2 (ja) 2012-03-28 2012-03-28 パワーモジュール、及び、パワーモジュールの製造方法

Publications (2)

Publication Number Publication Date
JP2013207116A true JP2013207116A (ja) 2013-10-07
JP5780191B2 JP5780191B2 (ja) 2015-09-16

Family

ID=49525900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012075133A Active JP5780191B2 (ja) 2012-03-28 2012-03-28 パワーモジュール、及び、パワーモジュールの製造方法

Country Status (1)

Country Link
JP (1) JP5780191B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6209666B1 (ja) * 2016-12-02 2017-10-04 田中貴金属工業株式会社 導電性接合材料及び半導体装置の製造方法
WO2017183222A1 (ja) * 2016-04-21 2017-10-26 三菱電機株式会社 半導体装置およびその製造方法
US20190035703A1 (en) * 2016-02-01 2019-01-31 Mitsubishi Materials Corporation Ag UNDERLAYER- ATTACHED METALLIC MEMBER, Ag UNDERLAYER- ATTACHED INSULATING CIRCUIT SUBSTRATE,SEMICONDUCTOR DEVICE, HEAT SINK- ATTACHED INSULATING CIRCUIT SUBSTRATE, AND METHOD FOR MANUFACTURING Ag UNDERLAYER-ATTACHED METALLIC MEMBER
JP2021038427A (ja) * 2019-09-02 2021-03-11 株式会社大阪ソーダ 銀粒子の焼結体

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202938A (ja) * 2005-01-20 2006-08-03 Kojiro Kobayashi 半導体装置及びその製造方法
JP2008177378A (ja) * 2007-01-19 2008-07-31 Hitachi Ltd 半導体装置及びその製造方法
JP2010287869A (ja) * 2009-05-15 2010-12-24 Mitsubishi Materials Corp パワーモジュール用基板、冷却器付パワーモジュール用基板、パワーモジュール及びパワーモジュール用基板の製造方法
WO2011114747A1 (ja) * 2010-03-18 2011-09-22 古河電気工業株式会社 導電性ペースト、及び該ペーストから得られる導電接続部材

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006202938A (ja) * 2005-01-20 2006-08-03 Kojiro Kobayashi 半導体装置及びその製造方法
JP2008177378A (ja) * 2007-01-19 2008-07-31 Hitachi Ltd 半導体装置及びその製造方法
JP2010287869A (ja) * 2009-05-15 2010-12-24 Mitsubishi Materials Corp パワーモジュール用基板、冷却器付パワーモジュール用基板、パワーモジュール及びパワーモジュール用基板の製造方法
WO2011114747A1 (ja) * 2010-03-18 2011-09-22 古河電気工業株式会社 導電性ペースト、及び該ペーストから得られる導電接続部材

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20190035703A1 (en) * 2016-02-01 2019-01-31 Mitsubishi Materials Corporation Ag UNDERLAYER- ATTACHED METALLIC MEMBER, Ag UNDERLAYER- ATTACHED INSULATING CIRCUIT SUBSTRATE,SEMICONDUCTOR DEVICE, HEAT SINK- ATTACHED INSULATING CIRCUIT SUBSTRATE, AND METHOD FOR MANUFACTURING Ag UNDERLAYER-ATTACHED METALLIC MEMBER
US10734297B2 (en) * 2016-02-01 2020-08-04 Mitsubishi Materials Corporation Ag underlayer-attached metallic member, Ag underlayer-attached insulating circuit substrate,semiconductor device, heat sink-attached insulating circuit substrate, and method for manufacturing Ag underlayer-attached metallic member
US10707146B2 (en) 2016-04-21 2020-07-07 Mitsubishi Electric Corporation Semiconductor device and method for manufacturing same, for releaved stress and high heat conductivity
JPWO2017183222A1 (ja) * 2016-04-21 2018-08-09 三菱電機株式会社 半導体装置およびその製造方法
CN109075159A (zh) * 2016-04-21 2018-12-21 三菱电机株式会社 半导体装置及其制造方法
WO2017183222A1 (ja) * 2016-04-21 2017-10-26 三菱電機株式会社 半導体装置およびその製造方法
JP2018092798A (ja) * 2016-12-02 2018-06-14 田中貴金属工業株式会社 導電性接合材料及び半導体装置の製造方法
WO2018101471A1 (ja) * 2016-12-02 2018-06-07 田中貴金属工業株式会社 導電性接合材料及び半導体装置の製造方法
CN110036450A (zh) * 2016-12-02 2019-07-19 田中贵金属工业株式会社 导电性接合材料及半导体装置的制造方法
US20190304944A1 (en) * 2016-12-02 2019-10-03 Tanaka Kikinzoku Kogyo K.K. Electrically conductive bonding material and method for manufacturing semiconductor device
JP6209666B1 (ja) * 2016-12-02 2017-10-04 田中貴金属工業株式会社 導電性接合材料及び半導体装置の製造方法
CN110036450B (zh) * 2016-12-02 2020-12-01 田中贵金属工业株式会社 导电性接合材料及半导体装置的制造方法
DE112017006118B4 (de) 2016-12-02 2023-11-02 Tanaka Kikinzoku Kogyo K.K. Elektrisch leitendes Bondingmaterial und Verfahren zur Herstellung einer Halbleiter-Vorrichtung
JP2021038427A (ja) * 2019-09-02 2021-03-11 株式会社大阪ソーダ 銀粒子の焼結体

Also Published As

Publication number Publication date
JP5780191B2 (ja) 2015-09-16

Similar Documents

Publication Publication Date Title
JP5966379B2 (ja) パワーモジュール、及び、パワーモジュールの製造方法
JP6085968B2 (ja) 金属部材付パワーモジュール用基板、金属部材付パワーモジュール、及び金属部材付パワーモジュール用基板の製造方法
KR102066300B1 (ko) 땜납 접합 구조, 파워 모듈, 히트 싱크가 형성된 파워 모듈용 기판 및 그것들의 제조 방법, 그리고 땜납 하지층 형성용 페이스트
JP5664625B2 (ja) 半導体装置、セラミックス回路基板及び半導体装置の製造方法
JP5212298B2 (ja) パワーモジュール用基板、冷却器付パワーモジュール用基板、パワーモジュール及びパワーモジュール用基板の製造方法
JP5707886B2 (ja) パワーモジュール用基板、冷却器付パワーモジュール用基板、パワーモジュールおよびパワーモジュール用基板の製造方法
JP5304508B2 (ja) 導電性組成物
JP5780191B2 (ja) パワーモジュール、及び、パワーモジュールの製造方法
JP5915233B2 (ja) はんだ接合構造、パワーモジュール、ヒートシンク付パワーモジュール用基板及びそれらの製造方法
JP5707885B2 (ja) パワーモジュール用基板、冷却器付パワーモジュール用基板、パワーモジュール及びパワーモジュール用基板の製造方法
JP5982954B2 (ja) パワーモジュール、及び、パワーモジュールの製造方法
JP5962025B2 (ja) 導電性組成物及び接合体の製造方法
JP6040729B2 (ja) 半導体装置及び半導体装置の製造方法
JP5966504B2 (ja) はんだ接合構造、パワーモジュール、ヒートシンク付パワーモジュール用基板、並びに、はんだ接合構造の製造方法、パワーモジュールの製造方法、ヒートシンク付パワーモジュール用基板の製造方法
JP2013125779A (ja) はんだ接合構造、パワーモジュール、放熱板付パワーモジュール用基板及び冷却器付パワーモジュール用基板
CN102810524B (zh) 功率模块及功率模块的制造方法
JP6070092B2 (ja) パワーモジュール及びパワーモジュールの製造方法
JP2013168240A (ja) はんだ下地層形成用ペースト
JP5821743B2 (ja) 導電性組成物及び接合体の製造方法
JP5585407B2 (ja) 導電性組成物

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140926

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150424

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150616

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150629

R150 Certificate of patent or registration of utility model

Ref document number: 5780191

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150