JP2013201373A - 配線及び半導体装置 - Google Patents
配線及び半導体装置 Download PDFInfo
- Publication number
- JP2013201373A JP2013201373A JP2012070004A JP2012070004A JP2013201373A JP 2013201373 A JP2013201373 A JP 2013201373A JP 2012070004 A JP2012070004 A JP 2012070004A JP 2012070004 A JP2012070004 A JP 2012070004A JP 2013201373 A JP2013201373 A JP 2013201373A
- Authority
- JP
- Japan
- Prior art keywords
- graphene
- fine particles
- insulating film
- film
- conductive film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53276—Conductive materials containing carbon, e.g. fullerenes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49866—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/528—Geometry or layout of the interconnection structure
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y30/00—Nanotechnology for materials or surface science, e.g. nanocomposites
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S977/00—Nanotechnology
- Y10S977/70—Nanostructure
- Y10S977/734—Fullerenes, i.e. graphene-based structures, such as nanohorns, nanococoons, nanoscrolls or fullerene-like structures, e.g. WS2 or MoS2 chalcogenide nanotubes, planar C3N4, etc.
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Carbon And Carbon Compounds (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Non-Insulated Conductors (AREA)
Abstract
【解決手段】 実施形態に係る導電性膜は、触媒金属微粒子と、触媒金属微粒子を節とし、記節を起点に網状に広がるグラフェンと、を有することを特徴とする。
【選択図】図1
Description
図1に実施形態1の導電性膜を有する半導体素子10の断面概念図を示す。半導体素子10は、半導体基板11と、半導体基板11上に絶縁膜12と、絶縁膜12の表面に埋め込まれた接着部14と、接着部14上に触媒金属部13、絶縁膜12上に触媒金属微粒子15と、触媒金属微粒子15間と触媒金属微粒子15−触媒金属部13間にグラフェン16Aと、グラフェン16A上に積層されたグラフェン16Bと、を有する。グラフェン16Aや16Bの他に、触媒金属微粒子を避けるように触媒金属部14間に形成されたグラフェン等も含まれる。対称な構成の符号は図中で職略する。グラフェン16Aとグラフェン16Bの符号はそれぞれ1つのみ図中に付したが、触媒金属微粒子15間又は触媒金属微粒子15と触媒金属部13間の実線で示すグラフェンはすべてグラフェン16Aであり、触媒金属部13間の実線で示すグラフェンはすべてグラフェン16Bである。
実施形態の絶縁膜12は、シリコン酸化膜などの絶縁性の膜である。
図2の概念図に示す実施形態2の半導体素子20は、半導体基板21と、半導体基板21上に絶縁膜22と、絶縁膜22の表面に埋め込まれた接着部24と、接着部24上に触媒金属部23、絶縁膜22上に触媒金属微粒子25と、触媒金属微粒子25間と触媒金属微粒子25−触媒金属部23間にグラフェン26Aと、グラフェン26A上に積層されたグラフェン26Bと、を有する。触媒金属部23には、ファセット面23Aがあること以外は実施形態1の半導体素子10と同様である。
図9の概念図に実施形態3の半導体素子30の概念図を示す。半導体素子30は、LSI等の多層構造の素子を想定する。半導体素子30は、半導体基板31と、半導体基板31上に絶縁膜32と、絶縁膜32を貫通するビアホール32Aと、ビアホール32A底部に埋め込まれた接着部34Aと、絶縁膜32の表面に埋め込まれた接着部34Bと、接着部34A,B上に触媒金属部33A,33Bと、絶縁膜32上に触媒金属微粒子35と、触媒金属微粒子35間、触媒金属微粒子35−触媒金属部33A間と触媒金属微粒子35−触媒金属部33B間にグラフェン36Aと、グラフェン36A上に積層されたグラフェン36Bと、を有する。
図12に実施形態4の半導体素子40の概念図を示す。半導体素子40は、トランジスタ素子を想定する。半導体素子40は、トランジスタ機能基板41と、基板41上に絶縁膜42と、絶縁膜42の表面に埋め込まれた接着部44と、接着部44上に触媒金属部43、絶縁膜42上に触媒金属微粒子45と、触媒金属微粒子45間と触媒金属微粒子45−触媒金属部43間にグラフェン46Aと、グラフェン46A上にゲート絶縁膜49Aと、ゲート絶縁膜49A上にゲート電極49Bと、を有する。グラフェンを電流の流れるトランジスタのチャネル領域として使用することで、実施形態のトランジスタは、グラフェンが絶縁膜42と接触していないため高い移動度が期待できるなどの利点がある。
図13に実施形態5の半導体素子50の概念図を示す。半導体素子50は、光電変換素子を想定する。半導体素子50は、例えば、バッファー層と光吸収層と電極と支持基板からなる光電変換層51と、光電変換層51上にZnO等の半絶縁膜52と、半絶縁膜52の表面に埋め込まれた接着部54と、接着部54上に触媒金属部53、半絶縁膜52上に触媒金属微粒子55と、触媒金属微粒子55間と触媒金属微粒子55−触媒金属部53間にグラフェン56Aと、グラフェン56A上に積層されたグラフェン56Bと、を有する。実施形態5において、導電性膜は透明電極として用いられる。触媒金属部53や接着部54のパターンを透明電極に最適化することで、電流特性及び透光性に優れた電極を作製することができる。また、グラフェンは機械的強度が高く曲げ特性にも優れていることから、当該透明電極は、フレキシブル表示装置などへの応用も可能である。
20…半導体素子、 21…半導体基板、 22…絶縁膜、 23…触媒金属部、23A…ファセット面、 24…接着部、 25…触媒金属微粒子、 26…グラフェン、 27…マスク、 28…触媒金属膜
30…半導体素子、 31…半導体基板、 32…絶縁膜、 32A…ビアホール 33…触媒金属部、 34…接着部、 35…触媒金属微粒子、 36…グラフェン
40…半導体素子、 41…半導体基板、 42…絶縁膜、 43…触媒金属部、43A…ファセット面、 44…接着部、 45…触媒金属微粒子、 46…グラフェン、49A…ゲート絶縁膜、 49B…ゲート電極
50…半導体素子、 51…光電変換層、 52…半絶縁膜、 53…触媒金属部、 54…接着部、 55…触媒金属微粒子、 56…グラフェン
Claims (10)
- 触媒金属微粒子と、
前記触媒金属微粒子を節とし、前記節を起点に網状に広がるグラフェンと、
を有することを特徴とする導電性膜。 - 3次元構造を有することを特徴とする請求項1に記載の導電性膜。
- 前記触媒金属微粒子を含まないグラフェンが、前記網状グラフェンに積層されていることを特徴とする請求項1又は2に記載の導電性膜。
- 前記触媒金属微粒子は、Cu、Ni、Co、Fe、Ru、Ti、InとPtのうちすくなくともいずれか1種を含むことを特徴とする請求項1乃至3のいずれか1項に記載の導電性膜。
- 基板と
前記基板上に絶縁膜と、
前記絶縁膜上に触媒金属微粒子と、前記触媒金属微粒子を節とし、前記節を起点に網状に広がるグラフェンと、を有する請求項1乃至4の導電性膜と、
を有し、
前記導電性膜のグラフェンと前記絶縁膜の間には空隙があることを特徴とする半導体素子。 - 前記触媒金属微粒子は、前記絶縁膜上に成膜された金属膜をプラズマ処理によって微粒子化したものであって、
前記金属膜の膜厚によって、前記絶縁膜上の触媒金属微粒子の含有率が調整されることを特徴とする請求項5に記載の半導体素子。 - 前記絶縁膜に絶縁膜を貫通するビアホールと、
前記ビアホール内に前記請求項1乃至4の導電性膜とを有し、
前記絶縁膜上の導電性膜と前記ビアホール内の導電性膜は連続することを特徴とする請求項5又は6に記載の半導体素子。 - 前記絶縁膜の一部に、Ti、TiNとTaNのいずれかの金属又は化合物の埋込物と、
前記触媒金属微粒子と同一組成からなる触媒金属部とを有し、
前記触媒金属部と前記導電性膜が電気的に接続していることを特徴とする請求項5乃至7のいずれか1項に記載の半導体素子。 - 請求項1乃至4の導電性膜をチャネル領域に用いたことを特徴とする請求項5乃至8のいずれか1項に記載の半導体素子。
- 請求項1乃至4の導電性膜を透明電極として用いたことを特徴とする請求項5乃至9のいずれか1項に記載の半導体素子。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012070004A JP5668009B2 (ja) | 2012-03-26 | 2012-03-26 | 配線及び半導体装置 |
US13/768,567 US9000591B2 (en) | 2012-03-26 | 2013-02-15 | Conductive film and semiconductor device |
US14/663,523 US9117823B2 (en) | 2012-03-26 | 2015-03-20 | Conductive film and semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012070004A JP5668009B2 (ja) | 2012-03-26 | 2012-03-26 | 配線及び半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013201373A true JP2013201373A (ja) | 2013-10-03 |
JP5668009B2 JP5668009B2 (ja) | 2015-02-12 |
Family
ID=49211038
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012070004A Expired - Fee Related JP5668009B2 (ja) | 2012-03-26 | 2012-03-26 | 配線及び半導体装置 |
Country Status (2)
Country | Link |
---|---|
US (2) | US9000591B2 (ja) |
JP (1) | JP5668009B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014063912A (ja) * | 2012-09-21 | 2014-04-10 | Toshiba Corp | 半導体装置 |
JP2016046324A (ja) * | 2014-08-20 | 2016-04-04 | 株式会社東芝 | 半導体装置 |
US9659870B2 (en) | 2014-09-18 | 2017-05-23 | Kabushiki Kaisha Toshiba | Wiring and method for manufacturing the same |
US9761530B2 (en) | 2014-09-18 | 2017-09-12 | Kabushiki Kaisha Toshiba | Graphene wiring and method for manufacturing the same |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016171245A (ja) | 2015-03-13 | 2016-09-23 | 株式会社東芝 | 半導体装置およびその製造方法 |
US11718529B1 (en) | 2015-11-23 | 2023-08-08 | Paronyan Tereza M | Graphene networks and methods for synthesis and use of the same |
JP2017168505A (ja) * | 2016-03-14 | 2017-09-21 | 株式会社東芝 | 半導体装置およびその製造方法 |
WO2020003564A1 (ja) * | 2018-06-28 | 2020-01-02 | 三菱電機株式会社 | グラフェンを用いた電子デバイス、その製造方法及びそれを備えた電磁波検出器 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003158093A (ja) * | 2001-09-06 | 2003-05-30 | Nippon Telegr & Teleph Corp <Ntt> | 素子間配線形成法 |
JP2009143761A (ja) * | 2007-12-13 | 2009-07-02 | Fujitsu Ltd | グラフェンシートの製造方法、半導体装置の製造方法および半導体装置 |
JP2011023420A (ja) * | 2009-07-13 | 2011-02-03 | Toshiba Corp | 半導体装置 |
JP2011068513A (ja) * | 2009-09-25 | 2011-04-07 | Tokyo Electron Ltd | カーボンナノチューブ膜の成膜方法 |
WO2011058651A1 (ja) * | 2009-11-13 | 2011-05-19 | 富士通株式会社 | 半導体装置及びその製造方法 |
WO2012031037A1 (en) * | 2010-09-02 | 2012-03-08 | Applied Nanostructured Solutions, Llc | Metal substrates having carbon nanotubes grown thereon and processes for production thereof |
JP2012056309A (ja) * | 2010-08-12 | 2012-03-22 | Lintec Corp | 透明導電性フィルムおよびその製造方法並びに透明導電性フィルムを用いた太陽電池及びエレクトロルミネッセンス素子 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8173095B2 (en) * | 2008-03-18 | 2012-05-08 | Georgia Tech Research Corporation | Method and apparatus for producing graphene oxide layers on an insulating substrate |
JP2010212619A (ja) | 2009-03-12 | 2010-09-24 | Toshiba Corp | グラフェンの作製方法、グラフェン、グラフェン作製装置及び半導体素子 |
JP2012199520A (ja) | 2011-03-10 | 2012-10-18 | Toshiba Corp | 半導体装置およびその製造方法 |
-
2012
- 2012-03-26 JP JP2012070004A patent/JP5668009B2/ja not_active Expired - Fee Related
-
2013
- 2013-02-15 US US13/768,567 patent/US9000591B2/en not_active Expired - Fee Related
-
2015
- 2015-03-20 US US14/663,523 patent/US9117823B2/en not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003158093A (ja) * | 2001-09-06 | 2003-05-30 | Nippon Telegr & Teleph Corp <Ntt> | 素子間配線形成法 |
JP2009143761A (ja) * | 2007-12-13 | 2009-07-02 | Fujitsu Ltd | グラフェンシートの製造方法、半導体装置の製造方法および半導体装置 |
JP2011023420A (ja) * | 2009-07-13 | 2011-02-03 | Toshiba Corp | 半導体装置 |
JP2011068513A (ja) * | 2009-09-25 | 2011-04-07 | Tokyo Electron Ltd | カーボンナノチューブ膜の成膜方法 |
WO2011058651A1 (ja) * | 2009-11-13 | 2011-05-19 | 富士通株式会社 | 半導体装置及びその製造方法 |
JP2012056309A (ja) * | 2010-08-12 | 2012-03-22 | Lintec Corp | 透明導電性フィルムおよびその製造方法並びに透明導電性フィルムを用いた太陽電池及びエレクトロルミネッセンス素子 |
WO2012031037A1 (en) * | 2010-09-02 | 2012-03-08 | Applied Nanostructured Solutions, Llc | Metal substrates having carbon nanotubes grown thereon and processes for production thereof |
JP2013536796A (ja) * | 2010-09-02 | 2013-09-26 | アプライド ナノストラクチャード ソリューションズ リミテッド ライアビリティー カンパニー | カーボンナノチューブが表面に成長する金属基材及びその製造プロセス |
Non-Patent Citations (1)
Title |
---|
JPN6014031240; Vladimir Labunov, 外3名: 'Multi-level composite nanostructures based on the arrays of vertically aligned carbon nanotubes and' Physica Status Solidi (A) Applications and Materials Science Vol. 208, No. 2, 20101108, p. 453-458 * |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014063912A (ja) * | 2012-09-21 | 2014-04-10 | Toshiba Corp | 半導体装置 |
JP2016046324A (ja) * | 2014-08-20 | 2016-04-04 | 株式会社東芝 | 半導体装置 |
US9659870B2 (en) | 2014-09-18 | 2017-05-23 | Kabushiki Kaisha Toshiba | Wiring and method for manufacturing the same |
US9761530B2 (en) | 2014-09-18 | 2017-09-12 | Kabushiki Kaisha Toshiba | Graphene wiring and method for manufacturing the same |
Also Published As
Publication number | Publication date |
---|---|
US9117823B2 (en) | 2015-08-25 |
US20130249093A1 (en) | 2013-09-26 |
US9000591B2 (en) | 2015-04-07 |
US20150194386A1 (en) | 2015-07-09 |
JP5668009B2 (ja) | 2015-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5668009B2 (ja) | 配線及び半導体装置 | |
Zhang et al. | Recent progress in CVD growth of 2D transition metal dichalcogenides and related heterostructures | |
Kochat et al. | Atomically thin gallium layers from solid-melt exfoliation | |
Sun et al. | Two‐dimensional boron crystals: structural stability, tunable properties, fabrications and applications | |
Zhang et al. | The way towards ultrafast growth of single‐crystal graphene on copper | |
Gao et al. | Exploring Ag (111) substrate for epitaxially growing monolayer stanene: a first-principles study | |
Zhao et al. | Two-dimensional graphene-like Xenes as potential topological materials | |
Choe et al. | Au nanoparticle-decorated graphene electrodes for GaN-based optoelectronic devices | |
Song et al. | Graphene/h‐BN heterostructures: recent advances in controllable preparation and functional applications | |
Jing et al. | Chemical vapor deposition of hexagonal boron nitride on metal-coated wafers and transfer-free fabrication of resistive switching devices | |
Browning et al. | Large-area synthesis of WSe2 from WO3 by selenium–oxygen ion exchange | |
JP2009278107A (ja) | 薄膜トランジスタの製造方法 | |
WO2016040690A1 (en) | High performance thin films from solution processible two-dimensional nanoplates | |
Chu et al. | Monolithic graphene oxide sheets with controllable composition | |
US20150351285A1 (en) | Heat dissipation structure and synthesizing method thereof | |
Singh et al. | Al2O3 as a suitable substrate and a dielectric layer for n-layer MoS2 | |
US20150167148A1 (en) | Method for Synthesis of Uniform Bi-Layer and Few-Layer Hexagonal Boron Nitride Dielectric Films | |
Zeng et al. | A liquid metal reaction system for advanced material manufacturing | |
Boschker et al. | Textured Sb2Te3 films and GeTe/Sb2Te3 superlattices grown on amorphous substrates by molecular beam epitaxy | |
Ning et al. | Review on mechanism of directly fabricating wafer-scale graphene on dielectric substrates by chemical vapor deposition | |
Gao et al. | Recentadvances in the propertiesand synthesis of bilayer graphene and transition metal dichalcogenides | |
JP2018035010A (ja) | 多層グラフェンの製造方法及び多層グラフェン積層体 | |
Mehta et al. | Sol-gel synthesized indium tin oxide as a transparent conducting oxide with solution-processed black phosphorus for its integration into solar-cells | |
Shan et al. | Copper acetate-facilitated transfer-free growth of high-quality graphene for hydrovoltaic generators | |
Guo et al. | Two-step chemical vapor deposition synthesis of NiTe2-MoS2 vertical junctions with improved MoS2 transistor performance |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140228 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140716 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140729 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140929 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141118 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141215 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5668009 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |