JP2013078082A - 発振装置 - Google Patents

発振装置 Download PDF

Info

Publication number
JP2013078082A
JP2013078082A JP2011218244A JP2011218244A JP2013078082A JP 2013078082 A JP2013078082 A JP 2013078082A JP 2011218244 A JP2011218244 A JP 2011218244A JP 2011218244 A JP2011218244 A JP 2011218244A JP 2013078082 A JP2013078082 A JP 2013078082A
Authority
JP
Japan
Prior art keywords
voltage
circuit
constant voltage
slope
constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011218244A
Other languages
English (en)
Other versions
JP5788755B2 (ja
Inventor
Masaya Murata
正哉 村田
Kotaro Watanabe
考太郎 渡邊
Makoto Mitani
真 見谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP2011218244A priority Critical patent/JP5788755B2/ja
Priority to US13/612,217 priority patent/US8766737B2/en
Priority to CN201210368536.XA priority patent/CN103034276B/zh
Publication of JP2013078082A publication Critical patent/JP2013078082A/ja
Priority to HK13111318.7A priority patent/HK1183945A1/zh
Application granted granted Critical
Publication of JP5788755B2 publication Critical patent/JP5788755B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/565Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor
    • G05F1/567Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices sensing a condition of the system or its load in addition to means responsive to deviations in the output of the system, e.g. current, voltage, power factor for temperature compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

【課題】低消費電流を実現できる定電圧回路及びそれを用いた水晶発振回路を提供する。
【解決手段】定電圧回路10に温度特性調整素子を備えることにより、定電圧の温度変化に対して負となる傾きと、水晶発振回路20における発振可能な最低動作電圧の温度変化に対して負となる傾きとの差を極小にできるので、水晶発振回路20の消費電流を小さくでき、さらに定電圧回路10で生成する定電流を小さくすることにより、定電圧回路10の消費電流を小さくでき、発振装置100全体の消費電流を小さくできる。
【選択図】図1

Description

本発明は、水晶発振回路を備えた発振装置に関し、より詳しくは水晶発振回路の低消費電流化を可能にする定電圧回路に関する。
従来の発振装置は、定電圧を生成する定電圧回路と、生成された定電圧により水晶振動子を発振させる水晶発振回路で構成される。このような発振装置は、時計、携帯電話、パーソナルコンピュータ端末などに広く用いられ、消費電流を抑制することが求められている。
発振装置は、消費電流を抑制するために、水晶発振回路を駆動するための電圧を極力小さくすることが重要である。一方、水晶発振回路は、水晶振動子の発振特性、発振インバータ、負荷容量などにより決まる発振停止電圧を有している。発振停止電圧は、一般的な動作温度範囲(例えば、−40℃〜85℃)において、温度の上昇に伴いある決まった傾きで線形的に低下することが知られている。従って、定電圧回路の出力する電圧は、動作保証温度範囲において、発振停止電圧よりも高く設定する必要がある。
ここで、動作保証温度範囲において、定電圧の温度変化に対する傾きを、発振停止電圧の温度変化に対する傾きと同じにする技術が知られている(例えば、特許文献1参照)。図7は、従来の定電圧回路を示す図である。水晶発振回路の消費電流を小さくするために、定電圧の温度変化に対する傾きと発振停止電圧の温度変化に対する傾きとの差を小さくすれば、反対に定電圧回路の消費電流は大きくなってしまう。そこで、定電圧の温度変化に対する傾きを制御するPMOSトランジスタMP2と、定電圧回路の消費電流を最適化することにより、動作保証温度範囲において、定電圧を発振停止電圧以上で、かつ、発振装置全体の消費電流を極力小さくすることができる。
特開2008−236629号公報
しかしながら、従来の技術では、定電圧の温度変化に対する傾きと発振停止電圧の温度変化に対する傾きとの差と、定電圧回路の消費電流にはトレードオフの関係にある。そのため、定電圧回路の消費電流は、小さくできたとしても100nA前後も必要とする。例えば、従来の技術では、定電圧回路において、定電流を生成する定電流源により基準電圧を生成する基準電圧回路の消費電流は約20〜48nAを必要とし、定電圧回路全体の消費電流では約75〜110nAも必要とする。
本発明は、上記課題に鑑みてなされ、定電圧の温度変化に対する傾きと発振停止電圧の温度変化に対する傾きとの差と、定電圧回路の消費電流とのトレードオフの関係をなくし、数nAという低消費電流を実現できる定電圧回路及びそれを用いた水晶発振回路を提供し、発振装置全体の消費電流を小さくすることを目的とする。
本発明は、上記課題を解決するため、定電圧回路が出力する定電圧で駆動される水晶発振回路を備えた発振装置であって、定電圧回路は、定電流源と、定電流源の定電流により基準電圧を出力する第1のMOSトランジスタと、を備えた基準電圧回路と、基準電圧と帰還電圧を入力する差動増幅回路と、差動増幅回路の出力によって定電圧回路の出力端子に定電圧を出力する第2のMOSトランジスタと、出力端子に接続された温度特性調整素子と、温度特性調整素子と接地の間に接続され帰還電圧を出力する第3のMOSトランジスタと、を備え、定電圧回路で生成される定電圧は温度変化に対して第1の傾きを有し、水晶発振回路の発振停止電圧は温度変化に対して第2の傾きを有し、水晶発振回路の消費電流は第1の傾きと第2の傾きとの差と相関を有し、温度特性調整素子によって第1の傾きを調整して第1の傾きと第2の傾きとの差を極小とする、ことを特徴とする発振装置、を提供する。
本発明では、定電圧回路に温度特性調整素子を備えることにより、定電圧の温度変化に対して負となる傾きと、水晶発振回路における発振可能な最低動作電圧の温度変化に対して負となる傾きとの差を極小にできるので、水晶発振回路の消費電流を小さくでき、さらに定電圧回路で生成する定電流を小さくすることにより、定電圧回路の消費電流を小さくでき、発振装置全体の消費電流を小さくできる。
本実施形態の発振装置を示す概略図である。 本実施形態の発振装置の定電圧回路の内部構成を示す回路図である。 発振装置の温度特性を示す概略図である。 本実施形態の発振装置の定電圧回路の一例を示す回路図である。 定電流源の温度特性を示す概略図である。 本実施形態の発振装置の定電圧回路の他の例を示す回路図である。 従来の発振装置の定電圧回路を示す回路図である。
以下、本発明の実施形態を、図面を参照して説明する。
図1は、本実施形態の発振装置を示す概略図である。発振装置100は、定電圧を生成する定電圧回路10と、生成された定電圧により水晶振動子を発振させる水晶発振回路20とを含んでいる。
図2は、本実施形態の発振装置の定電圧回路の内部構成を示す回路図である。定電圧回路10は、基準電圧回路101と、差動増幅回路102と、PMOSトランジスタMP1及びMP2と、NMOSトランジスタMN5と、温度特性調整素子30を備える。
基準電圧回路101は、定電流源11とNMOSトランジスタMN1で構成される。NMOSトランジスタMN1は、ソースが接地され、ゲートが自身のドレインに接続される。
差動増幅回路102は、NMOSトランジスタMN2と、容量C1と、差動対を構成するNMOSトランジスタMN3とMN4、カレントミラーを構成するPMOSトランジスタMP3とMP4とで構成される。
差動増幅回路102は、反転入力端子であるNMOSトランジスタMN3のゲートに基準電圧VREFが入力され、非反転入力端子であるNMOSトランジスタMN4のゲートにNMOSトランジスタMN5のドレイン電圧、即ち帰還電圧FBが入力される。NMOSトランジスタMN1とカレントミラーを構成するNMOSトランジスタMN2には、定電流IREFが流れ動作電流となっている。容量C1は、基準電圧VREFを安定化している。
PMOSトランジスタMP1は、ソースが電源端子に接続され、ゲートが差動増幅回路102の出力であるPMOSトランジスタMP3のドレインに接続され、ドレインが定電圧回路10の出力端子VREGに接続される。PMOSトランジスタMP2は、ソースが温度特性調整素子30に接続され、ゲートが自身のドレインに接続されて差動増幅回路102の非反転入力端子であるNMOSトランジスタMN4に入力される。温度特性調整素子30は、PMOSトランジスタMP1のドレインとPMOSトランジスタMP2のソースの間に接続される。NMOSトランジスタMN5は、ゲートがNMOSトランジスタMN1のゲート及びドレインに接続され、ソースは接地されている。NMOSトランジスタMN1とカレントミラーを構成するNMOSトランジスタMN5には、定電流IREFが流れる。容量C2は、差動増幅回路102の出力と出力端子VREGの間に接続される。容量C3は、出力端子VREGと接地の間に接続される。容量C2は位相補償容量として、容量C3は定電圧VREGの安定化容量として備えている。
次に、本実施形態の発振装置の定電圧回路の動作について説明する。
基準電圧回路101は、NMOSトランジスタMN1に定電流源11から定電流IREFを流すことにより基準電圧VREFを生成する。
差動増幅回路102は、出力がPMOSトランジスタMP1のゲートに入力されているので、基準電圧VREFと電圧FBが等しくなるように、PMOSトランジスタMP1のドレイン電流を制御する。従って、PMOSトランジスタMP1のドレインから出力される定電圧VREGは、基準電圧VREFとPMOSトランジスタMP2のソース―ドレイン電圧と温度特性調整素子30の電圧降下を加えた電圧になる。
図3は、本実施形態の定電圧回路及び水晶発振回路の温度特性を示す概略図である。
水晶発振回路20の発振停止電圧VDOSは、水晶振動子の特性、発振インバータの特性、負荷容量によって決まり、温度変化に対して直線的に低下する。
定電圧VREGが発振停止電圧VDOSを下回ると、水晶発振回路20の発振動作が停止してしまうので、動作保証温度範囲において、常に定電圧VREGは発振停止電圧VDOS以上に設定する必要がある。また、定電圧VREGが大きすぎると、水晶発振回路20の消費電流が大きくなってしまう。
従って、低消費電流を実現しながら動作保証温度範囲において常に安定した発振動作をするためには、定電圧回路10から供給される定電圧VREGは、常に水晶発振回路20の発振停止電圧VDOSより大きく、かつ、できるだけ定電圧VREGと発振停止電圧VDOSとの差が少ないことが要求される。
そのため、図3(c)のように、定電圧VREGと発振停止電圧VDOSの温度特性の傾きが同じで、その差が少なければ、動作保証温度範囲において常に安定した動作ができる。
ここで、定電圧VREGの温度特性は、NMOSトランジスタMN1の閾値電圧Vtnmと、PMOSトランジスタMP2の閾値電圧Vtpmと、定電流IREFと、温度特性調整素子30の温度特性に依存する。
本実施形態の定電圧回路の定電流源11は、図4に示すようにデプレッション型PMOSトランジスタMD1で構成される。デプレッション型PMOSトランジスタMD1は、ゲート下に高濃度の不純物をドーピングしているので、ゲート―ソース間電圧Vgsが0Vでもゲート下には既にチャネルが形成されている。そして、デプレッション型PMOSトランジスタMD1はゲートとソースを接続しているので、電源電圧によらず常にゲート―ソース間電圧Vgs=0Vで動作でき、飽和領域ではドレイン―ソース間電流Ids=IREFが電源電圧にほとんど依存しないため、電源電圧が変動しても一定の電流を流すことができる定電流源となる。
図5は、デプレッション型PMOSトランジスタを用いた定電流源の温度特性を示す概略図である。
デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdは、温度が上昇するにつれてより大きくなる。デプレッション型PMOSトランジスタMD1の温度特性は、温度が上昇するにつれてドレイン―ソース間電流Idsの傾きが小さくなる。
ここで、デプレッション型PMOSトランジスタMD1のドレイン―ソース間電流|Ids|対ゲート―ソース間電圧Vgs曲線は、温度が変化してもある一点ではほとんど動かない。この点は温特フラットポイントとして知られている。デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整して、ドレイン―ソース間電流Idsが温度により変化しない点、すなわち温特フラットポイントにゲート―ソース間電圧Vgs=0Vが来るようにすると、温度特性に依存しない定電流源が得られる。
また、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整して、ゲート―ソース間電圧Vgsが負の電圧領域に温特フラットポイントが来ると、定電流源、すなわちゲート―ソース間電圧Vgs=0Vのときの温度特性は、温度が上昇するにつれてドレイン―ソース間電流Ids=IREFが大きくなる。反対に、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整して、ゲート―ソース間電圧Vgsが正の電圧領域に温特フラットポイントが来ると、定電流源、すなわちゲート―ソース間電圧Vgs=0Vのときの温度特性は、温度が上昇するにつれてドレイン―ソース間電流Ids=IREFが小さくなる。
このように、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整することにより、定電流IREFの温度変化に対する傾きを変えることができ、定電流IREFに依存する定電圧VREGの温度変化に対する傾きを調整できる。
従って、定電圧VREGと発振停止電圧VDOSの温度変化に対する傾きとの差を極小にして水晶発振回路20の消費電流を小さくするには、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整することにより実現できる。
ここで、定電圧VREGの温度変化に対する傾きと発振停止電圧VDOSの温度変化に対する傾きとの違いによって、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整する方法には、次の2通りの場合が考えられる。
定電圧VREGの温度変化に対する傾きが、発振停止電圧VDOSの温度変化に対する傾きよりも急峻な場合、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整して、温特フラットポイントが負の電圧領域に来るようにする。即ち、定電流源11が温度変化に対して正の傾きにすることで、定電圧VREGの温度変化に対する傾きを調整できる。
反対に、定電圧VREGの温度変化に対する傾きが、発振停止電圧VDOSの温度変化に対する傾きよりも緩やかな場合、デプレッション型PMOSトランジスタMD1の閾値電圧Vtpdを調整して、温特フラットポイントが正の電圧領域に来るようにする。即ち、定電流源11が温度変化に対して負の傾きにすることで、定電圧VREGの温度変化に対する傾きを調整できる。
また、本実施形態の定電圧回路の温度特性調整素子30は、図4に示すように抵抗R1により実現できる。抵抗R1をPMOSトランジスタMP1のドレインとPMOSトランジスタMP2のソースの間に接続することにより、PMOSトランジスタMP1のドレインから出力される定電圧VREGは、基準電圧VREFとPMOSトランジスタMP2のソース―ドレイン電圧と、さらに抵抗R1の電圧降下を加えた値に設定される。
定電圧VREGと発振停止電圧VDOSの温度変化に対する傾きとの差を極小にして水晶発振回路20の消費電流を小さくするには、抵抗R1の温度変化に対する傾きを調整することにより実現できる。
ここで、定電圧VREGの温度変化に対する傾きと発振停止電圧VDOSの温度変化に対する傾きとの違いによって、傾きを調整する抵抗R1の温度特性は、次の2通りの場合が考えられる。
定電圧VREGの温度変化に対する傾きが、発振停止電圧VDOSの温度変化に対する傾きよりも急峻な場合、抵抗R1が温度変化に対して正の傾きにする。このようにすることで、定電圧VREGの温度変化に対する傾きを発振停止電圧VDOSの温度変化に対する傾きに合わせるように調整できる。
反対に、定電圧VREGの温度変化に対する傾きが、発振停止電圧VDOSの温度変化に対する傾きよりも緩やかな場合、抵抗R1が温度変化に対して負の傾きにする。このようにすることで、定電圧VREGの温度変化に対する傾きを発振停止電圧VDOSの温度変化に対する傾きに合わせるように調整できる。
また、本実施形態の定電圧回路の温度特性調整素子30は、図6に示すようにPMOSトランジスタMP5により実現できる。PMOSトランジスタMP5は、ソースをPMOSトランジスタMP1のドレインに接続され、ゲートは接地され、ドレインはPMOSトランジスタMP2のソースに接続される。
PMOSトランジスタMP5は、ゲートを接地させることにより、ゲート―ソース間電圧Vgsが閾値電圧Vtpmよりも大きくなり、常に動作できる状態にできる。また、PMOSトランジスタMP5のドレイン―ソース間電圧Vdsの値が小さい線形領域に設定することにより、PMOSトランジスタMP5はオン抵抗が支配的になる。すなわち、PMOSトランジスタMP5は、抵抗R1の代わりとして実現できる。
PMOSトランジスタMP5のオン抵抗は、温度変化に対して正の傾きを持っていることが知られている。したがって、定電圧VREGの温度変化に対する傾きが、発振停止電圧VDOSの温度変化に対する傾きよりも急峻な場合、定電圧VREGと発振停止電圧VDOSの温度変化に対する傾きとの差を極小にするためには、ゲートを接地したPMOSトランジスタMP5における正の温度特性を持つオン抵抗により、定電圧VREGの温度変化に対する傾きを調整できる。
この結果、動作保証温度範囲において常に定電圧VREGは発振停止電圧VDOS以上となるので、水晶発振回路20の消費電流を小さくできる。さらに、定電圧VREGの温度変化に対する傾きと発振停止電圧VDOSの温度変化に対する傾きとの差と、定電圧回路10の消費電流とのトレードオフの関係がなくなるので、定電圧回路10の定電流IREFを極限にまで小さくすることが可能となり、定電圧回路10は数nAという低消費電流を実現できる。したがって、発振装置100全体の消費電流も小さくできる。
以上、本発明の実施形態について説明したが、本発明はこれらの実施形態に限定されるものではなく、その要旨を逸脱しない範囲内において種々の態様での実施が可能である。
100 発振装置
10 定電圧回路
11 定電流源
20 水晶発振回路
30 温度特性調整素子
101 基準電圧回路
102 差動増幅回路
MP1〜MP5 PMOSトランジスタ
MN1〜MN5 NMOSトランジスタ
MD1 デプレッション型トランジスタ
C1〜C3 容量
R1 抵抗

Claims (4)

  1. 定電圧回路が出力する定電圧で駆動される水晶発振回路を備えた発振装置であって、
    前記定電圧回路は、
    定電流源と、前記定電流源の定電流により基準電圧を出力する第1のMOSトランジスタと、を備えた基準電圧回路と、
    前記基準電圧と帰還電圧を入力する差動増幅回路と、
    前記差動増幅回路の出力によって、前記定電圧回路の出力端子に前記定電圧を出力する第2のMOSトランジスタと、
    前記出力端子に接続された温度特性調整素子と、
    前記温度特性調整素子と接地の間に接続され、前記帰還電圧を出力する第3のMOSトランジスタと、を備え、
    前記定電圧回路が出力する定電圧は、温度変化に対して第1の傾きを有し、
    前記水晶発振回路の発振停止電圧は、温度変化に対して第2の傾きを有し、
    前記水晶発振回路の消費電流は、前記第1の傾きと前記第2の傾きとの差と相関を有し、
    前記温度特性調整素子によって前記第1の傾きを調整して、前記第1の傾きと前記第2の傾きとの差を極小とする、ことを特徴とする発振装置。
  2. 前記温度特性調整素子は、正または負の温度特性を有する抵抗である、
    ことを特徴とする請求項1に記載の発振装置。
  3. 前記温度特性調整素子は、正または負の温度特性を有する第4のMOSトランジスタである、
    ことを特徴とする請求項1に記載の発振装置。
  4. 前記定電流源は、デプレッション型MOSトランジスタで構成され、
    前記デプレッション型トランジスタの閾値電圧を変えることにより、前記第1の傾きを調整する、
    ことを特徴とする請求項1から3のいずれかに記載の発振装置。
JP2011218244A 2011-09-30 2011-09-30 発振装置 Active JP5788755B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2011218244A JP5788755B2 (ja) 2011-09-30 2011-09-30 発振装置
US13/612,217 US8766737B2 (en) 2011-09-30 2012-09-12 Oscillation device
CN201210368536.XA CN103034276B (zh) 2011-09-30 2012-09-28 振荡装置
HK13111318.7A HK1183945A1 (zh) 2011-09-30 2013-10-07 振蕩裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011218244A JP5788755B2 (ja) 2011-09-30 2011-09-30 発振装置

Publications (2)

Publication Number Publication Date
JP2013078082A true JP2013078082A (ja) 2013-04-25
JP5788755B2 JP5788755B2 (ja) 2015-10-07

Family

ID=47992011

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011218244A Active JP5788755B2 (ja) 2011-09-30 2011-09-30 発振装置

Country Status (4)

Country Link
US (1) US8766737B2 (ja)
JP (1) JP5788755B2 (ja)
CN (1) CN103034276B (ja)
HK (1) HK1183945A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016146050A (ja) * 2015-02-06 2016-08-12 エスアイアイ・セミコンダクタ株式会社 定電圧回路及び発振装置
JP2017158138A (ja) * 2016-03-04 2017-09-07 セイコーエプソン株式会社 発振装置および温度補償機能付き時計
JP2019169906A (ja) * 2018-03-26 2019-10-03 セイコーエプソン株式会社 発振装置
JPWO2021176775A1 (ja) * 2020-03-02 2021-09-10

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6668695B2 (ja) * 2015-11-12 2020-03-18 セイコーエプソン株式会社 回路装置、発振器、電子機器及び移動体

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076848A (ja) * 2000-09-01 2002-03-15 Seiko Epson Corp 半導体集積回路
JP2002111006A (ja) * 2000-10-02 2002-04-12 Seiko Epson Corp 電圧発生回路、これを備えた時計及び電子機器
JP2008236629A (ja) * 2007-03-23 2008-10-02 Seiko Epson Corp 発振装置、半導体装置、電子機器および時計
JP2010186466A (ja) * 2009-01-16 2010-08-26 Semiconductor Energy Lab Co Ltd レギュレータ回路、及びレギュレータ回路を有するrfidタグ

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3703516B2 (ja) * 1994-04-25 2005-10-05 セイコーインスツル株式会社 発振回路
DE69836392T2 (de) * 1997-01-22 2007-10-11 Seiko Epson Corp. Oszillatorschaltung, Konstantspannungsgeneratorschaltung, Halbleiterbauelement, elektronische Einrichtung und Zeitmessgerät
EP0915409B1 (en) * 1997-03-04 2006-05-31 Seiko Epson Corporation Electronic circuit, semiconductor device, electronic equipment, and clock
US6686792B2 (en) * 1997-03-04 2004-02-03 Seiko Epson Corporation Electronic circuit, semiconductor device, electronic equipment, and timepiece
KR101585231B1 (ko) * 2009-01-06 2016-01-14 삼성전자주식회사 전원 전압 및 온도 변화에 상관없이 일정한 오실레이션신호를 공급할 수 있는 오실레이터, 및 상기 오실레이터를 포함하는 신호처리장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002076848A (ja) * 2000-09-01 2002-03-15 Seiko Epson Corp 半導体集積回路
JP2002111006A (ja) * 2000-10-02 2002-04-12 Seiko Epson Corp 電圧発生回路、これを備えた時計及び電子機器
JP2008236629A (ja) * 2007-03-23 2008-10-02 Seiko Epson Corp 発振装置、半導体装置、電子機器および時計
JP2010186466A (ja) * 2009-01-16 2010-08-26 Semiconductor Energy Lab Co Ltd レギュレータ回路、及びレギュレータ回路を有するrfidタグ

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016146050A (ja) * 2015-02-06 2016-08-12 エスアイアイ・セミコンダクタ株式会社 定電圧回路及び発振装置
JP2017158138A (ja) * 2016-03-04 2017-09-07 セイコーエプソン株式会社 発振装置および温度補償機能付き時計
US10528011B2 (en) 2016-03-04 2020-01-07 Seiko Epson Corporation Oscillation device and timepiece with temperature compensation function
JP2019169906A (ja) * 2018-03-26 2019-10-03 セイコーエプソン株式会社 発振装置
JPWO2021176775A1 (ja) * 2020-03-02 2021-09-10
WO2021176775A1 (ja) * 2020-03-02 2021-09-10 株式会社村田製作所 調整装置及びそれを備えた発振装置
JP7312388B2 (ja) 2020-03-02 2023-07-21 株式会社村田製作所 調整装置及びそれを備えた発振装置

Also Published As

Publication number Publication date
CN103034276A (zh) 2013-04-10
US20130082791A1 (en) 2013-04-04
JP5788755B2 (ja) 2015-10-07
US8766737B2 (en) 2014-07-01
CN103034276B (zh) 2015-09-30
HK1183945A1 (zh) 2014-01-10

Similar Documents

Publication Publication Date Title
TWI405402B (zh) 晶體振盪電路的電壓源電路
JP5788755B2 (ja) 発振装置
JP6416650B2 (ja) 定電圧回路及び発振装置
CN109917846B (zh) 稳压电路、半导体装置以及电源装置
JP2009116679A (ja) リニアレギュレータ回路、リニアレギュレーション方法及び半導体装置
WO2019104467A1 (zh) 稳压器以及电源
JP4964128B2 (ja) 電圧調整実施回路
CN111290467A (zh) 工艺补偿的增益提升电压调节器
JP5061677B2 (ja) 発振装置、半導体装置、電子機器および時計
CN108449083B (zh) 一种自适应易启动的振荡器幅度控制电路
KR20240123385A (ko) 온도-보상된 저역-통과 필터
US10747248B2 (en) Oscillator
JP5198971B2 (ja) 発振回路
JP5321715B2 (ja) 発振装置、半導体装置、電子機器および時計
JP2006222645A (ja) 温度補償型発振器
CN110601658A (zh) 低电压vco的控制电压范围的自动补偿
JP2012049925A (ja) 水晶発振回路用の電圧源回路
JP5066969B2 (ja) 発振装置、半導体装置、電子機器、時計及び振動子発振回路
JP2008103841A (ja) 水晶発振回路
TWI395087B (zh) 與製程-電壓-溫度(pvt)無關的電流控制振盪器
JP4584677B2 (ja) 電力供給回路、半導体装置
CN114650012A (zh) 晶振驱动电路、控制器、空调控制系统及变频空调
JP2005244546A (ja) 水晶発振回路
KR20160037374A (ko) 온도보상 기능을 구비한 고속 전송칩용 베타 멀티플라이어
JP5669634B2 (ja) 定電流回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140710

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150409

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150512

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150710

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150728

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150730

R150 Certificate of patent or registration of utility model

Ref document number: 5788755

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250