JP2013065689A - 配線基板 - Google Patents

配線基板 Download PDF

Info

Publication number
JP2013065689A
JP2013065689A JP2011203378A JP2011203378A JP2013065689A JP 2013065689 A JP2013065689 A JP 2013065689A JP 2011203378 A JP2011203378 A JP 2011203378A JP 2011203378 A JP2011203378 A JP 2011203378A JP 2013065689 A JP2013065689 A JP 2013065689A
Authority
JP
Japan
Prior art keywords
substrate
mram
wiring board
embedded
board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011203378A
Other languages
English (en)
Other versions
JP5899739B2 (ja
Inventor
Daisuke Koya
大輔 小屋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2011203378A priority Critical patent/JP5899739B2/ja
Publication of JP2013065689A publication Critical patent/JP2013065689A/ja
Application granted granted Critical
Publication of JP5899739B2 publication Critical patent/JP5899739B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

【課題】本発明は、汎用性が高く性能が安定した状態で磁性体デバイスを搭載する配線基板に関する。
【解決手段】配線基板1は、所定の平板状の基板2内にMRAM3が埋め込まれており、このMRAM3の埋め込まれている位置の基板2の表面2aには、周辺部品4aが、また、裏面2bには、周辺部品4bが配置されている。すなわち、配線基板1は、周辺部品4aと周辺部品4bが、基板2内に埋め込まれているMRAM3を挟んだ状態で配置されている。
【選択図】 図1

Description

本発明は、配線基板に関し、詳細には、汎用性が高く性能が安定した状態で磁性体デバイスを搭載する配線基板に関する。
近年、磁性体デバイスの開発が進み、種々の用途に用いられるようになってきており、例えば、MRAM(Magneto Resistive Random Access Memory:磁気抵抗メモリ)は、複合装置等の装置の電源のオン/オフに影響されることなく記憶内容を保持するNVRAM(Non Volatile RAM:不揮発性デバイス)として用いられるようになってきている(特許文献1参照)。
このようなNVRAMは、複合装置等においては、電話帳のユーザデータ等のように、1つの装置での利用が終了しても、他の装置で利用が要望されるデータが格納されるため、装置が故障したときにも、取り外せる形式になっていることが望ましい。また、近年、NVRAMは、ユーザデータ等のデータ量の増加にともなって、大容量化が求められている。
このような要望に対応可能なNVRAMとして、上記MRAMが適しているが、装置内の作業やMRAM近辺の作業(例えば、装置の組立作業、MRAMを搭載するオプションボードのネジ止め作業等)において、図25に示すような着磁ソケットドライバー100が、MRAMに接触すると、磁気により故障(データ化け等)が発生するおそれがある。すなわち、MRAMは、磁気により内部のデータの変更・保持を行っており、外部から強力な磁気が印加されると、内部のデータに影響(データ化け)が発生するおそれがある。
そこで、従来、図26に示すように、配線基板110は、その基板111の表面に配置されたMRAM112を覆うように、カバー113が基板111に取り付けられ、着磁ドライバー100等の磁気を帯びた物体(以下、着磁部材という。)のMRAM112への接触を防止している。なお、図26(a)は、表面図、図26(b)は、裏面図、図26(c)は、側面図であり、114は、コネクタである。
しかしながら、上記従来技術にあっては、MRAM112の配置されている基板111上を、該MRAM112を覆うようにカバー113が取り付けられているため、配線基板110が大型化するとともに、コストが高くつくという問題があった。
そこで、本発明は、磁性体デバイスを小型で安価かつ安定した状態で搭載する配線基板を提供することを目的としている。
上記目的を達成するために、請求項1記載の配線基板は、所定の平板状の基板と、前記基板内に埋め込まれている磁性体デバイスと、前記基板の表面と裏面に、前記磁性体デバイスを挟んだ状態で配置されている部品と、を備えていることを特徴としている。
本発明によれば、磁性体デバイスを小型で安価かつ安定した状態で搭載する配線基板を提供することができる。
本発明の第1実施例を適用した配線基板の側面図。 図1の配線基板の表面図。 図1の配線基板の裏面図。 本発明の第2実施例を適用した配線基板の側面図。 図4の配線基板の表面図。 図4の配線基板の裏面図。 本発明の第2実施例の他の例を適用した配線基板の側面図。 図7の配線基板の表面図。 図7の配線基板の裏面図。 本発明の第3実施例を適用した配線基板の側面図。 図10の配線基板の表面図。 図10の配線基板の裏面図。 本発明の第4実施例を適用した配線基板の側面図。 図13の配線基板の表面図。 図13の配線基板の裏面図。 本発明の第4実施例の他の例を適用した配線基板の側面図。 図16の配線基板の表面図。 図16の配線基板の裏面図。 本発明の第5実施例を適用した配線基板の側面図。 図19の配線基板の表面図。 図19の配線基板の裏面図。 本発明の第5実施例の他の例を適用した配線基板の側面図。 図22の配線基板の表面図。 図22の配線基板の裏面図。 着磁ソケットドライバーの一例を示す図。 従来の配線基板を示す図。
以下、本発明の好適な実施例を添付図面に基づいて詳細に説明する。なお、以下に述べる実施例は、本発明の好適な実施例であるので、技術的に好ましい種々の限定が付されているが、本発明の範囲は、以下の説明によって不当に限定されるものではなく、また、本実施の形態で説明される構成の全てが本発明の必須の構成要件ではない。
図1〜図3は、本発明の配線基板の第1実施例を示す図であり、図1は、本発明の配線基板の第1実施例を適用した配線基板1の側面図である。
図1において、配線基板1は、所定の大きさと厚さを有する平板状の基板2の厚さ方向における約中央位置に埋め込まれている状態で、MRAM(磁性体デバイス)3が配置されている。基板2は、本実施例の配線基板1では、1.0mm〜2.0mmの厚さを有しており、MRAM3は、種々の厚さのものがあるが、本実施例では、1mm前後の厚さのものが用いられている。したがって、MRAM3と基板2の表面2a及び裏面2bとは、コンマ数mm程度である。
配線基板1は、配線基板1の表面図である図2及び配線基板1の裏面図である図3に示すように、MRAM3の埋設されている位置の基板2の表面2a及び裏面2bには、それぞれMRAM3を覆う状態で、汎用の複数の周辺部品(部品)4a、4bが配置されている。すなわち、基板2は、その表面2aのうち、基板2内に埋め込まれているMRAM3を覆う位置に、周辺部品4aが配置されており、その裏面2bのうち、MRAM3を覆う位置に、周辺部品4bが配置されている。周辺部品4a及び周辺部品4bは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板2のMRAM3の埋め込まれている位置の表面2a及び裏面2bに直接接触するのを阻止する状態で配置されている。なお、着磁ソケットドライバー100等の着磁部材が基板2の表面2aまたは裏面2bに接触してMRAM3に影響をおよぼすのは、着磁部材の角部が接触する場合よりも、着磁部材の先端が面接触する場合の方が、磁気が強く影響が大きい。そこで、基板2上の周辺部品4a、4bは、少なくとも、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
配線基板1は、その表面2aの一方側辺(図1の右側辺、図2の下側辺)には、コネクタ5が配置されており、コネクタ5は、配線基板1を複合装置等の装置のメインボードに接続するために使用される。
次に、本実施例の作用を説明する。本実施例の配線基板1は、MRAM3を搭載する小型で安価な配線基板となっている。
すなわち、配線基板1は、MRAM3が、基板2の厚さ方向の約中央位置に埋め込まれており、MRAM3と基板2の表面2a及び裏面2bとは、コンマ数mm程度ある状態となっている。配線基板1は、MRAM3の埋設されている位置の基板2の表面2a及び裏面2bに、それぞれMRAM3を覆う状態で、汎用の複数の周辺部品4a、4bが配置されており、周辺部品4a及び周辺部品4bは、着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板2のMRAM3の埋め込まれている位置の表面2a及び裏面2bに直接接触するのを阻止する状態で配置されている。
したがって、配線基板1の製造作業や配線基板1の複合装置等の装置への取り付け作業において、従来の配線基板110のように、カバー113を、基板2の表面2aと裏面2bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板2のMRAM3の埋め込まれている位置の表面2a及び裏面2bに直接接触するのを周辺部品4a及び周辺部品4bで阻止することができ、MRAM3が着磁部材によって異常状態となることを防止することができる。その結果、MRAM3を小型でかつ安定した状態で安価に搭載する配線基板1を提供することができる。
このように、本実施例の配線基板1は、所定の平板状の基板2と、基板2内に埋め込まれているMRAM(磁性体デバイス)3と、基板2の表面2aと裏面2bに、MRAM3を挟んだ状態で配置されている周辺部品4a、4bと、を備えている。
したがって、基板2内にMRAM3を埋め込んで、その表面側と裏面側を部品4a、4bで覆っているため、従来のような無駄なモールドや耐磁気のシート等のカバーを用いることなく、着磁ソケットドライバー100等の着磁部材が、MRAM3の埋め込まれている位置の基板2の表面2aや裏面2bに直接接触することを部品4a、4bによって防止することができ、配線基板1を、安価かつ小型で安定した状態でMRAM3を搭載したものとすることができる。
図4〜図9は、本発明の配線基板の第2実施例を示す図であり、図4は、本発明の配線基板の第2実施例を適用した配線基板10の側面図である。
図4において、配線基板10は、基板11の厚さ方向の中央位置よりも表面11a側に近い位置に埋め込まれている状態で、MRAM(磁性体デバイス)12が配置されている。基板11は、第1実施例の基板11と同様に、1.0mm〜2.0mmの厚さを有しており、MRAM12は、第1実施例と同様に、1mm前後の厚さのものが用いられている。したがって、MRAM12と基板11の表面11aとは、コンマ数mm程度であるが、基板11の裏面11bとは、1mm程度ある。
配線基板10は、配線基板10の表面図である図5に示すように、MRAM12の埋設されている位置の基板11の表面11aには、MRAM12を覆う状態で、汎用の複数の周辺部品(部品)13aが配置されている。すなわち、基板11は、その表面11aに、基板11内に埋め込まれているMRAM12を覆う位置に、周辺部品13aが配置されており、周辺部品13aは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板11のMRAM12の埋め込まれている位置の表面11aに直接接触するのを阻止する状態で配置されている。本実施例においても、第1実施例の場合と同様に、少なくとも、基板11上の周辺部品13aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
そして、配線基板10は、配線基板10の裏面図である図6に示すように、少なくともMRAM12の埋設されている位置の基板11の裏面11bには、部品が配置されていない。すなわち、基板11は、その裏面11bのMRAM12を覆う位置に、部品を配置する処理が行われていない。
配線基板10は、その表面11aの一方側辺(図4の右側辺、図5の下側辺)には、コネクタ14が配置されており、コネクタ14は、配線基板10を複合装置等の装置のメインボードに接続するために使用される。
次に、本実施例の作用を説明する。本実施例の配線基板10は、基板11の表面11a近くにMRAM12を埋め込んで、MRAM12を搭載する小型で安価な配線基板となっている。
すなわち、配線基板10は、MRAM12が、基板11の厚さ方向の中央位置よりも表面11aに近い位置に埋め込まれており、MRAM12と基板11の表面11aとは、コンマ数mm程度、基板11の裏面11bとは1mm程度ある状態となっている。配線基板10は、MRAM12の埋設されている位置の基板11の表面11aに、MRAM12を覆う状態で、汎用の複数の周辺部品13aが配置されており、周辺部品13aは、着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板11のMRAM12の埋め込まれている位置の表面11aに直接接触するのを阻止する状態で配置されている。また、基板11の裏面11bは、MRAM12との距離が1mm程度あるため、着磁部材が近接してもMRAM12にデータの消失等の異常が発生することがない。
したがって、配線基板10の製造作業や配線基板10の複合装置等の装置への取り付け作業において、従来の配線基板10のように、カバー113を、基板11の表面11aと裏面11bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板11のMRAM12の埋め込まれている位置の表面11aに直接接触するのを周辺部品13aで阻止することができ、MRAM12が着磁部材によって異常状態となることを防止することができる。また、基板11のMRAM12の埋め込まれている裏面11bとは、厚みのある基板11で覆われている。その結果、MRAM12を小型でかつ安定した状態で安価に搭載する配線基板10を提供することができる。
なお、上記説明においては、基板11の表面11aに近い位置にMRAM12が埋め込まれているが、MRAM12を埋め込む位置は、基板11の表面11aに近い位置に限るものではなく、図7〜図9に示すように、配線基板10は、基板11の裏面11bに近い位置にMRAM12を配設してもよい。この場合、配線基板10は、基板11が、上記同様に、1.0mm〜2.0mmの厚さを有しており、MRAM12は、上記同様に、1mm前後の厚さのものが用いられていると、MRAM12と基板11の裏面11bとは、コンマ数mm程度であるが、基板11の表面11aとは、1mm程度ある。
配線基板10は、配線基板10の表面図である図8に示すように、少なくともMRAM12の埋設されている位置の基板11の表面11aには、部品が配置されていない。すなわち、基板11は、その表面11aのMRAM12を覆う位置に、部品を配置する処理が行われていない。
また、配線基板10は、配線基板10の裏面図である図9に示すように、MRAM12の埋設されている位置の基板11の裏面11bには、MRAM12を覆う状態で、汎用の複数の周辺部品(部品)13bが配置されている。すなわち、基板11は、その裏面11bに、基板11内に埋め込まれているMRAM12を覆う位置に、周辺部品13bが配置されており、周辺部品13bは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板11のMRAM12の埋め込まれている位置の裏面11bに直接接触するのを阻止する状態で配置されている。この場合においても、第1実施例の場合と同様に、少なくとも、基板11上の周辺部品13bは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
配線基板10は、その表面11aの一方側辺(図7の右側辺、図8の下側辺)には、コネクタ14が配置されており、コネクタ14は、配線基板10を複合装置等の装置のメインボードに接続するために使用される。
したがって、配線基板10の製造作業や配線基板10の複合装置等の装置への取り付け作業において、従来の配線基板10のように、カバー113を、基板11の表面11aと裏面11bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板11のMRAM12の埋め込まれている位置の裏面11bに直接接触するのを周辺部品13bで阻止することができ、MRAM12が着磁部材によって異常状態となることを防止することができる。また、基板11のMRAM12の埋め込まれている表面11aとは、厚みのある基板11で覆われている。その結果、MRAM12を小型でかつ安定した状態で安価に搭載する配線基板10を提供することができる。
このように、本実施例の配線基板10は、MRAM(磁性体デバイス)12が、基板11の表面11a側または裏面11b側に寄せた状態で埋め込まれており、周辺部品13aまたは周辺部品13bが、MRAM12の寄せられている表面11a側または裏面11b側にのみ配置されている。
したがって、MRAM12を寄せた側と反対側の裏面11bまたは表面11aとMRAM12との間隔の基板11の厚さを厚くして、着磁部材の接触による異常状態の発生を防止することができるとともに、MRAM12を寄せた側の表面11aまたは裏面11bと着磁部材の接触を周辺部品13aまたは周辺部品13bによって防止することができ、より一層小型で安価かつ安定した状態でMRAM12を搭載することができる。
図10〜図12は、本発明の配線基板の第3実施例を示す図であり、図10は、本発明の配線基板の第3実施例を適用した配線基板20の側面図である。
図10において、配線基板20は、基板21の厚さ方向の中央位置に埋め込まれている状態で、MRAM(磁性体デバイス)22が配置されている。基板21は、第1実施例の基板2と同様に、1.0mm〜2.0mmの厚さを有しており、MRAM22は、第1実施例と同様に、1mm前後の厚さのものが用いられている。したがって、MRAM22と基板21の表面21a及び裏面21bとは、コンマ数mm程度である。
配線基板20は、配線基板20の表面図である図11に示すように、MRAM22の埋設されている位置の基板21の表面21aには、MRAM22を覆う状態で、汎用の複数の周辺部品23aが配置されている。すなわち、基板21は、その表面21aに、基板21内に埋め込まれているMRAM22を覆う位置に、周辺部品(部品)23aが配置されており、周辺部品23aは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板21のMRAM22の埋め込まれている位置の表面21aに直接接触するのを阻止する状態で配置されている。本実施例においても、第1実施例の場合と同様に、少なくとも、基板21上の周辺部品23aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
そして、配線基板20は、配線基板20の裏面図である図12に示すように、少なくともMRAM22の埋設されている位置の基板21の裏面21bには、MRAM22を覆う状態で、コネクタ24が配置されている。すなわち、基板21は、その裏面21bのMRAM22を覆う位置に、周辺部品ではなく、コネクタ24が配置されており、コネクタ24は、配線基板20を複合装置等の装置のメインボードに接続するために使用される。
次に、本実施例の作用を説明する。本実施例の配線基板20は、基板21内にMRAM22を埋め込んで、該MRAM22を覆う状態で、表面21aの周辺部品23aと裏面21bのコネクタ24が配置されていて、MRAM22を搭載する小型で安価な配線基板となっている。
すなわち、配線基板20は、MRAM22が、基板21の厚さ方向の中央位置に埋め込まれており、MRAM22と基板21の表面21a及び裏面21bとは、コンマ数mm程度ある状態となっている。配線基板20は、MRAM22の埋設されている位置の基板21の表面21aに、MRAM22を覆う状態で、汎用の複数の周辺部品23aが配置されており、周辺部品23aは、着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板21のMRAM22の埋め込まれている位置の表面21aに直接接触するのを阻止する状態で配置されている。また、配線基板20は、MRAM22の埋設されている位置の基板21の裏面21bに、MRAM22を覆う状態で、コネクタ24が配置されている。
したがって、配線基板20の製造作業や配線基板20の複合装置等の装置への取り付け作業において、従来の配線基板20のように、カバー113を、基板21の表面21aと裏面21bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板21のMRAM22の埋め込まれている位置の表面21aに直接接触するのを、周辺部品23aとコネクタ24で阻止することができ、MRAM22が着磁部材によって異常状態となることを防止することができる。その結果、MRAM22を小型でかつ安定した状態で安価に搭載する配線基板20を提供することができる。
なお、上記説明では、基板21の裏面21bにコネクタ24を配置して、表面21aに部品23aを配置しているが、逆に、基板21の表面21にコネクタ24を配置して、裏面21bに周辺部品23b(図示略)を配置してもよい。この場合においても、第1実施例の場合と同様に、少なくとも、基板21上の周辺部品23bは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
このように、本実施例の配線基板20は、基板21の表面21a側または裏面21b側の部品が、MRAM22を覆う状態で配置されているコネクタ24である。
したがって、メインボード等の他のボードと配線基板20を接続するためのコネクタ20によってMRAM22を覆うことで、不要な部品を基板21に搭載することを省くことができ、より一層小型で安価かつ安定した状態でMRAM12を搭載することができる。
図13〜図18は、本発明の配線基板の第4実施例を示す図であり、図13は、本発明の配線基板の第4実施例を適用した配線基板30の側面図である。
図13において、配線基板30は、基板31の厚さ方向の中央位置に埋め込まれている状態で、MRAM(磁性体デバイス)32が配置されている。基板31は、第1実施例の基板2と同様に、1.0mm〜2.0mmの厚さを有しており、MRAM32は、第1実施例と同様に、1mm前後の厚さのものが用いられている。したがって、MRAM32と基板31の表面31a及び裏面31bとは、コンマ数mm程度である。
配線基板30は、配線基板30の表面図である図14に示すように、MRAM32の埋設されている位置の基板31の表面31aには、MRAM32を覆う状態で、汎用の多数の周辺部品(部品)33aが、図14において、一定間隔で左右上下方向に並んで配置されている。この周辺部品33aは、プルアップやプルダウン用の抵抗、ダンピング用の抵抗、MRAM32の電源ピンのためのパスコンとしてのコンデンサ等小型の受動部品のみから構成されている。すなわち、配線基板30がオプションボードであるときには、電源やロジックIC(Integrated Circuit:集積回路)等の機能部品はメインボード側に搭載されているため、配線基板30には、上述のような小型の受動部品のみが搭載されている。ところが、MRAM32を覆うのには、周辺部品33aの数が不足している場合があるが、このような場合、配線基板30は、基板31の表面31aのうち少なくともMRAM32を覆う領域にわたって0Ωの抵抗等の安価な防護部品を配置する。この場合、防護部品として0Ωの抵抗を用いる場合には、ダンピング抵抗と直列に接続して配置してもよい。
すなわち、基板31は、その表面31aに、基板31内に埋め込まれているMRAM32を覆う位置に、多数の受動部品等からなる周辺部品33aが配置されており、周辺部品33aは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板31のMRAM32の埋め込まれている位置の表面31aに直接接触するのを阻止する状態で配置されている。本実施例においても、第1実施例の場合と同様に、少なくとも、基板31上の周辺部品33aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
そして、配線基板30は、配線基板30の裏面図である図15に示すように、少なくともMRAM32の埋設されている位置の基板31の裏面31bには、MRAM32を覆う状態で、コネクタ34が配置されている。すなわち、基板31は、その裏面31bのMRAM32を覆う位置に、周辺部品ではなく、コネクタ34が配置されており、コネクタ34は、配線基板30を複合装置等の装置のメインボードに接続するために使用される。
次に、本実施例の作用を説明する。本実施例の配線基板30は、基板31内にMRAM32を埋め込んで、該MRAM32を覆う状態で、表面31aに多数の周辺部品33aが等間隔で並んで配置されているとともに、裏面31bにコネクタ34がMRAM32を覆う状態で配置されていて、MRAM32を搭載する小型で安価な配線基板となっている。
すなわち、配線基板30は、MRAM32が、基板31の厚さ方向の中央位置に埋め込まれており、MRAM32と基板31の表面31a及び裏面31bとは、コンマ数mm程度ある状態となっている。配線基板30は、MRAM32の埋設されている位置の基板31の表面31aに、MRAM32を覆う状態で、汎用の多数の周辺部品33aが等間隔で並んで配置されているとともに、配線基板30として必要な回路部品だけで不足しているときには、着磁部材の基盤31への接触を防止する防護部品を含めた周辺部品33aが配置されており、周辺部品33aは、着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板31のMRAM32の埋め込まれている位置の表面31aに直接接触するのを阻止する状態で配置されている。また、配線基板30は、MRAM32の埋設されている位置の基板31の裏面31bに、MRAM32を覆う状態で、コネクタ34が配置されている。
したがって、配線基板30の製造作業や配線基板30の複合装置等の装置への取り付け作業において、従来の配線基板30のように、カバー113を、基板31の表面31aと裏面31bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板31のMRAM32の埋め込まれている位置の表面31aに直接接触するのを、周辺部品33aとコネクタ34で阻止することができ、MRAM32が着磁部材によって異常状態となることを防止することができる。その結果、MRAM32を小型でかつ安定した状態で安価に搭載する配線基板30を提供することができる。
なお、上記説明においては、小型の部品を多数周辺部品33aとして配置して、MRAM32を覆うのには不足する部分を、防護部品を使用して覆っているが、図16〜図18に示すように、同じ機能を有する大型の部品を周辺部品(部品)35aとして用いてもよい。この場合においても、MRAM32の埋設されている位置の基板31の表面31aに、MRAM32を覆う状態で、汎用の多数の大型の周辺部品35aが等間隔で並んで配置され、MRAM32の埋設されている位置の基板31の裏面31bには、MRAM32を覆う状態で、コネクタ34が配置されている。この場合においても、第1実施例の場合と同様に、少なくとも、基板31上の周辺部品35aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
このように、本実施例の配線基板30は、周辺部品33aが、配線基板30の機能に必要な数だけ所定間隔で配置された場合に、MRAM32を覆うのに不足していると、機能動作に不要な防護部品(部品)がMRAM32を覆う状態で配置、または/及び、部品数はそのままで同じ機能を有し形状の大きな周辺部品35aがMRAM32を覆う状態で配置されている。
したがって、着磁部材がMRAM32の埋め込まれている位置の基板31に直接接触することを確実に防止することができ、小型で安価且つより一層安定した状態でMRAM32を搭載する配線基板30を提供することができる。
図19〜図24は、本発明の配線基板の第5実施例を示す図であり、図19は、本発明の配線基板の第5実施例を適用した配線基板40の側面図である。
図19において、配線基板40は、基板41の厚さ方向の中央位置に埋め込まれている状態で、MRAM(磁性体デバイス)42が配置されている。基板41は、第1実施例の基板2と同様に、1.0mm〜2.0mmの厚さを有しており、MRAM42は、第1実施例と同様に、1mm前後の厚さのものが用いられている。したがって、MRAM42と基板41の表面41a及び裏面41bとは、コンマ数mm程度である。
配線基板40は、配線基板40の表面図である図20に示すように、MRAM42の埋設されている位置の基板41の表面41aには、MRAM42を覆う状態で、汎用の多数の周辺部品(部品)43aが、図20において、一定間隔で左右上下方向に並んで市松模様に配置されている。この周辺部品43aは、プルアップやプルダウン用の抵抗、ダンピング用の抵抗、MRAM42の電源ピンのためのパスコンとしてのコンデンサ等小型の受動部品のみから構成されている。すなわち、配線基板40がオプションボードであるときには、電源やロジックIC等の機能部品はメインボード側に搭載されているため、配線基板40には、上述のような小型の受動部品のみが搭載されている。ところが、MRAM42を覆うのには、周辺部品43aの数が不足している場合があるが、このような場合、配線基板40は、基板41の表面41aのうち少なくともMRAM42を覆う領域にわたって0Ωの抵抗等の安価な防護部品を市松模様に配置する。この場合、防護部品として0Ωの抵抗を用いる場合には、ダンピング抵抗と直列に接続して配置してもよい。
すなわち、基板41は、その表面41aに、基板41内に埋め込まれているMRAM42を覆う位置に、多数の受動部品等からなる周辺部品43aが配置されており、周辺部品43aは、図25に示したような着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板41のMRAM42の埋め込まれている位置の表面41aに直接接触するのを阻止する状態で配置されている。本実施例においても、第1実施例の場合と同様に、少なくとも、基板41上の周辺部品43aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
そして、配線基板40は、配線基板40の裏面図である図21に示すように、少なくともMRAM42の埋設されている位置の基板41の裏面41bには、MRAM42を覆う状態で、コネクタ44が配置されている。すなわち、基板41は、その裏面41bのMRAM42を覆う位置に、周辺部品ではなく、コネクタ44が配置されており、コネクタ44は、配線基板40を複合装置等の装置のメインボードに接続するために使用される。
次に、本実施例の作用を説明する。本実施例の配線基板40は、基板41内にMRAM42を埋め込んで、該MRAM42を覆う状態で、表面41aに多数の周辺部品43aが等間隔で市松模様に並んで配置されているとともに、裏面41bにコネクタ44がMRAM42を覆う状態で配置されていて、MRAM42を搭載する小型で安価な配線基板となっている。
すなわち、配線基板40は、MRAM42が、基板41の厚さ方向の中央位置に埋め込まれており、MRAM42と基板41の表面41a及び裏面41bとは、コンマ数mm程度ある状態となっている。配線基板40は、MRAM42の埋設されている位置の基板41の表面41aに、MRAM42を覆う状態で、汎用の多数の周辺部品43aが等間隔で市松模様に並んで配置されているとともに、配線基板40として必要な回路部品だけで不足しているときには、防護部品を含めた周辺部品43aが配置されており、周辺部品43aは、着磁ソケットドライバー100等の所定の大きさの着磁部材が、基板41のMRAM42の埋め込まれている位置の表面41aに直接接触するのを阻止する状態で配置されている。また、配線基板40は、MRAM42の埋設されている位置の基板41の裏面41bに、MRAM42を覆う状態で、コネクタ44が配置されている。
したがって、配線基板40の製造作業や配線基板40の複合装置等の装置への取り付け作業において、従来の配線基板40のように、カバー113を、基板41の表面41aと裏面41bの双方に設けることなく、着磁ソケットドライバー100等の着磁部材が、基板41のMRAM42の埋め込まれている位置の表面41aに直接接触するのを、周辺部品43aとコネクタ44で阻止することができ、MRAM42が着磁部材によって異常状態となることを防止することができる。その結果、MRAM42を小型でかつ安定した状態で安価に搭載する配線基板40を提供することができる。
なお、上記説明においては、小型の部品を周辺部品43aとして多数配置して、MRAM42を覆うのには不足する部分を、防護部品を使用しているが、図22〜図24に示すように、同じ機能を有する大型の部品を周辺部品(部品)45aとして用いてもよい。この場合においても、MRAM42の埋設されている位置の基板41の表面41aに、MRAM42を覆う状態で、汎用の多数の大型の周辺部品43aが等間隔で市松模様に並んで配置され、MRAM42の埋設されている位置の基板41の裏面41bには、MRAM42を覆う状態で、コネクタ44が配置されている。この場合においても、第1実施例の場合と同様に、少なくとも、基板41上の周辺部品43aは、着磁部材の先端面が面接触するのを阻止する状態で配設されている。
なお、上記説明では、周辺部品43aや防護部品を市松模様に配置しているが、周辺部品43aや防護部品の配置方法は、市松模様に限るものではなく、より少ない部品で効果的に着磁部材が基板41に接触するのを防止することのできる配置方法であれば、どのような配置方法であってもよい。
このように、本実施例の配線基板40は、周辺部品43a、45aが、所定サイズの着磁物が該周辺部品43a、43aの配置されている基板41の表面41aまたは裏面41bに直接接触することを阻止可能な市松模様等の状態で配置されている。
したがって、着磁部材がMRAM32の埋め込まれている位置の基板31に直接接触することをより少ない部品43aによって確実に防止することができ、小型で安価且つより一層安定した状態でMRAM32を搭載する配線基板30を提供することができる。
以上、本発明者によってなされた発明を好適な実施例に基づき具体的に説明したが、本発明は上記実施例で説明したものに限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。
1 配線基板
2 基板
2a 表面
2b 裏面
3 MRAM
4a、4b 周辺部品
5 コネクタ
10 配線基板
11 基板
11a 表面
11b 裏面
12 MRAM
13a、13b 周辺部品
14 コネクタ
20 配線基板
21 基板
21a 表面
21b 裏面
22 MRAM
23a 周辺部品
24 コネクタ
30 配線基板
31 基板
31a 表面
31b 裏面
32 MRAM
33a 周辺部品
34 コネクタ
35a 周辺部品
40 配線基板
41 基板
41a 表面
41b 裏面
42 MRAM
43a 周辺部品
44 コネクタ
45a 周辺部品
特表2005−531928号公報

Claims (6)

  1. 所定の平板状の基板と、
    前記基板内に埋め込まれている磁性体デバイスと、
    前記基板の表面と裏面に、前記磁性体デバイスを挟んだ状態で配置されている部品と、
    を備えていることを特徴とする配線基板。
  2. 前記磁性体デバイスは、
    前記基板の表面側または裏面側に寄せた状態で埋め込まれており、
    前記部品は、
    前記磁性体デバイスの寄せられている表面側または裏面側にのみ配置されていることを特徴とする請求項1記載の配線基板。
  3. 前記基板の表面側または裏面側の部品は、
    前記磁性体デバイスを覆う状態で配置されているコネクタであることを特徴とする請求項1または請求項2記載の配線基板。
  4. 前記配線基板は、
    前記部品が、前記配線基板の機能に必要な数だけ所定間隔で配置された場合に、前記磁性体デバイスを覆うのに不足していると、機能動作に不要な部品が該磁性体デバイスを覆う状態で配置、または/及び、部品数はそのままで同じ機能を有し形状の大きな部品が該磁性体デバイスを覆う状態で配置されていることを特徴とする請求項1から請求項3のいずれかに記載の配線基板。
  5. 前記部品は、
    所定サイズの着磁物が該部品の配置されている基板面に直接接触することを阻止可能な状態で配置されていることを特徴とする請求項1から請求項4のいずれかに記載の配線基板。
  6. 前記磁性体デバイスは、
    磁気抵抗メモリであることを特徴とする請求項1から請求項5のいずれかに記載の配線基板。
JP2011203378A 2011-09-16 2011-09-16 配線基板 Expired - Fee Related JP5899739B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011203378A JP5899739B2 (ja) 2011-09-16 2011-09-16 配線基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011203378A JP5899739B2 (ja) 2011-09-16 2011-09-16 配線基板

Publications (2)

Publication Number Publication Date
JP2013065689A true JP2013065689A (ja) 2013-04-11
JP5899739B2 JP5899739B2 (ja) 2016-04-06

Family

ID=48188936

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011203378A Expired - Fee Related JP5899739B2 (ja) 2011-09-16 2011-09-16 配線基板

Country Status (1)

Country Link
JP (1) JP5899739B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015170451A1 (ja) * 2014-05-08 2017-04-20 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 車載ネットワークシステム、電子制御ユニット及び不正検知方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003115578A (ja) * 2001-10-05 2003-04-18 Canon Inc 不揮発固体磁気メモリ装置、該不揮発固体磁気メモリ装置の製造方法およびマルチ・チップ・パッケージ
JP2005158985A (ja) * 2003-11-26 2005-06-16 Sony Corp 磁気メモリ装置の実装構造及び実装基板
JP2006511936A (ja) * 2002-12-18 2006-04-06 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 不法行為抵抗性パッケージング及びアプローチ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003115578A (ja) * 2001-10-05 2003-04-18 Canon Inc 不揮発固体磁気メモリ装置、該不揮発固体磁気メモリ装置の製造方法およびマルチ・チップ・パッケージ
JP2006511936A (ja) * 2002-12-18 2006-04-06 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 不法行為抵抗性パッケージング及びアプローチ
JP2005158985A (ja) * 2003-11-26 2005-06-16 Sony Corp 磁気メモリ装置の実装構造及び実装基板

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2015170451A1 (ja) * 2014-05-08 2017-04-20 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 車載ネットワークシステム、電子制御ユニット及び不正検知方法

Also Published As

Publication number Publication date
JP5899739B2 (ja) 2016-04-06

Similar Documents

Publication Publication Date Title
CN210136350U (zh) 光学元件驱动机构
CN102369600A (zh) 电路基板
US8630096B2 (en) Large capacity memory module mounting device for portable terminal
JP2015012281A (ja) 積層基板
JP5899739B2 (ja) 配線基板
JP2007294488A5 (ja)
CN206061287U (zh) 一种新型模块电源端子焊盘装置
CN106028775A (zh) 磁性薄板和电子仪器
CN201667770U (zh) 电路保护盒结构
US20140334109A1 (en) Electronic Component Module and Method of Manufacturing the Same
US9526186B2 (en) Storage device and producing method of the same
US9237654B2 (en) Electronic component embedded substrate
CN101193497A (zh) 加强抗震性的内存
US9213377B2 (en) Electronic device
CN206211097U (zh) 弹片及终端设备
JP2018133373A (ja) 電子装置
CN107155260B (zh) 电子装置和用于制造电子装置的方法
US20090000810A1 (en) Printed circuit board
KR101263406B1 (ko) 모듈형 이어폰 잭이 구비된 이동통신 단말기
TWI625078B (zh) 用於靜電放電防護的電路佈局結構以及使用其之電子裝置
WO2015093232A1 (ja) マイコン実装用プリント基板及びそれを用いた制御装置
CN110188677B (zh) 指纹模组及移动终端
CN112447609B (zh) 感测器以及集成电路模块
CN207505215U (zh) 一种高传输速度的印制板
US10362669B2 (en) Circuit board module, electronic device, and method for manufacturing circuit board module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140812

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20140825

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150417

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150512

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150710

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150929

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151224

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20160107

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160209

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160222

R151 Written notification of patent or utility model registration

Ref document number: 5899739

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees