JP2012118958A5 - - Google Patents

Download PDF

Info

Publication number
JP2012118958A5
JP2012118958A5 JP2011046608A JP2011046608A JP2012118958A5 JP 2012118958 A5 JP2012118958 A5 JP 2012118958A5 JP 2011046608 A JP2011046608 A JP 2011046608A JP 2011046608 A JP2011046608 A JP 2011046608A JP 2012118958 A5 JP2012118958 A5 JP 2012118958A5
Authority
JP
Japan
Prior art keywords
data block
target
initiator
prospective
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011046608A
Other languages
English (en)
Other versions
JP5480834B2 (ja
JP2012118958A (ja
Filing date
Publication date
Priority claimed from US12/960,118 external-priority patent/US8566496B2/en
Application filed filed Critical
Publication of JP2012118958A publication Critical patent/JP2012118958A/ja
Publication of JP2012118958A5 publication Critical patent/JP2012118958A5/ja
Application granted granted Critical
Publication of JP5480834B2 publication Critical patent/JP5480834B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (20)

  1. シリアルアタッチド小型コンピュータシステムインターフェース(SAS)エクスパンダを含むストレージシステムにおけるデータ読み出しを実行するための方法であって、
    イニシエータとターゲットとの間の接続に関連付けられた情報と前記SASエクスパンダの蓄積交換プロセスにより収集された情報とを含んでいるデータアクセス情報を収集するステップと、
    前記イニシエータと前記ターゲットとの間の前記接続が利用閾値を超えているか否かを、前記イニシエータと前記ターゲットとの間の前記接続に関連付けられた情報と前記SASエクスパンダの前記蓄積交換プロセスにより収集された情報とを含んでいる前記データアクセス情報に基づいて判断する判断ステップと、
    前記イニシエータから前記ターゲットの少なくとも1つのデータブロックのデータ要求を受信するステップと、
    前記イニシエータと前記ターゲットとの間の前記接続が前記利用閾値を超えていると判断したとき、前記データ要求に基づいて、前記イニシエータからの今後のデータ要求内に含まれる、前記ターゲットの少なくとも1つの見込みデータブロックを特定する見込みデータブロック特定ステップと、
    前記SASエクスパンダにより、前記ターゲットに対し、前記少なくとも1つのデータブロック及び前記少なくとも1つの見込みデータブロックを要求するデータ要求を発行するデータ要求発行ステップと、
    前記少なくとも1つのデータブロックを受信するステップと、
    前記少なくとも1つのデータブロックを受信したとき、前記ターゲットが他のタスクの処理でビジーでない場合に、前記ターゲットから前記少なくとも1つの見込みデータブロックを受信する見込みデータブロック受信ステップと、
    前記ターゲットから前記少なくとも1つの見込みデータブロックを受信したとき、前記SASエクスパンダ内に前記ターゲットからの前記少なくとも1つの見込みデータブロックを格納するステップと
    を含むことを特徴とする方法。
  2. 請求項1記載の方法において、該方法はさらに、
    前記イニシエータから、前記ターゲットの前記少なくとも1つの見込みデータブロックを要求する追加のデータ要求を受信するステップと、
    前記SASエクスパンダ内に格納されている前記少なくとも1つの見込みデータブロックの少なくとも1つが有効であるか否かを判断するステップと、
    前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つが有効であると判断すると、前記イニシエータに対して、前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つを送信するステップと
    を含むことを特徴とする方法。
  3. 請求項1記載の方法において、前記イニシエータと前記ターゲットとの間の前記接続に関連付けられた前記情報は、前記イニシエータと前記ターゲットとの間の前記接続の利用頻度、又は前記イニシエータと前記ターゲットとの間の前記接続を介して転送されるデータ量の少なくとも一方に関連付けられた情報を含んでいることを特徴とする方法。
  4. 請求項3記載の方法において、前記エクスパンダの前記蓄積交換プロセスにより収集される前記情報は、前記イニシエータと前記ターゲットとの間の前記接続を介して送信される、ペイロードサイズ情報、タグ情報、論理ブロックアドレス情報、及びコマンドの識別情報を含むことを特徴とする方法。
  5. 請求項1記載の方法において、前記利用閾値は、ユーザーにより設定可能な利用閾値及びプログラム可能な利用閾値の少なくとも一方を含むことを特徴とする方法。
  6. 請求項1記載の方法において、前記見込みデータブロック特定ステップは、
    先行する一連の要求されたデータブロックに基づいて、前記ターゲットの少なくとも1つの見込みデータブロックを特定するステップ
    を含むことを特徴とする方法。
  7. 請求項1記載の方法において、前記見込みデータブロック特定ステップは、
    前記少なくとも1つのデータブロックに対する論理ブロックアドレス近接度に基づいて、前記少なくとも1つの見込みデータブロックを特定するステップ
    を含むことを特徴とする方法。
  8. 請求項1記載の方法において、前記見込みデータブロック特定ステップは、
    前記少なくとも1つのデータブロックのコンテンツ関連性に基づいて、前記少なくとも1つの見込みデータブロックを特定するステップ
    を含むことを特徴とする方法。
  9. 請求項1記載の方法において、前記データ要求発行ステップは、
    前記SASエクスパンダにより前記ターゲットに対して、前記少なくとも1つのデータブロックを要求する少なくとも1つの第1のデータ要求を発行するステップと、
    前記SASエクスパンダにより前記ターゲットに対して、前記少なくとも1つの見込みデータブロックを要求する少なくとも1つの第2のデータ要求を発行するステップと
    を含むことを特徴とする方法。
  10. 請求項1記載の方法において、該方法はさらに、
    前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの少なくとも1つが無効であると判断すると、前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つを更新するステップ
    を含むことを特徴とする方法。
  11. システムであって、
    イニシエータとターゲットとの間の接続に関連付けられたデータアクセス情報を収集するデータアクセス情報収集手段と、
    前記イニシエータと前記ターゲットとの間の前記接続が利用閾値を超えているか否かを、前記接続に関連付けられた前記データアクセス情報に基づいて判断する判断手段と、
    前記イニシエータから、前記ターゲットの少なくとも1つのデータブロックを要求するデータ要求を受信する手段と、
    前記イニシエータと前記ターゲットとの間の前記接続が前記利用閾値を超えていると判断したとき、前記データ要求に基づいて、前記イニシエータからの後続のデータ要求に含まれる、前記ターゲットの少なくとも1つの見込みデータブロックを特定する見込みデータブロック特定手段と、
    SASエクスパンダにより、前記ターゲットに対し、前記少なくとも1つのデータブロック及び前記少なくとも1つの見込みデータブロックを要求する少なくとも1つのデータ要求を発行する手段と、
    前記少なくとも1つのデータブロックを受信する手段と、
    前記少なくとも1つのデータブロックを受信したとき、前記ターゲットが他のタスクの処理でビジーでない場合に、前記ターゲットから前記少なくとも1つの見込みデータブロックを受信する手段と、
    前記ターゲットからの前記少なくとも1つの見込みデータブロックを受信したとき、該少なくとも1つの見込みデータブロックを前記SASエクスパンダ内に格納する手段と、
    前記イニシエータから、前記少なくとも1つの見込みデータブロックの少なくとも1つを要求する追加のデータ要求を受信する手段と、
    前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの少なくとも1つが有効であるかどうかを判断する手段と、
    前記少なくとも1つの見込みデータブロックの前記少なくとも1つが有効であると判断したとき、前記イニシエータに前記少なくとも1つの見込みデータブロックの前記少なくとも1つを送信する手段と、
    前記少なくとも1つの見込みデータブロックの前記少なくとも1つが有効ではないと判断したとき、前記SASエクスパンダに格納された少なくとも1つの見込みデータブロックの前記少なくとも1つを更新する手段と
    を備えることを特徴とするシステム。
  12. 請求項11記載のシステムにおいて、前記データアクセス情報収集手段は、
    前記イニシエータと前記ターゲットとの間の前記接続の利用頻度、及び前記イニシエータと前記ターゲットとの間の前記接続を介して転送されるデータ量の少なくとも一方に関連付けられたデータアクセス情報を収集する手段
    を含むことを特徴とするシステム。
  13. 請求項11記載のシステムにおいて、前記イニシエータと前記ターゲットとの間の前記接続に関連付けられる前記データアクセス情報は、
    前記イニシエータと前記ターゲットとの間の前記接続を介して送信される、ペイロードサイズ情報、タグ情報、論理ブロックアドレス情報、又はコマンドの識別情報
    を含むことを特徴とするシステム。
  14. 請求項11記載のシステムにおいて、該システムはさらに、
    前記SASエクスパンダに格納されている少なくとも1つの見込みデータブロックの前記少なくとも1つが有効ではないと判断したとき、前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つを更新する手段
    を備えることを特徴とするシステム。
  15. シリアルアタッチド小型コンピュータシステムインターフェース(SAS)エクスパンダデバイスであって、
    イニシエータとデータ通信可能に結合するための第1のポートと、
    ターゲットとデータ通信可能に結合するための第2のポートと、
    データを格納するためのキャッシュメモリと、
    前記第1のポート、前記第2のポート、及び前記キャッシュメモリに通信可能に結合されたプロセッサであって、
    前記イニシエータと前記ターゲットとの間の接続に関連付けられるデータアクセス情報であって、前記イニシエータと前記ターゲットとの間の前記接続の利用頻度、前記イニシエータと前記ターゲットとの間の前記接続を介して転送されるデータ量、並びに前記イニシエータと前記ターゲットとの間の前記接続を介して送信される、ペイロードサイズ情報、タグ情報、論理ブロックアドレス情報、及びコマンドの識別情報のうちの少なくとも1つを含む、データアクセス情報を収集するデータアクセス情報収集ステップと、
    前記イニシエータと前記ターゲットとの間の前記接続が利用閾値を超えているか否かを、前記イニシエータと前記ターゲットとの間の前記接続に関連付けられた前記データアクセス情報に基づいて判断する判断ステップと、
    前記イニシエータから、前記ターゲットの少なくとも1つのデータブロックを要求するデータ要求を受信するステップと、
    前記イニシエータと前記ターゲットとの間の前記接続が前記利用閾値を超えていると判断したとき、前記データ要求に基づいて、前記イニシエータからの後続のデータ要求内に含まれる、前記ターゲットの少なくとも1つの見込みデータブロックを特定する見込みデータブロック特定ステップと、
    前記ターゲットが他のタスクの処理でビジーではないときに、SASエクスパンダにより、前記ターゲットに対して前記少なくとも1つのデータブロック及び前記少なくとも1つの見込みデータブロックを要求する少なくとも1つのデータ要求を発行するステップと、
    前記少なくとも1つのデータブロックを受信するステップと、
    前記少なくとも1つのデータブロックを受信したとき、前記ターゲットが他のタスクの処理でビジーでない場合に、前記ターゲットから前記少なくとも1つの見込みデータブロックを受信するステップと、
    前記ターゲットから前記少なくとも1つの見込みデータブロックを受信したときに、前記SASエクスパンダの前記キャッシュメモリに前記ターゲットからの前記少なくとも1つの見込みデータブロックを格納するステップと、
    前記イニシエータから、前記少なくとも1つの見込みデータブロックの少なくとも1つを要求する追加のデータ要求を受信するステップと、
    前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つが有効であるか否かを判断するステップと、
    前記SASエクスパンダに格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つが有効であると判断したときに、前記イニシエータに対して、前記キャッシュメモリから前記少なくとも1つの見込みデータブロックの前記少なくとも1つを送信するステップと、
    前記SASエクスパンダ内に格納されている前記少なくとも1つの見込みデータブロックの前記少なくとも1つが無効であると判断したとき、該少なくとも1つを更新するステップと
    を行うためのインストラクションを実行するプロセッサと
    を備えていることを特徴とするSASエクスパンダデバイス。
  16. 請求項15記載のSASエクスパンダデバイスにおいて、前記見込みデータブロック特定ステップは、
    先行する一連の要求されたデータブロックに基づいて、前記ターゲットの前記少なくとも1つの見込みデータブロックを特定するステップ
    を含むことを特徴とするSASエクスパンダデバイス。
  17. 請求項15記載のSASエクスパンダデバイスにおいて、前記見込みデータブロック特定ステップは、
    前記少なくとも1つのデータブロックに対する論理ブロックアドレス近接度に基づいて、前記少なくとも1つの見込みデータブロックを特定するステップ
    を含むことを特徴とするSASエクスパンダデバイス。
  18. 請求項11記載のシステムにおいて、
    前記データアクセス情報収集手段は、前記イニシエータと前記ターゲットとの間の前記接続に関連する情報と前記SASエクスパンダの蓄積交換プロセスにより収集された情報とを含むデータアクセス情報を収集する手段を含んでおり、
    前記判断手段は、前記イニシエータと前記ターゲットとの間の前記接続に関連する情報と前記SASエクスパンダの蓄積交換プロセスにより収集された情報とを含むデータアクセス情報に基づいて、前記イニシエータと前記ターゲットとの間の前記接続が、前記利用閾値を超えているかどうかを判断する手段を含んでいる
    ことを特徴とするシステム。
  19. 請求項15記載のSASエクスパンダデバイスにおいて、
    前記データアクセス情報収集ステップは、前記イニシエータと前記ターゲットとの間の接続に関連付けられた情報と前記SASエクスパンダの蓄積交換プロセスによって収集された情報とを含むデータアクセス情報であって、前記イニシエータと前記ターゲットとの間の前記接続の利用頻度、前記イニシエータと前記ターゲットとの間の前記接続を介して転送されるデータ量、並びに、前記イニシエータと前記ターゲットとの間の前記接続を介して送信される、ペイロードサイズ情報、タグ情報、論理ブロックアドレス情報、及びコマンドの識別情報のうちの少なくとも1つを含む、データアクセス情報を収集するステップを含み、
    前記判断ステップは、前記イニシエータと前記ターゲットとの間の前記接続が前記利用閾値を超えているか否かを、前記イニシエータと前記ターゲットとの間の前記接続に関連付けられた情報と前記SASエクスパンダの前記蓄積交換プロセスにより収集された前記情報とを含む前記データアクセス情報に基づいて判断するステップを含んでいる
    ことを特徴とするSASエクスパンダ。
  20. 請求項1記載の方法において、前記見込みデータブロック受信ステップは、前記少なくとも1つのデータブロックを受信したときに前記ターゲットがアイドル状態の場合に、前記ターゲットから前記少なくとも1つの見込みデータブロックを受信するステップを含んでいることを特徴とする方法。
JP2011046608A 2010-12-03 2011-03-03 Sasエクスパンダにおけるデータプリフェッチ Expired - Fee Related JP5480834B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US12/960,118 2010-12-03
US12/960,118 US8566496B2 (en) 2010-12-03 2010-12-03 Data prefetch in SAS expanders

Publications (3)

Publication Number Publication Date
JP2012118958A JP2012118958A (ja) 2012-06-21
JP2012118958A5 true JP2012118958A5 (ja) 2013-09-19
JP5480834B2 JP5480834B2 (ja) 2014-04-23

Family

ID=45747082

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011046608A Expired - Fee Related JP5480834B2 (ja) 2010-12-03 2011-03-03 Sasエクスパンダにおけるデータプリフェッチ

Country Status (6)

Country Link
US (1) US8566496B2 (ja)
EP (1) EP2461245A3 (ja)
JP (1) JP5480834B2 (ja)
KR (1) KR101378270B1 (ja)
CN (1) CN102486752B (ja)
TW (1) TWI444833B (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8626981B1 (en) * 2011-03-24 2014-01-07 Maxim Integrated Products, Inc. SAS expander with non-blocking virtual PHY architecture
US8689044B2 (en) * 2011-11-16 2014-04-01 Hewlett-Packard Development Company, L.P. SAS host controller cache tracking
US8694826B2 (en) * 2012-02-29 2014-04-08 Hewlett-Packard Development Company, L.P. SAS host cache control
US8898506B2 (en) 2012-07-25 2014-11-25 Lsi Corporation Methods and structure for hardware serial advanced technology attachment (SATA) error recovery in a serial attached SCSI (SAS) expander
US8589607B1 (en) * 2012-08-07 2013-11-19 Lsi Corporation Methods and structure for hardware management of serial advanced technology attachment (SATA) DMA non-zero offsets in a serial attached SCSI (SAS) expander
US8904119B2 (en) 2012-10-31 2014-12-02 Lsi Corporation Method and structures for performing a migration of a logical volume with a serial attached SCSI expander
US9135198B2 (en) 2012-10-31 2015-09-15 Avago Technologies General Ip (Singapore) Pte Ltd Methods and structure for serial attached SCSI expanders that self-configure by setting routing attributes of their ports based on SMP requests
US8904108B2 (en) 2012-10-31 2014-12-02 Lsi Corporation Methods and structure establishing nested Redundant Array of Independent Disks volumes with an expander
US8782292B2 (en) 2012-10-31 2014-07-15 Lsi Corporation Methods and structure for performing a rebuild of a logical volume with a serial attached SCSI expander
US8756345B2 (en) 2012-10-31 2014-06-17 Lsi Corporation Methods and structure for managing protection information with a serial attached SCSI expander
US9026706B2 (en) 2012-12-14 2015-05-05 Lsi Corporation Method and system for detecting multiple expanders in an SAS topology having the same address
US8990448B2 (en) 2013-03-08 2015-03-24 Lsi Corporation Smart discovery model in a serial attached small computer system topology
US20140297910A1 (en) * 2013-03-29 2014-10-02 Hewlett-Packard Development Company, L.P. Sas expander
WO2014163627A1 (en) * 2013-04-02 2014-10-09 Hewlett-Packard Development Company, L.P. Sata initiator addressing and storage device slicing
WO2015126420A1 (en) * 2014-02-24 2015-08-27 Hewlett-Packard Development Company, L.P. Sas zone configuration management
CN104601711A (zh) * 2015-01-27 2015-05-06 曙光云计算技术有限公司 用于云服务器的基于fpga的数据存储方法和系统
US11289137B2 (en) 2017-11-16 2022-03-29 Micron Technology, Inc. Multi-port storage-class memory interface
US10990307B2 (en) * 2018-07-27 2021-04-27 Broadcom International Pte. Ltd. System and method for providing a configurable storage media interface

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55118168A (en) * 1979-03-02 1980-09-10 Hitachi Ltd Memory reading control system
JPS615358A (ja) * 1984-06-07 1986-01-11 Fujitsu Ltd デ−タ処理装置
JPS61221966A (ja) * 1985-03-28 1986-10-02 Nec Corp ベクトル命令処理装置
US4878219A (en) * 1988-04-28 1989-10-31 Digital Equipment Corporation Method and apparatus for nodes in network to avoid shrinkage of an interframe gap
JPH02127742A (ja) * 1988-11-07 1990-05-16 Nec Corp 空き領域検索方式
SE469402B (sv) * 1991-05-02 1993-06-28 Swedish Inst Of Computer Scien Foerfarande foer att haemta data till ett cache-minne
US5634025A (en) * 1993-12-09 1997-05-27 International Business Machines Corporation Method and system for efficiently fetching variable-width instructions in a data processing system having multiple prefetch units
US5881254A (en) * 1996-06-28 1999-03-09 Lsi Logic Corporation Inter-bus bridge circuit with integrated memory port
JPH1016115A (ja) * 1996-07-08 1998-01-20 Mitsui Petrochem Ind Ltd 透湿性シート
US6138192A (en) * 1996-12-31 2000-10-24 Compaq Computer Corporation Delivering a request to write or read data before delivering an earlier write request
US6298407B1 (en) * 1998-03-04 2001-10-02 Intel Corporation Trigger points for performance optimization in bus-to-bus bridges
FI105749B (fi) * 1998-06-12 2000-09-29 Ericsson Telefon Ab L M Dataverkkoliikennöinti
JP3149856B2 (ja) * 1998-08-31 2001-03-26 日本電気株式会社 磁気ディスク制御装置
US6286074B1 (en) * 1999-03-24 2001-09-04 International Business Machines Corporation Method and system for reading prefetched data across a bridge system
US6636927B1 (en) * 1999-09-24 2003-10-21 Adaptec, Inc. Bridge device for transferring data using master-specific prefetch sizes
US6678782B1 (en) * 2000-06-27 2004-01-13 International Business Machines Corporation Flow architecture for remote high-speed interface application
US6820161B1 (en) * 2000-09-28 2004-11-16 International Business Machines Corporation Mechanism for allowing PCI-PCI bridges to cache data without any coherency side effects
KR100649300B1 (ko) * 2000-11-07 2006-11-24 주식회사 케이티 통신 시스템에서의 적응적인 데이터 전송 방법 및 그 장치
US7047327B1 (en) * 2000-12-20 2006-05-16 Adaptec, Inc. Method and structure for supporting flow control by a SCSI initiator during the data out phase of the packetized SCSI protocol
US6721870B1 (en) 2001-06-12 2004-04-13 Emc Corporation Prefetch algorithm for short sequences
US6792496B2 (en) * 2001-08-02 2004-09-14 Intel Corporation Prefetching data for peripheral component interconnect devices
US6578130B2 (en) * 2001-10-18 2003-06-10 International Business Machines Corporation Programmable data prefetch pacing
US6973528B2 (en) * 2002-05-22 2005-12-06 International Business Machines Corporation Data caching on bridge following disconnect
US7089369B2 (en) * 2003-03-31 2006-08-08 Sun Microsystems, Inc. Method for optimizing utilization of a double-data-rate-SDRAM memory system
US7139878B2 (en) * 2003-06-20 2006-11-21 Freescale Semiconductor, Inc. Method and apparatus for dynamic prefetch buffer configuration and replacement
US7107384B1 (en) * 2004-03-01 2006-09-12 Pericom Semiconductor Corp. Dynamic PCI-bus pre-fetch with separate counters for commands of commands of different data-transfer lengths
US7424562B2 (en) * 2004-03-01 2008-09-09 Cisco Technology, Inc. Intelligent PCI bridging consisting of prefetching data based upon descriptor data
CN101470587B (zh) * 2004-12-21 2011-08-17 普安科技股份有限公司 冗余储存虚拟化子系统
US9495263B2 (en) 2004-12-21 2016-11-15 Infortrend Technology, Inc. Redundant SAS storage virtualization subsystem and system using the same, and method therefor
JP2006331252A (ja) * 2005-05-30 2006-12-07 Matsushita Electric Ind Co Ltd バスブリッジ装置
US7657690B1 (en) * 2005-06-14 2010-02-02 Globalfoundries Inc. Control of PCI memory read behavior using memory read alias and memory command reissue bits
US20070005833A1 (en) 2005-06-30 2007-01-04 Pak-Lung Seto Transmit buffers in connection-oriented interface
US8079031B2 (en) * 2005-10-21 2011-12-13 Intel Corporation Method, apparatus, and a system for dynamically configuring a prefetcher based on a thread specific latency metric
US8081827B2 (en) * 2006-02-28 2011-12-20 Ricoh Co., Ltd. Compressed data image object feature extraction, ordering, and delivery
JP5052193B2 (ja) * 2007-04-17 2012-10-17 株式会社日立製作所 記憶制御装置および記憶制御方法
JP4977583B2 (ja) 2007-11-22 2012-07-18 株式会社日立製作所 記憶制御装置及び記憶制御装置の制御方法
JP4809413B2 (ja) * 2008-10-08 2011-11-09 株式会社日立製作所 ストレージシステム
US8490088B2 (en) * 2010-09-10 2013-07-16 International Business Machines Corporation On demand virtual machine image streaming
US8949579B2 (en) * 2010-10-04 2015-02-03 International Business Machines Corporation Ineffective prefetch determination and latency optimization

Similar Documents

Publication Publication Date Title
JP2012118958A5 (ja)
JP5480834B2 (ja) Sasエクスパンダにおけるデータプリフェッチ
US11748418B2 (en) Storage aggregator controller with metadata computation control
TWI682277B (zh) 用戶可配置被動背景操作的固態驅動機、方法及製品
CN105612488B (zh) 数据写请求处理方法和存储阵列
KR102429404B1 (ko) 상이한 캐시 레벨에서의 캐시라인의 상태를 모니터하기 위한 쉐도우 태그 메모리
US20170034268A1 (en) Systems, methods and devices for rdma read/write operations
EP4220419B1 (en) Modifying nvme physical region page list pointers and data pointers to facilitate routing of pcie memory requests
JP2007207007A5 (ja)
JP2014120151A5 (ja)
CN105612489B (zh) 重复数据删除方法和存储阵列
RU2014139597A (ru) Представление фильтрации наблюдения, ассоциированной с буфером данных
WO2017155638A1 (en) Technologies for increasing associativity of a direct-mapped cache using compression
JP2019128949A5 (ja)
JP2004254296A5 (ja)
JP2012242961A5 (ja)
US20150347017A1 (en) Command trapping in an input/output virtualization (iov) host controller (hc) (iov-hc) of a flash-memory-based storage device
US9183150B2 (en) Memory sharing by processors
KR102479394B1 (ko) 이종 프로세서 시스템 내 캐시들 간에 데이터 이동
CN108139974A (zh) 分布式缓存动态迁移
CN106250322B (zh) 一种写数据的方法和装置
TW201837715A (zh) 共享替換策略電腦快取系統,以及用於在讀取操作期間及在寫入操作期間管理電腦快取中的共享替換的方法
KR102061069B1 (ko) 텍스쳐 맵핑 파이프라인을 위한 논블로킹 방식의 텍스쳐 캐쉬 메모리 시스템 및 논블로킹 방식의 텍스쳐 캐쉬 메모리의 동작 방법
CN105446895B (zh) 一种存储系统非同源数据运行时io去重的方法及系统
WO2016201998A1 (zh) 一种缓存分配、数据访问、数据发送方法、处理器及系统