JP2011212946A - 画像形成装置 - Google Patents

画像形成装置 Download PDF

Info

Publication number
JP2011212946A
JP2011212946A JP2010082412A JP2010082412A JP2011212946A JP 2011212946 A JP2011212946 A JP 2011212946A JP 2010082412 A JP2010082412 A JP 2010082412A JP 2010082412 A JP2010082412 A JP 2010082412A JP 2011212946 A JP2011212946 A JP 2011212946A
Authority
JP
Japan
Prior art keywords
control unit
clock
unit
processing
image forming
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2010082412A
Other languages
English (en)
Inventor
Yasuhiko Endo
靖彦 遠藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Konica Minolta Inc
Original Assignee
Konica Minolta Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Konica Minolta Inc filed Critical Konica Minolta Inc
Priority to JP2010082412A priority Critical patent/JP2011212946A/ja
Publication of JP2011212946A publication Critical patent/JP2011212946A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Accessory Devices And Overall Control Thereof (AREA)
  • Facsimiles In General (AREA)

Abstract

【課題】IEEE802.3azの規格も考慮して、大きな節電効果を得ること。
【解決手段】画像形成装置1は、PHY91と、MAC92と、MACに接続され、受信した画像形成用データに基づいて画像形成に関する処理を行うCPU93と、MACがPHYから画像形成用データを受信する際の受信クロックの供給を制御する通信クロック制御部95と、CPUの処理クロックのクロック周波数を制御する処理クロック制御部94と、を備え、IEEE802.3azの規格に基づき、PHYとハブとの間で通信が所定時間行われなかった場合に、PHYは受信クロックを停止させることを知らせるLPI情報をMACに送信した後、受信クロックを停止させ、処理クロック制御部は、MACがPHYからLPI情報を受信した場合に、処理クロックを停止させる。
【選択図】図3

Description

本発明は、画像形成装置に関する。
プリンタ、コピー、ファックス等の機能を備えた画像形成装置(複合機)が知られている。画像形成装置は、主に会社や学校に設置されており、複数のコンピュータにネットワーク接続されている。各コンピュータの使用者は、コンピュータで作成した書面等のデータをネットワーク回線により画像形成装置に送信し、そのデータを受信した画像形成装置は、メモリにデータを格納し、格納されたデータに基づいて紙等の記録媒体にその画像を定着させて出力する。
画像形成装置は、電源がほぼ一日にわたってオンにされているため、消費電力が大きく、地球温暖化が大きな問題となっている今日においては、消費電力を下げることが望まれている。この問題を解決すべく、未使用時には省電力モード(節電モード)に切り替えることができる画像形成装置がある。
また、省電力モード中において、更なる節電を図るため、通信速度がギガビットの機器に対するクロックを停止させたり、サポートしている通信速度のうち、最も遅い通信速度となる周波数のクロックを物理層部に与えたりしているものもある(例えば、特許文献1参照。)。これは、クロック周波数を低く抑えることにより、通信に必要な電力も低く抑えることができるからである。
特開2004−243533号公報
ところで、物理層部とメディアアクセス制御部との間においては、ネットワークを介して送られてきた印刷ジョブ等の受信データが物理層部からメディアアクセス制御部に送られ、ネットワークを介して送られてきたIPアドレス等の応答信号に対する応答データがメディアアクセス制御部から物理層部に送られる。
しかし、特許文献1においては、これらを通信するための各クロックを一括で制御しており、通信するデータに応じて各クロックの節電を行っていなかった。そのため、いずれかのデータの通信しか行っていなくても、他のデータの通信に用いられるクロックは動作したままであり、節電効率が悪かった。
また、IEEE802.3azというイーサネット(登録商標)の標準規格が新たに作成され、さらなる省電力化を行うための動きが本格化してきている。このIEEE802.3azは、ネットワークに接続されたハブと物理層部との間で通信が所定時間行われていなければ、物理層部とメディアアクセス制御部との間で通信する際の受信クロックを停止させるという省電力化のための規格である。
このような通信技術の流れに鑑み、イーサネット(登録商標)によりネットワーク接続される画像形成装置においても、さらなる節電が求められている。
そこで、本発明は、上記課題を解決するためになされたものであり、IEEE802.3azの規格も考慮して、従来よりも大きな節電効果を得ることができる画像形成装置を提供することを目的とする。
請求項1に記載の発明は、画像形成装置において、
ハブを介してネットワークに接続され、画像形成用データを受信する物理層部と、
前記物理層部から画像形成用データを受信するメディアアクセス制御部と、
前記メディアアクセス制御部に接続され、受信した画像形成用データに基づいて画像形成に関する処理を行う処理部と、
前記メディアアクセス制御部が前記物理層部から画像形成用データを受信する際の受信クロックの供給を制御する通信クロック制御部と、
前記処理部の処理クロックのクロック周波数を制御する処理クロック制御部と、を備え、
IEEE802.3azの規格に基づき、前記物理層部と前記ハブとの間で通信が所定時間行われなかった場合に、
前記物理層部は受信クロックを停止させることを知らせるLPI情報を前記メディアアクセス制御部に送信した後、受信クロックを停止させ、前記処理クロック制御部は、前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信した場合に、処理クロックを停止させることを特徴とする。
請求項2に記載の発明は、請求項1に記載の画像形成装置において、
前記処理クロック制御部は、さらに前記メディアアクセス制御部が前記物理層部から画像形成用データを所定時間受信していない場合にも、処理クロックを停止させるものであり、
前記処理クロック制御部は、前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信した第1の条件と、前記物理層部から画像形成用データを所定時間受信していない第2の条件のうち、いずれかの条件を満たしたときに処理クロックを停止させることを特徴とする。
請求項3に記載の発明は、請求項1又は2に記載の画像形成装置において、
前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信して、前記処理クロック制御部が処理クロックを停止させた後、前記メディアアクセス制御部がIEEE802.3azの規格に基づく前記LPI情報とは異なる情報を受信した場合に、
前記処理クロック制御部は停止している処理クロックを起動させることを特徴とする。
請求項4に記載の発明は、請求項1又は2に記載の画像形成装置において、
前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信して、前記処理クロック制御部が処理クロックを停止させた後、前記物理層部と前記ハブとの間で通信が開始された場合に、
前記物理層部は停止している受信クロックを起動させることを特徴とする。
請求項1に記載の発明によれば、IEEE802.3azの規格に基づき、物理層部とハブとの間で通信が所定時間行われなかった場合に、物理層部は受信クロックを停止させることを知らせるLPI情報をメディアアクセス制御部に送信した後、受信クロックを停止させ、処理クロック制御部は、メディアアクセス制御部が物理層部からLPI情報を受信した場合に、処理クロックを停止させる。
これにより、IEEE802.3azの規格を導入する前は停止させることができなかった物理層部とメディアアクセス制御部との間の受信クロックを停止させることができ、従来よりも大きな節電効果を得ることができる。
また、物理層部とメディアアクセス制御部との間で画像形成用データの通信を行わないにもかかわらず処理クロックが動作しているといった無駄な状態をなくすことができ、従来よりも大きな節電効果を得ることができる。
請求項2に記載の発明によれば、処理クロック制御部は、メディアアクセス制御部が物理層部からLPI情報を受信した第1の条件と、物理層部から画像形成用データを所定時間受信していない第2の条件のうち、いずれかの条件を満たしたときに処理クロックを停止させる。
これにより、従来よりも早く省電力モードに移行することができ、大きな節電効果を得ることができる。
請求項3に記載の発明によれば、LPI情報の受信により処理クロックが停止している状態において、メディアアクセス制御部がIEEE802.3azの規格に基づくLPI情報とは異なる情報を受信した場合に、処理クロック制御部は停止している処理クロックを起動させる。
これにより、メディアアクセス制御部は、IEEE802.3azの規格に基づく情報がLPI情報と一致するか否かの容易な判定をするだけで、処理クロックの起動の判定を行うことができる。
請求項4に記載の発明によれば、LPI情報の受信により処理クロックが停止している状態において、物理層部とハブとの間で通信が開始された場合、物理層部は停止している受信クロックを起動させる。
これにより、物理層部はハブとの間で通信を行っていない場合にのみ受信クロックを停止させることができるので、節電効率を向上させることができる。
画像形成装置の概略を示す図。 画像形成装置の制御系についての構成を示すブロック図。 コントローラ部の制御系についての構成を示すブロック図。 PHYとMACとの間のクロック、データのやりとりについて説明するブロック図。 節電モードを説明する図。 第1の節電モード及び第2の節電モードに移行する際の処理の流れを示すフローチャート。 第3の節電モードに移行する際の処理の流れを示すフローチャート。 各モード間の移行条件を説明する図。
以下、図面を参照して、画像形成装置について説明する。
[画像形成装置の全体構成]
図1、図2に示すように、画像形成装置1は、スキャナ機能、コピー機能、プリンタ機能を備えた複合機である。画像形成装置1は、本体部2と、本体部2にオプション接続された後処理部3と、を備えている。画像形成装置1は、ハブ(HUB)10を介してネットワークNに接続されている。
図1、図2に示すように、本体部2は、スキャナ部4と、自動原稿給紙部(ADF部:Auto Document Feeder)5と、操作表示部6と、プリンタ部7と、制御部8と、コントローラ部9と、を備えている。
本体部2には、給紙機構を有する3つの給紙トレイFT1〜FT3、及び大容量トレイユニットFT4が設けられており、各給紙トレイFT1〜FT4の近傍には給紙された用紙を検知する給紙センサが設けられている。これらの給紙トレイFT1〜FT4には、記録媒体として、それぞれ普通紙、裏紙、再生紙、上質紙、タブ紙等の種類及びサイズが異なる用紙が収容可能となっている。
本体部2は、ネットワークNを介して複数のユーザ端末Pに接続されている。すなわち、本体部2は、接続されたユーザ端末Pからデータ(画像形成のためのデータ)を受信し、受信したデータによりプリントする画像を形成する。
後処理部3は、本体部2から搬送された用紙に各種後処理を行う、いわゆるフィニッシャーである。例えば、本体部2から搬送された用紙のソート処理を行うソートユニット、パンチ処理を行うパンチユニット、折り処理を行う折りユニット、断裁処理を行う断裁ユニット、カッティング処理行うカッティングユニット等を備える。また、後処理部3には、搬送された用紙が排紙される排紙トレイET1、ET2が設けられている。
各給紙トレイFT1〜FT4に収納された用紙に画像形成する際には、用紙が各給紙トレイFT1〜FT4から引き出され、途中のローラを介してプリンタ部7に搬送される。プリンタ部7においては、本体部2の制御の下、指示された画像が用紙に形成され、その後、ローラを介して排紙トレイET1、ET2に排出される。
<スキャナ部>
図2に示すように、スキャナ部4は、CCD等のイメージセンサ41と、スキャナ制御部42とを備えている。スキャナ制御部42は、制御部8からの制御信号に基づいて、スキャナ部4の各部の駆動を制御する。具体的には、コンタクトガラスに載置された原稿面の露光走査を実行させ、反射光をイメージセンサ41において結像させて画像を読み取る。そして、この結像された光信号を光電変換してアナログ画像信号を生成させ、制御部8に送信する。
<ADF部>
図2に示すように、ADF部5は、制御部8からの制御信号に基づいて、ADF部5の制御を行うADF制御部51を備えている。ADF部5は、原稿トレイ(図示略)に載置された原稿をスキャナ部4のコンタクトガラス上に1枚ずつ自動給送する。
<操作表示部>
図2に示すように、操作表示部6は、表示部61と、操作表示制御部62と、操作部63と、その他図示しない操作キー群とを備えている。
表示部61は、操作表示制御部62からの表示制御信号に従って、画面上に各種設定画面や画像の状態表示、各機能の動作状況等の表示を行う。また、表示部61の画面上には、例えば透明電極を格子状に配置した感圧式(抵抗膜圧式)のタッチパネル等からなる操作部63が構成されており、手指やタッチペン等で操作された力点のXY座標を電圧値で検出し、検出された位置信号を操作信号として操作表示制御部62に出力する。
<プリンタ部>
図2に示すように、プリンタ部7は、LD部(Laser Diode)71と、プリンタ制御部72とを備えている。プリンタ部7は、制御部8から入力された画像データに基づいて用紙に画像を形成する。ここで、ユーザ端末Pから画像データが画像形成装置1に送信されてきた場合には、後述するコントローラ部9から受信したデータに基づいて画像を形成する。すなわち、プリンタ部7は、画像形成手段として機能する。
LD部71は、LD、感光体ドラム、帯電部、露光部、現像部、転写部、クリーニング部、及び定着部等を備えている。また、LD部71は、内部の搬送経路に従って用紙を搬送するための給紙ローラ、レジストローラ、排紙ローラをはじめとする各種ローラ、搬送路切換板、及び反転部等を備えている。LD部71の搬送部は、プリンタ制御部72からの制御に基づいて、当該ジョブで指定された用紙を給紙トレイFT1〜FT4の何れかから給紙して、給紙された用紙を搬送経路上に搬送する。LD部71の搬送経路上には、複数のセンサが設けられている。これらのセンサは、用紙が通過する際に検出信号を発生し、これをプリンタ制御部72に出力する。
プリンタ制御部72は、制御部8からの制御信号を受信して、LD部71の各部の動作を制御する。また、プリンタ制御部72は、搬送経路上に設けられたセンサからの検出信号に基づいて、ジョブ毎に給紙した用紙の枚数をカウントし、制御部8に出力する。
プリンタ部7では、プリンタ制御部72からの指示に基づいて、感光体ドラム表面を帯電部により帯電させ、制御部8から入力されたPWM信号に基づいてLDにより感光体ドラム表面にレーザ光を照射することにより静電潜像を形成する。そして、現像部において感光体ドラム表面の静電潜像を含む領域にトナーを付着させ、転写部により用紙にトナーを転写して画像を形成する。そして、転写された画像を定着部で定着させた後、画像形成済みの用紙を排紙ローラにより後処理部3へ搬送する。
<制御部>
図2に示すように、制御部8は、CPU81、ROM82、RAM83、記憶部84等を備えている。制御部8は、ROM82に記憶されているシステムプログラムや画像形成処理プログラム、排紙処理プログラム等の各種処理プログラムを読み出してRAM83に展開し、展開したプログラムに従って画像形成装置1の各部の動作を集中制御する。記憶部84は、例えば、EEPROMによって構成され、スキャナ部4又はコントローラ部9から入力された画像データを含むジョブのデータを一時的に記憶する。また、記憶部84は、操作表示部6を介するユーザの操作入力により設定される各種設定情報の表示に用いるために生成されるプレビュー画像に関する情報等を記憶する。
例えば、CPU81は、スキャナ部4又はコントローラ部9から入力された受信データ(画像情報)と、操作表示部6を介して入力された設定情報とに基づいてジョブを作成する。そして、このジョブを実行することで用紙に画像を形成する。
ここで、ジョブとは、画像形成に関する一連の動作を指し、例えば、複数枚の原稿をコピーする場合には、複数枚の原稿をコピーに関する一連の動作が1ジョブである。また、複数部数のコピーを行なう場合は、複数部数のコピーに関する一連の動作が1ジョブである。
他にも、CPU81は、画像データの圧縮処理や伸長処理を行い、画像データの送信等に関する処理を行う。
また、CPU81は、ネットワークNを介してコントローラ部9から入力されたIPアドレス等の応答信号に対する応答データを作成する。
<コントローラ部>
図3に示すように、コントローラ部9は、ネットワークNに接続されたユーザ端末Pからプリントするためのデータ(画像形成用データ)を受信すると共に、その受信データを制御部8に送信する。また、コントローラ部9は、ネットワークNに接続されたユーザ端末PからIPアドレス等の応答信号を受信すると共に、この応答信号に対するIPアドレス等の情報を含む応答データをユーザ端末Pに送信する。
コントローラ部9は、物理層部としてのPHY91と、メディアアクセス制御部としてのMAC92と、処理部としてのCPU93と、処理クロック制御部94と、通信クロック制御部95と、メモリ96等を備えている。
(PHY)
PHY91は、ハブ10にネットワーク接続され、ハブ10との間でオートネゴシエーションを行う。オートネゴシエーションは、PHY91とハブ10との間における通信速度(10Mbps、100Mbps、1Gbps等)及び通信モード(全二重、半二重)を決定することであり、PHY91とハブ10の双方に対応する最も条件の良いものが決定される。通信速度であれば、1Gbpsが最も高速であるため最も条件が良く、10Mbpsが最も条件が悪いこととなる。通信モードであれば、全二重の方が半二重よりも条件が良い。
このように、PHY91がオートネゴシエーションを行うことにより、PHY91とハブ10との間の通信条件(具体的には、通信速度及び通信モード)が決まる。すなわち、コントローラ部9は、オートネゴシエーションで決まった通信条件でハブ10から印刷ジョブ等の受信データを受信する。また、コントローラ部9は、オートネゴシエーションで決まった通信条件で送られてくる応答信号に対して作成されたIPアドレス等の応答データをハブ10からユーザ端末Pに送信する。
図3に示すように、PHY91の内部には、レジスタ部91aが備えられている。図3に示すように、レジスタ部91aには、フラグビットが集合したステータスレジスタ91bがあり、ここには、PHY91の通信に関する性能情報が格納されている。具体的には、ステータスレジスタ91bには、PHY91が対応可能な通信の性能情報(例えば、100BASE−T4、100BASE−TX FULL Duplex、100BASE−TX、10BASE−T FULL Duplex、10BASE−Tの5種類)に関する情報を書き込むビットを有している。ここで、「FULL Duplex」は、全二重を指し、これが記載されていないものは半二重である。
PHY91がハブ10とオートネゴシエーションを行うことにより、ステータスレジスタ91bにある性能情報と共通する性能をハブ10が有していた場合、ステータスレジスタ91bのうち、PHY91とハブ10とで共通している性能情報に関するビットにフラグが立てられる。
PHY91は、オートネゴシエーションが終了したときに、終了した旨をCPU93に知らせる割り込み信号をCPU93に送信する。
PHY91は、イーサネット(登録商標)のIEEE802.3azの規格に対応したものである。PHY91は、MAC92に対して三種類の異なる情報を含むIEEE802.3az情報を送信する。
IEEE802.3az情報は、受信データのうち有効なデータの有無をMAC92に知らせる情報であるRX_DVと、MAC92に通信の状態を伝える情報であるRXD<7:0>と、PHY91とMAC92との間でやりとりされるデータのエラーをMAC92に知らせる情報であるRX_ERとが含まれている。
RX_DVは、有効なデータの有無を知らせる情報であるため2進数で表現されている。
RXD<7:0>は、通信で想定される複数の状態を区別することができるように16進数で表現されている。例えば、PHY91とハブ10との間で所定時間通信が行われていない、ネットワークへの接続ケーブルが外れている等の状態である。
RX_ERは、エラーの有無を知らせる情報であるため2進数で表現されている。
例えば、PHY91は、ハブ10との間で通信が所定時間行われなかった場合に、受信クロックRX_CLKを停止させることを知らせるLPI(Assert low power idle)情報をMAC92に送信する。このLPI情報は、RX_DVが「0」、RXD<7:0>が「01」、RX_ERが「1」で表現されている。すなわち、LPI情報は、IEEE802.3az情報の一種である。
PHY91は、LPI情報をMAC92に送信した後、少なくとも9クロックの受信クロックRX_CLKをMAC92に送信する。その後、PHY91は、受信クロックRX_CLKのMAC92への送信を停止する。
PHY91は、ハブ10との間で通信を開始(再開)したときは、MAC92へのLPI情報の送信を取りやめ、停止させていた受信クロックRX_CLKを起動(再起動)させる。
(MAC)
MAC92は、PHY91から受信データやIPアドレス等の応答信号を受信すると共に、その受信データや応答信号をCPU93、メモリ96に送信する。MAC92は、システムバス97に接続されている。
MAC92は、PHY91と通信を行うインターフェイス部92aと、インターフェイス部92aに接続され、送受信するデータを格納すると共に、送受信の制御を行う通信制御部92bと、PHY91から受信したIEEE802.3azの規格に基づく情報がLPI情報であるか否かを判定する判定部92cとを備えている。
インターフェイス部92aは、オートネゴシエーションを終えたPHY91から決定した通信速度を受信する。
通信制御部92bは、バッファとなるFIFO92dを備えている。FIFO92dには、PHY91から受信したデータを一定容量まで蓄え、一定容量に達したときに蓄えたデータを一気にメモリ96に送信する。
判定部92cは、PHY91から受信したIEEE802.3azの規格に基づく情報に含まれるRX_DV、RXD<7:0>、RX_ERの各情報がLPI情報を構成するRX_DV、RXD<7:0>、RX_ERと全て一致しているか否かを判定する。すなわち、判定部92cは、PHY91から受信したIEEE802.3az情報がLPI情報であるか否かを判定する。
具体的には、LPI情報の場合には、RX_DVが「0」、RXD<7:0>が「1」、RX_ERが16進数で「01」と定められているため、MAC92が受信したIEEE802.3az情報が三つのうち一つでもLPI情報と異なる場合、すなわち、完全一致していない場合には、判定部92cはLPI情報ではないと判定する。
判定部92cによる判定結果は、処理クロック制御部94に送信され、処理クロック制御部94は受信した判定結果に基づいて処理クロックの制御を行う。
(CPU)
CPU93は、メモリ96に記憶された画像形成に関する各種演算処理やデータ送信等の各制御を担う。CPU93は、システムバス97に接続されており、MAC92との間でデータのやり取りや指示が可能となっている。
CPU93は、メモリ96に記憶されたプログラムを実行することにより、受信データに基づく画像の形成や応答信号に基づく応答データの作成を行う。
(処理クロック制御部)
処理クロック制御部94は、CPU93及びシステムバス97に接続され、CPU93及びシステムバス97のクロック周波数を増減させることでCPU93及びシステムバス97のクロック周波数を制御する。
例えば、処理クロック制御部94は、CPU93のクロック周波数を200MHz、システムバス97のクロック周波数を100MHzに設定する。もちろん、この設定は任意であり、変更可能である。
処理クロック制御部94は、通信クロック制御部95が送信クロックTX_CLKを停止させた後、MAC92が受信データをPHY91から所定時間受信していないと判断した場合に、処理クロックSYS_CLKを停止させる。
処理クロック制御部94は、MAC92がPHY91からIEEE802.3az情報のうちLPI情報を受信したと判定部92cにより判定された場合(第1の条件を満たした場合)に、処理クロックSYS_CLKを停止させる。
処理クロック制御部94は、MAC92が有効なデータ(画像形成用データ)をPHY91から所定時間受信していないと判断した場合(第2の条件を満たした場合)に、処理クロックSYS_CLKを停止させる。
処理クロック制御部94は、上記の第1の条件と第2の条件のうち、いずれかの条件を満たしたときに処理クロックSYS_CLKを停止させる。
すなわち、処理クロック制御部94は、MAC92がPHY91からIEEE802.3az情報のうちLPI情報を受信したと判定部92cにより判定された場合と、MAC92が有効なデータ(画像形成用データ)をPHY91から所定時間受信していないと判断した場合とのうち、早く満たした方の条件を契機に処理クロックSYS_CLKを停止させる。
処理クロック制御部94は、MAC92がPHY91からLPI情報を受信して処理クロック制御部94が処理クロックSYS_CLKを停止させた後、MAC92がLPI情報とは異なるIEEE802.3az情報を受信した場合に、停止している処理クロックSYS_CLKを起動させる。すなわち、処理クロック制御部94は、LPI情報を受信している間は処理クロックSYS_CLKを停止させているが、LPI情報を受信しなくなると停止している処理クロックSYS_CLKを起動させる。
(通信クロック制御部)
通信クロック制御部95は、PHY91に接続され、オートネゴシエーションにより決定されたクロック周波数をPHY91に発振する。通信クロック制御部95は、2.5MHz及び25MHzのクロックを発振する25MHzクロック制御部95aと、125MHzのクロックを発振する125MHzクロック制御部95bの二つを有している。25MHzクロック制御部95aは、オートネゴシエーションにより決定された通信速度が10Mbps又は100Mbpsの場合に用いられ、125MHzクロック制御部95bは、オートネゴシエーションにより決定された通信速度が1Gbpsの場合に用いられる。
すなわち、通信クロック制御部95は、MAC92がPHY91から画像形成用データを受信する際の受信クロックRX_CLKの供給を制御する。
通信クロック制御部95は、MAC92が応答データをPHY91に所定時間送信していないと判断した場合に、送信クロックTX_CLKを停止させる。
(メモリ)
メモリ96は、画像形成に用いるデータが格納される記憶手段として機能する。メモリ96には、CPU93により実行される通信速度の判断に関するプログラム等が記憶されている。
[PHYとMAC間の通信について]
図4に示すように、PHY91には、25MHzクロック制御部95aと125MHzクロック制御部95bとが接続されており、オートネゴシエーションにより決定された通信速度が10Mbpsであれば、25MHzクロック制御部95aにより2.5MHzのクロック周波数で通信を行う。また、オートネゴシエーションにより決定された通信速度が100Mbpsであれば、25MHzクロック制御部95aにより25MHzのクロック周波数で通信を行う。また、オートネゴシエーションにより決定された通信速度が1Gbpsであれば、125MHzクロック制御部95bにより125MHzのクロック周波数で通信を行う。
以上のようにして決定されるクロック周波数は、受信クロックRX_CLK及び送信クロックTX_CLKのクロック周波数となる。
125MHzクロック制御部95bは、PHY91とセレクタ98に接続されており、双方にクロックを発振することができる。
PHY91は、オートネゴシエーションで決定された通信速度により定まる受信クロックRX_CLKで、受信データ(画像形成に必要な印刷ジョブ)をMAC92に送信する。
PHY91は、オートネゴシエーションで決定された通信速度により定まる送信クロックTX_CLKで、応答信号に対する応答データ(IPアドレス等のデータ)をMAC92から受信する。
MAC92は、PHY91のレジスタ部91aにアクセスして、オートネゴシエーションにより決定された通信速度を読み取る。
PHY91は、IEEE802.3azの規格に基づくIEEE802.3az情報をMAC92に送信する。
応答データの送信に用いられる送信クロックTX_CLKは、MAC92からセレクタ98に送信されるセレクト信号によって、PHY91からの送信クロックTX_CLK_ORGと125MHzクロック制御部95bからの送信クロックCLK125を選択してAND回路99に出力される。ここで、セレクト信号は、PHY91のレジスタ部91aから読み取った通信速度に基づき、セレクタ98に入力されるいずれのクロックをAND回路99に入力するかの指令となる信号である。オートネゴシエーションにより決定された通信速度が1Gbpsである場合には、125MHzクロック制御部95bからの送信クロックCLK125が選択される。
AND回路99では、応答データの送信に用いられる送信クロックTX_CLKの動作、停止の切り替え制御を行う。AND回路99には、送信クロックTX_CLKと、MAC92からの停止信号が入力される。停止信号が出力された場合、送信クロックTX_CLKは、MAC92に送信されず、送信クロックが停止する。
MAC92は、処理クロック制御部94によって制御される処理クロックSYS_CLKでCPU93とデータの送受信等の処理を行う。
[画像形成装置の節電モード]
図5に示すように、画像形成装置1の節電は、三段階にわたって行われる。すなわち、画像形成装置1は、MAC92の受信データの受信、MAC92による応答データの送信、CPU93による処理の全てが可能な通常の状態(通常モード)、応答データの送信クロックTX_CLKのみが停止された状態(第1の節電モード)、応答データの送信クロックTX_CLK及びCPU93の処理クロックSYS_CLKが停止された状態(第2の節電モード)、受信データをMAC92に送信する際の受信クロックRX_CLK、応答データの送信クロックTX_CLK及びCPU93の処理クロックSYS_CLKの全てが停止された状態(第3の節電モード)の四つの状態に切り替えることができる。
[画像形成装置の節電方法]
図6から図8を用いて、画像形成装置の節電方法について説明する。
図6、図8に示すように、MAC92は、PHY91から応答信号を受信していないことにより、応答データをPHY91に送信していない時間が所定時間(事前に設定される任意の時間)経過したか否かを判断する(ステップS1)。
ステップS1において、MAC92は、所定時間経過したと判断した場合(ステップS1:YES)、通信クロック制御部95は、送信クロックTX_CLKを停止させる(ステップS2)。これで、画像形成装置1は、第1の節電モードに移行する。
次いで、第1の節電モードへの移行後、MAC92は、応答信号の受信があったか否かを判断する(ステップS3)。
ステップS3において、MAC92が応答信号の受信があったと判断した場合(ステップS3:YES)、MAC92は、停止している送信クロックTX_CLKを起動させ(ステップS8)、ステップS1の判断に戻る。
ステップS3において、MAC92が応答信号の受信がないと判断した場合(ステップS3:NO)、MAC92は、第1の節電モードに移行後に所定時間(事前に設定される任意の時間)経過したか否かを判断する(ステップS4)。
ステップS4において、MAC92は、所定時間経過したと判断した場合(ステップS4:YES)、処理クロック制御部94は、処理クロックSYS_CLK及びCPU93を停止させる(ステップS5)。これで、画像形成装置1は、第2の節電モードに移行する。
ステップS4において、MAC92は、第1の節電モードに移行後に所定時間経過していないと判断した場合(ステップS4:NO)、MAC92は、ステップS3の判断に戻る。
次いで、第2の節電モードへの移行後、MAC92は、受信データ又は応答信号の受信があったか否かを判断する(ステップS6)。
ステップS6において、MAC92は、受信データ又は応答信号の受信があったと判断した場合(ステップS6:YES)、MAC92は、CPU93を起動させる(ステップS7)。さらに、MAC92は、処理クロックSYS_CLK及び送信クロックTX_CLKを起動させ、通常モードに移行させる(ステップS8,S9)。
通常モードになった後は、MAC92は、再びステップS1の判断に戻り、上記処理を繰り返す。
このように、通常モードから第1の節電モード、第2の節電モードへは段階的にモードが移行するが、第3の節電モードについては、どのモードからでも直接移行させることができる。これは、画像形成用データの受信の有無に並行してLPI情報の受信の有無について判定しているからである。
図7、図8に示すように、各モードにおいて、IEEE802.3azの規格に基づき、PHY91は、IEEE802.3az情報をMAC92に送信する(ステップS11)。
PHY91から送信されたIEEE802.3az情報はMAC92のインターフェイス部92aで受信される(ステップS12)。
次いで、MAC92の判定部92cは、受信したIEEE802.3az情報がLPI情報であるか否かを判定する(ステップS13)。
ステップS13において、判定部92cは、受信したIEEE802.3az情報がLPI情報であると判定した場合(ステップS13:YES)、MAC92は、処理クロック制御部94に処理クロックSYS_CLKを停止させる指令信号を送信する。かかる指令信号を受信した処理クロック制御部94は、処理クロックSYS_CLKを停止し、CPU93の動作を停止させる(ステップS14)。さらに、MAC92は、送信クロックTX_CLKも停止させる。なお、受信クロックRX_CLKは、IEEE802.3azの規格に基づき、PHY91がLPI情報をMAC92に送信した後にPHY91によって停止される。これにより、全てのクロックが停止した第3の節電モードとなる。
ステップS13において、判定部92cは、受信したIEEE802.3az情報がLPI情報ではないと判定した場合(ステップS13:NO)、MAC92は処理クロック制御部94に処理クロックSYS_CLKを停止させる指令信号を送信することはなく、現在のモードを維持する(ステップS15)。
ただし、処理クロックSYS_CLKが既に停止している際に、判定部92cは、受信したIEEE802.3az情報がLPI情報ではないと判定した場合には、MAC92は、処理クロック制御部94に処理クロックSYS_CLKを起動させる指令信号を送信する。かかる指令信号を受信した処理クロック制御部94は、処理クロックSYS_CLKを起動させ、CPU93の動作を起動させる(ステップS15)。さらに、MAC92は、送信クロックTX_CLKも起動させる。なお、PHY91がLPI情報をMAC92に送信していないということは、PHY91がハブ10との間で通信を開始したことになるため、PHY91は受信クロックRX_CLKを起動させる。これにより、全てのクロックが再起動されて通常モードとなる。
なお、判定部92cによるIEEE802.3az情報の判定はPHY91から受信するたびに判定しているため、ステップS14及びステップS15の処理後は、ステップS12に戻る。
このように、処理クロックSYS_CLKの停止は、受信データを所定時間受信することがなく第2の節電モードに移行するときに行われる場合と、各モードにおいて、ハブ10とPHY91との通信が途絶えて所定時間経過した際に行われる場合の二通りある。これらの制御は併用されており、IEEE802.3azの規格に対応したPHY91を用いることで従来よりも効果的な節電を実現している。
[作用・効果]
以上のように、画像形成装置1によれば、IEEE802.3azの規格に基づき、PHY91とハブ10との間で通信が所定時間行われなかった場合に、PHY91は、受信クロックRX_CLKを停止させることを知らせるLPI情報をMAC92に送信した後、受信クロックRX_CLKを停止させ、処理クロック制御部94は、MAC92がPHY91からLPI情報を受信した場合に、処理クロックSYS_CLKを停止させる。
これにより、IEEE802.3azの規格を導入する前は停止させることができなかったPHY91とMAC92との間の受信クロックRX_CLKを停止させることができ、従来よりも大きな節電効果を得ることができる。
また、PHY91とMAC92との間で画像形成用データの通信を行わないにもかかわらず処理クロックSYS_CLKが動作しているといった無駄な状態をなくすことができ、従来よりも大きな節電効果を得ることができる。
また、処理クロック制御部94は、MAC92がPHY91からLPI情報を受信した第1の条件と、PHY91から画像形成用データを所定時間受信していない第2の条件のうち、いずれかの条件を満たしたときに処理クロックSYS_CLKを停止させる。
これにより、従来よりも早く節電モードに移行することができ、大きな節電効果を得ることができる。
また、LPI情報の受信により処理クロックSYS_CLKが停止している状態において、MAC92がIEEE802.3azの規格に基づくLPI情報とは異なるIEEE802.3az情報を受信した場合に、処理クロック制御部94は停止している処理クロックSYS_CLKを起動させる。
これにより、MAC92は、IEEE802.3az情報がLPI情報と一致するか否かの容易な判定をするだけで、処理クロックSYS_CLKの起動の判定を行うことができる。
また、LPI情報の受信により処理クロックSYS_CLKが停止している状態において、PHY91がハブ10との間で通信を再開した場合、言い換えると、MAC92がIEEE802.3azの規格に基づくLPI情報とは異なるIEEE802.3az情報を受信した場合、PHY91は停止している受信クロックRX_CLKを起動させる。
これにより、PHY91はハブ10との間で通信を行っていない場合にのみ受信クロックRX_CLKを停止させることができるので、節電効率を向上させることができる。
[その他]
なお、本発明は、上記実施形態に限られるものではなく、発明の本質的部分を変更しない範囲内で自由に設計変更が可能である。
例えば、上記実施形態においては、MAC92がPHY91からLPI情報以外のIEEE802.3az情報を受信した際には、処理クロックSYS_CLKを起動させて通常モードに移行させていたが、必ずしも通常モードに移行させる必要はなく、第1の節電モードや第2の節電モードに移行させるようにしてもよい。この場合、MAC92のレジスタ等に予め節電モード移行のための条件を設定しておき、設定された条件に基づいて第3の節電モードから第1の節電モード又は第2の節電モードに移行させるとよい。
1 画像形成装置
10 ハブ
91 PHY(物理層部)
92 MAC(メディアアクセス制御部)
93 CPU(処理部)
94 処理クロック制御部
95 通信クロック制御部
N ネットワーク

Claims (4)

  1. ハブを介してネットワークに接続され、画像形成用データを受信する物理層部と、
    前記物理層部から画像形成用データを受信するメディアアクセス制御部と、
    前記メディアアクセス制御部に接続され、受信した画像形成用データに基づいて画像形成に関する処理を行う処理部と、
    前記メディアアクセス制御部が前記物理層部から画像形成用データを受信する際の受信クロックの供給を制御する通信クロック制御部と、
    前記処理部の処理クロックのクロック周波数を制御する処理クロック制御部と、を備え、
    IEEE802.3azの規格に基づき、前記物理層部と前記ハブとの間で通信が所定時間行われなかった場合に、
    前記物理層部は受信クロックを停止させることを知らせるLPI情報を前記メディアアクセス制御部に送信した後、受信クロックを停止させ、前記処理クロック制御部は、前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信した場合に、処理クロックを停止させることを特徴とする画像形成装置。
  2. 前記処理クロック制御部は、さらに前記メディアアクセス制御部が前記物理層部から画像形成用データを所定時間受信していない場合にも、処理クロックを停止させるものであり、
    前記処理クロック制御部は、前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信した第1の条件と、前記物理層部から画像形成用データを所定時間受信していない第2の条件のうち、いずれかの条件を満たしたときに処理クロックを停止させることを特徴とする請求項1に記載の画像形成装置。
  3. 前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信して、前記処理クロック制御部が処理クロックを停止させた後、前記メディアアクセス制御部がIEEE802.3azの規格に基づく前記LPI情報とは異なる情報を受信した場合に、
    前記処理クロック制御部は停止している処理クロックを起動させることを特徴とする請求項1又は2に記載の画像形成装置。
  4. 前記メディアアクセス制御部が前記物理層部から前記LPI情報を受信して、前記処理クロック制御部が処理クロックを停止させた後、前記物理層部と前記ハブとの間で通信が開始された場合に、
    前記物理層部は停止している受信クロックを起動させることを特徴とする請求項1又は2に記載の画像形成装置。
JP2010082412A 2010-03-31 2010-03-31 画像形成装置 Pending JP2011212946A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010082412A JP2011212946A (ja) 2010-03-31 2010-03-31 画像形成装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010082412A JP2011212946A (ja) 2010-03-31 2010-03-31 画像形成装置

Publications (1)

Publication Number Publication Date
JP2011212946A true JP2011212946A (ja) 2011-10-27

Family

ID=44943204

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010082412A Pending JP2011212946A (ja) 2010-03-31 2010-03-31 画像形成装置

Country Status (1)

Country Link
JP (1) JP2011212946A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100115295A1 (en) * 2008-11-05 2010-05-06 Wael William Diab Method And System For Energy Efficient Communication Among One Or More Interfaces In A Communication Path
JP2014014977A (ja) * 2012-07-09 2014-01-30 Canon Inc 通信装置、通信装置の制御方法、および、プログラム。
JP2018089854A (ja) * 2016-12-02 2018-06-14 キヤノン株式会社 印刷装置、印刷装置の制御方法、及びプログラム

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100115295A1 (en) * 2008-11-05 2010-05-06 Wael William Diab Method And System For Energy Efficient Communication Among One Or More Interfaces In A Communication Path
US8356190B2 (en) * 2008-11-05 2013-01-15 Broadcom Corporation Method and system for energy efficient communication among one or more interfaces in a communication path
JP2014014977A (ja) * 2012-07-09 2014-01-30 Canon Inc 通信装置、通信装置の制御方法、および、プログラム。
US9202152B2 (en) 2012-07-09 2015-12-01 Canon Kabushiki Kaisha Wired communication apparatus, method for controlling the same, and storage medium
JP2018089854A (ja) * 2016-12-02 2018-06-14 キヤノン株式会社 印刷装置、印刷装置の制御方法、及びプログラム
US10257377B2 (en) 2016-12-02 2019-04-09 Canon Kabushiki Kaisha Printing apparatus, control method of printing apparatus, and storage medium

Similar Documents

Publication Publication Date Title
JP2013239921A (ja) データ通信装置、データ通信装置の制御方法、プログラム
JP2009278240A (ja) 通信システム及び通信装置
JP2010288225A (ja) データ処理装置及びデータ処理方法
JP5199428B2 (ja) 複数の表示装置を備えたシステム、画像処理装置、及びその制御方法
JP5909438B2 (ja) 画像形成装置
US20150061217A1 (en) Image Forming Apparatus Automatically Setting Noise Reduction
JP2011212946A (ja) 画像形成装置
JP5673299B2 (ja) 印刷制御装置、画像形成装置およびプリントシステム
JP2012236345A (ja) 印刷装置、印刷装置の制御方法及びプログラム
US9019540B2 (en) Changing speed of network connection depending upon sleep state of network controller
JP2015098096A (ja) 画像形成装置および画像形成装置の制御方法
JP2017177456A (ja) 画像形成装置の電力制御方法
JP2007080244A (ja) データ転送装置及び画像形成装置
JP6185901B2 (ja) 画像形成装置
JP2010226295A (ja) 画像形成装置
JP2010056750A (ja) 画像形成装置、制御装置、およびプログラム
JP2011066678A (ja) 画像形成装置及び画像形成装置の節電方法
JP2013043419A (ja) 画像形成装置、画像形成装置の制御方法及びプログラム
JP2004034577A (ja) 印刷装置
JP5414329B2 (ja) 画像形成装置
JP2010056659A (ja) 画像形成装置、制御装置、およびプログラム
EP2645171A2 (en) Image forming apparatus and method of controlling same
JP2013022939A (ja) 画像形成装置
US11073890B2 (en) Image forming system including image forming apparatuses, managing device and user terminal which selects image forming apparatus and receives instruction to shift to normal mode from power saving mode
JP2009168866A (ja) 画像形成装置および省電力管理システム