JP2011159946A - 半導体素子の製造方法 - Google Patents
半導体素子の製造方法 Download PDFInfo
- Publication number
- JP2011159946A JP2011159946A JP2010159280A JP2010159280A JP2011159946A JP 2011159946 A JP2011159946 A JP 2011159946A JP 2010159280 A JP2010159280 A JP 2010159280A JP 2010159280 A JP2010159280 A JP 2010159280A JP 2011159946 A JP2011159946 A JP 2011159946A
- Authority
- JP
- Japan
- Prior art keywords
- pillar
- film
- manufacturing
- semiconductor device
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 88
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 41
- 239000000758 substrate Substances 0.000 claims abstract description 44
- 230000004888 barrier function Effects 0.000 claims abstract description 39
- 238000005530 etching Methods 0.000 claims abstract description 21
- 230000001681 protective effect Effects 0.000 claims abstract description 21
- 238000000151 deposition Methods 0.000 claims abstract description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 20
- 229920005591 polysilicon Polymers 0.000 claims description 20
- 150000004767 nitrides Chemical class 0.000 claims description 17
- 239000000463 material Substances 0.000 claims description 12
- 150000002500 ions Chemical class 0.000 claims description 10
- 238000005468 ion implantation Methods 0.000 claims description 5
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 4
- 238000005121 nitriding Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 abstract description 40
- 230000002093 peripheral effect Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 229910052710 silicon Inorganic materials 0.000 description 4
- 239000010703 silicon Substances 0.000 description 4
- 230000007423 decrease Effects 0.000 description 3
- 239000012535 impurity Substances 0.000 description 3
- 230000010354 integration Effects 0.000 description 3
- 229910003481 amorphous carbon Inorganic materials 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- -1 ion ions Chemical class 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76897—Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66666—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7827—Vertical transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【課題】埋込みビットラインのビットラインコンタクトの形成方法を提供する。
【解決手段】半導体基板をエッチングして複数のピラー115を形成するステップと、ピラーの側壁に第1保護膜120を蒸着するステップと、第1保護膜が蒸着されたピラーをマスクとして半導体基板を1次エッチングするステップと、1次エッチングされた半導体基板及びピラーの側壁に第1絶縁膜125を形成するステップと、第1絶縁膜が形成されたピラーをマスクとして半導体基板を2次エッチングするステップと、2次エッチングされた半導体基板の表面に第2保護膜130及び第2絶縁膜135を形成するステップと、第2絶縁膜を含むピラーの側壁にバリア膜140を蒸着するステップと、ピラーの一側面のバリア膜、第1及び第2絶縁膜を除去し、第1保護膜及び第2保護膜により画成されるコンタクトホールを形成するステップと、を含む。
【選択図】図1g
【解決手段】半導体基板をエッチングして複数のピラー115を形成するステップと、ピラーの側壁に第1保護膜120を蒸着するステップと、第1保護膜が蒸着されたピラーをマスクとして半導体基板を1次エッチングするステップと、1次エッチングされた半導体基板及びピラーの側壁に第1絶縁膜125を形成するステップと、第1絶縁膜が形成されたピラーをマスクとして半導体基板を2次エッチングするステップと、2次エッチングされた半導体基板の表面に第2保護膜130及び第2絶縁膜135を形成するステップと、第2絶縁膜を含むピラーの側壁にバリア膜140を蒸着するステップと、ピラーの一側面のバリア膜、第1及び第2絶縁膜を除去し、第1保護膜及び第2保護膜により画成されるコンタクトホールを形成するステップと、を含む。
【選択図】図1g
Description
本発明は、半導体素子の製造方法に関し、特に垂直チャンネルトランジスタ(vertical channel transistor)を備えた半導体素子の製造方法に関する。
最近、半導体素子の集積度が増加するに伴い、トランジスタのチャンネル長が次第に減少している。しかし、このようなトランジスタのチャンネル長の減少はDIBL(Drain Induced Barrier Lowering)現象、ホットキャリア効果(hot carrier effect)及びパンチスルー(punch through)のようなショートチャンネル効果(short channel effect)を齎す問題点がある。このような問題点を解決するため、接合領域の深さを減少させる方法、又はトランジスタのチャンネル領域にリセスを形成して相対的にチャンネル長を増加させる方法など多様な方法が提案されている。
しかし、半導体メモリ素子、特にディラム(DRAM)の集積密度がギガビット(giga bit)に迫るに従い、より小さいサイズのトランジスタの製造が求められる。即ち、ギガビット帯のDRAM素子のトランジスタは8F2(F: minimum feature size)以下の素子面積を求めており、ひいては4F2程度の素子面積を求めている。したがって、ゲート電極が半導体基板上に形成され、ゲート電極の両側に接合領域が形成される現在のプランナー(plannar)トランジスタ構造では、チャンネル長をスケーリング(scaling)するとしても、求められる素子面積を満足させるのが難しい。
しかし、半導体メモリ素子、特にディラム(DRAM)の集積密度がギガビット(giga bit)に迫るに従い、より小さいサイズのトランジスタの製造が求められる。即ち、ギガビット帯のDRAM素子のトランジスタは8F2(F: minimum feature size)以下の素子面積を求めており、ひいては4F2程度の素子面積を求めている。したがって、ゲート電極が半導体基板上に形成され、ゲート電極の両側に接合領域が形成される現在のプランナー(plannar)トランジスタ構造では、チャンネル長をスケーリング(scaling)するとしても、求められる素子面積を満足させるのが難しい。
このような問題を解決するため、垂直チャンネルトランジスタ構造が提案されており、垂直チャンネルトランジスタの製造方法を簡単に説明する。
先ず、フォト(Photo)工程を介して半導体基板のセル領域を所定深さほどエッチングして上部ピラー(Top pillar)を形成したあと、上部ピラーの側壁を囲むスペーサを形成する。次に、そのスペーサをエッチングマスクとして用い、露出した半導体基板をさらにエッチングしてトレンチを形成したあと、そのトレンチに対し等方性湿式エッチング工程を行うことにより、上部ピラーと一体でなり垂直方向へ延長される下部ピラー(Neck pillar)を形成する。このとき、下部ピラーは上部ピラーより狭い幅を有するように形成される。
次に、下部ピラーの外周側壁にゲート絶縁膜及びゲートバリア膜でなるサラウンディングゲートを形成したあと、サラウンディングゲートに隣接した半導体基板にイオン注入を行ってビットライン不純物領域を形成する。次いで、不純物領域が分離される深さまで半導体基板をエッチングし、不純物領域が分離された埋込みビットラインを形成する。このとき、埋込みビットライン間の短絡を防止するためには、半導体基板を相当深くエッチングしなければならない。
以後、公知の後続工程などを順次行い、従来の技術に係る垂直形トランジスタを有する半導体素子を完成する。
先ず、フォト(Photo)工程を介して半導体基板のセル領域を所定深さほどエッチングして上部ピラー(Top pillar)を形成したあと、上部ピラーの側壁を囲むスペーサを形成する。次に、そのスペーサをエッチングマスクとして用い、露出した半導体基板をさらにエッチングしてトレンチを形成したあと、そのトレンチに対し等方性湿式エッチング工程を行うことにより、上部ピラーと一体でなり垂直方向へ延長される下部ピラー(Neck pillar)を形成する。このとき、下部ピラーは上部ピラーより狭い幅を有するように形成される。
次に、下部ピラーの外周側壁にゲート絶縁膜及びゲートバリア膜でなるサラウンディングゲートを形成したあと、サラウンディングゲートに隣接した半導体基板にイオン注入を行ってビットライン不純物領域を形成する。次いで、不純物領域が分離される深さまで半導体基板をエッチングし、不純物領域が分離された埋込みビットラインを形成する。このとき、埋込みビットライン間の短絡を防止するためには、半導体基板を相当深くエッチングしなければならない。
以後、公知の後続工程などを順次行い、従来の技術に係る垂直形トランジスタを有する半導体素子を完成する。
ところが、半導体基板をエッチングして埋込みビットラインを分離する方法は、半導体素子の集積度が増加して埋込みビットラインの線幅が小さくなるほど、当該工程を進めるために必要な寸法(dimension)を確保するのに困難がある。
さらに、このような埋込みビットラインのビットラインコンタクトを作るためには工程段階が追加されなければならないので、工程が複雑で難易度が増加するとの問題点がある。
さらに、このような埋込みビットラインのビットラインコンタクトを作るためには工程段階が追加されなければならないので、工程が複雑で難易度が増加するとの問題点がある。
本発明は、ピラーを形成したあと、コンタクトホール領域を予め画成して工程数を減少させ、コンタクトホール領域と周辺の酸化膜等との段差を減少させ、後続工程のステップカバレッジ特性の改良を図る。
本発明は、前記のような従来の問題点を解決するためのものであって、ピラーを形成したあと、コンタクトホール領域を予め画成して工程段階を減少させ、コンタクトホール領域と周辺の酸化膜等との段差を減少させ、後続工程のステップカバレッジ特性を改良する半導体素子の製造方法を提供することを目的とする。
本発明に係る半導体素子の製造方法は、半導体基板をエッチングして複数のピラーを形成するステップと、ピラーの側壁に第1保護膜を蒸着するステップと、第1保護膜が蒸着されたピラーをマスクとして半導体基板を1次エッチングするステップと、1次エッチングされた半導体基板及びピラーの側壁に第1絶縁膜を形成するステップと、第1絶縁膜が形成されたピラーをマスクとして半導体基板を2次エッチングするステップと、2次エッチングされた半導体基板の表面に第2保護膜及び第2絶縁膜を形成するステップと、第2絶縁膜を含むピラーの側壁にバリア膜を蒸着するステップと、ピラーの一側面のバリア膜、第1及び第2絶縁膜を除去し、第1保護膜及び第2保護膜により画成されるコンタクトホールを形成するステップと、を含むことを特徴とする。
さらに、第1保護膜及び第2保護膜は酸化膜を含む物質で形成し、ピラーの上側にハードマスクパターンを含み、第1及び第2絶縁膜は窒化膜を含む物質で形成し、バリア膜はチタニウム窒化膜を含む物質で形成する。
ここで、ピラーの一側面のバリア膜の除去は、半導体基板の上部にピラーの上部面より低い高さまで犠牲酸化膜を形成し、犠牲酸化膜及びピラーの表面にポリシリコン層を蒸着する。なお、ピラーの一側面に蒸着されたポリシリコン層を除去して前記バリア膜の上側を露出させた後、露出したバリア膜を除去するステップを含む。
ここで、犠牲酸化膜はSOD酸化膜を含む物質で形成し、ピラーの一側面に蒸着されたポリシリコン層を除去するステップは、ピラーの他側面及び上部に蒸着されたポリシリコン層にイオンを注入するステップと、ピラーの一側面のアンドープドされたポリシリコン層を除去するステップと、を含む。このとき、ポリシリコン層及び犠牲酸化膜を除去するステップをさらに含むことができる。
なお、イオンを注入するステップは2次に亘って進め、半導体基板の表面に対し0°〜30°の傾斜で進めるのが好ましい。
さらに、ピラーの一側面のバリア膜の除去は、ピラーを含む全体上部に犠牲酸化膜を形成し、ピラーが露出するまで平坦化するステップと、犠牲酸化膜及びピラーの上部にピラーの一側面のバリア膜を露出させるマスクパターンを形成するステップと、マスクパターンにより露出したバリア膜を除去するステップと、を含む。ここで、マスクパターンは酸化膜を含む物質で形成し、前記バリア膜を除去するステップ以後、マスクパターン及び犠牲酸化膜を除去するステップをさらに含むことができる。
なお、第2絶縁膜は第2保護膜の表面を窒化させて形成し、2次エッチングの深さは最後に形成されるコンタクトホールCD(Critical Dimension)をエッチングターゲットにする。
本発明に係る半導体素子の製造方法は、コンタクトホールの形成時に工程の段階を短縮させ、コンタクトホールの位置及びCD(Critical Dimension)を均一に形成することができる。
さらに、コンタクトホールが形成された領域のシリコン層と周辺の酸化膜との段差を最小化し、後続してメタル層を蒸着するとき、ステップカバレッジ特性を向上させることができる効果を提供する。
さらに、コンタクトホールが形成された領域のシリコン層と周辺の酸化膜との段差を最小化し、後続してメタル層を蒸着するとき、ステップカバレッジ特性を向上させることができる効果を提供する。
以下、図を参照しながら、本発明に係る半導体素子の製造方法の一実施例に対し詳しく説明する。
図1a〜図1lは、本発明に係る半導体素子の製造方法を示した断面図である。
図1aに示す通り、半導体基板100の上部にハードマスク層(図示省略)及び反射防止膜(図示省略)を形成する。ここで、ハードマスク層(図示省略)は非晶質炭素層(amorphous-carbon)、シリコン酸化窒化膜(SiON)、非晶質シリコン層(amorphous-Si)及びこれらの組合せのうち選択された何れか1つを利用して形成する。
次に、反射防止膜(図示省略)の上部に埋込みビットライン(buried bit line)領域を画成する感光膜パターン(図示省略)を形成する。このとき、感光膜パターン(図示省略)はライン(line)形態に形成するのが好ましい。
次に、感光膜パターン(図示省略)をマスクとして反射防止膜(図示省略)及びハードマスク層(図示省略)をエッチングする。なお、感光膜パターン(図示省略)及びエッチングされた反射防止膜(図示省略)を除去して埋込みビットライン領域を画成するハードマスクパターン105を形成する。
次に、ハードマスクパターン105をマスクとして半導体基板100をエッチングし複数のピラー115を形成する。ピラー115は、半導体基板100の一部がエッチングされ垂直方向に形成される。
以後、酸化工程を進めて露出した半導体基板100の表面に第1酸化膜120を形成する。このような工程は、シリコン材質である半導体基板100を保護するため進める。このとき、第1酸化膜120の一部は、半導体基板100の表面の内側に形成される。例えば、100Åの第1酸化膜120が形成されると、50Å程度の酸化膜は半導体基板100の表面に蒸着され、50Å程度の酸化膜は半導体基板100の内側に形成される。
図1aに示す通り、半導体基板100の上部にハードマスク層(図示省略)及び反射防止膜(図示省略)を形成する。ここで、ハードマスク層(図示省略)は非晶質炭素層(amorphous-carbon)、シリコン酸化窒化膜(SiON)、非晶質シリコン層(amorphous-Si)及びこれらの組合せのうち選択された何れか1つを利用して形成する。
次に、反射防止膜(図示省略)の上部に埋込みビットライン(buried bit line)領域を画成する感光膜パターン(図示省略)を形成する。このとき、感光膜パターン(図示省略)はライン(line)形態に形成するのが好ましい。
次に、感光膜パターン(図示省略)をマスクとして反射防止膜(図示省略)及びハードマスク層(図示省略)をエッチングする。なお、感光膜パターン(図示省略)及びエッチングされた反射防止膜(図示省略)を除去して埋込みビットライン領域を画成するハードマスクパターン105を形成する。
次に、ハードマスクパターン105をマスクとして半導体基板100をエッチングし複数のピラー115を形成する。ピラー115は、半導体基板100の一部がエッチングされ垂直方向に形成される。
以後、酸化工程を進めて露出した半導体基板100の表面に第1酸化膜120を形成する。このような工程は、シリコン材質である半導体基板100を保護するため進める。このとき、第1酸化膜120の一部は、半導体基板100の表面の内側に形成される。例えば、100Åの第1酸化膜120が形成されると、50Å程度の酸化膜は半導体基板100の表面に蒸着され、50Å程度の酸化膜は半導体基板100の内側に形成される。
次に、図1bに示す通り、エッチバック(Etch-Back)を進めて半導体基板100の底部に形成された第1酸化膜120を除去する。前記エッチバック工程時、ハードマスクパターン105がマスクの役割をして半導体基板100の表面に蒸着された第1酸化膜120がエッチングされる。即ち、ピラー115の側壁に残留する第1酸化膜120の厚さは、以前の工程で形成された第1酸化膜120の厚さより減少する。
図1cに示す通り、ハードマスクパターン105及びピラー115をマスクとして半導体基板100をさらにエッチングする。このとき、半導体基板100のエッチング深さ「D1」は、後続工程で形成されるコンタクトホールのCD(Critical Dimension)をエッチングターゲットにするのが好ましい。このように、予めコンタクトホールのCDを画成することにより工程変化率(variation)を減少させ、コンタクトホールのCD均一度を向上させることができる。
なお、ハードマスクパターン105及びピラー115の側壁にライナー窒化膜125を形成する。このとき、ライナー窒化膜125は、ハードマスクパターン105及びピラー115を含む半導体基板100の全体表面に窒化膜を形成したあと、エッチバックを進めて形成するのが好ましい。ここで、ライナー窒化膜125は、露出したコンタクトホール領域を保護するため形成する。
なお、ハードマスクパターン105及びピラー115の側壁にライナー窒化膜125を形成する。このとき、ライナー窒化膜125は、ハードマスクパターン105及びピラー115を含む半導体基板100の全体表面に窒化膜を形成したあと、エッチバックを進めて形成するのが好ましい。ここで、ライナー窒化膜125は、露出したコンタクトホール領域を保護するため形成する。
図1dに示す通り、ハードマスクパターン105及びライナー窒化膜125をマスクとして半導体基板100をさらにエッチングする。酸化工程を進めてさらにエッチングされた半導体基板100の表面に第2酸化膜130を形成する。ここで、図1aに示した第1酸化膜120と同様に、第2酸化膜130は半導体基板100の内側に一部蒸着され、半導体基板100の表面に一部蒸着される。
図1eに示す通り、プラズマ窒化工程を進めて先に形成された第2酸化膜130の表面を窒化膜135に変形させる。このような工程は、後続して進められる犠牲酸化膜ディップアウト(Dip-Out)工程時、犠牲酸化膜の除去と同時に第2酸化膜130が除去されるのを防止するためである。このとき、第2酸化膜130の表面に窒化工程を進めず、窒化膜135を蒸着することもできる。
次に、窒化膜が蒸着されたハードマスクパターン105及びピラー115の側壁にバリア膜140を形成する。ここで、バリア膜140は、窒化膜135とエッチング選択比の差を有する物質で形成するのが好ましく、より好ましくは、チタニウム窒化膜TiNで形成する。なお、バリア膜140はハードマスクパターン105及びピラー115を含む全体表面にチタニウム窒化膜を蒸着したあと、エッチバックを進めて形成する。
次に、窒化膜が蒸着されたハードマスクパターン105及びピラー115の側壁にバリア膜140を形成する。ここで、バリア膜140は、窒化膜135とエッチング選択比の差を有する物質で形成するのが好ましく、より好ましくは、チタニウム窒化膜TiNで形成する。なお、バリア膜140はハードマスクパターン105及びピラー115を含む全体表面にチタニウム窒化膜を蒸着したあと、エッチバックを進めて形成する。
図1fに示す通り、バリア膜140が形成された半導体基板100の全体上部に犠牲酸化膜145を形成する。ここで、犠牲酸化膜145は、SOD(Spin On Dielectric)酸化膜を含む物質で形成するのが好ましい。
ハードマスクパターン105が露出するまでCMP工程を進めたあと、膜質の緻密化のためアニーリング(Annealing)工程とキュアリング(Curing)工程を進める。
犠牲酸化膜145をリセスさせ、ハードマスクパターン105が犠牲酸化膜145の上部に突出されるようにする。ここで、犠牲酸化膜145をリセスさせる工程は湿式(Wet)、乾式(Dry)又はエッチバック(Etch Back)で進めることができる。
ハードマスクパターン105が露出するまでCMP工程を進めたあと、膜質の緻密化のためアニーリング(Annealing)工程とキュアリング(Curing)工程を進める。
犠牲酸化膜145をリセスさせ、ハードマスクパターン105が犠牲酸化膜145の上部に突出されるようにする。ここで、犠牲酸化膜145をリセスさせる工程は湿式(Wet)、乾式(Dry)又はエッチバック(Etch Back)で進めることができる。
図1gに示す通り、犠牲酸化膜145のリセスにより露出したバリア膜140を除去する。即ち、ハードマスクパターン105の側壁に形成されたバリア膜140が除去され、ライナー窒化膜125が露出する。次に、ハードマスクパターン105及び犠牲酸化膜145の表面にポリシリコン層150を蒸着する。
次に、図1hに示す通り、ポリシリコン層150の一部にBF2イオンを注入する。このとき、イオンの注入は2次に亘って進められ、半導体基板100の表面に対し0〜30°の角度の傾斜で進められる。ここで、イオンの注入はハードマスクパターン105の上部、犠牲酸化膜145の上部のポリシリコン層150a、及びハードマスクパターン105の他側面のポリシリコン層150aにイオンが注入されるようにする。ここで、前記イオンの注入は、一方向へのみ進めるのが好ましい。このように、一方向へのみイオンを注入すると、ハードマスクパターン105の一側面に形成されたポリシリコン層150にはイオンが注入されない。
図1iに示す通り、クリーニング工程を進めてイオンが注入されていないポリシリコン層150を除去する。このとき、イオンが注入されていないポリシリコン層150が除去され、ハードマスクパターン105の一側面及びピラー115の一側面に形成されたバリア膜140の上部が露出する。
図1jに示す通り、露出したバリア膜140を除去する。このとき、ピラー115の一側面に形成されたバリア膜140が全て除去されるようにするのが好ましい。
次に、図1kに示す通り、イオンが注入されたポリシリコン層150a及び犠牲酸化膜145を除去する。したがって、ピラー115の一側面にはライナー窒化膜125が露出し、ピラー115の他側面にはバリア膜140が露出する。
図1lに示す通り、ピラー115の他側面に残留するバリア膜140により露出した窒化膜135を除去する。次に、ピラー115の一側面に露出したライナー窒化膜125を除去し、第1酸化膜120及び第2酸化膜130等との間のピラー115を露出させる。なお、ピラー115の他側面に残留するバリア膜140を除去する。ここで、露出するピラー115がコンタクトホール155になる。
一方、前述の図1g〜図1iの工程の代わりに、次のような方法で進めることもできる。
図2a〜図2cを参照しながら、図1f以後の後続工程を説明する。先ず、図2aに示す通り、犠牲酸化膜145及びピラー115の上部に酸化膜(図示省略)及び感光膜パターン(図示省略)を形成する。次に、感光膜パターン(図示省略)で酸化膜(図示省略)をエッチングしてマスクパターン147を形成する。ここで、マスクパターン147は、ピラー115の一側面に形成されたバリア膜140が露出するように形成する。以後、感光膜パターン(図示省略)を除去する。
図2bに示す通り、マスクパターン147により露出したピラー115の一側面のバリア膜140を除去し、ライナー窒化膜125及び窒化膜135を露出させる。
図2cに示す通り、湿式エッチングを利用してマスクパターン147及び犠牲酸化膜145を除去する。以後、図1k及び図1lで説明した方法と同様に進めてコンタクトホールを形成する。
図2a〜図2cを参照しながら、図1f以後の後続工程を説明する。先ず、図2aに示す通り、犠牲酸化膜145及びピラー115の上部に酸化膜(図示省略)及び感光膜パターン(図示省略)を形成する。次に、感光膜パターン(図示省略)で酸化膜(図示省略)をエッチングしてマスクパターン147を形成する。ここで、マスクパターン147は、ピラー115の一側面に形成されたバリア膜140が露出するように形成する。以後、感光膜パターン(図示省略)を除去する。
図2bに示す通り、マスクパターン147により露出したピラー115の一側面のバリア膜140を除去し、ライナー窒化膜125及び窒化膜135を露出させる。
図2cに示す通り、湿式エッチングを利用してマスクパターン147及び犠牲酸化膜145を除去する。以後、図1k及び図1lで説明した方法と同様に進めてコンタクトホールを形成する。
前述の通り、本発明は、コンタクトホールの形成時に工程段階を短縮させ、コンタクトホールの位置及びCD(Critical Dimension)を均一に形成することができる。さらに、コンタクトホールが形成された領域のシリコン層と周辺の酸化膜との段差を最小化し、後続してメタル層を蒸着するとき、ステップカバレッジ特性を向上させることができる効果を提供する。
Claims (16)
- 半導体基板をエッチングして複数のピラーを形成するステップと、
前記ピラーの側壁に第1保護膜を蒸着するステップと、
前記第1保護膜が蒸着されたピラーをマスクとして前記半導体基板を1次エッチングするステップと、
前記1次エッチングされた半導体基板及び前記ピラーの側壁に第1絶縁膜を形成するステップと、
前記第1絶縁膜が形成された前記ピラーをマスクとして前記半導体基板を2次エッチングするステップと、
前記2次エッチングされた半導体基板の表面に第2保護膜及び第2絶縁膜を形成するステップと、
前記第2絶縁膜を含む前記ピラーの側壁にバリア膜を蒸着するステップと、
前記ピラーの一側面の前記バリア膜、第1及び第2絶縁膜を除去して前記第1保護膜及び第2保護膜により画成されるコンタクトホールを形成するステップと、
を含むことを特徴とする半導体素子の製造方法。 - 前記第1保護膜及び第2保護膜は、酸化膜を含む物質で形成することを特徴とする請求項1に記載の半導体素子の製造方法。
- 前記ピラーの上側にハードマスクパターンを含むことを特徴とする請求項1に記載の半導体素子の製造方法。
- 前記第1及び第2絶縁膜は、窒化膜を含む物質であることを特徴とする請求項1に記載の半導体素子の製造方法。
- 前記バリア膜は、チタニウム窒化膜を含む物質で形成することを特徴とする請求項1に記載の半導体素子の製造方法。
- 前記ピラーの一側面のバリア膜の除去は、
前記半導体基板の上部に前記ピラーの上部面より低い高さまで犠牲酸化膜を形成するステップと、
前記犠牲酸化膜及びピラーの表面にポリシリコン層を蒸着するステップと、
前記ピラーの一側面に蒸着されたポリシリコン層を除去して前記バリア膜の上側を露出させるステップと、
前記露出したバリア膜を除去するステップと、
を含むことを特徴とする請求項1に記載の半導体素子の製造方法。 - 前記犠牲酸化膜は、SOD酸化膜を含む物質で形成することを特徴とする請求項6に記載の半導体素子の製造方法。
- 前記ピラーの一側面に蒸着されたポリシリコン層を除去するステップは、
前記ピラーの他側面及び上部に蒸着されたポリシリコン層にイオンを注入するステップと、
前記ピラーの一側面のアンドープドされたポリシリコン層を除去するステップと、
を含むことを特徴とする請求項6に記載の半導体素子の製造方法。 - 前記イオンを注入するステップは、2次に亘って進めることを特徴とする請求項8に記載の半導体素子の製造方法。
- 前記イオンを注入するステップは、イオン注入の角度が、前記半導体基板の表面を基準に0°〜30°の傾斜を有することを特徴とする請求項8に記載の半導体素子の製造方法。
- 前記露出したバリア膜を除去するステップ以後、前記ポリシリコン層及び前記犠牲酸化膜を除去するステップをさらに含むことを特徴とする、請求項6に記載の半導体素子の製造方法。
- 前記ピラーの一側面のバリア膜の除去は、
前記ピラーを含む全体上部に犠牲酸化膜を形成し、前記ピラーが露出するまで平坦化するステップと、
前記犠牲酸化膜及びピラーの上部に、前記ピラーの一側面の前記バリア膜を露出させるマスクパターンを形成するステップと、
前記マスクパターンにより露出した前記バリア膜を除去するステップと、
を含むことを特徴とする請求項1に記載の半導体素子の製造方法。 - 前記マスクパターンは、酸化膜を含む物質で形成することを特徴とする請求項12に記載の半導体素子の製造方法。
- 前記バリア膜を除去するステップ以後、前記マスクパターン及び前記犠牲酸化膜を除去するステップをさらに含むことを特徴とする、請求項12に記載の半導体素子の製造方法。
- 前記第2絶縁膜は、前記第2保護膜の表面を窒化させて形成することを特徴とする請求項1に記載の半導体素子の製造方法。
- 前記1次エッチングの深さは、最終に形成されるコンタクトホールCD(Critical Dimension)をエッチングターゲットにすることを特徴とする、請求項1に記載の半導体素子の製造方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2010-0009298 | 2010-02-01 | ||
KR1020100009298A KR101129867B1 (ko) | 2010-02-01 | 2010-02-01 | 반도체 소자의 제조 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2011159946A true JP2011159946A (ja) | 2011-08-18 |
Family
ID=44340882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010159280A Pending JP2011159946A (ja) | 2010-02-01 | 2010-07-14 | 半導体素子の製造方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20110186970A1 (ja) |
JP (1) | JP2011159946A (ja) |
KR (1) | KR101129867B1 (ja) |
CN (1) | CN102142394A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8883596B2 (en) | 2012-05-10 | 2014-11-11 | Samsung Electronics Co., Ltd. | Semiconductor device with vertical channel transistor and method of fabricating the same |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101202690B1 (ko) * | 2010-12-09 | 2012-11-19 | 에스케이하이닉스 주식회사 | 반도체장치의 측벽콘택 형성 방법 |
KR101355196B1 (ko) * | 2011-12-16 | 2014-01-29 | 에스케이하이닉스 주식회사 | 반도체 소자 및 그 제조 방법 |
US10043810B1 (en) * | 2017-08-18 | 2018-08-07 | Winbond Electronics Corp. | Dynamic random access memory and method of fabricating the same |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR0147584B1 (ko) * | 1994-03-17 | 1998-08-01 | 윤종용 | 매몰 비트라인 셀의 제조방법 |
WO2000077848A1 (en) | 1999-06-10 | 2000-12-21 | Infineon Technologies North America Corp. | Self-aligned buried strap for vertical transistors in semiconductor memories |
US6593612B2 (en) | 2000-12-05 | 2003-07-15 | Infineon Technologies Ag | Structure and method for forming a body contact for vertical transistor cells |
US6621112B2 (en) | 2000-12-06 | 2003-09-16 | Infineon Technologies Ag | DRAM with vertical transistor and trench capacitor memory cells and methods of fabrication |
US6936512B2 (en) | 2002-09-27 | 2005-08-30 | International Business Machines Corporation | Semiconductor method and structure for simultaneously forming a trench capacitor dielectric and trench sidewall device dielectric |
TWI291218B (en) * | 2006-03-10 | 2007-12-11 | Promos Technologies Inc | Vertical-type surrounding gate semiconductor device |
-
2010
- 2010-02-01 KR KR1020100009298A patent/KR101129867B1/ko not_active IP Right Cessation
- 2010-07-14 JP JP2010159280A patent/JP2011159946A/ja active Pending
- 2010-07-20 US US12/840,184 patent/US20110186970A1/en not_active Abandoned
- 2010-08-18 CN CN2010102590838A patent/CN102142394A/zh active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8883596B2 (en) | 2012-05-10 | 2014-11-11 | Samsung Electronics Co., Ltd. | Semiconductor device with vertical channel transistor and method of fabricating the same |
Also Published As
Publication number | Publication date |
---|---|
KR20110089760A (ko) | 2011-08-09 |
CN102142394A (zh) | 2011-08-03 |
US20110186970A1 (en) | 2011-08-04 |
KR101129867B1 (ko) | 2012-03-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7858477B2 (en) | Forming a buried bit line in a bulb-shaped trench | |
US8309412B2 (en) | Method for forming semiconductor device with buried gate structure | |
US7923329B2 (en) | Method for manufacturing a semiconductor device | |
KR101129955B1 (ko) | 반도체 소자 및 그 제조 방법 | |
US8258054B2 (en) | Method for fabricating semiconductor device | |
US20120302047A1 (en) | Method for fabricating semiconductor device with partially open sidewall | |
KR101202690B1 (ko) | 반도체장치의 측벽콘택 형성 방법 | |
KR101129867B1 (ko) | 반도체 소자의 제조 방법 | |
US7667266B2 (en) | Semiconductor device including active pattern with channel recess, and method of fabricating the same | |
KR20100071406A (ko) | 반도체 소자의 형성 방법 | |
KR100526460B1 (ko) | 리세스 채널 구조를 갖는 반도체 소자 및 그 제조 방법 | |
KR101110545B1 (ko) | 반도체 소자 및 그 제조 방법 | |
KR101060713B1 (ko) | 반도체 소자의 제조 방법 | |
KR100586553B1 (ko) | 반도체 소자의 게이트 및 이의 형성 방법 | |
US20110254119A1 (en) | Semiconductor Device and Method of Manufacturing the Same | |
US20110260230A1 (en) | Cell with surrounding word line structures and manufacturing method thereof | |
KR101087782B1 (ko) | 반도체 소자 및 그 제조 방법 | |
US7696075B2 (en) | Method of fabricating semiconductor device having a recess channel structure therein | |
US7439104B2 (en) | Semiconductor device with increased channel length and method for fabricating the same | |
KR101043364B1 (ko) | 반도체 소자의 제조 방법 | |
US9269583B1 (en) | Method for fabricating memory device | |
US20190013325A1 (en) | Semiconductor device and method of fabricating the same | |
KR20140028762A (ko) | 반도체장치 제조 방법 | |
KR20120004804A (ko) | 반도체 장치 제조 방법 | |
KR20130032631A (ko) | 반도체 소자의 제조 방법 |