JP2009534738A - フォールト・トレランス・コンピューティング・システムにおけるエラー・フィルタリング - Google Patents
フォールト・トレランス・コンピューティング・システムにおけるエラー・フィルタリング Download PDFInfo
- Publication number
- JP2009534738A JP2009534738A JP2009506481A JP2009506481A JP2009534738A JP 2009534738 A JP2009534738 A JP 2009534738A JP 2009506481 A JP2009506481 A JP 2009506481A JP 2009506481 A JP2009506481 A JP 2009506481A JP 2009534738 A JP2009534738 A JP 2009534738A
- Authority
- JP
- Japan
- Prior art keywords
- programmable
- error
- logic
- logical
- single event
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/16—Error detection or correction of the data by redundancy in hardware
- G06F11/18—Error detection or correction of the data by redundancy in hardware using passive fault-masking of the redundant circuits
- G06F11/183—Error detection or correction of the data by redundancy in hardware using passive fault-masking of the redundant circuits by voting, the voting not being performed by the redundant components
- G06F11/184—Error detection or correction of the data by redundancy in hardware using passive fault-masking of the redundant circuits by voting, the voting not being performed by the redundant components where the redundant components implement processing functionality
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0706—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
- G06F11/0736—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function
- G06F11/0739—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment in functional embedded systems, i.e. in a data processing system designed as a combination of hardware and software dedicated to performing a certain function in a data processing system embedded in automotive or aircraft systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0793—Remedial or corrective actions
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Hardware Redundancy (AREA)
- Tests Of Electronic Circuits (AREA)
Abstract
Description
米国政府は、制限された政府契約の条件により規定される本発明における幾つかの権利を有し得る。
本願は、2006年2月6日に出願された、「FAULT TOLERANT COMPUTING SYSTEM(フォールト・トレランス・コンピューティング・システム)」という名称の譲渡された同時係属の米国特許出願11/348290(代理人ドケット番号H0011503−5802)に関連するものであり、この出願を本明細書では’290出願と呼ぶ。この’290出願は、参照により本明細書に組み込まれる。
Claims (8)
- 電子回路(102)におけるシングル・イベント故障を許容するためのシステム(100)であって、
メイン・プロセッサ(110)と、
前記メイン・プロセッサに応答する故障検出プロセッサ(106)であって、ボータ論理回路(202)を更に備える故障検出プロセッサと、
前記故障検出プロセッサ(106)に応答する3つ以上の論理デバイス(104A、・・・、104C)であって、それらの各出力が前記ボータ論理回路(202)の中を通る、3つ以上の論理デバイスと、
プログラマブル・エラー・フィルタ(316)であって、前記ボータ論理回路(202)の出力がに結合される、プログラマブル・エラー・フィルタと
を備えるシステム。 - 請求項1に記載のシステム(100)であって、前記メイン・プロセッサ(110)は、マイクロコントローラおよびプログラマブル論理デバイスのうちの1つである、システム。
- 請求項1に記載のシステム(100)であって、前記故障検出プロセッサ(106)は、特定用途向け集積回路、マイクロコントローラ、およびプログラマブル論理デバイスのうちの1つである、システム。
- 請求項1に記載のシステム(100)であって、前記3つ以上の論理デバイス(104A、・・・、104C)は、フィールドプログラマブル・ゲート・アレイ、コンプレックス・プログラマブル・ロジック・デバイス、およびフィールドプログラマブル・オブジェクト・アレイのうちの少なくとも1つを含む、システム。
- 請求項1に記載のシステム(100)であって、前記プログラマブル・エラー・フィルタ(316)は、エラー・カウントがプログラマブル・エラーしきい値(309)を超えたかどうかを判定する、システム。
- 請求項1に記載のシステム(100)であって、前記プログラマブル・エラー・フィルタ(316)は、エラー・カウントがプログラマブル・エラーしきい値(309)を超えたかどうかを判定し、前記エラー・カウントが前記プログラマブル・エラーしきい値を超えた場合、前記プログラマブル・エラー・フィルタは、一連のシングル・イベント故障状態の所定しきい値の発生を前記メイン・プロセッサ(110)に示す、システム。
- 請求項1に記載のシステム(100)であって、前記プログラマブル・エラー・フィルタ(316)は、エラー・カウントがプログラマブル・エラーしきい値(309)を超えたかどうかを判定し、前記エラー・カウントが前記プログラマブル・エラーしきい値を超えた場合、前記プログラマブル・エラー・フィルタは、一連のシングル・イベント故障状態の所定しきい値の発生を前記メイン・プロセッサ(110)に示すものであり、一連のシングル・イベント故障状態の前記所定しきい値の発生は、
エラー・カウントが前記プログラマブル・エラーしきい値を超えた前記3つ以上の論理デバイス(104A、・・・、104C)のうちの1つのものの再コンフィギュレーションと、
前記3つ以上の論理デバイスの再同期化と
を含む、
システム。 - 請求項1に記載のシステム(100)であって、前記プログラマブル・エラー・フィルタ(316)は、エラー・カウントがプログラマブル・エラーしきい値(309)を超えたかどうかを判定し、前記エラー・カウントが前記プログラマブル・エラーしきい値を超えた場合、前記プログラマブル・エラー・フィルタは、一連のシングル・イベント故障状態の所定しきい値の発生を前記メイン・プロセッサ(110)に示すものであり、連続したシングル・イベント故障状態の前記所定しきい値の発生は、
エラー・カウントが前記プログラマブル・エラーしきい値を超えた前記3つ以上の論理デバイス(104A、・・・、104C)のうちの1つのものの再コンフィギュレーションと、
前記3つ以上の論理デバイスの再同期化と
を含み、
前記3つ以上の論理デバイスのうちの前記1つのものの前記再コンフィギュレーションは更に、前記故障検出プロセッサ(106)から前記論理デバイス(104A、・・・、104Cのうちの1つ)への、少なくとも1組のデフォルト・コンフィギュレーション・ソフトウェア機械コード化命令の転送を含む、
システム。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/379,633 US20070260939A1 (en) | 2006-04-21 | 2006-04-21 | Error filtering in fault tolerant computing systems |
US11/379,633 | 2006-04-21 | ||
PCT/US2007/001351 WO2007133300A2 (en) | 2006-04-21 | 2007-01-19 | Error filtering in fault tolerant computing systems |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009534738A true JP2009534738A (ja) | 2009-09-24 |
JP2009534738A5 JP2009534738A5 (ja) | 2010-02-25 |
JP5337022B2 JP5337022B2 (ja) | 2013-11-06 |
Family
ID=38662533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009506481A Expired - Fee Related JP5337022B2 (ja) | 2006-04-21 | 2007-01-19 | フォールト・トレランス・コンピューティング・システムにおけるエラー・フィルタリング |
Country Status (4)
Country | Link |
---|---|
US (1) | US20070260939A1 (ja) |
EP (1) | EP2013733B1 (ja) |
JP (1) | JP5337022B2 (ja) |
WO (1) | WO2007133300A2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010134678A (ja) * | 2008-12-04 | 2010-06-17 | Nec Corp | 電子デバイス、電子デバイスの故障検出方法および電子デバイスの故障回復方法 |
JP2011216020A (ja) * | 2010-04-01 | 2011-10-27 | Mitsubishi Electric Corp | 情報処理装置および回路再構成装置 |
JP2012118725A (ja) * | 2010-11-30 | 2012-06-21 | Mitsubishi Electric Corp | エラー検出修復装置 |
JP2012528382A (ja) * | 2009-05-25 | 2012-11-12 | アリババ・グループ・ホールディング・リミテッド | キャッシュクラスタを構成可能モードで用いるキャッシュデータ処理 |
JP2014052781A (ja) * | 2012-09-06 | 2014-03-20 | Fujitsu Telecom Networks Ltd | Fpga監視制御回路 |
WO2015068207A1 (ja) * | 2013-11-05 | 2015-05-14 | 株式会社日立製作所 | プログラマブルデバイス |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080195789A1 (en) * | 2006-08-14 | 2008-08-14 | Paul Douglas Stoner | Method And Apparatus For Handling Data And Aircraft Employing Same |
US20080089087A1 (en) * | 2006-10-16 | 2008-04-17 | Paul Douglas Stoner | Apparatus and Method Pertaining to Light-Based Power Distribution in a Vehicle |
US7743285B1 (en) * | 2007-04-17 | 2010-06-22 | Hewlett-Packard Development Company, L.P. | Chip multiprocessor with configurable fault isolation |
JP2009187199A (ja) * | 2008-02-05 | 2009-08-20 | Panasonic Corp | 情報処理システム及び情報処理方法 |
US8200947B1 (en) * | 2008-03-24 | 2012-06-12 | Nvidia Corporation | Systems and methods for voting among parallel threads |
IT1391785B1 (it) * | 2008-11-21 | 2012-01-27 | St Microelectronics Srl | Sistema elettronico per il rilevamento di un guasto |
US8489919B2 (en) * | 2008-11-26 | 2013-07-16 | Arizona Board Of Regents | Circuits and methods for processors with multiple redundancy techniques for mitigating radiation errors |
US8564616B1 (en) | 2009-07-17 | 2013-10-22 | Nvidia Corporation | Cull before vertex attribute fetch and vertex lighting |
US8542247B1 (en) | 2009-07-17 | 2013-09-24 | Nvidia Corporation | Cull before vertex attribute fetch and vertex lighting |
US8976195B1 (en) | 2009-10-14 | 2015-03-10 | Nvidia Corporation | Generating clip state for a batch of vertices |
US8384736B1 (en) | 2009-10-14 | 2013-02-26 | Nvidia Corporation | Generating clip state for a batch of vertices |
JP5699057B2 (ja) * | 2011-08-24 | 2015-04-08 | 株式会社日立製作所 | プログラマブルデバイス、プログラマブルデバイスのリコンフィグ方法および電子デバイス |
JP5569752B2 (ja) * | 2011-12-08 | 2014-08-13 | 株式会社デンソー | 電子制御装置、および、これを用いた電動パワーステアリング装置 |
US9026864B2 (en) * | 2012-02-29 | 2015-05-05 | Red Hat, Inc. | Offloading health-checking policy |
US9116531B2 (en) * | 2013-02-27 | 2015-08-25 | General Electric Company | Methods and systems for current output mode configuration of universal input-output modules |
US9612900B2 (en) * | 2013-03-15 | 2017-04-04 | SEAKR Engineering, Inc. | Centralized configuration control of reconfigurable computing devices |
JP6182924B2 (ja) * | 2013-03-25 | 2017-08-23 | オムロン株式会社 | 同期シリアルインタフェース回路およびモーション制御機能モジュール |
US9294263B2 (en) * | 2014-01-02 | 2016-03-22 | Advanced Micro Devices, Inc. | Methods and systems of synchronizer selection |
US8922242B1 (en) * | 2014-02-20 | 2014-12-30 | Xilinx, Inc. | Single event upset mitigation |
WO2017091399A1 (en) * | 2015-11-23 | 2017-06-01 | Armor Defense Inc. | Extracting malicious instructions on a virtual machine in a network environment |
US10409983B2 (en) | 2015-11-23 | 2019-09-10 | Armor Defense, Inc. | Detecting malicious instructions in a virtual machine memory |
GB2555627B (en) * | 2016-11-04 | 2019-02-20 | Advanced Risc Mach Ltd | Error detection |
US10185635B2 (en) * | 2017-03-20 | 2019-01-22 | Arm Limited | Targeted recovery process |
US10423504B2 (en) * | 2017-08-04 | 2019-09-24 | The Boeing Company | Computer architecture for mitigating transistor faults due to radiation |
CN111506448B (zh) * | 2020-04-16 | 2023-03-24 | 广西师范大学 | 一种二维处理器阵列的快速重构方法 |
WO2021101643A2 (en) * | 2020-10-16 | 2021-05-27 | Futurewei Technologies, Inc. | Cpu-gpu lockstep system |
Citations (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04195639A (ja) * | 1990-11-28 | 1992-07-15 | Teijin Seiki Co Ltd | 多重プロセッサシステム及びその出力管理方法 |
JPH04241038A (ja) * | 1991-01-25 | 1992-08-28 | Hitachi Ltd | 高信頼化コンピュータシステム及びその復旧方法並びにプロセッサボード及びその交換方法 |
JPH05265984A (ja) * | 1992-03-23 | 1993-10-15 | Hitachi Ltd | 高信頼化コンピュータシステムの割込み制御方法 |
JPH0619641B2 (ja) * | 1983-07-15 | 1994-03-16 | 株式会社日立製作所 | 多重系制御システムのデータ管理方式 |
JPH07175765A (ja) * | 1993-10-25 | 1995-07-14 | Mitsubishi Electric Corp | 計算機の障害回復方法 |
JPH0844581A (ja) * | 1994-07-29 | 1996-02-16 | Fujitsu Ltd | 自己修復機能付き情報処理装置 |
JPH08235015A (ja) * | 1995-02-27 | 1996-09-13 | Mitsubishi Electric Corp | プロセッサ装置並びにプロセッサ故障診断方法 |
US6104211A (en) * | 1998-09-11 | 2000-08-15 | Xilinx, Inc. | System for preventing radiation failures in programmable logic devices |
US6178522B1 (en) * | 1998-06-02 | 2001-01-23 | Alliedsignal Inc. | Method and apparatus for managing redundant computer-based systems for fault tolerant computing |
US20020016942A1 (en) * | 2000-01-26 | 2002-02-07 | Maclaren John M. | Hard/soft error detection |
US20020116683A1 (en) * | 2000-08-08 | 2002-08-22 | Subhasish Mitra | Word voter for redundant systems |
JP3438490B2 (ja) * | 1996-10-29 | 2003-08-18 | 株式会社日立製作所 | 冗長システム |
JP2004133496A (ja) * | 2002-10-08 | 2004-04-30 | Hitachi Ltd | コンピュータシステム |
US20050278567A1 (en) * | 2004-06-15 | 2005-12-15 | Honeywell International Inc. | Redundant processing architecture for single fault tolerance |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4644498A (en) * | 1983-04-04 | 1987-02-17 | General Electric Company | Fault-tolerant real time clock |
CA1341310C (en) * | 1988-07-15 | 2001-10-23 | Robert Filepp | Interactive computer network and method of operation |
US6856600B1 (en) * | 2000-01-04 | 2005-02-15 | Cisco Technology, Inc. | Method and apparatus for isolating faults in a switching matrix |
EP1246033A1 (de) * | 2001-08-23 | 2002-10-02 | Siemens Aktiengesellschaft | Verfahren zur Überwachung konsistenter Speicherinhalte in redundanten Systemen |
US20040078508A1 (en) * | 2002-10-02 | 2004-04-22 | Rivard William G. | System and method for high performance data storage and retrieval |
US7089484B2 (en) * | 2002-10-21 | 2006-08-08 | International Business Machines Corporation | Dynamic sparing during normal computer system operation |
US20060020852A1 (en) * | 2004-03-30 | 2006-01-26 | Bernick David L | Method and system of servicing asynchronous interrupts in multiple processors executing a user program |
US20050268061A1 (en) * | 2004-05-31 | 2005-12-01 | Vogt Pete D | Memory channel with frame misalignment |
US7320064B2 (en) * | 2004-07-23 | 2008-01-15 | Honeywell International Inc. | Reconfigurable computing architecture for space applications |
-
2006
- 2006-04-21 US US11/379,633 patent/US20070260939A1/en not_active Abandoned
-
2007
- 2007-01-19 JP JP2009506481A patent/JP5337022B2/ja not_active Expired - Fee Related
- 2007-01-19 EP EP07716774A patent/EP2013733B1/en not_active Expired - Fee Related
- 2007-01-19 WO PCT/US2007/001351 patent/WO2007133300A2/en active Application Filing
Patent Citations (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0619641B2 (ja) * | 1983-07-15 | 1994-03-16 | 株式会社日立製作所 | 多重系制御システムのデータ管理方式 |
JPH04195639A (ja) * | 1990-11-28 | 1992-07-15 | Teijin Seiki Co Ltd | 多重プロセッサシステム及びその出力管理方法 |
JPH04241038A (ja) * | 1991-01-25 | 1992-08-28 | Hitachi Ltd | 高信頼化コンピュータシステム及びその復旧方法並びにプロセッサボード及びその交換方法 |
JPH05265984A (ja) * | 1992-03-23 | 1993-10-15 | Hitachi Ltd | 高信頼化コンピュータシステムの割込み制御方法 |
JPH07175765A (ja) * | 1993-10-25 | 1995-07-14 | Mitsubishi Electric Corp | 計算機の障害回復方法 |
JPH0844581A (ja) * | 1994-07-29 | 1996-02-16 | Fujitsu Ltd | 自己修復機能付き情報処理装置 |
US5655069A (en) * | 1994-07-29 | 1997-08-05 | Fujitsu Limited | Apparatus having a plurality of programmable logic processing units for self-repair |
JPH08235015A (ja) * | 1995-02-27 | 1996-09-13 | Mitsubishi Electric Corp | プロセッサ装置並びにプロセッサ故障診断方法 |
JP3438490B2 (ja) * | 1996-10-29 | 2003-08-18 | 株式会社日立製作所 | 冗長システム |
JP2002517819A (ja) * | 1998-06-02 | 2002-06-18 | アライドシグナル・インコーポレイテッド | 耐障害性演算用の冗長コンピュータ・ベース・システムを管理するための方法及び装置 |
US6178522B1 (en) * | 1998-06-02 | 2001-01-23 | Alliedsignal Inc. | Method and apparatus for managing redundant computer-based systems for fault tolerant computing |
US6104211A (en) * | 1998-09-11 | 2000-08-15 | Xilinx, Inc. | System for preventing radiation failures in programmable logic devices |
US20020016942A1 (en) * | 2000-01-26 | 2002-02-07 | Maclaren John M. | Hard/soft error detection |
US20020116683A1 (en) * | 2000-08-08 | 2002-08-22 | Subhasish Mitra | Word voter for redundant systems |
JP2004133496A (ja) * | 2002-10-08 | 2004-04-30 | Hitachi Ltd | コンピュータシステム |
US20050278567A1 (en) * | 2004-06-15 | 2005-12-15 | Honeywell International Inc. | Redundant processing architecture for single fault tolerance |
JP2008503002A (ja) * | 2004-06-15 | 2008-01-31 | ハネウェル・インターナショナル・インコーポレーテッド | 単一フォールトトレランスのための冗長処理アーキテクチャ |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010134678A (ja) * | 2008-12-04 | 2010-06-17 | Nec Corp | 電子デバイス、電子デバイスの故障検出方法および電子デバイスの故障回復方法 |
JP2012528382A (ja) * | 2009-05-25 | 2012-11-12 | アリババ・グループ・ホールディング・リミテッド | キャッシュクラスタを構成可能モードで用いるキャッシュデータ処理 |
JP2011216020A (ja) * | 2010-04-01 | 2011-10-27 | Mitsubishi Electric Corp | 情報処理装置および回路再構成装置 |
JP2012118725A (ja) * | 2010-11-30 | 2012-06-21 | Mitsubishi Electric Corp | エラー検出修復装置 |
JP2014052781A (ja) * | 2012-09-06 | 2014-03-20 | Fujitsu Telecom Networks Ltd | Fpga監視制御回路 |
WO2015068207A1 (ja) * | 2013-11-05 | 2015-05-14 | 株式会社日立製作所 | プログラマブルデバイス |
Also Published As
Publication number | Publication date |
---|---|
EP2013733A2 (en) | 2009-01-14 |
US20070260939A1 (en) | 2007-11-08 |
WO2007133300A2 (en) | 2007-11-22 |
WO2007133300A3 (en) | 2008-03-13 |
JP5337022B2 (ja) | 2013-11-06 |
EP2013733B1 (en) | 2012-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5337022B2 (ja) | フォールト・トレランス・コンピューティング・システムにおけるエラー・フィルタリング | |
US20070220367A1 (en) | Fault tolerant computing system | |
KR102213762B1 (ko) | 양방향 아키텍처를 구비한 리던던트 ccdl들 | |
JP6484330B2 (ja) | 2路アーキテクチャ | |
US7848232B2 (en) | Time division multiplexed communication bus and related methods | |
US8140893B2 (en) | Fault-tolerant system | |
US10042812B2 (en) | Method and system of synchronizing processors to the same computational point | |
US20050240829A1 (en) | Lockstep error signaling | |
US9367375B2 (en) | Direct connect algorithm | |
US9477559B2 (en) | Control device, control method and recording medium storing program thereof | |
EP3979527A1 (en) | System and method of network synchronized time in safety applications | |
US20070186126A1 (en) | Fault tolerance in a distributed processing network | |
EP0415552A2 (en) | Protocol for read and write transfers | |
US9665447B2 (en) | Fault-tolerant failsafe computer system using COTS components | |
US10621024B2 (en) | Signal pairing for module expansion of a failsafe computing system | |
US9311212B2 (en) | Task based voting for fault-tolerant fail safe computer systems | |
JP5604799B2 (ja) | フォールトトレラントコンピュータ | |
KR102596572B1 (ko) | 무인항공기 네트워크 구조 및 네트워크 구조에서의 동기화 방법 | |
US20230318728A1 (en) | Diagnostic System and Method for Network Synchronized Time in Safety Applications |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100108 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100108 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120604 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120903 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130326 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130618 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130709 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130802 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |