JP2009163325A5 - - Google Patents

Download PDF

Info

Publication number
JP2009163325A5
JP2009163325A5 JP2007339876A JP2007339876A JP2009163325A5 JP 2009163325 A5 JP2009163325 A5 JP 2009163325A5 JP 2007339876 A JP2007339876 A JP 2007339876A JP 2007339876 A JP2007339876 A JP 2007339876A JP 2009163325 A5 JP2009163325 A5 JP 2009163325A5
Authority
JP
Japan
Prior art keywords
access
storage unit
write
predetermined condition
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2007339876A
Other languages
English (en)
Other versions
JP4982354B2 (ja
JP2009163325A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2007339876A priority Critical patent/JP4982354B2/ja
Priority claimed from JP2007339876A external-priority patent/JP4982354B2/ja
Priority to PCT/JP2008/003980 priority patent/WO2009084210A1/ja
Priority to CN200880120800XA priority patent/CN101896882A/zh
Priority to US12/746,657 priority patent/US8131968B2/en
Publication of JP2009163325A publication Critical patent/JP2009163325A/ja
Publication of JP2009163325A5 publication Critical patent/JP2009163325A5/ja
Application granted granted Critical
Publication of JP4982354B2 publication Critical patent/JP4982354B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (13)

  1. データを記憶する記憶部と、
    前記記憶部へのライトアクセスを要求する第1処理部と、
    前記記憶部へのリードアクセスを要求する第2処理部と、
    前記第1処理部から前記記憶部へのライトアクセスおよび前記第2処理部から前記記憶部へのリードアクセスをそれぞれ制御するアクセス制御部と、
    を有する情報処理装置であって、
    前記アクセス制御部は、
    前記第2処理部から前記記憶部へのリードアクセス時に、前記第1処理部から前記記憶部へのライトアクセス時にライトデータが所定の条件を満たすか否かを判定して得られた判定結果および前記ライトアクセス時のアクセス位置情報を参照し、前記リードアクセス時のアクセス位置に対応する前記判定結果が、前記ライトアクセス時に前記所定の条件を満たしていたことを示す場合には、前記記憶部からデータの読み出しを行わず、前記所定の条件から決定される所定のデータを前記第2処理部に返し、
    前記第1処理部から前記記憶部へのライトアクセス時に、ライトデータが前記所定の条件を満たすか否かを判定し、得られた判定結果および前記ライトアクセス時のアクセス位置情報を管理するとともに、前記所定の条件を満たしたライトデータについて前記記憶部への書き込みを行なわない
    情報処理装置。
  2. 前記アクセス制御部は、
    前記リードアクセス時のアクセス位置に対応する前記判定結果が、前記ライトアクセス時に前記所定の条件を満たしていなかったことを示す場合には、前記記憶部からデータの読み出しを行い、前記記憶部から読み出したデータを前記第2処理部に返す、
    請求項1記載の情報処理装置。
  3. 前記所定の条件は、ライトデータが、あらかじめ設定された設定データと一致するか否かである、
    請求項1または請求項2記載の情報処理装置。
  4. 前記所定の条件は、ライトデータが、1つ前のライトデータと一致するか否かである、
    請求項1または請求項2記載の情報処理装置。
  5. 前記所定の条件は、ライトデータが、1つ前のアクセス位置のデータと一致するか否かである、
    請求項1または請求項2記載の情報処理装置。
  6. 前記アクセス制御部は、
    前記所定の条件を満たすか否かの判定を、前記記憶部の特定領域においてのみ行う、
    請求項1から請求項のいずれかに記載の情報処理装置。
  7. 前記アクセス位置情報は、前記記憶部内のアドレスである、
    請求項1から請求項のいずれかに記載の情報処理装置。
  8. 前記アクセス位置情報は、前記記憶部内の座標である、
    請求項1から請求項のいずれかに記載の情報処理装置。
  9. 前記判定結果および前記アクセス位置情報は、前記アクセス制御部または前記記憶部に格納される、
    請求項1から請求項のいずれかに記載の情報処理装置。
  10. 前記アクセス制御部は、
    前記判定結果をテーブルの形式で管理する、
    請求項1から請求項のいずれかに記載の情報処理装置。
  11. 前記アクセス制御部は、
    同一のライトデータが連続して前記所定の条件を満たす場合、前記判定結果として、前記所定の条件を満たす連続したライトデータの先頭アドレスおよび最終アドレスを管理する、
    請求項1から請求項のいずれかに記載の情報処理装置。
  12. 前記アクセス制御部は、
    同一のライトデータが連続して前記所定の条件を満たす場合、前記判定結果として、前記所定の条件を満たす連続したライトデータの先頭座標および最終座標を管理する、
    請求項1から請求項のいずれかに記載の情報処理装置。
  13. データを記憶する記憶部と、
    前記記憶部へのライトアクセスを要求する第1処理部と、
    前記記憶部へのリードアクセスを要求する第2処理部と、
    前記第1処理部から前記記憶部へのライトアクセスおよび前記第2処理部から前記記憶部へのリードアクセスをそれぞれ制御するアクセス制御部と、
    を有する情報処理装置におけるアクセス制御方法であって、
    前記第2処理部から前記記憶部へのリードアクセス時に、前記第1処理部から前記記憶部へのライトアクセス時にライトデータが所定の条件を満たすか否かを判定して得られた判定結果および前記ライトアクセス時のアクセス位置情報を参照し、前記リードアクセス時のアクセス位置に対応する前記判定結果が、前記ライトアクセス時に前記所定の条件を満たしていたことを示す場合には、前記記憶部からデータの読み出しを行わず、前記所定の条件から決定される所定のデータを前記第2処理部に返し、
    前記第1処理部から前記記憶部へのライトアクセス時に、ライトデータが前記所定の条件を満たすか否かを判定し、得られた判定結果および前記ライトアクセス時のアクセス位置情報を管理するとともに、前記所定の条件を満たしたライトデータについて前記記憶部への書き込みを行なわない
    アクセス制御方法。
JP2007339876A 2007-12-28 2007-12-28 情報処理装置 Expired - Fee Related JP4982354B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2007339876A JP4982354B2 (ja) 2007-12-28 2007-12-28 情報処理装置
PCT/JP2008/003980 WO2009084210A1 (ja) 2007-12-28 2008-12-25 情報処理装置
CN200880120800XA CN101896882A (zh) 2007-12-28 2008-12-25 信息处理装置
US12/746,657 US8131968B2 (en) 2007-12-28 2008-12-25 Information processing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007339876A JP4982354B2 (ja) 2007-12-28 2007-12-28 情報処理装置

Publications (3)

Publication Number Publication Date
JP2009163325A JP2009163325A (ja) 2009-07-23
JP2009163325A5 true JP2009163325A5 (ja) 2010-10-14
JP4982354B2 JP4982354B2 (ja) 2012-07-25

Family

ID=40823946

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007339876A Expired - Fee Related JP4982354B2 (ja) 2007-12-28 2007-12-28 情報処理装置

Country Status (4)

Country Link
US (1) US8131968B2 (ja)
JP (1) JP4982354B2 (ja)
CN (1) CN101896882A (ja)
WO (1) WO2009084210A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8872836B2 (en) * 2011-01-25 2014-10-28 Qualcomm Incorporated Detecting static images and reducing resource usage on an electronic device
CN103959199B (zh) * 2011-11-30 2017-08-15 英特尔公司 用于先进先出(fifo)存储器的功率节约方法和装置
KR102174032B1 (ko) * 2016-03-22 2020-11-04 아셈블로그, 인크. 액세스 관리 방법, 정보 처리 장치, 프로그램, 및 기록 매체
US10838786B2 (en) * 2016-09-05 2020-11-17 Mitsubishi Electric Corporation Embedded system, embedded system control method and data consistency judgment method
US12054166B2 (en) * 2021-05-13 2024-08-06 Dana Belgium N.V. Driveline component control and fault diagnostics

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61131132A (ja) * 1984-11-30 1986-06-18 Nec Corp トレ−サ回路
JPS62289999A (ja) * 1986-06-09 1987-12-16 Toshiba Corp デ−タの書込方法
JPS6447133A (en) * 1987-08-17 1989-02-21 Nec Corp Frame data compressing and storing device
JPH01126687A (ja) 1987-11-11 1989-05-18 Hitachi Ltd 表示メモリ制御回路
JPH0778720B2 (ja) * 1987-12-14 1995-08-23 株式会社日立製作所 画像合成装置
US5179642A (en) * 1987-12-14 1993-01-12 Hitachi, Ltd. Image synthesizing apparatus for superposing a second image on a first image
JPH01224851A (ja) * 1988-03-03 1989-09-07 Nec Corp データ処理装置
JPH03191445A (ja) * 1989-12-20 1991-08-21 Mitsubishi Electric Corp メモリ回路装置
JPH05266177A (ja) 1992-03-19 1993-10-15 Nec Corp 描画装置
JPH06131882A (ja) * 1992-10-14 1994-05-13 Nippondenso Co Ltd 半導体記憶装置
US7213095B2 (en) * 2004-06-08 2007-05-01 Arm Limited Bus transaction management within data processing systems
JP4161944B2 (ja) * 2004-07-01 2008-10-08 セイコーエプソン株式会社 表示コントローラ及び電子機器
US20090094474A1 (en) * 2005-06-30 2009-04-09 Matsushita Electric Industrial Co., Ltd. Information processing device
US8156363B2 (en) * 2007-07-02 2012-04-10 Panasonic Corporation Information processing device and mobile phone including comparison of power consumption information and remaining power
US7660933B2 (en) * 2007-10-11 2010-02-09 Broadcom Corporation Memory and I/O bridge

Similar Documents

Publication Publication Date Title
JP2014026635A5 (ja)
JP2009163325A5 (ja)
JP2007334852A5 (ja)
US8069324B2 (en) Storage device with manual learning
DE602004022459D1 (de) Tragbare datenspeichereinrichtung mit einer speicheradressen-abbildungstabelle
EP1912118A3 (en) Storage apparatus, controller and control method
JP2009277193A5 (ja)
JP2014071893A5 (ja)
JP2009510946A5 (ja)
JP2009301525A5 (ja)
JP2009266333A5 (ja)
TW201805811A (zh) 記憶體模組及其控制可程式化去重複率的方法
JP2008146174A5 (ja)
JP2015227037A5 (ja)
JP2020099381A5 (ja)
JP2006216027A5 (ja)
US20130339575A1 (en) Data storage device and data trimming method
JP2010198303A5 (ja)
JP2006172206A5 (ja)
JP2008253813A5 (ja)
JP2012173814A5 (ja) 情報処理装置及び情報処理装置を制御する制御方法及びプログラム
JP2009278157A5 (ja)
GB2531105A (en) Implementing enhanced performance with read before write to phase change memory to avoid write cancellations
JP2011159240A5 (ja)
JP2005174315A5 (ja)