JP2008546056A - システム内で異なる動作を有する同一チップ - Google Patents
システム内で異なる動作を有する同一チップ Download PDFInfo
- Publication number
- JP2008546056A JP2008546056A JP2008512324A JP2008512324A JP2008546056A JP 2008546056 A JP2008546056 A JP 2008546056A JP 2008512324 A JP2008512324 A JP 2008512324A JP 2008512324 A JP2008512324 A JP 2008512324A JP 2008546056 A JP2008546056 A JP 2008546056A
- Authority
- JP
- Japan
- Prior art keywords
- chip
- port
- signal
- control circuit
- memory controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims description 18
- 239000000872 buffer Substances 0.000 claims description 15
- 238000000034 method Methods 0.000 claims description 15
- 239000004020 conductor Substances 0.000 description 106
- 230000011664 signaling Effects 0.000 description 10
- 238000010586 diagram Methods 0.000 description 7
- 238000013459 approach Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 230000002457 bidirectional effect Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 239000007853 buffer solution Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/06—Arrangements for interconnecting storage elements electrically, e.g. by wiring
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1075—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers for multiport memories each having random access ports and serial ports, e.g. video RAM
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1078—Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
- Dram (AREA)
- Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Abstract
【選択図】図3
Description
Claims (23)
- チップであって、
一のメモリコアと、制御回路と、第1のポート、第2のポート、および、第3のポートと、を含み、
前記第1のポートは信号を受信するだけであり、前記第2のポートは、信号を提供するだけであり、前記制御回路は、前記第3のポートが信号を受信するだけであるか、または、信号を提供するだけであるかを決定するチップ。 - 前記チップが一のシステムにおける一の第1の位置にあるとき、前記制御回路は、一の第1の位置状態にあり、前記チップが前記システムにおける一の第2の位置にあるとき、前記制御回路は、一の第2の位置状態にある、請求項1に記載のチップ。
- 前記制御回路は、一の位置状態制御信号を受信し、かつ、前記制御信号が一の第1の電圧範囲にある場合、自体を一の第1の位置状態に置き、前記制御信号が一の第2の電圧範囲にある場合、自体を一の第2の位置状態に置く、請求項1に記載のチップ。
- 前記制御回路が前記第1の位置状態にあるとき、使用可能な前記第1のポートの数は、前記制御回路が前記第2の位置状態にある場合とは異なる、請求項3に記載のチップ。
- 前記第3のポートに接続される送信機および受信機をさらに備え、前記制御回路が前記第1の位置状態にある場合は、前記受信機でなく前記送信機を起動し、前記制御回路が前記第2の位置状態にある場合は、前記送信機でなく前記受信機を起動する、請求項3に記載のチップ。
- 前記コアに接続される一のコマンドデコーダ回路と、前記第1および第2のポートにそれぞれ接続される第1および第2の選択回路とをさらに備え、前記制御回路が前記第1の位置状態にあるとき、前記第1の選択回路に、前記第1のポートから受信される信号を前記第2の選択回路ではなく前記送信機および前記コマンドデコーダに送るよう命じ、前記制御回路が前記第2の位置状態にあるとき、前記第1の選択回路に、前記第1のポートから受信される信号を前記送信機および前記コマンドデコーダではなく前記第2の選択回路に送るよう命じる、請求項5に記載のチップ。
- 前記コアに接続される一のコマンドデコーダをさらに備え、一のコマンドが前記チップに宛てられた一の読み取りコマンドである場合、前記コマンドデコーダは、前記コアに一の読み取り動作を実行し、結果として生じた読み取りデータは、前記コアから前記第2の選択回路へと提供され、該選択回路は、前記読み取りデータを前記第2のポートに提供する、請求項1に記載のチップ。
- 前記第2のポートは、読み取りデータだけを提供する、請求項1に記載のチップ。
- システムであって、一のメモリコアと、制御回路と、第1のポート、第2のポート、および、第3のポートとをそれぞれ含む第1および第2のチップを含み、
前記第1および第2のチップに対し、前記第1のポートは信号を受信するだけであり、前記第2のポートは信号を提供するだけであり、前記制御回路は、前記第3のポートが信号を受信するだけであるか、または、信号を提供するだけであるかを制御し、
前記第1のチップの前記第3のポートは、前記第2のチップの前記第3のポートに接続される、システム。 - 前記第1のチップの前記第1のポートに接続される一のメモリコントローラをさらに含み、前記第1のチップの前記制御回路は、前記第1のチップの送信機に前記第1のチップの前記第3のポートを介し前記第3のポートおよび第2のチップの送信機に信号を送信するよう命じ、前記第1のチップの前記第2のポートは、前記第2のチップの前記第1のポートに接続される、請求項9に記載のシステム。
- 動作中、前記第1のチップの前記第1のポートを介し受信される信号は、前記メモリコントローラからのアドレス、コマンド、および、書き込みデータ信号であり、前記第1のチップの前記第2のポートにより前記第2のチップの前記第1のポートに提供される信号は、読み取りデータ信号である、請求項10に記載のシステム。
- 動作中、前記第1のチップの前記第1のポートおよび前記第2のチップの前記第3のポートは、コマンド、アドレス、および、書き込みデータ信号のみを受信し、前記第1のチップの前記第2のポートおよび前記第2のチップの第2のポートは、読み取りデータのみを提供する、請求項9に記載のシステム。
- 前記第1のチップは、一のメモリコントローラに接続される一の第1のチップ群の一部であり、前記第2のチップは、前記第1のチップ群と前記メモリコントローラとの間に接続される一の第2のチップ群の一部である、請求項9に記載のシステム。
- 前記第1のチップに接続される一のメモリコントローラと、前記第2のチップと前記メモリコントローラとの間に接続される一の第3のチップとをさらに備える、請求項9に記載のシステム。
- 前記第1および第2のチップをそれぞれ支持する第1および第2のモジュール基板をさらに備え、前記第1のモジュール基板は、前記第1のチップと同じ追加のチップをさらに支持し、前記第2のモジュール基板は、前記第2のチップと同じ追加のチップをさらに支持する、請求項9に記載のシステム。
- 前記第1および第2のモジュール基板はそれぞれ、前記モジュール基板上のチップとインターフェースする一のバッファを含む、請求項15に記載のシステム。
- 前記第1のチップと、該第1のチップと同じランクの他のチップとを支持する一の第1の側、および、前記第2のチップと、該第2のチップと同じランクの他のチップとを支持する一の第2の側を有するモジュール基板をさらに備える、請求項9に記載のシステム。
- 前記第1のチップに接続される一のメモリコントローラをさらに備え、該メモリコントローラは、一の無線送受信機にも接続される、請求項9に記載のシステム。
- 方法であって、
それぞれ制御回路を有する一の第1および一の第2のチップ群を一のコンピュータシステム内に配置することと、
前記第1のチップ群の前記制御回路を一の第1の位置状態にすること、および、前記第2のチップ群の前記制御回路を一の第2の位置状態にすることと、
を含み、
前記各チップの第1のポートは、信号を受信するだけであり、前記各チップの第2のポートは、信号を提供するだけであり、前記第1のチップ群における前記制御回路は、前記第1のチップ群に、該第1のチップ群の第3のポートを介し信号を提供するのみをさせ、前記第2のチップ群における前記制御回路は、前記第2のチップ群に該第2のチップ群の第3のポートを介し信号を受信するのみさせる、方法。 - 前記第1のチップの前記第1のポートを介し受信される前記信号は、一のメモリコントローラからのアドレス、コマンド、および、書き込みデータ信号であり、前記第1のチップの前記第2のポートにより前記第2のチップの前記第1のポートに提供される前記信号は、読み取りデータ信号である、請求項19に記載の方法。
- 前記第1のチップの前記第1のポートおよび前記第2のチップの前記第3のポートは、コマンド、アドレス、および、書き込みデータ信号のみを受信し、前記第1のチップの前記第2のポートおよび前記第2のチップの前記第2のポートは、読み取りデータ信号のみを提供する、請求項19に記載の方法。
- 前記第1のチップ群に一のメモリコントローラを接続することと、前記第2のチップ群と前記メモリコントローラとの間に一の第3のチップ群を接続することと、をさらに含む、請求項19に記載の方法。
- 前記第1のチップ群を一の第1のモジュール基板に配置することと、前記第2のチップ群を一の第2のモジュール基板に配置することと、をさらに含む、請求項19に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/131,572 | 2005-05-17 | ||
US11/131,572 US7269088B2 (en) | 2005-05-17 | 2005-05-17 | Identical chips with different operations in a system |
PCT/US2006/017048 WO2006124300A1 (en) | 2005-05-17 | 2006-05-02 | Identical chips with different operations in a system |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008546056A true JP2008546056A (ja) | 2008-12-18 |
JP4820867B2 JP4820867B2 (ja) | 2011-11-24 |
Family
ID=36922081
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008512324A Expired - Fee Related JP4820867B2 (ja) | 2005-05-17 | 2006-05-02 | システム内で異なる動作を有する同一チップ |
Country Status (7)
Country | Link |
---|---|
US (2) | US7269088B2 (ja) |
JP (1) | JP4820867B2 (ja) |
CN (1) | CN101176160B (ja) |
DE (1) | DE112006001208B4 (ja) |
GB (1) | GB2441083B (ja) |
TW (1) | TWI315071B (ja) |
WO (1) | WO2006124300A1 (ja) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7414917B2 (en) * | 2005-07-29 | 2008-08-19 | Infineon Technologies | Re-driving CAwD and rD signal lines |
US20070140281A1 (en) * | 2005-12-16 | 2007-06-21 | Elite Silicon Technology, Inc. | Network communication apparatus with shared buffers |
KR100750183B1 (ko) * | 2006-01-10 | 2007-08-17 | 삼성전자주식회사 | 메모리 시스템 및 그 제어방법 |
US7673093B2 (en) * | 2006-07-26 | 2010-03-02 | International Business Machines Corporation | Computer system having daisy chained memory chips |
US7627711B2 (en) * | 2006-07-26 | 2009-12-01 | International Business Machines Corporation | Memory controller for daisy chained memory chips |
US7844769B2 (en) * | 2006-07-26 | 2010-11-30 | International Business Machines Corporation | Computer system having an apportionable data bus and daisy chained memory chips |
US7620763B2 (en) * | 2006-07-26 | 2009-11-17 | International Business Machines Corporation | Memory chip having an apportionable data bus |
US7660942B2 (en) * | 2006-07-26 | 2010-02-09 | International Business Machines Corporation | Daisy chainable self timed memory chip |
US7490186B2 (en) * | 2006-07-26 | 2009-02-10 | International Business Machines Corporation | Memory system having an apportionable data bus and daisy chained memory chips |
US7480201B2 (en) * | 2006-07-26 | 2009-01-20 | International Business Machines Corporation | Daisy chainable memory chip |
US7660940B2 (en) * | 2006-07-26 | 2010-02-09 | International Business Machines Corporation | Carrier having daisy chain of self timed memory chips |
US7545664B2 (en) * | 2006-07-26 | 2009-06-09 | International Business Machines Corporation | Memory system having self timed daisy chained memory chips |
US7577811B2 (en) * | 2006-07-26 | 2009-08-18 | International Business Machines Corporation | Memory controller for daisy chained self timed memory chips |
US7617350B2 (en) | 2006-07-26 | 2009-11-10 | International Business Machines Corporation | Carrier having daisy chained memory chips |
US20080151591A1 (en) * | 2006-12-21 | 2008-06-26 | Intel Corporation | Memory system with a configurable number of read data bits |
US20080149506A1 (en) * | 2006-12-22 | 2008-06-26 | Ching-Kai Kuo | Cosmetic container |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4616310A (en) * | 1983-05-20 | 1986-10-07 | International Business Machines Corporation | Communicating random access memory |
US5150328A (en) | 1988-10-25 | 1992-09-22 | Internation Business Machines Corporation | Memory organization with arrays having an alternate data port facility |
JPH0582746A (ja) * | 1991-09-20 | 1993-04-02 | Fujitsu Ltd | 半導体記憶装置 |
US5860080A (en) | 1996-03-19 | 1999-01-12 | Apple Computer, Inc. | Multicasting system for selecting a group of memory devices for operation |
US6742098B1 (en) * | 2000-10-03 | 2004-05-25 | Intel Corporation | Dual-port buffer-to-memory interface |
US6432318B1 (en) * | 2000-02-17 | 2002-08-13 | Applied Materials, Inc. | Dielectric etch process reducing striations and maintaining critical dimensions |
US6697888B1 (en) * | 2000-09-29 | 2004-02-24 | Intel Corporation | Buffering and interleaving data transfer between a chipset and memory modules |
US6658509B1 (en) * | 2000-10-03 | 2003-12-02 | Intel Corporation | Multi-tier point-to-point ring memory interface |
US7076610B2 (en) | 2000-11-22 | 2006-07-11 | Integrated Device Technology, Inc. | FIFO memory devices having multi-port cache memory arrays therein that support hidden EDC latency and bus matching and methods of operating same |
US6373289B1 (en) * | 2000-12-26 | 2002-04-16 | Intel Corporation | Data and strobe repeater having a frequency control unit to re-time the data and reject delay variation in the strobe |
US6493250B2 (en) * | 2000-12-28 | 2002-12-10 | Intel Corporation | Multi-tier point-to-point buffered memory interface |
US6747474B2 (en) * | 2001-02-28 | 2004-06-08 | Intel Corporation | Integrated circuit stubs in a point-to-point system |
US6847617B2 (en) * | 2001-03-26 | 2005-01-25 | Intel Corporation | Systems for interchip communication |
US7283556B2 (en) * | 2001-07-31 | 2007-10-16 | Nishan Systems, Inc. | Method and system for managing time division multiplexing (TDM) timeslots in a network switch |
JP4159415B2 (ja) * | 2002-08-23 | 2008-10-01 | エルピーダメモリ株式会社 | メモリモジュール及びメモリシステム |
US7032056B2 (en) | 2003-05-08 | 2006-04-18 | International Business Machines Corporation | Encoding of message onto strobe signals |
WO2005003955A2 (en) | 2003-07-03 | 2005-01-13 | Integrated Device Technology, Inc. | Sequential flow-control and fifo memory devices that are depth expandable in standard mode operation |
-
2005
- 2005-05-17 US US11/131,572 patent/US7269088B2/en not_active Expired - Fee Related
-
2006
- 2006-05-02 CN CN2006800167094A patent/CN101176160B/zh not_active Expired - Fee Related
- 2006-05-02 JP JP2008512324A patent/JP4820867B2/ja not_active Expired - Fee Related
- 2006-05-02 DE DE112006001208.8T patent/DE112006001208B4/de not_active Expired - Fee Related
- 2006-05-02 WO PCT/US2006/017048 patent/WO2006124300A1/en active Application Filing
- 2006-05-02 GB GB0722949A patent/GB2441083B/en not_active Expired - Fee Related
- 2006-05-04 TW TW095115884A patent/TWI315071B/zh not_active IP Right Cessation
-
2007
- 2007-04-30 US US11/742,482 patent/US20070286010A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
DE112006001208T5 (de) | 2008-03-06 |
TWI315071B (en) | 2009-09-21 |
US20070286010A1 (en) | 2007-12-13 |
WO2006124300A1 (en) | 2006-11-23 |
GB0722949D0 (en) | 2008-01-02 |
US7269088B2 (en) | 2007-09-11 |
DE112006001208B4 (de) | 2020-07-16 |
JP4820867B2 (ja) | 2011-11-24 |
GB2441083A (en) | 2008-02-20 |
CN101176160A (zh) | 2008-05-07 |
CN101176160B (zh) | 2012-12-05 |
TW200707459A (en) | 2007-02-16 |
GB2441083B (en) | 2011-02-09 |
US20060262632A1 (en) | 2006-11-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4820867B2 (ja) | システム内で異なる動作を有する同一チップ | |
US7844771B2 (en) | System, method and storage medium for a memory subsystem command interface | |
US7414917B2 (en) | Re-driving CAwD and rD signal lines | |
US7054179B2 (en) | Double-high memory system compatible with termination schemes for single-high memory systems | |
US11947474B2 (en) | Multi-mode memory module and memory component | |
US11474727B2 (en) | Memory system including a memory controller | |
JP2010073300A (ja) | 半導体メモリ装置 | |
KR100582821B1 (ko) | 멀티-포트 메모리 소자 | |
KR20080077214A (ko) | 메모리 칩 및 이를 포함하는 시스템 | |
US9607666B2 (en) | Input/output circuit and input/output device including the same | |
KR20110004895A (ko) | 구성가능 입력/출력 포트를 구비한 메모리 모듈 | |
CN117195820A (zh) | 一种板贴内存形式的ddr扩展电路的设计方法及设备 | |
US9792230B2 (en) | Data input circuit of semiconductor apparatus | |
US20060112239A1 (en) | Memory device for use in a memory module | |
US7404055B2 (en) | Memory transfer with early access to critical portion | |
KR20080079552A (ko) | 내부 통신이 가능한 멀티 메모리 칩 및 이를 구비하는시스템 | |
US20060112207A1 (en) | Data transfer apparatus | |
CN101211328B (zh) | 高性能可编程逻辑系统接口及芯片 | |
JP2005235248A (ja) | 半導体記憶装置、及びそれを内蔵する半導体集積回路 | |
JPH04329454A (ja) | データ転送方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110330 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110412 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110708 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110816 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110905 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140909 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |